Add mapping in MachineFunction from SSA regs to Register Classes. Also,
[oota-llvm.git] / lib / Target / X86 / X86InstrInfo.def
1 //===-- X86InstructionInfo.def - X86 Instruction Information ----*- C++ -*-===//
2 //
3 // This file describes all of the instructions that the X86 backend uses.  It
4 // relys on an external 'I' macro being defined that takes the arguments
5 // specified below, and is used to make all of the information relevant to an
6 // instruction be in one place.
7 //
8 // Note that X86 Instructions always have the destination register listed as
9 // operand 0, unless it does not produce a value (in which case the TSFlags will
10 // include X86II::Void).
11 //
12 //===----------------------------------------------------------------------===//
13
14 // NOTE: No include guards desired
15
16 #ifndef I
17 #errror "Must define I macro before including X86/X86InstructionInfo.def!"
18 #endif
19
20 // Arguments to be passed into the I macro
21 //  #1: Enum name - This ends up being the opcode symbol in the X86 namespace
22 //  #2: Opcode name, as used by the gnu assembler
23 //  #3: The base opcode for the instruction
24 //  #4: Instruction Flags - This should be a field or'd together that contains
25 //      constants from the MachineInstrInfo.h file.
26 //  #5: Target Specific Flags - Another bitfield containing X86 specific flags
27 //      that we are interested in for each instruction.  These should be flags
28 //      defined in X86InstrInfo.h in the X86II namespace.
29 //
30
31 // The first instruction must always be the PHI instruction:
32 I(PHI         , "phi",      0,             0, 0)
33
34 // The second instruction must always be the noop instruction:
35 I(NOOP        , "nop",   0x90,             0, X86II::RawFrm | X86II::Void) // nop
36
37 // Flow control instructions
38 I(RET         , "ret",   0xCB,    M_RET_FLAG, X86II::RawFrm | X86II::Void) // ret
39 I(JMP         , "jmp",   0x00, M_BRANCH_FLAG, X86II::Void) // jmp foo      EB|E9 cb|w
40 I(JNE         , "jne",   0x00, M_BRANCH_FLAG, X86II::Void) // 75 cb, or 0f 85 cw|cd
41 I(JE         , "je",   0x00, M_BRANCH_FLAG, X86II::Void) // 74 cb, or 0f 84 cw|cd
42
43 // Misc instructions
44 I(LEAVE       , "leave", 0xC9,             0, X86II::RawFrm)                   // leave
45
46 // Move instructions
47 I(MOVrr8      , "movb",  0x88,             0, X86II::MRMDestReg)               // R8  = R8     88/r
48 I(MOVrr16     , "movw",  0x89,             0, X86II::MRMDestReg)               // R16 = R16    89/r
49 I(MOVrr32     , "movl",  0x89,             0, X86II::MRMDestReg)               // R32 = R32    89/r
50 I(MOVir8      , "movb",  0xB0,             0, X86II::AddRegFrm)                // R8  = imm8   B0+ rb
51 I(MOVir16     , "movw",  0xB8,             0, X86II::AddRegFrm)                // R16 = imm16  B8+ rw
52 I(MOVir32     , "movl",  0xB8,             0, X86II::AddRegFrm)                // R32 = imm32  B8+ rd
53 I(MOVmr8      , "movb",  0x8A,             0, X86II::MRMSrcMem)                // R8  = [mem]  8A/r
54 I(MOVmr16     , "movw",  0x8B,             0, X86II::MRMSrcMem)                // R16 = [mem]  8B/r
55 I(MOVmr32     , "movl",  0x8B,             0, X86II::MRMSrcMem)                // R32 = [mem]  8B/r
56 I(MOVrm8      , "movb",  0x88,             0, X86II::MRMDestMem | X86II::Void) // [mem] = R8   88/r
57 I(MOVrm16     , "movw",  0x89,             0, X86II::MRMDestMem | X86II::Void) // [mem] = R16  89/r
58 I(MOVrm32     , "movl",  0x89,             0, X86II::MRMDestMem | X86II::Void) // [mem] = R32  89/r
59
60 // Arithmetic instructions
61 I(ADDrr8      , "addb",  0x00,             0, X86II::MRMDestReg)               // R8  += R8    00/r
62 I(ADDrr16     , "addw",  0x01,             0, X86II::MRMDestReg)               // R16 += R16   01/r
63 I(ADDrr32     , "addl",  0x01,             0, X86II::MRMDestReg)               // R32 += R32   01/r
64 I(SUBrr8      , "subb",  0x2A,             0, X86II::MRMDestReg)               // R8  -= R8    2A/r
65 I(SUBrr16     , "subw",  0x2B,             0, X86II::MRMDestReg)               // R16 -= R16   2B/r
66 I(SUBrr32     , "subl",  0x2B,             0, X86II::MRMDestReg)               // R32 -= R32   2B/r
67 I(MULrr8      , "mulb",  0xF6,             0, X86II::Void) // AX   = AL*R8  F6/4
68 I(MULrr16     , "mulw",  0xF7,             0, X86II::Void) // DX:AX= AX*R16 F7/4
69 I(MULrr32     , "mull",  0xF7,             0, X86II::Void) // ED:EA= EA*R32 F7/4
70
71 // unsigned division/remainder
72 I(DIVrr8      , "divb",  0xF6,             0, X86II::Void) // AX/r8= AL&AH  F6/6
73 I(DIVrr16     , "divw",  0xF7,             0, X86II::Void) // DA/r16=AX&DX  F7/6
74 I(DIVrr32     , "divl",  0xF7,             0, X86II::Void) // DA/r32=EAX&DX F7/6
75
76 // signed division/remainder
77 I(IDIVrr8     , "idivb", 0xF6,             0, X86II::Void) // AX/r8= AL&AH  F6/6
78 I(IDIVrr16    , "idivw", 0xF7,             0, X86II::Void) // DA/r16=AX&DX  F7/6
79 I(IDIVrr32    , "idivl", 0xF7,             0, X86II::Void) // DA/r32=EAX&DX F7/6
80
81 // Logical operators
82 I(ANDrr8      , "andb",  0x20,             0, X86II::MRMDestReg)               // R8  &= R8    20/r
83 I(ANDrr16     , "andw",  0x21,             0, X86II::MRMDestReg)               // R16 &= R16   21/r
84 I(ANDrr32     , "andl",  0x21,             0, X86II::MRMDestReg)               // R32 &= R32   21/r
85 I(ORrr8       , "orb",   0x08,             0, X86II::MRMDestReg)               // R8  |= R8    08/r
86 I(ORrr16      , "orw",   0x09,             0, X86II::MRMDestReg)               // R16 |= R16   09/r
87 I(ORrr32      , "orl",   0x09,             0, X86II::MRMDestReg)               // R32 |= R32   09/r
88 I(XORrr8      , "xorb",  0x30,             0, X86II::MRMDestReg)               // R8  ^= R8    30/r
89 I(XORrr16     , "xorw",  0x31,             0, X86II::MRMDestReg)               // R16 ^= R16   31/r
90 I(XORrr32     , "xorl",  0x31,             0, X86II::MRMDestReg)               // R32 ^= R32   31/r
91
92 // Shift instructions
93 I(SHLrr8      , "shlb",  0xD2,             0, 0)           // R8   <<= cl   D2/4
94 I(SHLrr16     , "shlw",  0xD3,             0, 0)           // R16  <<= cl   D3/4
95 I(SHLrr32     , "shll",  0xD3,             0, 0)           // R32  <<= cl   D3/4
96 I(SHLir8      , "shlb",  0xC0,             0, 0)           // R8   <<= imm8 C0/4 ib
97 I(SHLir16     , "shlw",  0xC1,             0, 0)           // R16  <<= imm8 C1/4 ib
98 I(SHLir32     , "shll",  0xC1,             0, 0)           // R32  <<= imm8 C1/4 ib
99 I(SHRrr8      , "shrb",  0xD2,             0, 0)           // R8  >>>= cl   D2/5
100 I(SHRrr16     , "shrw",  0xD3,             0, 0)           // R16 >>>= cl   D3/5
101 I(SHRrr32     , "shrl",  0xD3,             0, 0)           // R32 >>>= cl   D3/5
102 I(SHRir8      , "shrb",  0xC0,             0, 0)           // R8  >>>= imm8 C0/5 ib
103 I(SHRir16     , "shrw",  0xC1,             0, 0)           // R16 >>>= imm8 C1/5 ib
104 I(SHRir32     , "shrl",  0xC1,             0, 0)           // R32 >>>= imm8 C1/5 ib
105 I(SARrr8      , "sarb",  0xD2,             0, 0)           // R8   >>= cl   D2/7
106 I(SARrr16     , "sarw",  0xD3,             0, 0)           // R16  >>= cl   D3/7
107 I(SARrr32     , "sarl",  0xD3,             0, 0)           // R32  >>= cl   D3/7
108 I(SARir8      , "sarb",  0xC0,             0, 0)           // R8   >>= imm8 C0/7 ib
109 I(SARir16     , "sarw",  0xC1,             0, 0)           // R16  >>= imm8 C1/7 ib
110 I(SARir32     , "sarl",  0xC1,             0, 0)           // R32  >>= imm8 C1/7 ib
111
112 // Floating point loads
113 I(FLDr4       , "flds",  0xD9,             0, X86II::Void) // push float    D9/0
114 I(FLDr8       , "fldl ", 0xDD,             0, X86II::Void) // push double   DD/0
115
116 // Floating point compares
117 I(FUCOMPP     , "fucompp", 0xDA,           0, X86II::Void) // compare+pop2x DA E9
118
119 // Floating point flag ops
120 I(FNSTSWr8    , "fnstsw", 0xDF,            0, X86II::Void) // AX = fp flags DF E0
121
122 // Condition code ops, incl. set if equal/not equal/...
123 I(SAHF        , "sahf",  0x9E,             0, 0)           // flags = AH    9E
124 I(SETA        , "seta",  0x97,             0, X86II::TB)   // R8 = > unsign 0F 97
125 I(SETAE       , "setae", 0x93,             0, X86II::TB)   // R8 = >=unsign 0F 93
126 I(SETB        , "setb",  0x92,             0, X86II::TB)   // R8 = < unsign 0F 92
127 I(SETBE       , "setbe", 0x96,             0, X86II::TB)   // R8 = <=unsign 0F 96
128 I(SETE        , "sete",  0x94,             0, X86II::TB)   // R8 = ==       0F 94
129 I(SETG        , "setg",  0x9F,             0, X86II::TB)   // R8 = > signed 0F 9F
130 I(SETGE       , "setge", 0x9D,             0, X86II::TB)   // R8 = >=signed 0F 9D
131 I(SETL        , "setl",  0x9C,             0, X86II::TB)   // R8 = < signed 0F 9C
132 I(SETLE       , "setle", 0x9E,             0, X86II::TB)   // R8 = <=signed 0F 9E
133 I(SETNE       , "setne", 0x95,             0, X86II::TB)   // R8 = !=       0F 95
134
135 // Integer comparisons
136 I(CMPrr8      , "cmpb",  0x38,             0, X86II::MRMDestReg)               // compare R8,R8   38/r
137 I(CMPrr16     , "cmpw",  0x39,             0, X86II::MRMDestReg)               // compare R16,R16 39/r
138 I(CMPrr32     , "cmpl",  0x39,             0, X86II::MRMDestReg)               // compare R32,R32 39/r
139 I(CMPri8      , "cmp",   0x80,             0, 0)                               // compare R8, imm8 80 /7 ib
140
141 // Sign extenders (first 3 are good for DIV/IDIV; the others are more general)
142 I(CBW         , "cbw",   0x98,             0, X86II::RawFrm)     // AX = signext(AL)
143 I(CWD         , "cwd",   0x99,             0, X86II::RawFrm)     // DX:AX = signext(AX)
144 I(CDQ         , "cdq",   0x99,             0, X86II::RawFrm)     // EDX:EAX = signext(EAX)
145 I(MOVSXr16r8  , "movsx", 0xBE,             0, X86II::MRMSrcReg | X86II::TB)    // R32 = signext(R8)  0F BE /r
146 I(MOVSXr32r8  , "movsx", 0xBE,             0, X86II::MRMSrcReg | X86II::TB)    // R32 = signext(R8)  0F BE /r
147 I(MOVSXr32r16 , "movsx", 0xBF,             0, X86II::MRMSrcReg | X86II::TB)    // R32 = signext(R16) 0F BF /r
148 I(MOVZXr16r8  , "movzx", 0xB6,             0, X86II::MRMSrcReg | X86II::TB)    // R32 = zeroext(R8)  0F B6 /r
149 I(MOVZXr32r8  , "movzx", 0xB6,             0, X86II::MRMSrcReg | X86II::TB)    // R32 = zeroext(R8)  0F B6 /r
150 I(MOVZXr32r16 , "movzx", 0xB7,             0, X86II::MRMSrcReg | X86II::TB)    // R32 = zeroext(R16) 0F B7 /r
151
152 // At this point, I is dead, so undefine the macro
153 #undef I