Eliminate 3 of the X86 printImplicit* flags.
[oota-llvm.git] / lib / Target / X86 / X86InstrInfo.td
1 //===- X86InstrInfo.td - Describe the X86 Instruction Set -------*- C++ -*-===//
2 // 
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 // 
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the X86 instruction set, defining the instructions, and
11 // properties of the instructions which are needed for code generation, machine
12 // code emission, and analysis.
13 //
14 //===----------------------------------------------------------------------===//
15
16 // Format specifies the encoding used by the instruction.  This is part of the
17 // ad-hoc solution used to emit machine instruction encodings by our machine
18 // code emitter.
19 class Format<bits<5> val> {
20   bits<5> Value = val;
21 }
22
23 def Pseudo     : Format<0>; def RawFrm     : Format<1>;
24 def AddRegFrm  : Format<2>; def MRMDestReg : Format<3>;
25 def MRMDestMem : Format<4>; def MRMSrcReg  : Format<5>;
26 def MRMSrcMem  : Format<6>;
27 def MRM0r  : Format<16>; def MRM1r  : Format<17>; def MRM2r  : Format<18>;
28 def MRM3r  : Format<19>; def MRM4r  : Format<20>; def MRM5r  : Format<21>;
29 def MRM6r  : Format<22>; def MRM7r  : Format<23>;
30 def MRM0m  : Format<24>; def MRM1m  : Format<25>; def MRM2m  : Format<26>;
31 def MRM3m  : Format<27>; def MRM4m  : Format<28>; def MRM5m  : Format<29>;
32 def MRM6m  : Format<30>; def MRM7m  : Format<31>;
33
34 // ImmType - This specifies the immediate type used by an instruction. This is
35 // part of the ad-hoc solution used to emit machine instruction encodings by our
36 // machine code emitter.
37 class ImmType<bits<2> val> {
38   bits<2> Value = val;
39 }
40 def NoImm  : ImmType<0>;
41 def Imm8   : ImmType<1>;
42 def Imm16  : ImmType<2>;
43 def Imm32  : ImmType<3>;
44
45 // MemType - This specifies the immediate type used by an instruction. This is
46 // part of the ad-hoc solution used to emit machine instruction encodings by our
47 // machine code emitter.
48 class MemType<bits<3> val> {
49   bits<3> Value = val;
50 }
51 def NoMem  : MemType<0>;
52 def Mem8   : MemType<1>;
53 def Mem16  : MemType<2>;
54 def Mem32  : MemType<3>;
55 def Mem64  : MemType<4>;
56 def Mem80  : MemType<5>;
57 def Mem128 : MemType<6>;
58
59 // FPFormat - This specifies what form this FP instruction has.  This is used by
60 // the Floating-Point stackifier pass.
61 class FPFormat<bits<3> val> {
62   bits<3> Value = val;
63 }
64 def NotFP      : FPFormat<0>;
65 def ZeroArgFP  : FPFormat<1>;
66 def OneArgFP   : FPFormat<2>;
67 def OneArgFPRW : FPFormat<3>;
68 def TwoArgFP   : FPFormat<4>;
69 def CompareFP  : FPFormat<5>;
70 def CondMovFP  : FPFormat<6>;
71 def SpecialFP  : FPFormat<7>;
72
73
74 class X86Inst<string nam, bits<8> opcod, Format f, MemType m, ImmType i> : Instruction {
75   let Namespace = "X86";
76
77   let Name = nam;
78   bits<8> Opcode = opcod;
79   Format Form = f;
80   bits<5> FormBits = Form.Value;
81   MemType MemT = m;
82   bits<3> MemTypeBits = MemT.Value;
83   ImmType ImmT = i;
84   bits<2> ImmTypeBits = ImmT.Value;
85
86   //
87   // Attributes specific to X86 instructions...
88   //
89   bit hasOpSizePrefix = 0; // Does this inst have a 0x66 prefix?
90
91   // Flag whether implicit register usage is printed after the instruction.
92   bit printImplicitUsesAfter  = 0;
93
94   bits<4> Prefix = 0;       // Which prefix byte does this inst have?
95   FPFormat FPForm;          // What flavor of FP instruction is this?
96   bits<3> FPFormBits = 0;
97 }
98
99 class Imp<list<Register> uses, list<Register> defs> {
100   list<Register> Uses = uses;
101   list<Register> Defs = defs;
102 }
103
104 // II - InstructionInfo - this will eventually replace the I class.
105 class II<dag ops, string AsmStr> {
106   dag OperandList = ops;
107   string AsmString = AsmStr;
108 }
109
110
111 // Prefix byte classes which are used to indicate to the ad-hoc machine code
112 // emitter that various prefix bytes are required.
113 class OpSize { bit hasOpSizePrefix = 1; }
114 class TB     { bits<4> Prefix = 1; }
115 class REP    { bits<4> Prefix = 2; }
116 class D8     { bits<4> Prefix = 3; }
117 class D9     { bits<4> Prefix = 4; }
118 class DA     { bits<4> Prefix = 5; }
119 class DB     { bits<4> Prefix = 6; }
120 class DC     { bits<4> Prefix = 7; }
121 class DD     { bits<4> Prefix = 8; }
122 class DE     { bits<4> Prefix = 9; }
123 class DF     { bits<4> Prefix = 10; }
124
125
126 //===----------------------------------------------------------------------===//
127 // Instruction templates...
128
129 class I<string n, bits<8> o, Format f> : X86Inst<n, o, f, NoMem, NoImm>;
130
131 class Im<string n, bits<8> o, Format f, MemType m> : X86Inst<n, o, f, m, NoImm>;
132 class Im8 <string n, bits<8> o, Format f> : Im<n, o, f, Mem8 >;
133 class Im16<string n, bits<8> o, Format f> : Im<n, o, f, Mem16>;
134 class Im32<string n, bits<8> o, Format f> : Im<n, o, f, Mem32>;
135
136 class Ii<string n, bits<8> o, Format f, ImmType i> : X86Inst<n, o, f, NoMem, i>;
137 class Ii8 <string n, bits<8> o, Format f> : Ii<n, o, f, Imm8 >;
138 class Ii16<string n, bits<8> o, Format f> : Ii<n, o, f, Imm16>;
139 class Ii32<string n, bits<8> o, Format f> : Ii<n, o, f, Imm32>;
140
141 class Im8i8 <string n, bits<8> o, Format f> : X86Inst<n, o, f, Mem8 , Imm8 >;
142 class Im16i16<string n, bits<8> o, Format f> : X86Inst<n, o, f, Mem16, Imm16>;
143 class Im32i32<string n, bits<8> o, Format f> : X86Inst<n, o, f, Mem32, Imm32>;
144
145 class Im16i8<string n, bits<8> o, Format f> : X86Inst<n, o, f, Mem16, Imm8>;
146 class Im32i8<string n, bits<8> o, Format f> : X86Inst<n, o, f, Mem32, Imm8>;
147
148 //===----------------------------------------------------------------------===//
149 // Instruction list...
150 //
151
152 def PHI : I<"PHI", 0, Pseudo>;        // PHI node...
153 def NOOP : I<"nop", 0x90, RawFrm>,    // nop
154            II<(ops), "nop">;
155
156 def ADJCALLSTACKDOWN : I<"ADJCALLSTACKDOWN", 0, Pseudo>;
157 def ADJCALLSTACKUP   : I<"ADJCALLSTACKUP",   0, Pseudo>;
158 def IMPLICIT_USE     : I<"IMPLICIT_USE",     0, Pseudo>;
159 def IMPLICIT_DEF     : I<"IMPLICIT_DEF",     0, Pseudo>;
160 let isTerminator = 1 in
161   let Defs = [FP0, FP1, FP2, FP3, FP4, FP5, FP6] in
162     def FP_REG_KILL    : I<"FP_REG_KILL",      0, Pseudo>;
163
164 //===----------------------------------------------------------------------===//
165 //  Control Flow Instructions...
166 //
167
168 // Return instruction...
169 let isTerminator = 1, isReturn = 1, isBarrier = 1 in
170   def RET : I<"ret", 0xC3, RawFrm>,
171             II<(ops), "ret">;
172
173 // All branches are RawFrm, Void, Branch, and Terminators
174 let isBranch = 1, isTerminator = 1 in
175   class IBr<string name, bits<8> opcode> : I<name, opcode, RawFrm>;
176
177 let isBarrier = 1 in
178   def JMP : IBr<"jmp", 0xE9>;
179 def JB  : IBr<"jb" , 0x82>, TB;
180 def JAE : IBr<"jae", 0x83>, TB;
181 def JE  : IBr<"je" , 0x84>, TB;
182 def JNE : IBr<"jne", 0x85>, TB;
183 def JBE : IBr<"jbe", 0x86>, TB;
184 def JA  : IBr<"ja" , 0x87>, TB;
185 def JS  : IBr<"js" , 0x88>, TB;
186 def JNS : IBr<"jns", 0x89>, TB;
187 def JL  : IBr<"jl" , 0x8C>, TB;
188 def JGE : IBr<"jge", 0x8D>, TB;
189 def JLE : IBr<"jle", 0x8E>, TB;
190 def JG  : IBr<"jg" , 0x8F>, TB;
191
192
193 //===----------------------------------------------------------------------===//
194 //  Call Instructions...
195 //
196 let isCall = 1 in
197   // All calls clobber the non-callee saved registers...
198   let Defs = [EAX, ECX, EDX, FP0, FP1, FP2, FP3, FP4, FP5, FP6] in {
199     def CALLpcrel32 : I <"call", 0xE8, RawFrm>;
200     def CALL32r     : I <"call", 0xFF, MRM2r>;
201     def CALL32m     : Im32<"call", 0xFF, MRM2m>;
202   }
203
204        
205 //===----------------------------------------------------------------------===//
206 //  Miscellaneous Instructions...
207 //
208 def LEAVE    : I<"leave", 0xC9, RawFrm>, Imp<[EBP,ESP],[EBP,ESP]>,
209                II<(ops), "leave">;
210 def POP32r   : I<"pop",   0x58, AddRegFrm>, Imp<[ESP],[ESP]>;
211
212 let isTwoAddress = 1 in                                    // R32 = bswap R32
213   def BSWAP32r : I<"bswap", 0xC8, AddRegFrm>, TB;
214
215 def XCHG8rr  : I <"xchg", 0x86, MRMDestReg>;               // xchg R8, R8
216 def XCHG16rr : I <"xchg", 0x87, MRMDestReg>, OpSize;       // xchg R16, R16
217 def XCHG32rr : I <"xchg", 0x87, MRMDestReg>;               // xchg R32, R32
218 def XCHG8mr  : Im8 <"xchg", 0x86, MRMDestMem>;             // xchg [mem8], R8
219 def XCHG16mr : Im16<"xchg", 0x87, MRMDestMem>, OpSize;     // xchg [mem16], R16
220 def XCHG32mr : Im32<"xchg", 0x87, MRMDestMem>;             // xchg [mem32], R32
221 def XCHG8rm  : Im8 <"xchg", 0x86, MRMSrcMem >;             // xchg R8, [mem8]
222 def XCHG16rm : Im16<"xchg", 0x87, MRMSrcMem >, OpSize;     // xchg R16, [mem16]
223 def XCHG32rm : Im32<"xchg", 0x87, MRMSrcMem >;             // xchg R32, [mem32]
224
225 def LEA16r   : Im32<"lea", 0x8D, MRMSrcMem>, OpSize;          // R16 = lea [mem]
226 def LEA32r   : Im32<"lea", 0x8D, MRMSrcMem>;                  // R32 = lea [mem]
227
228
229 def REP_MOVSB : I<"rep movsb", 0xA4, RawFrm>, REP,
230                 Imp<[ECX,EDI,ESI], [ECX,EDI,ESI]>,
231                 II<(ops), "rep movsb">;
232 def REP_MOVSW : I<"rep movsw", 0xA5, RawFrm>, REP, OpSize,
233                 Imp<[ECX,EDI,ESI], [ECX,EDI,ESI]>,
234                 II<(ops), "rep movsw">;
235 def REP_MOVSD : I<"rep movsd", 0xA5, RawFrm>, REP,
236                 Imp<[ECX,EDI,ESI], [ECX,EDI,ESI]>,
237                 II<(ops), "rep movsd">;
238
239 def REP_STOSB : I<"rep stosb", 0xAA, RawFrm>, REP,
240                 Imp<[AL,ECX,EDI], [ECX,EDI]>,
241                 II<(ops), "rep stosb">;
242 def REP_STOSW : I<"rep stosw", 0xAB, RawFrm>, REP, OpSize,
243                 Imp<[AX,ECX,EDI], [ECX,EDI]>,
244                 II<(ops), "rep stosw">;
245 def REP_STOSD : I<"rep stosd", 0xAB, RawFrm>, REP,
246                 Imp<[EAX,ECX,EDI], [ECX,EDI]>,
247                 II<(ops), "rep stosd">;
248
249 //===----------------------------------------------------------------------===//
250 //  Input/Output Instructions...
251 //
252 def IN8rr  : I<"in", 0xEC, RawFrm>, Imp<[DX], [AL]>,         // AL  = in I/O address DX
253              II<(ops), "in %AL, %DX">;
254 def IN16rr : I<"in", 0xED, RawFrm>, Imp<[DX], [AX]>, OpSize, // AX  = in I/O address DX
255              II<(ops), "in %AX, %DX">;
256 def IN32rr : I<"in", 0xED, RawFrm>, Imp<[DX],[EAX]>,         // EAX = in I/O address DX
257              II<(ops), "in %EAX, %DX">;
258
259 def IN8ri  : Ii16<"in", 0xE4, RawFrm>, Imp<[], [AL]>,           // AL  = in [I/O address]
260              II<(ops i16imm:$port), "in %AL, $port">;
261 def IN16ri : Ii16<"in", 0xE5, RawFrm>, Imp<[], [AX]>,  OpSize,  // AX  = in [I/O address]
262              II<(ops i16imm:$port), "in %AX, $port">;
263 def IN32ri : Ii16<"in", 0xE5, RawFrm>, Imp<[],[EAX]>,           // EAX = in [I/O address]
264              II<(ops i16imm:$port), "in %EAX, $port">;
265
266 def OUT8rr  : I<"out", 0xEE, RawFrm>, Imp<[DX,  AL], []>,
267               II<(ops), "out %DX, %AL">;
268 def OUT16rr : I<"out", 0xEF, RawFrm>, Imp<[DX,  AX], []>, OpSize,
269               II<(ops), "out %DX, %AX">;
270 def OUT32rr : I<"out", 0xEF, RawFrm>, Imp<[DX, EAX], []>,
271               II<(ops), "out %DX, %EAX">;
272
273 def OUT8ir  : Ii16<"out", 0xE6, RawFrm>, Imp<[AL],  []>,
274               II<(ops i16imm:$port), "out $port, %AL">;
275 def OUT16ir : Ii16<"out", 0xE7, RawFrm>, Imp<[AX],  []>, OpSize,
276               II<(ops i16imm:$port), "out $port, %AX">;
277 def OUT32ir : Ii16<"out", 0xE7, RawFrm>, Imp<[EAX], []>,
278               II<(ops i16imm:$port), "out $port, %EAX">;
279
280 //===----------------------------------------------------------------------===//
281 //  Move Instructions...
282 //
283 def MOV8rr  : I    <"mov", 0x88, MRMDestReg>,
284               II<(ops R8:$dst, R8:$src), "mov $dst, $src">;
285 def MOV16rr : I    <"mov", 0x89, MRMDestReg>, OpSize,
286               II<(ops R16:$dst, R16:$src), "mov $dst, $src">;
287 def MOV32rr : I    <"mov", 0x89, MRMDestReg>,
288               II<(ops R32:$dst, R32:$src), "mov $dst, $src">;
289 def MOV8ri  : Ii8  <"mov", 0xB0, AddRegFrm >,
290               II<(ops R8:$dst, i8imm:$src), "mov $dst, $src">;
291 def MOV16ri : Ii16 <"mov", 0xB8, AddRegFrm >, OpSize,
292               II<(ops R16:$dst, i16imm:$src), "mov $dst, $src">;
293 def MOV32ri : Ii32 <"mov", 0xB8, AddRegFrm >,
294               II<(ops R32:$dst, i32imm:$src), "mov $dst, $src">;
295 def MOV8mi  : Im8i8 <"mov", 0xC6, MRM0m      >;         // [mem8] = imm8
296 def MOV16mi : Im16i16<"mov", 0xC7, MRM0m     >, OpSize; // [mem16] = imm16
297 def MOV32mi : Im32i32<"mov", 0xC7, MRM0m     >;         // [mem32] = imm32
298
299 def MOV8rm  : Im8  <"mov", 0x8A, MRMSrcMem>;          // R8  = [mem8]
300 def MOV16rm : Im16 <"mov", 0x8B, MRMSrcMem>, OpSize;  // R16 = [mem16]
301 def MOV32rm : Im32 <"mov", 0x8B, MRMSrcMem>;          // R32 = [mem32]
302
303 def MOV8mr  : Im8  <"mov", 0x88, MRMDestMem>;         // [mem8] = R8
304 def MOV16mr : Im16 <"mov", 0x89, MRMDestMem>, OpSize; // [mem16] = R16
305 def MOV32mr : Im32 <"mov", 0x89, MRMDestMem>;         // [mem32] = R32
306
307 //===----------------------------------------------------------------------===//
308 //  Fixed-Register Multiplication and Division Instructions...
309 //
310
311 // Extra precision multiplication
312 def MUL8r  : I   <"mul", 0xF6, MRM4r>, Imp<[AL],[AX]>;               // AL,AH = AL*R8
313 def MUL16r : I   <"mul", 0xF7, MRM4r>, Imp<[AX],[AX,DX]>, OpSize;    // AX,DX = AX*R16
314 def MUL32r : I   <"mul", 0xF7, MRM4r>, Imp<[EAX],[EAX,EDX]>;         // EAX,EDX = EAX*R32
315 def MUL8m  : Im8 <"mul", 0xF6, MRM4m>, Imp<[AL],[AX]>;               // AL,AH = AL*[mem8]
316 def MUL16m : Im16<"mul", 0xF7, MRM4m>, Imp<[AX],[AX,DX]>, OpSize;    // AX,DX = AX*[mem16]
317 def MUL32m : Im32<"mul", 0xF7, MRM4m>, Imp<[EAX],[EAX,EDX]>;         // EAX,EDX = EAX*[mem32]
318
319 // unsigned division/remainder
320 def DIV8r  : I   <"div", 0xF6, MRM6r>, Imp<[AX],[AX]>;               // AX/r8 = AL,AH
321 def DIV16r : I   <"div", 0xF7, MRM6r>, Imp<[AX,DX],[AX,DX]>, OpSize; // DX:AX/r16 = AX,DX
322 def DIV32r : I   <"div", 0xF7, MRM6r>, Imp<[EAX,EDX],[EAX,EDX]>;     // EDX:EAX/r32 = EAX,EDX
323 def DIV8m  : Im8 <"div", 0xF6, MRM6m>, Imp<[AX],[AX]>;               // AX/[mem8] = AL,AH
324 def DIV16m : Im16<"div", 0xF7, MRM6m>, Imp<[AX,DX],[AX,DX]>, OpSize; // DX:AX/[mem16] = AX,DX
325 def DIV32m : Im32<"div", 0xF7, MRM6m>, Imp<[EAX,EDX],[EAX,EDX]>;     // EDX:EAX/[mem32] = EAX,EDX
326
327 // signed division/remainder
328 def IDIV8r : I   <"idiv",0xF6, MRM7r>, Imp<[AX],[AX]>;               // AX/r8 = AL,AH
329 def IDIV16r: I   <"idiv",0xF7, MRM7r>, Imp<[AX,DX],[AX,DX]>, OpSize; // DX:AX/r16 = AX,DX
330 def IDIV32r: I   <"idiv",0xF7, MRM7r>, Imp<[EAX,EDX],[EAX,EDX]>;     // EDX:EAX/r32 = EAX,EDX
331 def IDIV8m : Im8 <"idiv",0xF6, MRM7m>, Imp<[AX],[AX]>;               // AX/[mem8] = AL,AH
332 def IDIV16m: Im16<"idiv",0xF7, MRM7m>, Imp<[AX,DX],[AX,DX]>, OpSize; // DX:AX/[mem16] = AX,DX
333 def IDIV32m: Im32<"idiv",0xF7, MRM7m>, Imp<[EAX,EDX],[EAX,EDX]>;     // EDX:EAX/[mem32] = EAX,EDX
334
335 // Sign-extenders for division
336 def CBW    : I<"cbw", 0x98, RawFrm >, Imp<[AL],[AH]>,                // AX = signext(AL)
337              II<(ops), "cbw">;
338 def CWD    : I<"cwd", 0x99, RawFrm >, Imp<[AX],[DX]>,                // DX:AX = signext(AX)
339              II<(ops), "cwd">;
340 def CDQ    : I<"cdq", 0x99, RawFrm >, Imp<[EAX],[EDX]>,              // EDX:EAX = signext(EAX)
341              II<(ops), "cdq">;
342
343 //===----------------------------------------------------------------------===//
344 //  Two address Instructions...
345 //
346 let isTwoAddress = 1 in {
347
348 // Conditional moves
349 def CMOVB16rr : I   <"cmovb", 0x42, MRMSrcReg>, TB, OpSize;        // if <u, R16 = R16
350 def CMOVB16rm : Im16<"cmovb", 0x42, MRMSrcMem>, TB, OpSize;        // if <u, R16 = [mem16]
351 def CMOVB32rr : I   <"cmovb", 0x42, MRMSrcReg>, TB;                // if <u, R32 = R32
352 def CMOVB32rm : Im32<"cmovb", 0x42, MRMSrcMem>, TB;                // if <u, R32 = [mem32]
353
354 def CMOVAE16rr: I   <"cmovae", 0x43, MRMSrcReg>, TB, OpSize;       // if >=u, R16 = R16
355 def CMOVAE16rm: Im16<"cmovae", 0x43, MRMSrcMem>, TB, OpSize;       // if >=u, R16 = [mem16]
356 def CMOVAE32rr: I   <"cmovae", 0x43, MRMSrcReg>, TB;               // if >=u, R32 = R32
357 def CMOVAE32rm: Im32<"cmovae", 0x43, MRMSrcMem>, TB;               // if >=u, R32 = [mem32]
358
359 def CMOVE16rr : I   <"cmove", 0x44, MRMSrcReg>, TB, OpSize;        // if ==, R16 = R16
360 def CMOVE16rm : Im16<"cmove", 0x44, MRMSrcMem>, TB, OpSize;        // if ==, R16 = [mem16]
361 def CMOVE32rr : I   <"cmove", 0x44, MRMSrcReg>, TB;                // if ==, R32 = R32
362 def CMOVE32rm : Im32<"cmove", 0x44, MRMSrcMem>, TB;                // if ==, R32 = [mem32]
363
364 def CMOVNE16rr: I   <"cmovne",0x45, MRMSrcReg>, TB, OpSize;        // if !=, R16 = R16
365 def CMOVNE16rm: Im16<"cmovne",0x45, MRMSrcMem>, TB, OpSize;        // if !=, R16 = [mem16]
366 def CMOVNE32rr: I   <"cmovne",0x45, MRMSrcReg>, TB;                // if !=, R32 = R32
367 def CMOVNE32rm: Im32<"cmovne",0x45, MRMSrcMem>, TB;                // if !=, R32 = [mem32]
368
369 def CMOVBE16rr: I   <"cmovbe",0x46, MRMSrcReg>, TB, OpSize;        // if <=u, R16 = R16
370 def CMOVBE16rm: Im16<"cmovbe",0x46, MRMSrcMem>, TB, OpSize;        // if <=u, R16 = [mem16]
371 def CMOVBE32rr: I   <"cmovbe",0x46, MRMSrcReg>, TB;                // if <=u, R32 = R32
372 def CMOVBE32rm: Im32<"cmovbe",0x46, MRMSrcMem>, TB;                // if <=u, R32 = [mem32]
373
374 def CMOVA16rr : I   <"cmova", 0x47, MRMSrcReg>, TB, OpSize;        // if >u, R16 = R16
375 def CMOVA16rm : Im16<"cmova", 0x47, MRMSrcMem>, TB, OpSize;        // if >u, R16 = [mem16]
376 def CMOVA32rr : I   <"cmova", 0x47, MRMSrcReg>, TB;                // if >u, R32 = R32
377 def CMOVA32rm : Im32<"cmova", 0x47, MRMSrcMem>, TB;                // if >u, R32 = [mem32]
378
379 def CMOVS16rr : I   <"cmovs", 0x48, MRMSrcReg>, TB, OpSize;        // if signed, R16 = R16
380 def CMOVS16rm : Im16<"cmovs", 0x48, MRMSrcMem>, TB, OpSize;        // if signed, R16 = [mem16]
381 def CMOVS32rr : I   <"cmovs", 0x48, MRMSrcReg>, TB;                // if signed, R32 = R32
382 def CMOVS32rm : Im32<"cmovs", 0x48, MRMSrcMem>, TB;                // if signed, R32 = [mem32]
383
384 def CMOVNS16rr: I   <"cmovns",0x49, MRMSrcReg>, TB, OpSize;        // if !signed, R16 = R16
385 def CMOVNS16rm: Im16<"cmovns",0x49, MRMSrcMem>, TB, OpSize;        // if !signed, R16 = [mem16]
386 def CMOVNS32rr: I   <"cmovns",0x49, MRMSrcReg>, TB;                // if !signed, R32 = R32
387 def CMOVNS32rm: Im32<"cmovns",0x49, MRMSrcMem>, TB;                // if !signed, R32 = [mem32]
388
389 def CMOVL16rr : I   <"cmovl", 0x4C, MRMSrcReg>, TB, OpSize;        // if <s, R16 = R16
390 def CMOVL16rm : Im16<"cmovl", 0x4C, MRMSrcMem>, TB, OpSize;        // if <s, R16 = [mem16]
391 def CMOVL32rr : I   <"cmovl", 0x4C, MRMSrcReg>, TB;                // if <s, R32 = R32
392 def CMOVL32rm : Im32<"cmovl", 0x4C, MRMSrcMem>, TB;                // if <s, R32 = [mem32]
393
394 def CMOVGE16rr: I   <"cmovge",0x4D, MRMSrcReg>, TB, OpSize;        // if >=s, R16 = R16
395 def CMOVGE16rm: Im16<"cmovge",0x4D, MRMSrcMem>, TB, OpSize;        // if >=s, R16 = [mem16]
396 def CMOVGE32rr: I   <"cmovge",0x4D, MRMSrcReg>, TB;                // if >=s, R32 = R32
397 def CMOVGE32rm: Im32<"cmovge",0x4D, MRMSrcMem>, TB;                // if >=s, R32 = [mem32]
398
399 def CMOVLE16rr: I   <"cmovle",0x4E, MRMSrcReg>, TB, OpSize;        // if <=s, R16 = R16
400 def CMOVLE16rm: Im16<"cmovle",0x4E, MRMSrcMem>, TB, OpSize;        // if <=s, R16 = [mem16]
401 def CMOVLE32rr: I   <"cmovle",0x4E, MRMSrcReg>, TB;                // if <=s, R32 = R32
402 def CMOVLE32rm: Im32<"cmovle",0x4E, MRMSrcMem>, TB;                // if <=s, R32 = [mem32]
403
404 def CMOVG16rr : I   <"cmovg", 0x4F, MRMSrcReg>, TB, OpSize;        // if >s, R16 = R16
405 def CMOVG16rm : Im16<"cmovg", 0x4F, MRMSrcMem>, TB, OpSize;        // if >s, R16 = [mem16]
406 def CMOVG32rr : I   <"cmovg", 0x4F, MRMSrcReg>, TB;                // if >s, R32 = R32
407 def CMOVG32rm : Im32<"cmovg", 0x4F, MRMSrcMem>, TB;                // if >s, R32 = [mem32]
408
409 // unary instructions
410 def NEG8r  : I   <"neg", 0xF6, MRM3r>;         // R8  = -R8  = 0-R8
411 def NEG16r : I   <"neg", 0xF7, MRM3r>, OpSize; // R16 = -R16 = 0-R16
412 def NEG32r : I   <"neg", 0xF7, MRM3r>;         // R32 = -R32 = 0-R32
413 def NEG8m  : Im8 <"neg", 0xF6, MRM3m>;         // [mem8]  = -[mem8]  = 0-[mem8]
414 def NEG16m : Im16<"neg", 0xF7, MRM3m>, OpSize; // [mem16] = -[mem16] = 0-[mem16]
415 def NEG32m : Im32<"neg", 0xF7, MRM3m>;         // [mem32] = -[mem32] = 0-[mem32]
416
417 def NOT8r  : I   <"not", 0xF6, MRM2r>;         // R8  = ~R8  = R8^-1
418 def NOT16r : I   <"not", 0xF7, MRM2r>, OpSize; // R16 = ~R16 = R16^-1
419 def NOT32r : I   <"not", 0xF7, MRM2r>;         // R32 = ~R32 = R32^-1
420 def NOT8m  : Im8 <"not", 0xF6, MRM2m>;         // [mem8]  = ~[mem8]  = [mem8^-1]
421 def NOT16m : Im16<"not", 0xF7, MRM2m>, OpSize; // [mem16] = ~[mem16] = [mem16^-1]
422 def NOT32m : Im32<"not", 0xF7, MRM2m>;         // [mem32] = ~[mem32] = [mem32^-1]
423
424 def INC8r  : I   <"inc", 0xFE, MRM0r>;         // ++R8
425 def INC16r : I   <"inc", 0xFF, MRM0r>, OpSize; // ++R16
426 def INC32r : I   <"inc", 0xFF, MRM0r>;         // ++R32
427 def INC8m  : Im8 <"inc", 0xFE, MRM0m>;         // ++R8
428 def INC16m : Im16<"inc", 0xFF, MRM0m>, OpSize; // ++R16
429 def INC32m : Im32<"inc", 0xFF, MRM0m>;         // ++R32
430
431 def DEC8r  : I   <"dec", 0xFE, MRM1r>;         // --R8
432 def DEC16r : I   <"dec", 0xFF, MRM1r>, OpSize; // --R16
433 def DEC32r : I   <"dec", 0xFF, MRM1r>;         // --R32
434 def DEC8m  : Im8 <"dec", 0xFE, MRM1m>;         // --[mem8]
435 def DEC16m : Im16<"dec", 0xFF, MRM1m>, OpSize; // --[mem16]
436 def DEC32m : Im32<"dec", 0xFF, MRM1m>;         // --[mem32]
437
438 // Logical operators...
439 def AND8rr   : I     <"and", 0x20, MRMDestReg>,
440               II<(ops R8:$dst, R8:$src1, R8:$src2), "and $dst, $src2">;
441 def AND16rr  : I     <"and", 0x21, MRMDestReg>, OpSize,
442               II<(ops R32:$dst, R32:$src1, R32:$src2), "and $dst, $src2">;
443 def AND32rr  : I     <"and", 0x21, MRMDestReg>,
444               II<(ops R32:$dst, R32:$src1, R32:$src2), "and $dst, $src2">;
445 def AND8mr   : Im8   <"and", 0x20, MRMDestMem>;            // [mem8]  &= R8
446 def AND16mr  : Im16  <"and", 0x21, MRMDestMem>, OpSize;    // [mem16] &= R16
447 def AND32mr  : Im32  <"and", 0x21, MRMDestMem>;            // [mem32] &= R32
448 def AND8rm   : Im8   <"and", 0x22, MRMSrcMem >;            // R8  &= [mem8]
449 def AND16rm  : Im16  <"and", 0x23, MRMSrcMem >, OpSize;    // R16 &= [mem16]
450 def AND32rm  : Im32  <"and", 0x23, MRMSrcMem >;            // R32 &= [mem32]
451
452 def AND8ri   : Ii8   <"and", 0x80, MRM4r     >;
453 def AND16ri  : Ii16  <"and", 0x81, MRM4r     >, OpSize;
454 def AND32ri  : Ii32  <"and", 0x81, MRM4r     >;
455 def AND8mi   : Im8i8  <"and", 0x80, MRM4m    >;            // [mem8]  &= imm8
456 def AND16mi  : Im16i16<"and", 0x81, MRM4m    >, OpSize;    // [mem16] &= imm16
457 def AND32mi  : Im32i32<"and", 0x81, MRM4m    >;            // [mem32] &= imm32
458
459 def AND16ri8 : Ii8   <"and", 0x83, MRM4r     >, OpSize;    // R16 &= imm8
460 def AND32ri8 : Ii8   <"and", 0x83, MRM4r     >;            // R32 &= imm8
461 def AND16mi8 : Im16i8<"and", 0x83, MRM4m     >, OpSize;    // [mem16] &= imm8
462 def AND32mi8 : Im32i8<"and", 0x83, MRM4m     >;            // [mem32] &= imm8
463
464
465 def OR8rr    : I     <"or" , 0x08, MRMDestReg>;
466 def OR16rr   : I     <"or" , 0x09, MRMDestReg>, OpSize;
467 def OR32rr   : I     <"or" , 0x09, MRMDestReg>;
468 def OR8mr    : Im8   <"or" , 0x08, MRMDestMem>;            // [mem8]  |= R8
469 def OR16mr   : Im16  <"or" , 0x09, MRMDestMem>, OpSize;    // [mem16] |= R16
470 def OR32mr   : Im32  <"or" , 0x09, MRMDestMem>;            // [mem32] |= R32
471 def OR8rm    : Im8   <"or" , 0x0A, MRMSrcMem >;            // R8  |= [mem8]
472 def OR16rm   : Im16  <"or" , 0x0B, MRMSrcMem >, OpSize;    // R16 |= [mem16]
473 def OR32rm   : Im32  <"or" , 0x0B, MRMSrcMem >;            // R32 |= [mem32]
474
475 def OR8ri    : Ii8   <"or" , 0x80, MRM1r     >;
476 def OR16ri   : Ii16  <"or" , 0x81, MRM1r     >, OpSize;
477 def OR32ri   : Ii32  <"or" , 0x81, MRM1r     >;
478 def OR8mi    : Im8i8  <"or" , 0x80, MRM1m    >;            // [mem8]  |= imm8
479 def OR16mi   : Im16i16<"or" , 0x81, MRM1m    >, OpSize;    // [mem16] |= imm16
480 def OR32mi   : Im32i32<"or" , 0x81, MRM1m    >;            // [mem32] |= imm32
481
482 def OR16ri8  : Ii8   <"or" , 0x83, MRM1r     >, OpSize;    // R16 |= imm8
483 def OR32ri8  : Ii8   <"or" , 0x83, MRM1r     >;            // R32 |= imm8
484 def OR16mi8  : Im16i8<"or" , 0x83, MRM1m     >, OpSize;    // [mem16] |= imm8
485 def OR32mi8  : Im32i8<"or" , 0x83, MRM1m     >;            // [mem32] |= imm8
486
487
488 def XOR8rr   : I     <"xor", 0x30, MRMDestReg>;
489 def XOR16rr  : I     <"xor", 0x31, MRMDestReg>, OpSize;
490 def XOR32rr  : I     <"xor", 0x31, MRMDestReg>;
491 def XOR8mr   : Im8   <"xor", 0x30, MRMDestMem>;            // [mem8]  ^= R8
492 def XOR16mr  : Im16  <"xor", 0x31, MRMDestMem>, OpSize;    // [mem16] ^= R16
493 def XOR32mr  : Im32  <"xor", 0x31, MRMDestMem>;            // [mem32] ^= R32
494 def XOR8rm   : Im8   <"xor", 0x32, MRMSrcMem >;            // R8  ^= [mem8]
495 def XOR16rm  : Im16  <"xor", 0x33, MRMSrcMem >, OpSize;    // R16 ^= [mem16]
496 def XOR32rm  : Im32  <"xor", 0x33, MRMSrcMem >;            // R32 ^= [mem32]
497
498 def XOR8ri   : Ii8   <"xor", 0x80, MRM6r     >;
499 def XOR16ri  : Ii16  <"xor", 0x81, MRM6r     >, OpSize;
500 def XOR32ri  : Ii32  <"xor", 0x81, MRM6r     >;
501 def XOR8mi   : Im8i8  <"xor", 0x80, MRM6m    >;            // [mem8] ^= R8
502 def XOR16mi  : Im16i16<"xor", 0x81, MRM6m    >, OpSize;    // [mem16] ^= R16
503 def XOR32mi  : Im32i32<"xor", 0x81, MRM6m    >;            // [mem32] ^= R32
504
505 def XOR16ri8 : Ii8   <"xor", 0x83, MRM6r     >, OpSize;    // R16 ^= imm8
506 def XOR32ri8 : Ii8   <"xor", 0x83, MRM6r     >;            // R32 ^= imm8
507 def XOR16mi8 : Im16i8<"xor", 0x83, MRM6m     >, OpSize;    // [mem16] ^= imm8
508 def XOR32mi8 : Im32i8<"xor", 0x83, MRM6m     >;            // [mem32] ^= imm8
509
510 // Shift instructions
511 // FIXME: provide shorter instructions when imm8 == 1
512 let Uses = [CL], printImplicitUsesAfter = 1 in {
513   def SHL8rCL  : I     <"shl", 0xD2, MRM4r     >        ,       // R8  <<= cl
514                 II<(ops R8:$dst, R8:$src), "shl $dst, %CL">;
515   def SHL16rCL : I     <"shl", 0xD3, MRM4r     >, OpSize,       // R16 <<= cl
516                 II<(ops R16:$dst, R16:$src), "shl $dst, %CL">;
517   def SHL32rCL : I     <"shl", 0xD3, MRM4r     >        ,       // R32 <<= cl
518                 II<(ops R32:$dst, R32:$src), "shl $dst, %CL">;
519   def SHL8mCL  : Im8   <"shl", 0xD2, MRM4m     >        ;       // [mem8]  <<= cl
520   def SHL16mCL : Im16  <"shl", 0xD3, MRM4m     >, OpSize;       // [mem16] <<= cl
521   def SHL32mCL : Im32  <"shl", 0xD3, MRM4m     >        ;       // [mem32] <<= cl
522 }
523
524 def SHL8ri   : Ii8   <"shl", 0xC0, MRM4r     >;                 // R8  <<= imm8
525 def SHL16ri  : Ii8   <"shl", 0xC1, MRM4r     >, OpSize;         // R16 <<= imm8
526 def SHL32ri  : Ii8   <"shl", 0xC1, MRM4r     >;                 // R32 <<= imm8
527 def SHL8mi   : Im8i8 <"shl", 0xC0, MRM4m     >;                 // [mem8]  <<= imm8
528 def SHL16mi  : Im16i8<"shl", 0xC1, MRM4m     >, OpSize;         // [mem16] <<= imm8
529 def SHL32mi  : Im32i8<"shl", 0xC1, MRM4m     >;                 // [mem32] <<= imm8
530
531 let Uses = [CL], printImplicitUsesAfter = 1 in {
532   def SHR8rCL  : I     <"shr", 0xD2, MRM5r     >        ,       // R8  >>= cl
533                 II<(ops R8:$dst, R8:$src), "shr $dst, %CL">;
534   def SHR16rCL : I     <"shr", 0xD3, MRM5r     >, OpSize,       // R16 >>= cl
535                 II<(ops R16:$dst, R16:$src), "shr $dst, %CL">;
536   def SHR32rCL : I     <"shr", 0xD3, MRM5r     >        ,       // R32 >>= cl
537                 II<(ops R32:$dst, R32:$src), "shr $dst, %CL">;
538   def SHR8mCL  : Im8   <"shr", 0xD2, MRM5m     >        ;       // [mem8]  >>= cl
539   def SHR16mCL : Im16  <"shr", 0xD3, MRM5m     >, OpSize;       // [mem16] >>= cl
540   def SHR32mCL : Im32  <"shr", 0xD3, MRM5m     >        ;       // [mem32] >>= cl
541 }
542
543 def SHR8ri   : Ii8   <"shr", 0xC0, MRM5r     >;                 // R8  >>= imm8
544 def SHR16ri  : Ii8   <"shr", 0xC1, MRM5r     >, OpSize;         // R16 >>= imm8
545 def SHR32ri  : Ii8   <"shr", 0xC1, MRM5r     >;                 // R32 >>= imm8
546 def SHR8mi   : Im8i8 <"shr", 0xC0, MRM5m     >;                 // [mem8]  >>= imm8
547 def SHR16mi  : Im16i8<"shr", 0xC1, MRM5m     >, OpSize;         // [mem16] >>= imm8
548 def SHR32mi  : Im32i8<"shr", 0xC1, MRM5m     >;                 // [mem32] >>= imm8
549
550 let Uses = [CL], printImplicitUsesAfter = 1 in {
551   def SAR8rCL  : I     <"sar", 0xD2, MRM7r     >,               // R8  >>>= cl
552                 II<(ops R8:$dst, R8:$src), "sar $dst, %CL">;
553   def SAR16rCL : I     <"sar", 0xD3, MRM7r     >, OpSize,       // R16 >>>= cl
554                 II<(ops R16:$dst, R16:$src), "sar $dst, %CL">;
555   def SAR32rCL : I     <"sar", 0xD3, MRM7r     >,               // R32 >>>= cl
556                 II<(ops R32:$dst, R32:$src), "sar $dst, %CL">;
557   def SAR8mCL  : Im8   <"sar", 0xD2, MRM7m     >        ;       // [mem8]  >>>= cl
558   def SAR16mCL : Im16  <"sar", 0xD3, MRM7m     >, OpSize;       // [mem16] >>>= cl
559   def SAR32mCL : Im32  <"sar", 0xD3, MRM7m     >        ;       // [mem32] >>>= cl
560 }
561
562 def SAR8ri   : Ii8   <"sar", 0xC0, MRM7r     >;                 // R8  >>>= imm8
563 def SAR16ri  : Ii8   <"sar", 0xC1, MRM7r     >, OpSize;         // R16 >>>= imm8
564 def SAR32ri  : Ii8   <"sar", 0xC1, MRM7r     >;                 // R32 >>>= imm8
565 def SAR8mi   : Im8i8 <"sar", 0xC0, MRM7m     >;                 // [mem8]  >>>= imm8
566 def SAR16mi  : Im16i8<"sar", 0xC1, MRM7m     >, OpSize;         // [mem16] >>>= imm8
567 def SAR32mi  : Im32i8<"sar", 0xC1, MRM7m     >;                 // [mem32] >>>= imm8
568
569 let Uses = [CL], printImplicitUsesAfter = 1 in {
570   def SHLD32rrCL : I     <"shld", 0xA5, MRMDestReg>, TB,        // R32 <<= R32,R32 cl
571                 II<(ops R32:$dst, R32:$src1, R32:$src2), "shld $dst, $src2, %CL">;
572   def SHLD32mrCL : Im32  <"shld", 0xA5, MRMDestMem>, TB;        // [mem32] <<= [mem32],R32 cl
573   def SHRD32rrCL : I     <"shrd", 0xAD, MRMDestReg>, TB,        // R32 >>= R32,R32 cl
574                 II<(ops R32:$dst, R32:$src1, R32:$src2), "shrd $dst, $src2, %CL">;
575   def SHRD32mrCL : Im32  <"shrd", 0xAD, MRMDestMem>, TB;        // [mem32] >>= [mem32],R32 cl
576 }
577
578 def SHLD32rri8 : Ii8   <"shld", 0xA4, MRMDestReg>, TB;            // R32 <<= R32,R32 imm8
579 def SHLD32mri8 : Im32i8<"shld", 0xA4, MRMDestMem>, TB;            // [mem32] <<= [mem32],R32 imm8
580 def SHRD32rri8 : Ii8   <"shrd", 0xAC, MRMDestReg>, TB;            // R32 >>= R32,R32 imm8
581 def SHRD32mri8 : Im32i8<"shrd", 0xAC, MRMDestMem>, TB;            // [mem32] >>= [mem32],R32 imm8
582
583
584 // Arithmetic...
585 def ADD8rr   : I     <"add", 0x00, MRMDestReg>;
586 def ADD16rr  : I     <"add", 0x01, MRMDestReg>, OpSize;
587 def ADD32rr  : I     <"add", 0x01, MRMDestReg>;
588 def ADD8mr   : Im8   <"add", 0x00, MRMDestMem>;         // [mem8]  += R8
589 def ADD16mr  : Im16  <"add", 0x01, MRMDestMem>, OpSize; // [mem16] += R16
590 def ADD32mr  : Im32  <"add", 0x01, MRMDestMem>;         // [mem32] += R32
591 def ADD8rm   : Im8   <"add", 0x02, MRMSrcMem >;         // R8  += [mem8]
592 def ADD16rm  : Im16  <"add", 0x03, MRMSrcMem >, OpSize; // R16 += [mem16]
593 def ADD32rm  : Im32  <"add", 0x03, MRMSrcMem >;         // R32 += [mem32]
594
595 def ADD8ri   : Ii8   <"add", 0x80, MRM0r     >;
596 def ADD16ri  : Ii16  <"add", 0x81, MRM0r     >, OpSize;
597 def ADD32ri  : Ii32  <"add", 0x81, MRM0r     >;
598 def ADD8mi   : Im8i8  <"add", 0x80, MRM0m    >;         // [mem8] += I8
599 def ADD16mi  : Im16i16<"add", 0x81, MRM0m    >, OpSize; // [mem16] += I16
600 def ADD32mi  : Im32i32<"add", 0x81, MRM0m    >;         // [mem32] += I32
601
602 def ADD16ri8 : Ii8   <"add", 0x83, MRM0r     >, OpSize;   // ADDri with sign extended 8 bit imm
603 def ADD32ri8 : Ii8   <"add", 0x83, MRM0r     >;
604 def ADD16mi8 : Im16i8<"add", 0x83, MRM0m     >, OpSize; // [mem16] += I8
605 def ADD32mi8 : Im32i8<"add", 0x83, MRM0m     >;         // [mem32] += I8
606
607 def ADC32rr  : I      <"adc", 0x11, MRMDestReg>;         // R32 += R32+Carry
608 def ADC32mr  : Im32   <"adc", 0x11, MRMDestMem>;         // [mem32] += R32+Carry
609 def ADC32rm  : Im32   <"adc", 0x13, MRMSrcMem >;         // R32 += [mem32]+Carry
610 def ADC32ri  : Ii32   <"adc", 0x81, MRM2r     >;         // R32 += I32+Carry
611 def ADC32ri8 : Ii8    <"adc", 0x83, MRM2r     >;         // R32 += I8+Carry
612 def ADC32mi  : Im32i32<"adc", 0x81, MRM2m     >;         // [mem32] += I32+Carry
613 def ADC32mi8 : Im32i8 <"adc", 0x83, MRM2m     >;         // [mem32] += I8+Carry
614
615 def SUB8rr   : I     <"sub", 0x28, MRMDestReg>;
616 def SUB16rr  : I     <"sub", 0x29, MRMDestReg>, OpSize;
617 def SUB32rr  : I     <"sub", 0x29, MRMDestReg>;
618 def SUB8mr   : Im8   <"sub", 0x28, MRMDestMem>;         // [mem8]  -= R8
619 def SUB16mr  : Im16  <"sub", 0x29, MRMDestMem>, OpSize; // [mem16] -= R16
620 def SUB32mr  : Im32  <"sub", 0x29, MRMDestMem>;         // [mem32] -= R32
621 def SUB8rm   : Im8   <"sub", 0x2A, MRMSrcMem >;         // R8  -= [mem8]
622 def SUB16rm  : Im16  <"sub", 0x2B, MRMSrcMem >, OpSize; // R16 -= [mem16]
623 def SUB32rm  : Im32  <"sub", 0x2B, MRMSrcMem >;         // R32 -= [mem32]
624
625 def SUB8ri   : Ii8   <"sub", 0x80, MRM5r     >;
626 def SUB16ri  : Ii16  <"sub", 0x81, MRM5r     >, OpSize;
627 def SUB32ri  : Ii32  <"sub", 0x81, MRM5r     >;
628 def SUB8mi   : Im8i8  <"sub", 0x80, MRM5m    >;         // [mem8] -= I8
629 def SUB16mi  : Im16i16<"sub", 0x81, MRM5m    >, OpSize; // [mem16] -= I16
630 def SUB32mi  : Im32i32<"sub", 0x81, MRM5m    >;         // [mem32] -= I32
631
632 def SUB16ri8 : Ii8   <"sub", 0x83, MRM5r     >, OpSize;
633 def SUB32ri8 : Ii8   <"sub", 0x83, MRM5r     >;
634 def SUB16mi8 : Im16i8<"sub", 0x83, MRM5m     >, OpSize; // [mem16] -= I8
635 def SUB32mi8 : Im32i8<"sub", 0x83, MRM5m     >;         // [mem32] -= I8
636
637 def SBB32rr  : I      <"sbb", 0x19, MRMDestReg>;         // R32 -= R32+Carry
638 def SBB32mr  : Im32   <"sbb", 0x19, MRMDestMem>;         // [mem32] -= R32+Carry
639 def SBB32rm  : Im32   <"sbb", 0x1B, MRMSrcMem >;         // R32 -= [mem32]+Carry
640 def SBB32ri  : Ii32   <"sbb", 0x81, MRM3r     >;         // R32 -= I32+Carry
641 def SBB32ri8 : Ii8    <"sbb", 0x83, MRM3r     >;         // R32 -= I8+Carry
642 def SBB32mi  : Im32i32<"sbb", 0x81, MRM3m     >;         // [mem32] -= I32+Carry
643 def SBB32mi8 : Im32i8 <"sbb", 0x83, MRM3m     >;         // [mem32] -= I8+Carry
644
645 def IMUL16rr : I     <"imul", 0xAF, MRMSrcReg>, TB, OpSize;
646 def IMUL32rr : I     <"imul", 0xAF, MRMSrcReg>, TB;
647 def IMUL16rm : Im16  <"imul", 0xAF, MRMSrcMem>, TB, OpSize;
648 def IMUL32rm : Im32  <"imul", 0xAF, MRMSrcMem>, TB        ;
649
650 } // end Two Address instructions
651
652 // These are suprisingly enough not two address instructions!
653 def IMUL16rri  : Ii16  <"imul", 0x69, MRMSrcReg>,     OpSize;  // R16 = R16*I16
654 def IMUL32rri  : Ii32  <"imul", 0x69, MRMSrcReg>;              // R32 = R32*I32
655 def IMUL16rri8 : Ii8   <"imul", 0x6B, MRMSrcReg>,     OpSize;  // R16 = R16*I8
656 def IMUL32rri8 : Ii8   <"imul", 0x6B, MRMSrcReg>;              // R32 = R32*I8
657 def IMUL16rmi  : Im16i16<"imul",0x69, MRMSrcMem>,     OpSize;  // R16 = [mem16]*I16
658 def IMUL32rmi  : Im32i32<"imul",0x69, MRMSrcMem>;              // R32 = [mem32]*I32
659 def IMUL16rmi8 : Im16i8<"imul", 0x6B, MRMSrcMem>,     OpSize;  // R16 = [mem16]*I8
660 def IMUL32rmi8 : Im32i8<"imul", 0x6B, MRMSrcMem>;              // R32 = [mem32]*I8
661
662 //===----------------------------------------------------------------------===//
663 // Test instructions are just like AND, except they don't generate a result.
664 def TEST8rr  : I    <"test", 0x84, MRMDestReg>;          // flags = R8  & R8
665 def TEST16rr : I    <"test", 0x85, MRMDestReg>, OpSize;  // flags = R16 & R16
666 def TEST32rr : I    <"test", 0x85, MRMDestReg>;          // flags = R32 & R32
667 def TEST8mr  : Im8  <"test", 0x84, MRMDestMem>;          // flags = [mem8]  & R8
668 def TEST16mr : Im16 <"test", 0x85, MRMDestMem>, OpSize;  // flags = [mem16] & R16
669 def TEST32mr : Im32 <"test", 0x85, MRMDestMem>;          // flags = [mem32] & R32
670 def TEST8rm  : Im8  <"test", 0x84, MRMSrcMem >;          // flags = R8  & [mem8]
671 def TEST16rm : Im16 <"test", 0x85, MRMSrcMem >, OpSize;  // flags = R16 & [mem16]
672 def TEST32rm : Im32 <"test", 0x85, MRMSrcMem >;          // flags = R32 & [mem32]
673
674 def TEST8ri  : Ii8  <"test", 0xF6, MRM0r     >;          // flags = R8  & imm8
675 def TEST16ri : Ii16 <"test", 0xF7, MRM0r     >, OpSize;  // flags = R16 & imm16
676 def TEST32ri : Ii32 <"test", 0xF7, MRM0r     >;          // flags = R32 & imm32
677 def TEST8mi  : Im8i8  <"test", 0xF6, MRM0m     >;          // flags = [mem8]  & imm8
678 def TEST16mi : Im16i16<"test", 0xF7, MRM0m     >, OpSize;  // flags = [mem16] & imm16
679 def TEST32mi : Im32i32<"test", 0xF7, MRM0m     >;          // flags = [mem32] & imm32
680
681
682
683 // Condition code ops, incl. set if equal/not equal/...
684 def SAHF     : I  <"sahf" , 0x9E, RawFrm>, Imp<[AH],[]>,  // flags = AH
685                 II<(ops), "sahf">;
686 def LAHF     : I  <"lahf" , 0x9F, RawFrm>, Imp<[],[AH]>,  // AH = flags
687                 II<(ops), "lahf">;
688
689 def SETBr    : I  <"setb" , 0x92, MRM0r>, TB;            // R8 = <  unsign
690 def SETBm    : Im8<"setb" , 0x92, MRM0m>, TB;            // [mem8] = <  unsign
691 def SETAEr   : I  <"setae", 0x93, MRM0r>, TB;            // R8 = >= unsign
692 def SETAEm   : Im8<"setae", 0x93, MRM0m>, TB;            // [mem8] = >= unsign
693 def SETEr    : I  <"sete" , 0x94, MRM0r>, TB;            // R8 = ==
694 def SETEm    : Im8<"sete" , 0x94, MRM0m>, TB;            // [mem8] = ==
695 def SETNEr   : I  <"setne", 0x95, MRM0r>, TB;            // R8 = !=
696 def SETNEm   : Im8<"setne", 0x95, MRM0m>, TB;            // [mem8] = !=
697 def SETBEr   : I  <"setbe", 0x96, MRM0r>, TB;            // R8 = <= unsign
698 def SETBEm   : Im8<"setbe", 0x96, MRM0m>, TB;            // [mem8] = <= unsign
699 def SETAr    : I  <"seta" , 0x97, MRM0r>, TB;            // R8 = >  signed
700 def SETAm    : Im8<"seta" , 0x97, MRM0m>, TB;            // [mem8] = >  signed
701 def SETSr    : I  <"sets" , 0x98, MRM0r>, TB;            // R8 = <sign bit>
702 def SETSm    : Im8<"sets" , 0x98, MRM0m>, TB;            // [mem8] = <sign bit>
703 def SETNSr   : I  <"setns", 0x99, MRM0r>, TB;            // R8 = !<sign bit>
704 def SETNSm   : Im8<"setns", 0x99, MRM0m>, TB;            // [mem8] = !<sign bit>
705 def SETPr    : I  <"setp" , 0x9A, MRM0r>, TB;            // R8 = parity
706 def SETPm    : Im8<"setp" , 0x9A, MRM0m>, TB;            // [mem8] = parity
707 def SETLr    : I  <"setl" , 0x9C, MRM0r>, TB;            // R8 = <  signed
708 def SETLm    : Im8<"setl" , 0x9C, MRM0m>, TB;            // [mem8] = <  signed
709 def SETGEr   : I  <"setge", 0x9D, MRM0r>, TB;            // R8 = >= signed
710 def SETGEm   : Im8<"setge", 0x9D, MRM0m>, TB;            // [mem8] = >= signed
711 def SETLEr   : I  <"setle", 0x9E, MRM0r>, TB;            // R8 = <= signed
712 def SETLEm   : Im8<"setle", 0x9E, MRM0m>, TB;            // [mem8] = <= signed
713 def SETGr    : I  <"setg" , 0x9F, MRM0r>, TB;            // R8 = <  signed
714 def SETGm    : Im8<"setg" , 0x9F, MRM0m>, TB;            // [mem8] = <  signed
715
716 // Integer comparisons
717 def CMP8rr  : I    <"cmp", 0x38, MRMDestReg>;              // compare R8, R8
718 def CMP16rr : I    <"cmp", 0x39, MRMDestReg>, OpSize;      // compare R16, R16
719 def CMP32rr : I    <"cmp", 0x39, MRMDestReg>;              // compare R32, R32
720 def CMP8mr  : Im8  <"cmp", 0x38, MRMDestMem>;              // compare [mem8], R8
721 def CMP16mr : Im16 <"cmp", 0x39, MRMDestMem>, OpSize;      // compare [mem16], R16
722 def CMP32mr : Im32 <"cmp", 0x39, MRMDestMem>;              // compare [mem32], R32
723 def CMP8rm  : Im8  <"cmp", 0x3A, MRMSrcMem >;              // compare R8, [mem8]
724 def CMP16rm : Im16 <"cmp", 0x3B, MRMSrcMem >, OpSize;      // compare R16, [mem16]
725 def CMP32rm : Im32 <"cmp", 0x3B, MRMSrcMem >;              // compare R32, [mem32]
726 def CMP8ri  : Ii8  <"cmp", 0x80, MRM7r     >;              // compare R8, imm8
727 def CMP16ri : Ii16 <"cmp", 0x81, MRM7r     >, OpSize;      // compare R16, imm16
728 def CMP32ri : Ii32 <"cmp", 0x81, MRM7r     >;              // compare R32, imm32
729 def CMP8mi  : Im8i8  <"cmp", 0x80, MRM7m   >;              // compare [mem8], imm8
730 def CMP16mi : Im16i16<"cmp", 0x81, MRM7m   >, OpSize;      // compare [mem16], imm16
731 def CMP32mi : Im32i32<"cmp", 0x81, MRM7m   >;              // compare [mem32], imm32
732
733 // Sign/Zero extenders
734 def MOVSX16rr8 : I   <"movsx", 0xBE, MRMSrcReg>, TB, OpSize; // R16 = signext(R8)
735 def MOVSX32rr8 : I   <"movsx", 0xBE, MRMSrcReg>, TB;         // R32 = signext(R8)
736 def MOVSX32rr16: I   <"movsx", 0xBF, MRMSrcReg>, TB;         // R32 = signext(R16)
737 def MOVSX16rm8 : Im8 <"movsx", 0xBE, MRMSrcMem>, TB, OpSize; // R16 = signext([mem8])
738 def MOVSX32rm8 : Im8 <"movsx", 0xBE, MRMSrcMem>, TB;         // R32 = signext([mem8])
739 def MOVSX32rm16: Im16<"movsx", 0xBF, MRMSrcMem>, TB;         // R32 = signext([mem16])
740
741 def MOVZX16rr8 : I   <"movzx", 0xB6, MRMSrcReg>, TB, OpSize; // R16 = zeroext(R8)
742 def MOVZX32rr8 : I   <"movzx", 0xB6, MRMSrcReg>, TB;         // R32 = zeroext(R8)
743 def MOVZX32rr16: I   <"movzx", 0xB7, MRMSrcReg>, TB;         // R32 = zeroext(R16)
744 def MOVZX16rm8 : Im8 <"movzx", 0xB6, MRMSrcMem>, TB, OpSize; // R16 = zeroext([mem8])
745 def MOVZX32rm8 : Im8 <"movzx", 0xB6, MRMSrcMem>, TB;         // R32 = zeroext([mem8])
746 def MOVZX32rm16: Im16<"movzx", 0xB7, MRMSrcMem>, TB;         // R32 = zeroext([mem16])
747
748
749 //===----------------------------------------------------------------------===//
750 // Floating point support
751 //===----------------------------------------------------------------------===//
752
753 // FIXME: These need to indicate mod/ref sets for FP regs... & FP 'TOP'
754
755 // Floating point instruction templates
756 class FPInst<string n, bits<8> o, Format F, FPFormat fp, MemType m, ImmType i>
757   : X86Inst<n, o, F, m, i> { let FPForm = fp; let FPFormBits = FPForm.Value; }
758
759 class FPI<string n, bits<8> o, Format F, FPFormat fp> : FPInst<n, o, F, fp, NoMem, NoImm>;
760
761 class FPIM<string n, bits<8> o, Format F, FPFormat fp, MemType m> : FPInst<n, o, F, fp, m, NoImm>;
762
763 class FPI16m<string n, bits<8> o, Format F, FPFormat fp> : FPIM<n, o, F, fp, Mem16>;
764 class FPI32m<string n, bits<8> o, Format F, FPFormat fp> : FPIM<n, o, F, fp, Mem32>;
765 class FPI64m<string n, bits<8> o, Format F, FPFormat fp> : FPIM<n, o, F, fp, Mem64>;
766 class FPI80m<string n, bits<8> o, Format F, FPFormat fp> : FPIM<n, o, F, fp, Mem80>;
767
768 // Pseudo instructions for floating point.  We use these pseudo instructions
769 // because they can be expanded by the fp spackifier into one of many different
770 // forms of instructions for doing these operations.  Until the stackifier runs,
771 // we prefer to be abstract.
772 def FpMOV : FPI<"FMOV", 0, Pseudo, SpecialFP>;   // f1 = fmov f2
773 def FpADD : FPI<"FADD", 0, Pseudo, TwoArgFP>;    // f1 = fadd f2, f3
774 def FpSUB : FPI<"FSUB", 0, Pseudo, TwoArgFP>;    // f1 = fsub f2, f3
775 def FpMUL : FPI<"FMUL", 0, Pseudo, TwoArgFP>;    // f1 = fmul f2, f3
776 def FpDIV : FPI<"FDIV", 0, Pseudo, TwoArgFP>;    // f1 = fdiv f2, f3
777
778 def FpGETRESULT : FPI<"FGETRESULT",0, Pseudo, SpecialFP>;  // FPR = ST(0)
779 def FpSETRESULT : FPI<"FSETRESULT",0, Pseudo, SpecialFP>;  // ST(0) = FPR
780
781 // FADD reg, mem: Before stackification, these are represented by: R1 = FADD* R2, [mem]
782 def FADD32m  : FPI32m<"fadd",  0xD8, MRM0m, OneArgFPRW>;    // ST(0) = ST(0) + [mem32real]
783 def FADD64m  : FPI64m<"fadd",  0xDC, MRM0m, OneArgFPRW>;    // ST(0) = ST(0) + [mem64real]
784 def FIADD16m : FPI16m<"fiadd", 0xDE, MRM0m, OneArgFPRW>;    // ST(0) = ST(0) + [mem16int]
785 def FIADD32m : FPI32m<"fiadd", 0xDA, MRM0m, OneArgFPRW>;    // ST(0) = ST(0) + [mem32int]
786
787 // FMUL reg, mem: Before stackification, these are represented by: R1 = FMUL* R2, [mem]
788 def FMUL32m  : FPI32m<"fmul",  0xD8, MRM1m, OneArgFPRW>;    // ST(0) = ST(0) * [mem32real]
789 def FMUL64m  : FPI64m<"fmul",  0xDC, MRM1m, OneArgFPRW>;    // ST(0) = ST(0) * [mem64real]
790 def FIMUL16m : FPI16m<"fimul", 0xDE, MRM1m, OneArgFPRW>;    // ST(0) = ST(0) * [mem16int]
791 def FIMUL32m : FPI32m<"fimul", 0xDA, MRM1m, OneArgFPRW>;    // ST(0) = ST(0) * [mem32int]
792
793 // FSUB reg, mem: Before stackification, these are represented by: R1 = FSUB* R2, [mem]
794 def FSUB32m  : FPI32m<"fsub",  0xD8, MRM4m, OneArgFPRW>;    // ST(0) = ST(0) - [mem32real]
795 def FSUB64m  : FPI64m<"fsub",  0xDC, MRM4m, OneArgFPRW>;    // ST(0) = ST(0) - [mem64real]
796 def FISUB16m : FPI16m<"fisub", 0xDE, MRM4m, OneArgFPRW>;    // ST(0) = ST(0) - [mem16int]
797 def FISUB32m : FPI32m<"fisub", 0xDA, MRM4m, OneArgFPRW>;    // ST(0) = ST(0) - [mem32int]
798
799 // FSUBR reg, mem: Before stackification, these are represented by: R1 = FSUBR* R2, [mem]
800 // Note that the order of operands does not reflect the operation being performed.
801 def FSUBR32m  : FPI32m<"fsubr",  0xD8, MRM5m, OneArgFPRW>;  // ST(0) = [mem32real] - ST(0)
802 def FSUBR64m  : FPI64m<"fsubr",  0xDC, MRM5m, OneArgFPRW>;  // ST(0) = [mem64real] - ST(0)
803 def FISUBR16m : FPI16m<"fisubr", 0xDE, MRM5m, OneArgFPRW>;  // ST(0) = [mem16int] - ST(0)
804 def FISUBR32m : FPI32m<"fisubr", 0xDA, MRM5m, OneArgFPRW>;  // ST(0) = [mem32int] - ST(0)
805
806 // FDIV reg, mem: Before stackification, these are represented by: R1 = FDIV* R2, [mem]
807 def FDIV32m  : FPI32m<"fdiv",  0xD8, MRM6m, OneArgFPRW>;    // ST(0) = ST(0) / [mem32real]
808 def FDIV64m  : FPI64m<"fdiv",  0xDC, MRM6m, OneArgFPRW>;    // ST(0) = ST(0) / [mem64real]
809 def FIDIV16m : FPI16m<"fidiv", 0xDE, MRM6m, OneArgFPRW>;    // ST(0) = ST(0) / [mem16int]
810 def FIDIV32m : FPI32m<"fidiv", 0xDA, MRM6m, OneArgFPRW>;    // ST(0) = ST(0) / [mem32int]
811
812 // FDIVR reg, mem: Before stackification, these are represented by: R1 = FDIVR* R2, [mem]
813 // Note that the order of operands does not reflect the operation being performed.
814 def FDIVR32m  : FPI32m<"fdivr",  0xD8, MRM7m, OneArgFPRW>;  // ST(0) = [mem32real] / ST(0)
815 def FDIVR64m  : FPI64m<"fdivr",  0xDC, MRM7m, OneArgFPRW>;  // ST(0) = [mem64real] / ST(0)
816 def FIDIVR16m : FPI16m<"fidivr", 0xDE, MRM7m, OneArgFPRW>;  // ST(0) = [mem16int] / ST(0)
817 def FIDIVR32m : FPI32m<"fidivr", 0xDA, MRM7m, OneArgFPRW>;  // ST(0) = [mem32int] / ST(0)
818
819
820 // Floating point cmovs...
821 let isTwoAddress = 1, Uses = [ST0], Defs = [ST0] in {
822   def FCMOVB  : FPI<"fcmovb" , 0xC0, AddRegFrm, CondMovFP>, DA,     // fcmovb  ST(i) -> ST(0)
823                  II<(ops RST:$op), "fcmovb %ST(0), $op">;
824   def FCMOVBE : FPI<"fcmovbe", 0xD0, AddRegFrm, CondMovFP>, DA,     // fcmovbe ST(i) -> ST(0)
825                  II<(ops RST:$op), "fcmovbe %ST(0), $op">;
826   def FCMOVE  : FPI<"fcmove" , 0xC8, AddRegFrm, CondMovFP>, DA,     // fcmove  ST(i) -> ST(0)
827                  II<(ops RST:$op), "fcmove %ST(0), $op">;
828   def FCMOVAE : FPI<"fcmovae", 0xC0, AddRegFrm, CondMovFP>, DB,     // fcmovae ST(i) -> ST(0)
829                  II<(ops RST:$op), "fcmovae %ST(0), $op">;
830   def FCMOVA  : FPI<"fcmova" , 0xD0, AddRegFrm, CondMovFP>, DB,     // fcmova  ST(i) -> ST(0)
831                  II<(ops RST:$op), "fcmova %ST(0), $op">;
832   def FCMOVNE : FPI<"fcmovne", 0xC8, AddRegFrm, CondMovFP>, DB,     // fcmovne ST(i) -> ST(0)
833                  II<(ops RST:$op), "fcmovne %ST(0), $op">;
834 }
835
836 // Floating point loads & stores...
837 def FLDrr   : FPI    <"fld"   , 0xC0, AddRegFrm, NotFP>, D9;        // push(ST(i))
838 def FLD32m  : FPI32m <"fld"   , 0xD9, MRM0m    , ZeroArgFP>;        // load float
839 def FLD64m  : FPI64m <"fld"   , 0xDD, MRM0m    , ZeroArgFP>;        // load double
840 def FLD80m  : FPI80m <"fld"   , 0xDB, MRM5m    , ZeroArgFP>;        // load extended
841 def FILD16m : FPI16m <"fild"  , 0xDF, MRM0m    , ZeroArgFP>;        // load signed short
842 def FILD32m : FPI32m <"fild"  , 0xDB, MRM0m    , ZeroArgFP>;        // load signed int
843 def FILD64m : FPI64m <"fild"  , 0xDF, MRM5m    , ZeroArgFP>;        // load signed long
844
845 def FSTrr    : FPI    <"fst" , 0xD0, AddRegFrm, NotFP   >, DD;      // ST(i) = ST(0)
846 def FSTPrr   : FPI    <"fstp", 0xD8, AddRegFrm, NotFP   >, DD;      // ST(i) = ST(0), pop
847 def FST32m   : FPI32m <"fst" , 0xD9, MRM2m    , OneArgFP>;          // store float
848 def FST64m   : FPI64m <"fst" , 0xDD, MRM2m    , OneArgFP>;          // store double
849 def FSTP32m  : FPI32m <"fstp", 0xD9, MRM3m    , OneArgFP>;          // store float, pop
850 def FSTP64m  : FPI64m <"fstp", 0xDD, MRM3m    , OneArgFP>;          // store double, pop
851 def FSTP80m  : FPI80m <"fstp", 0xDB, MRM7m    , OneArgFP>;          // store extended, pop
852
853 def FIST16m  : FPI16m <"fist",    0xDF, MRM2m , OneArgFP>;          // store signed short
854 def FIST32m  : FPI32m <"fist",    0xDB, MRM2m , OneArgFP>;          // store signed int
855 def FISTP16m : FPI16m <"fistp",   0xDF, MRM3m , NotFP   >;          // store signed short, pop
856 def FISTP32m : FPI32m <"fistp",   0xDB, MRM3m , NotFP   >;          // store signed int, pop
857 def FISTP64m : FPI64m <"fistpll", 0xDF, MRM7m , OneArgFP>;          // store signed long, pop
858
859 def FXCH     : FPI    <"fxch",    0xC8, AddRegFrm, NotFP>, D9;      // fxch ST(i), ST(0)
860
861 // Floating point constant loads...
862 def FLD0 : FPI<"fldz", 0xEE, RawFrm, ZeroArgFP>, D9,
863                II<(ops), "fldz">;
864 def FLD1 : FPI<"fld1", 0xE8, RawFrm, ZeroArgFP>, D9,
865                II<(ops), "fld1">;
866
867
868 // Unary operations...
869 def FCHS : FPI<"fchs", 0xE0, RawFrm, OneArgFPRW>, D9,           // f1 = fchs f2
870                II<(ops), "fchs">;
871 def FTST : FPI<"ftst", 0xE4, RawFrm, OneArgFP>, D9,             // ftst ST(0)
872                II<(ops), "ftst">;
873
874 // Binary arithmetic operations...
875 class FPST0rInst<string n, bits<8> o> : I<n, o, AddRegFrm>, D8 {
876   list<Register> Uses = [ST0];
877   list<Register> Defs = [ST0];
878 }
879 class FPrST0Inst<string n, bits<8> o> : I<n, o, AddRegFrm>, DC {
880   list<Register> Uses = [ST0];
881 }
882 class FPrST0PInst<string n, bits<8> o> : I<n, o, AddRegFrm>, DE {
883   list<Register> Uses = [ST0];
884 }
885
886 def FADDST0r   : FPST0rInst <"fadd",    0xC0>;
887 def FADDrST0   : FPrST0Inst <"fadd",    0xC0>, II<(ops RST:$op), "fadd $op, %ST(0)">;
888 def FADDPrST0  : FPrST0PInst<"faddp",   0xC0>;
889
890 def FSUBRST0r  : FPST0rInst <"fsubr",   0xE8>;
891 def FSUBrST0   : FPrST0Inst <"fsub",    0xE8>, II<(ops RST:$op), "fsub $op, %ST(0)">;
892 def FSUBPrST0  : FPrST0PInst<"fsubp",   0xE8>;
893
894 def FSUBST0r   : FPST0rInst <"fsub",    0xE0>;
895 def FSUBRrST0  : FPrST0Inst <"fsubr",   0xE0>, II<(ops RST:$op), "fsubr $op, %ST(0)">;
896 def FSUBRPrST0 : FPrST0PInst<"fsubrp",  0xE0>;
897
898 def FMULST0r   : FPST0rInst <"fmul",    0xC8>;
899 def FMULrST0   : FPrST0Inst <"fmul",    0xC8>, II<(ops RST:$op), "fmul $op, %ST(0)">;
900 def FMULPrST0  : FPrST0PInst<"fmulp",   0xC8>;
901
902 def FDIVRST0r  : FPST0rInst <"fdivr",   0xF8>;
903 def FDIVrST0   : FPrST0Inst <"fdiv",    0xF8>, II<(ops RST:$op), "fdiv $op, %ST(0)">;
904 def FDIVPrST0  : FPrST0PInst<"fdivp",   0xF8>;
905
906 def FDIVST0r   : FPST0rInst <"fdiv",    0xF0>;   // ST(0) = ST(0) / ST(i)
907 def FDIVRrST0  : FPrST0Inst <"fdivr",   0xF0>, II<(ops RST:$op), "fdivr $op, %ST(0)">;   // ST(i) = ST(0) / ST(i)
908 def FDIVRPrST0 : FPrST0PInst<"fdivrp",  0xF0>;   // ST(i) = ST(0) / ST(i), pop
909
910 // Floating point compares
911 def FUCOMr    : FPI<"fucom", 0xE0, AddRegFrm, CompareFP>, DD, Imp<[ST0],[]>;  // FPSW = compare ST(0) with ST(i)
912 def FUCOMPr   : I<"fucomp" , 0xE8, AddRegFrm>, DD, Imp<[ST0],[]>;  // FPSW = compare ST(0) with ST(i), pop
913 def FUCOMPPr  : I<"fucompp", 0xE9, RawFrm   >, DA, Imp<[ST0],[]>,  // compare ST(0) with ST(1), pop, pop
914                 II<(ops), "fucompp">;
915
916
917 def FUCOMIr  : FPI<"fucomi", 0xE8, AddRegFrm, CompareFP>, DB, Imp<[ST0],[]>,  // CC = compare ST(0) with ST(i)
918                II<(ops RST:$reg), "fucomi %ST(0), $reg">;
919 def FUCOMIPr : I<"fucomip", 0xE8, AddRegFrm>, DF, Imp<[ST0],[]>,  // CC = compare ST(0) with ST(i), pop
920                II<(ops RST:$reg), "fucomip %ST(0), $reg">;
921
922
923 // Floating point flag ops
924 def FNSTSW8r  : I   <"fnstsw" , 0xE0, RawFrm>, DF, Imp<[],[AX]>,   // AX = fp flags
925                 II<(ops), "fnstsw">;
926
927 def FNSTCW16m : Im16<"fnstcw" , 0xD9, MRM7m >;                     // [mem16] = X87 control world
928 def FLDCW16m  : Im16<"fldcw"  , 0xD9, MRM5m >;                     // X87 control world = [mem16]