Tag SSE2 integer instructions as SSEPackedInt.
[oota-llvm.git] / lib / Target / X86 / X86InstrSSE.td
1 //====- X86InstrSSE.td - Describe the X86 Instruction Set --*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the X86 SSE instruction set, defining the instructions,
11 // and properties of the instructions which are needed for code generation,
12 // machine code emission, and analysis.
13 //
14 //===----------------------------------------------------------------------===//
15
16
17 //===----------------------------------------------------------------------===//
18 // SSE specific DAG Nodes.
19 //===----------------------------------------------------------------------===//
20
21 def SDTX86FPShiftOp : SDTypeProfile<1, 2, [ SDTCisSameAs<0, 1>,
22                                             SDTCisFP<0>, SDTCisInt<2> ]>;
23 def SDTX86VFCMP : SDTypeProfile<1, 3, [SDTCisInt<0>, SDTCisSameAs<1, 2>,
24                                        SDTCisFP<1>, SDTCisVT<3, i8>]>;
25
26 def X86fmin    : SDNode<"X86ISD::FMIN",      SDTFPBinOp>;
27 def X86fmax    : SDNode<"X86ISD::FMAX",      SDTFPBinOp>;
28 def X86fand    : SDNode<"X86ISD::FAND",      SDTFPBinOp,
29                         [SDNPCommutative, SDNPAssociative]>;
30 def X86for     : SDNode<"X86ISD::FOR",       SDTFPBinOp,
31                         [SDNPCommutative, SDNPAssociative]>;
32 def X86fxor    : SDNode<"X86ISD::FXOR",      SDTFPBinOp,
33                         [SDNPCommutative, SDNPAssociative]>;
34 def X86frsqrt  : SDNode<"X86ISD::FRSQRT",    SDTFPUnaryOp>;
35 def X86frcp    : SDNode<"X86ISD::FRCP",      SDTFPUnaryOp>;
36 def X86fsrl    : SDNode<"X86ISD::FSRL",      SDTX86FPShiftOp>;
37 def X86comi    : SDNode<"X86ISD::COMI",      SDTX86CmpTest>;
38 def X86ucomi   : SDNode<"X86ISD::UCOMI",     SDTX86CmpTest>;
39 def X86pshufb  : SDNode<"X86ISD::PSHUFB",
40                  SDTypeProfile<1, 2, [SDTCisVT<0, v16i8>, SDTCisSameAs<0,1>,
41                                       SDTCisSameAs<0,2>]>>;
42 def X86pextrb  : SDNode<"X86ISD::PEXTRB",
43                  SDTypeProfile<1, 2, [SDTCisVT<0, i32>, SDTCisPtrTy<2>]>>;
44 def X86pextrw  : SDNode<"X86ISD::PEXTRW",
45                  SDTypeProfile<1, 2, [SDTCisVT<0, i32>, SDTCisPtrTy<2>]>>;
46 def X86pinsrb  : SDNode<"X86ISD::PINSRB",
47                  SDTypeProfile<1, 3, [SDTCisVT<0, v16i8>, SDTCisSameAs<0,1>,
48                                       SDTCisVT<2, i32>, SDTCisPtrTy<3>]>>;
49 def X86pinsrw  : SDNode<"X86ISD::PINSRW",
50                  SDTypeProfile<1, 3, [SDTCisVT<0, v8i16>, SDTCisSameAs<0,1>,
51                                       SDTCisVT<2, i32>, SDTCisPtrTy<3>]>>;
52 def X86insrtps : SDNode<"X86ISD::INSERTPS",
53                  SDTypeProfile<1, 3, [SDTCisVT<0, v4f32>, SDTCisSameAs<0,1>,
54                                       SDTCisVT<2, v4f32>, SDTCisPtrTy<3>]>>;
55 def X86vzmovl  : SDNode<"X86ISD::VZEXT_MOVL",
56                  SDTypeProfile<1, 1, [SDTCisSameAs<0,1>]>>;
57 def X86vzload  : SDNode<"X86ISD::VZEXT_LOAD", SDTLoad,
58                         [SDNPHasChain, SDNPMayLoad]>;
59 def X86vshl    : SDNode<"X86ISD::VSHL",      SDTIntShiftOp>;
60 def X86vshr    : SDNode<"X86ISD::VSRL",      SDTIntShiftOp>;
61 def X86cmpps   : SDNode<"X86ISD::CMPPS",     SDTX86VFCMP>;
62 def X86cmppd   : SDNode<"X86ISD::CMPPD",     SDTX86VFCMP>;
63 def X86pcmpeqb : SDNode<"X86ISD::PCMPEQB", SDTIntBinOp, [SDNPCommutative]>;
64 def X86pcmpeqw : SDNode<"X86ISD::PCMPEQW", SDTIntBinOp, [SDNPCommutative]>;
65 def X86pcmpeqd : SDNode<"X86ISD::PCMPEQD", SDTIntBinOp, [SDNPCommutative]>;
66 def X86pcmpeqq : SDNode<"X86ISD::PCMPEQQ", SDTIntBinOp, [SDNPCommutative]>;
67 def X86pcmpgtb : SDNode<"X86ISD::PCMPGTB", SDTIntBinOp>;
68 def X86pcmpgtw : SDNode<"X86ISD::PCMPGTW", SDTIntBinOp>;
69 def X86pcmpgtd : SDNode<"X86ISD::PCMPGTD", SDTIntBinOp>;
70 def X86pcmpgtq : SDNode<"X86ISD::PCMPGTQ", SDTIntBinOp>;
71
72 def X86aesimc          : SDNode<"X86ISD::AESIMC",          SDTIntBinOp>;
73 def X86aesenc          : SDNode<"X86ISD::AESENC",          SDTIntBinOp>;
74 def X86aesenclast      : SDNode<"X86ISD::AESENCLAST",      SDTIntBinOp>;
75 def X86aesdec          : SDNode<"X86ISD::AESDEC",          SDTIntBinOp>;
76 def X86aesdeclast      : SDNode<"X86ISD::AESDECLAST",      SDTIntBinOp>;
77
78 def SDTX86CmpPTest : SDTypeProfile<0, 2, [SDTCisVT<0, v4f32>,
79                                           SDTCisVT<1, v4f32>]>;
80 def X86ptest   : SDNode<"X86ISD::PTEST", SDTX86CmpPTest>;
81
82 //===----------------------------------------------------------------------===//
83 // SSE Complex Patterns
84 //===----------------------------------------------------------------------===//
85
86 // These are 'extloads' from a scalar to the low element of a vector, zeroing
87 // the top elements.  These are used for the SSE 'ss' and 'sd' instruction
88 // forms.
89 def sse_load_f32 : ComplexPattern<v4f32, 5, "SelectScalarSSELoad", [],
90                                   [SDNPHasChain, SDNPMayLoad]>;
91 def sse_load_f64 : ComplexPattern<v2f64, 5, "SelectScalarSSELoad", [],
92                                   [SDNPHasChain, SDNPMayLoad]>;
93
94 def ssmem : Operand<v4f32> {
95   let PrintMethod = "printf32mem";
96   let MIOperandInfo = (ops ptr_rc, i8imm, ptr_rc_nosp, i32imm, i8imm);
97   let ParserMatchClass = X86MemAsmOperand;
98 }
99 def sdmem : Operand<v2f64> {
100   let PrintMethod = "printf64mem";
101   let MIOperandInfo = (ops ptr_rc, i8imm, ptr_rc_nosp, i32imm, i8imm);
102   let ParserMatchClass = X86MemAsmOperand;
103 }
104
105 //===----------------------------------------------------------------------===//
106 // SSE pattern fragments
107 //===----------------------------------------------------------------------===//
108
109 def loadv4f32    : PatFrag<(ops node:$ptr), (v4f32 (load node:$ptr))>;
110 def loadv2f64    : PatFrag<(ops node:$ptr), (v2f64 (load node:$ptr))>;
111 def loadv4i32    : PatFrag<(ops node:$ptr), (v4i32 (load node:$ptr))>;
112 def loadv2i64    : PatFrag<(ops node:$ptr), (v2i64 (load node:$ptr))>;
113
114 // Like 'store', but always requires vector alignment.
115 def alignedstore : PatFrag<(ops node:$val, node:$ptr),
116                            (store node:$val, node:$ptr), [{
117   return cast<StoreSDNode>(N)->getAlignment() >= 16;
118 }]>;
119
120 // Like 'load', but always requires vector alignment.
121 def alignedload : PatFrag<(ops node:$ptr), (load node:$ptr), [{
122   return cast<LoadSDNode>(N)->getAlignment() >= 16;
123 }]>;
124
125 def alignedloadfsf32 : PatFrag<(ops node:$ptr), 
126                                (f32 (alignedload node:$ptr))>;
127 def alignedloadfsf64 : PatFrag<(ops node:$ptr), 
128                                (f64 (alignedload node:$ptr))>;
129 def alignedloadv4f32 : PatFrag<(ops node:$ptr), 
130                                (v4f32 (alignedload node:$ptr))>;
131 def alignedloadv2f64 : PatFrag<(ops node:$ptr), 
132                                (v2f64 (alignedload node:$ptr))>;
133 def alignedloadv4i32 : PatFrag<(ops node:$ptr), 
134                                (v4i32 (alignedload node:$ptr))>;
135 def alignedloadv2i64 : PatFrag<(ops node:$ptr), 
136                                (v2i64 (alignedload node:$ptr))>;
137
138 // Like 'load', but uses special alignment checks suitable for use in
139 // memory operands in most SSE instructions, which are required to
140 // be naturally aligned on some targets but not on others.  If the subtarget
141 // allows unaligned accesses, match any load, though this may require
142 // setting a feature bit in the processor (on startup, for example).
143 // Opteron 10h and later implement such a feature.
144 def memop : PatFrag<(ops node:$ptr), (load node:$ptr), [{
145   return    Subtarget->hasVectorUAMem()
146          || cast<LoadSDNode>(N)->getAlignment() >= 16;
147 }]>;
148
149 def memopfsf32 : PatFrag<(ops node:$ptr), (f32   (memop node:$ptr))>;
150 def memopfsf64 : PatFrag<(ops node:$ptr), (f64   (memop node:$ptr))>;
151 def memopv4f32 : PatFrag<(ops node:$ptr), (v4f32 (memop node:$ptr))>;
152 def memopv2f64 : PatFrag<(ops node:$ptr), (v2f64 (memop node:$ptr))>;
153 def memopv4i32 : PatFrag<(ops node:$ptr), (v4i32 (memop node:$ptr))>;
154 def memopv2i64 : PatFrag<(ops node:$ptr), (v2i64 (memop node:$ptr))>;
155 def memopv16i8 : PatFrag<(ops node:$ptr), (v16i8 (memop node:$ptr))>;
156
157 // SSSE3 uses MMX registers for some instructions. They aren't aligned on a
158 // 16-byte boundary.
159 // FIXME: 8 byte alignment for mmx reads is not required
160 def memop64 : PatFrag<(ops node:$ptr), (load node:$ptr), [{
161   return cast<LoadSDNode>(N)->getAlignment() >= 8;
162 }]>;
163
164 def memopv8i8  : PatFrag<(ops node:$ptr), (v8i8  (memop64 node:$ptr))>;
165 def memopv4i16 : PatFrag<(ops node:$ptr), (v4i16 (memop64 node:$ptr))>;
166 def memopv8i16 : PatFrag<(ops node:$ptr), (v8i16 (memop64 node:$ptr))>;
167 def memopv2i32 : PatFrag<(ops node:$ptr), (v2i32 (memop64 node:$ptr))>;
168
169 // MOVNT Support
170 // Like 'store', but requires the non-temporal bit to be set
171 def nontemporalstore : PatFrag<(ops node:$val, node:$ptr),
172                            (st node:$val, node:$ptr), [{
173   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N))
174     return ST->isNonTemporal();
175   return false;
176 }]>;
177
178 def alignednontemporalstore : PatFrag<(ops node:$val, node:$ptr),
179                                    (st node:$val, node:$ptr), [{
180   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N))
181     return ST->isNonTemporal() && !ST->isTruncatingStore() &&
182            ST->getAddressingMode() == ISD::UNINDEXED &&
183            ST->getAlignment() >= 16;
184   return false;
185 }]>;
186
187 def unalignednontemporalstore : PatFrag<(ops node:$val, node:$ptr),
188                                    (st node:$val, node:$ptr), [{
189   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N))
190     return ST->isNonTemporal() &&
191            ST->getAlignment() < 16;
192   return false;
193 }]>;
194
195 def bc_v4f32 : PatFrag<(ops node:$in), (v4f32 (bitconvert node:$in))>;
196 def bc_v2f64 : PatFrag<(ops node:$in), (v2f64 (bitconvert node:$in))>;
197 def bc_v16i8 : PatFrag<(ops node:$in), (v16i8 (bitconvert node:$in))>;
198 def bc_v8i16 : PatFrag<(ops node:$in), (v8i16 (bitconvert node:$in))>;
199 def bc_v4i32 : PatFrag<(ops node:$in), (v4i32 (bitconvert node:$in))>;
200 def bc_v2i64 : PatFrag<(ops node:$in), (v2i64 (bitconvert node:$in))>;
201
202 def vzmovl_v2i64 : PatFrag<(ops node:$src),
203                            (bitconvert (v2i64 (X86vzmovl
204                              (v2i64 (scalar_to_vector (loadi64 node:$src))))))>;
205 def vzmovl_v4i32 : PatFrag<(ops node:$src),
206                            (bitconvert (v4i32 (X86vzmovl
207                              (v4i32 (scalar_to_vector (loadi32 node:$src))))))>;
208
209 def vzload_v2i64 : PatFrag<(ops node:$src),
210                            (bitconvert (v2i64 (X86vzload node:$src)))>;
211
212
213 def fp32imm0 : PatLeaf<(f32 fpimm), [{
214   return N->isExactlyValue(+0.0);
215 }]>;
216
217 // BYTE_imm - Transform bit immediates into byte immediates.
218 def BYTE_imm  : SDNodeXForm<imm, [{
219   // Transformation function: imm >> 3
220   return getI32Imm(N->getZExtValue() >> 3);
221 }]>;
222
223 // SHUFFLE_get_shuf_imm xform function: convert vector_shuffle mask to PSHUF*,
224 // SHUFP* etc. imm.
225 def SHUFFLE_get_shuf_imm : SDNodeXForm<vector_shuffle, [{
226   return getI8Imm(X86::getShuffleSHUFImmediate(N));
227 }]>;
228
229 // SHUFFLE_get_pshufhw_imm xform function: convert vector_shuffle mask to
230 // PSHUFHW imm.
231 def SHUFFLE_get_pshufhw_imm : SDNodeXForm<vector_shuffle, [{
232   return getI8Imm(X86::getShufflePSHUFHWImmediate(N));
233 }]>;
234
235 // SHUFFLE_get_pshuflw_imm xform function: convert vector_shuffle mask to
236 // PSHUFLW imm.
237 def SHUFFLE_get_pshuflw_imm : SDNodeXForm<vector_shuffle, [{
238   return getI8Imm(X86::getShufflePSHUFLWImmediate(N));
239 }]>;
240
241 // SHUFFLE_get_palign_imm xform function: convert vector_shuffle mask to
242 // a PALIGNR imm.
243 def SHUFFLE_get_palign_imm : SDNodeXForm<vector_shuffle, [{
244   return getI8Imm(X86::getShufflePALIGNRImmediate(N));
245 }]>;
246
247 def splat_lo : PatFrag<(ops node:$lhs, node:$rhs),
248                        (vector_shuffle node:$lhs, node:$rhs), [{
249   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
250   return SVOp->isSplat() && SVOp->getSplatIndex() == 0;
251 }]>;
252
253 def movddup : PatFrag<(ops node:$lhs, node:$rhs),
254                       (vector_shuffle node:$lhs, node:$rhs), [{
255   return X86::isMOVDDUPMask(cast<ShuffleVectorSDNode>(N));
256 }]>;
257
258 def movhlps : PatFrag<(ops node:$lhs, node:$rhs),
259                       (vector_shuffle node:$lhs, node:$rhs), [{
260   return X86::isMOVHLPSMask(cast<ShuffleVectorSDNode>(N));
261 }]>;
262
263 def movhlps_undef : PatFrag<(ops node:$lhs, node:$rhs),
264                             (vector_shuffle node:$lhs, node:$rhs), [{
265   return X86::isMOVHLPS_v_undef_Mask(cast<ShuffleVectorSDNode>(N));
266 }]>;
267
268 def movlhps : PatFrag<(ops node:$lhs, node:$rhs),
269                       (vector_shuffle node:$lhs, node:$rhs), [{
270   return X86::isMOVLHPSMask(cast<ShuffleVectorSDNode>(N));
271 }]>;
272
273 def movlp : PatFrag<(ops node:$lhs, node:$rhs),
274                     (vector_shuffle node:$lhs, node:$rhs), [{
275   return X86::isMOVLPMask(cast<ShuffleVectorSDNode>(N));
276 }]>;
277
278 def movl : PatFrag<(ops node:$lhs, node:$rhs),
279                    (vector_shuffle node:$lhs, node:$rhs), [{
280   return X86::isMOVLMask(cast<ShuffleVectorSDNode>(N));
281 }]>;
282
283 def movshdup : PatFrag<(ops node:$lhs, node:$rhs),
284                        (vector_shuffle node:$lhs, node:$rhs), [{
285   return X86::isMOVSHDUPMask(cast<ShuffleVectorSDNode>(N));
286 }]>;
287
288 def movsldup : PatFrag<(ops node:$lhs, node:$rhs),
289                        (vector_shuffle node:$lhs, node:$rhs), [{
290   return X86::isMOVSLDUPMask(cast<ShuffleVectorSDNode>(N));
291 }]>;
292
293 def unpckl : PatFrag<(ops node:$lhs, node:$rhs),
294                      (vector_shuffle node:$lhs, node:$rhs), [{
295   return X86::isUNPCKLMask(cast<ShuffleVectorSDNode>(N));
296 }]>;
297
298 def unpckh : PatFrag<(ops node:$lhs, node:$rhs),
299                      (vector_shuffle node:$lhs, node:$rhs), [{
300   return X86::isUNPCKHMask(cast<ShuffleVectorSDNode>(N));
301 }]>;
302
303 def unpckl_undef : PatFrag<(ops node:$lhs, node:$rhs),
304                            (vector_shuffle node:$lhs, node:$rhs), [{
305   return X86::isUNPCKL_v_undef_Mask(cast<ShuffleVectorSDNode>(N));
306 }]>;
307
308 def unpckh_undef : PatFrag<(ops node:$lhs, node:$rhs),
309                            (vector_shuffle node:$lhs, node:$rhs), [{
310   return X86::isUNPCKH_v_undef_Mask(cast<ShuffleVectorSDNode>(N));
311 }]>;
312
313 def pshufd : PatFrag<(ops node:$lhs, node:$rhs),
314                      (vector_shuffle node:$lhs, node:$rhs), [{
315   return X86::isPSHUFDMask(cast<ShuffleVectorSDNode>(N));
316 }], SHUFFLE_get_shuf_imm>;
317
318 def shufp : PatFrag<(ops node:$lhs, node:$rhs),
319                     (vector_shuffle node:$lhs, node:$rhs), [{
320   return X86::isSHUFPMask(cast<ShuffleVectorSDNode>(N));
321 }], SHUFFLE_get_shuf_imm>;
322
323 def pshufhw : PatFrag<(ops node:$lhs, node:$rhs),
324                       (vector_shuffle node:$lhs, node:$rhs), [{
325   return X86::isPSHUFHWMask(cast<ShuffleVectorSDNode>(N));
326 }], SHUFFLE_get_pshufhw_imm>;
327
328 def pshuflw : PatFrag<(ops node:$lhs, node:$rhs),
329                       (vector_shuffle node:$lhs, node:$rhs), [{
330   return X86::isPSHUFLWMask(cast<ShuffleVectorSDNode>(N));
331 }], SHUFFLE_get_pshuflw_imm>;
332
333 def palign : PatFrag<(ops node:$lhs, node:$rhs),
334                      (vector_shuffle node:$lhs, node:$rhs), [{
335   return X86::isPALIGNRMask(cast<ShuffleVectorSDNode>(N));
336 }], SHUFFLE_get_palign_imm>;
337
338 //===----------------------------------------------------------------------===//
339 // SSE scalar FP Instructions
340 //===----------------------------------------------------------------------===//
341
342 // CMOV* - Used to implement the SSE SELECT DAG operation.  Expanded after
343 // instruction selection into a branch sequence.
344 let Uses = [EFLAGS], usesCustomInserter = 1 in {
345   def CMOV_FR32 : I<0, Pseudo,
346                     (outs FR32:$dst), (ins FR32:$t, FR32:$f, i8imm:$cond),
347                     "#CMOV_FR32 PSEUDO!",
348                     [(set FR32:$dst, (X86cmov FR32:$t, FR32:$f, imm:$cond,
349                                                   EFLAGS))]>;
350   def CMOV_FR64 : I<0, Pseudo,
351                     (outs FR64:$dst), (ins FR64:$t, FR64:$f, i8imm:$cond),
352                     "#CMOV_FR64 PSEUDO!",
353                     [(set FR64:$dst, (X86cmov FR64:$t, FR64:$f, imm:$cond,
354                                                   EFLAGS))]>;
355   def CMOV_V4F32 : I<0, Pseudo,
356                     (outs VR128:$dst), (ins VR128:$t, VR128:$f, i8imm:$cond),
357                     "#CMOV_V4F32 PSEUDO!",
358                     [(set VR128:$dst,
359                       (v4f32 (X86cmov VR128:$t, VR128:$f, imm:$cond,
360                                           EFLAGS)))]>;
361   def CMOV_V2F64 : I<0, Pseudo,
362                     (outs VR128:$dst), (ins VR128:$t, VR128:$f, i8imm:$cond),
363                     "#CMOV_V2F64 PSEUDO!",
364                     [(set VR128:$dst,
365                       (v2f64 (X86cmov VR128:$t, VR128:$f, imm:$cond,
366                                           EFLAGS)))]>;
367   def CMOV_V2I64 : I<0, Pseudo,
368                     (outs VR128:$dst), (ins VR128:$t, VR128:$f, i8imm:$cond),
369                     "#CMOV_V2I64 PSEUDO!",
370                     [(set VR128:$dst,
371                       (v2i64 (X86cmov VR128:$t, VR128:$f, imm:$cond,
372                                           EFLAGS)))]>;
373 }
374
375 //===----------------------------------------------------------------------===//
376 // SSE1 Instructions
377 //===----------------------------------------------------------------------===//
378
379 // Move Instructions. Register-to-register movss is not used for FR32
380 // register copies because it's a partial register update; FsMOVAPSrr is
381 // used instead. Register-to-register movss is not modeled as an INSERT_SUBREG
382 // because INSERT_SUBREG requires that the insert be implementable in terms of
383 // a copy, and just mentioned, we don't use movss for copies.
384 let Constraints = "$src1 = $dst" in
385 def MOVSSrr : SSI<0x10, MRMSrcReg,
386                   (outs VR128:$dst), (ins VR128:$src1, FR32:$src2),
387                   "movss\t{$src2, $dst|$dst, $src2}",
388                   [(set (v4f32 VR128:$dst),
389                         (movl VR128:$src1, (scalar_to_vector FR32:$src2)))]>;
390
391 // Extract the low 32-bit value from one vector and insert it into another.
392 let AddedComplexity = 15 in
393 def : Pat<(v4f32 (movl VR128:$src1, VR128:$src2)),
394           (MOVSSrr (v4f32 VR128:$src1),
395                    (EXTRACT_SUBREG (v4f32 VR128:$src2), x86_subreg_ss))>;
396
397 // Implicitly promote a 32-bit scalar to a vector.
398 def : Pat<(v4f32 (scalar_to_vector FR32:$src)),
399           (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)), FR32:$src, x86_subreg_ss)>;
400
401 // Loading from memory automatically zeroing upper bits.
402 let canFoldAsLoad = 1, isReMaterializable = 1 in
403 def MOVSSrm : SSI<0x10, MRMSrcMem, (outs FR32:$dst), (ins f32mem:$src),
404                   "movss\t{$src, $dst|$dst, $src}",
405                   [(set FR32:$dst, (loadf32 addr:$src))]>;
406
407 // MOVSSrm zeros the high parts of the register; represent this
408 // with SUBREG_TO_REG.
409 let AddedComplexity = 20 in {
410 def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector (loadf32 addr:$src))))),
411           (SUBREG_TO_REG (i32 0), (MOVSSrm addr:$src), x86_subreg_ss)>;
412 def : Pat<(v4f32 (scalar_to_vector (loadf32 addr:$src))),
413           (SUBREG_TO_REG (i32 0), (MOVSSrm addr:$src), x86_subreg_ss)>;
414 def : Pat<(v4f32 (X86vzmovl (loadv4f32 addr:$src))),
415           (SUBREG_TO_REG (i32 0), (MOVSSrm addr:$src), x86_subreg_ss)>;
416 }
417
418 // Store scalar value to memory.
419 def MOVSSmr : SSI<0x11, MRMDestMem, (outs), (ins f32mem:$dst, FR32:$src),
420                   "movss\t{$src, $dst|$dst, $src}",
421                   [(store FR32:$src, addr:$dst)]>;
422
423 // Extract and store.
424 def : Pat<(store (f32 (vector_extract (v4f32 VR128:$src), (iPTR 0))),
425                  addr:$dst),
426           (MOVSSmr addr:$dst,
427                    (EXTRACT_SUBREG (v4f32 VR128:$src), x86_subreg_ss))>;
428
429 // Conversion instructions
430 def CVTTSS2SIrr : SSI<0x2C, MRMSrcReg, (outs GR32:$dst), (ins FR32:$src),
431                       "cvttss2si\t{$src, $dst|$dst, $src}",
432                       [(set GR32:$dst, (fp_to_sint FR32:$src))]>;
433 def CVTTSS2SIrm : SSI<0x2C, MRMSrcMem, (outs GR32:$dst), (ins f32mem:$src),
434                       "cvttss2si\t{$src, $dst|$dst, $src}",
435                       [(set GR32:$dst, (fp_to_sint (loadf32 addr:$src)))]>;
436 def CVTSI2SSrr  : SSI<0x2A, MRMSrcReg, (outs FR32:$dst), (ins GR32:$src),
437                       "cvtsi2ss\t{$src, $dst|$dst, $src}",
438                       [(set FR32:$dst, (sint_to_fp GR32:$src))]>;
439 def CVTSI2SSrm  : SSI<0x2A, MRMSrcMem, (outs FR32:$dst), (ins i32mem:$src),
440                       "cvtsi2ss\t{$src, $dst|$dst, $src}",
441                       [(set FR32:$dst, (sint_to_fp (loadi32 addr:$src)))]>;
442
443 // Match intrinsics which expect XMM operand(s).
444 def CVTSS2SIrr: SSI<0x2D, MRMSrcReg, (outs GR32:$dst), (ins FR32:$src),
445                     "cvtss2si{l}\t{$src, $dst|$dst, $src}", []>;
446 def CVTSS2SIrm: SSI<0x2D, MRMSrcMem, (outs GR32:$dst), (ins f32mem:$src),
447                     "cvtss2si{l}\t{$src, $dst|$dst, $src}", []>;
448
449 def Int_CVTSS2SIrr : SSI<0x2D, MRMSrcReg, (outs GR32:$dst), (ins VR128:$src),
450                          "cvtss2si\t{$src, $dst|$dst, $src}",
451                          [(set GR32:$dst, (int_x86_sse_cvtss2si VR128:$src))]>;
452 def Int_CVTSS2SIrm : SSI<0x2D, MRMSrcMem, (outs GR32:$dst), (ins f32mem:$src),
453                          "cvtss2si\t{$src, $dst|$dst, $src}",
454                          [(set GR32:$dst, (int_x86_sse_cvtss2si
455                                            (load addr:$src)))]>;
456
457 // Match intrinisics which expect MM and XMM operand(s).
458 def Int_CVTPS2PIrr : PSI<0x2D, MRMSrcReg, (outs VR64:$dst), (ins VR128:$src),
459                          "cvtps2pi\t{$src, $dst|$dst, $src}",
460                          [(set VR64:$dst, (int_x86_sse_cvtps2pi VR128:$src))]>;
461 def Int_CVTPS2PIrm : PSI<0x2D, MRMSrcMem, (outs VR64:$dst), (ins f64mem:$src),
462                          "cvtps2pi\t{$src, $dst|$dst, $src}",
463                          [(set VR64:$dst, (int_x86_sse_cvtps2pi
464                                            (load addr:$src)))]>;
465 def Int_CVTTPS2PIrr: PSI<0x2C, MRMSrcReg, (outs VR64:$dst), (ins VR128:$src),
466                          "cvttps2pi\t{$src, $dst|$dst, $src}",
467                          [(set VR64:$dst, (int_x86_sse_cvttps2pi VR128:$src))]>;
468 def Int_CVTTPS2PIrm: PSI<0x2C, MRMSrcMem, (outs VR64:$dst), (ins f64mem:$src),
469                          "cvttps2pi\t{$src, $dst|$dst, $src}",
470                          [(set VR64:$dst, (int_x86_sse_cvttps2pi
471                                            (load addr:$src)))]>;
472 let Constraints = "$src1 = $dst" in {
473   def Int_CVTPI2PSrr : PSI<0x2A, MRMSrcReg,
474                            (outs VR128:$dst), (ins VR128:$src1, VR64:$src2),
475                         "cvtpi2ps\t{$src2, $dst|$dst, $src2}",
476                         [(set VR128:$dst, (int_x86_sse_cvtpi2ps VR128:$src1,
477                                            VR64:$src2))]>;
478   def Int_CVTPI2PSrm : PSI<0x2A, MRMSrcMem,
479                            (outs VR128:$dst), (ins VR128:$src1, i64mem:$src2),
480                         "cvtpi2ps\t{$src2, $dst|$dst, $src2}",
481                         [(set VR128:$dst, (int_x86_sse_cvtpi2ps VR128:$src1,
482                                             (load addr:$src2)))]>;
483 }
484
485 // Aliases for intrinsics
486 def Int_CVTTSS2SIrr : SSI<0x2C, MRMSrcReg, (outs GR32:$dst), (ins VR128:$src),
487                           "cvttss2si\t{$src, $dst|$dst, $src}",
488                           [(set GR32:$dst,
489                             (int_x86_sse_cvttss2si VR128:$src))]>;
490 def Int_CVTTSS2SIrm : SSI<0x2C, MRMSrcMem, (outs GR32:$dst), (ins f32mem:$src),
491                           "cvttss2si\t{$src, $dst|$dst, $src}",
492                           [(set GR32:$dst,
493                             (int_x86_sse_cvttss2si(load addr:$src)))]>;
494
495 let Constraints = "$src1 = $dst" in {
496   def Int_CVTSI2SSrr : SSI<0x2A, MRMSrcReg,
497                            (outs VR128:$dst), (ins VR128:$src1, GR32:$src2),
498                            "cvtsi2ss\t{$src2, $dst|$dst, $src2}",
499                            [(set VR128:$dst, (int_x86_sse_cvtsi2ss VR128:$src1,
500                                               GR32:$src2))]>;
501   def Int_CVTSI2SSrm : SSI<0x2A, MRMSrcMem,
502                            (outs VR128:$dst), (ins VR128:$src1, i32mem:$src2),
503                            "cvtsi2ss\t{$src2, $dst|$dst, $src2}",
504                            [(set VR128:$dst, (int_x86_sse_cvtsi2ss VR128:$src1,
505                                               (loadi32 addr:$src2)))]>;
506 }
507
508 // Comparison instructions
509 let Constraints = "$src1 = $dst", neverHasSideEffects = 1 in {
510   def CMPSSrr : SSIi8<0xC2, MRMSrcReg,
511                     (outs FR32:$dst), (ins FR32:$src1, FR32:$src, SSECC:$cc),
512                     "cmp${cc}ss\t{$src, $dst|$dst, $src}", []>;
513 let mayLoad = 1 in
514   def CMPSSrm : SSIi8<0xC2, MRMSrcMem,
515                     (outs FR32:$dst), (ins FR32:$src1, f32mem:$src, SSECC:$cc),
516                     "cmp${cc}ss\t{$src, $dst|$dst, $src}", []>;
517 }
518
519 let Defs = [EFLAGS] in {
520 def UCOMISSrr: PSI<0x2E, MRMSrcReg, (outs), (ins FR32:$src1, FR32:$src2),
521                    "ucomiss\t{$src2, $src1|$src1, $src2}",
522                    [(set EFLAGS, (X86cmp FR32:$src1, FR32:$src2))]>;
523 def UCOMISSrm: PSI<0x2E, MRMSrcMem, (outs), (ins FR32:$src1, f32mem:$src2),
524                    "ucomiss\t{$src2, $src1|$src1, $src2}",
525                    [(set EFLAGS, (X86cmp FR32:$src1, (loadf32 addr:$src2)))]>;
526                     
527 def COMISSrr: PSI<0x2F, MRMSrcReg, (outs), (ins VR128:$src1, VR128:$src2),
528                   "comiss\t{$src2, $src1|$src1, $src2}", []>;
529 def COMISSrm: PSI<0x2F, MRMSrcMem, (outs), (ins VR128:$src1, f128mem:$src2),
530                   "comiss\t{$src2, $src1|$src1, $src2}", []>;
531                   
532 } // Defs = [EFLAGS]
533
534 // Aliases to match intrinsics which expect XMM operand(s).
535 let Constraints = "$src1 = $dst" in {
536   def Int_CMPSSrr : SSIi8<0xC2, MRMSrcReg,
537                         (outs VR128:$dst), 
538                         (ins VR128:$src1, VR128:$src, SSECC:$cc),
539                         "cmp${cc}ss\t{$src, $dst|$dst, $src}",
540                         [(set VR128:$dst, (int_x86_sse_cmp_ss 
541                                              VR128:$src1,
542                                              VR128:$src, imm:$cc))]>;
543   def Int_CMPSSrm : SSIi8<0xC2, MRMSrcMem,
544                         (outs VR128:$dst), 
545                         (ins VR128:$src1, f32mem:$src, SSECC:$cc),
546                         "cmp${cc}ss\t{$src, $dst|$dst, $src}",
547                         [(set VR128:$dst, (int_x86_sse_cmp_ss VR128:$src1,
548                                            (load addr:$src), imm:$cc))]>;
549 }
550
551 let Defs = [EFLAGS] in {
552 def Int_UCOMISSrr: PSI<0x2E, MRMSrcReg, (outs), (ins VR128:$src1, VR128:$src2),
553                        "ucomiss\t{$src2, $src1|$src1, $src2}",
554                        [(set EFLAGS, (X86ucomi (v4f32 VR128:$src1),
555                                                VR128:$src2))]>;
556 def Int_UCOMISSrm: PSI<0x2E, MRMSrcMem, (outs),(ins VR128:$src1, f128mem:$src2),
557                        "ucomiss\t{$src2, $src1|$src1, $src2}",
558                        [(set EFLAGS, (X86ucomi (v4f32 VR128:$src1),
559                                                (load addr:$src2)))]>;
560
561 def Int_COMISSrr: PSI<0x2F, MRMSrcReg, (outs), (ins VR128:$src1, VR128:$src2),
562                       "comiss\t{$src2, $src1|$src1, $src2}",
563                       [(set EFLAGS, (X86comi (v4f32 VR128:$src1),
564                                              VR128:$src2))]>;
565 def Int_COMISSrm: PSI<0x2F, MRMSrcMem, (outs), (ins VR128:$src1, f128mem:$src2),
566                       "comiss\t{$src2, $src1|$src1, $src2}",
567                       [(set EFLAGS, (X86comi (v4f32 VR128:$src1),
568                                              (load addr:$src2)))]>;
569 } // Defs = [EFLAGS]
570
571 // Aliases of packed SSE1 instructions for scalar use. These all have names
572 // that start with 'Fs'.
573
574 // Alias instructions that map fld0 to pxor for sse.
575 let isReMaterializable = 1, isAsCheapAsAMove = 1, isCodeGenOnly = 1,
576     canFoldAsLoad = 1 in
577   // FIXME: Set encoding to pseudo!
578 def FsFLD0SS : I<0xEF, MRMInitReg, (outs FR32:$dst), (ins), "",
579                  [(set FR32:$dst, fp32imm0)]>,
580                  Requires<[HasSSE1]>, TB, OpSize;
581
582 // Alias instruction to do FR32 reg-to-reg copy using movaps. Upper bits are
583 // disregarded.
584 let neverHasSideEffects = 1 in
585 def FsMOVAPSrr : PSI<0x28, MRMSrcReg, (outs FR32:$dst), (ins FR32:$src),
586                      "movaps\t{$src, $dst|$dst, $src}", []>;
587
588 // Alias instruction to load FR32 from f128mem using movaps. Upper bits are
589 // disregarded.
590 let canFoldAsLoad = 1, isReMaterializable = 1 in
591 def FsMOVAPSrm : PSI<0x28, MRMSrcMem, (outs FR32:$dst), (ins f128mem:$src),
592                      "movaps\t{$src, $dst|$dst, $src}",
593                      [(set FR32:$dst, (alignedloadfsf32 addr:$src))]>;
594
595 // Alias bitwise logical operations using SSE logical ops on packed FP values.
596 let Constraints = "$src1 = $dst" in {
597 let isCommutable = 1 in {
598   def FsANDPSrr : PSI<0x54, MRMSrcReg, (outs FR32:$dst),
599                                        (ins FR32:$src1, FR32:$src2),
600                       "andps\t{$src2, $dst|$dst, $src2}",
601                       [(set FR32:$dst, (X86fand FR32:$src1, FR32:$src2))]>;
602   def FsORPSrr  : PSI<0x56, MRMSrcReg, (outs FR32:$dst),
603                                        (ins FR32:$src1, FR32:$src2),
604                       "orps\t{$src2, $dst|$dst, $src2}",
605                       [(set FR32:$dst, (X86for FR32:$src1, FR32:$src2))]>;
606   def FsXORPSrr : PSI<0x57, MRMSrcReg, (outs FR32:$dst),
607                                        (ins FR32:$src1, FR32:$src2),
608                       "xorps\t{$src2, $dst|$dst, $src2}",
609                       [(set FR32:$dst, (X86fxor FR32:$src1, FR32:$src2))]>;
610 }
611
612 def FsANDPSrm : PSI<0x54, MRMSrcMem, (outs FR32:$dst),
613                                      (ins FR32:$src1, f128mem:$src2),
614                     "andps\t{$src2, $dst|$dst, $src2}",
615                     [(set FR32:$dst, (X86fand FR32:$src1,
616                                       (memopfsf32 addr:$src2)))]>;
617 def FsORPSrm  : PSI<0x56, MRMSrcMem, (outs FR32:$dst),
618                                      (ins FR32:$src1, f128mem:$src2),
619                     "orps\t{$src2, $dst|$dst, $src2}",
620                     [(set FR32:$dst, (X86for FR32:$src1,
621                                       (memopfsf32 addr:$src2)))]>;
622 def FsXORPSrm : PSI<0x57, MRMSrcMem, (outs FR32:$dst),
623                                      (ins FR32:$src1, f128mem:$src2),
624                     "xorps\t{$src2, $dst|$dst, $src2}",
625                     [(set FR32:$dst, (X86fxor FR32:$src1,
626                                       (memopfsf32 addr:$src2)))]>;
627
628 let neverHasSideEffects = 1 in {
629 def FsANDNPSrr : PSI<0x55, MRMSrcReg,
630                      (outs FR32:$dst), (ins FR32:$src1, FR32:$src2),
631                      "andnps\t{$src2, $dst|$dst, $src2}", []>;
632 let mayLoad = 1 in
633 def FsANDNPSrm : PSI<0x55, MRMSrcMem,
634                      (outs FR32:$dst), (ins FR32:$src1, f128mem:$src2),
635                      "andnps\t{$src2, $dst|$dst, $src2}", []>;
636 }
637 }
638
639 /// basic_sse1_fp_binop_rm - SSE1 binops come in both scalar and vector forms.
640 ///
641 /// In addition, we also have a special variant of the scalar form here to
642 /// represent the associated intrinsic operation.  This form is unlike the
643 /// plain scalar form, in that it takes an entire vector (instead of a scalar)
644 /// and leaves the top elements unmodified (therefore these cannot be commuted).
645 ///
646 /// These three forms can each be reg+reg or reg+mem, so there are a total of
647 /// six "instructions".
648 ///
649 let Constraints = "$src1 = $dst" in {
650 multiclass basic_sse1_fp_binop_rm<bits<8> opc, string OpcodeStr,
651                                   SDNode OpNode, Intrinsic F32Int,
652                                   bit Commutable = 0> {
653   // Scalar operation, reg+reg.
654   def SSrr : SSI<opc, MRMSrcReg, (outs FR32:$dst), (ins FR32:$src1, FR32:$src2),
655                  !strconcat(OpcodeStr, "ss\t{$src2, $dst|$dst, $src2}"),
656                  [(set FR32:$dst, (OpNode FR32:$src1, FR32:$src2))]> {
657     let isCommutable = Commutable;
658   }
659
660   // Scalar operation, reg+mem.
661   def SSrm : SSI<opc, MRMSrcMem, (outs FR32:$dst),
662                                  (ins FR32:$src1, f32mem:$src2),
663                  !strconcat(OpcodeStr, "ss\t{$src2, $dst|$dst, $src2}"),
664                  [(set FR32:$dst, (OpNode FR32:$src1, (load addr:$src2)))]>;
665
666   // Vector operation, reg+reg.
667   def PSrr : PSI<opc, MRMSrcReg, (outs VR128:$dst),
668                                  (ins VR128:$src1, VR128:$src2),
669                !strconcat(OpcodeStr, "ps\t{$src2, $dst|$dst, $src2}"),
670                [(set VR128:$dst, (v4f32 (OpNode VR128:$src1, VR128:$src2)))]> {
671     let isCommutable = Commutable;
672   }
673
674   // Vector operation, reg+mem.
675   def PSrm : PSI<opc, MRMSrcMem, (outs VR128:$dst),
676                                  (ins VR128:$src1, f128mem:$src2),
677                  !strconcat(OpcodeStr, "ps\t{$src2, $dst|$dst, $src2}"),
678              [(set VR128:$dst, (OpNode VR128:$src1, (memopv4f32 addr:$src2)))]>;
679
680   // Intrinsic operation, reg+reg.
681   def SSrr_Int : SSI<opc, MRMSrcReg, (outs VR128:$dst),
682                                      (ins VR128:$src1, VR128:$src2),
683                      !strconcat(OpcodeStr, "ss\t{$src2, $dst|$dst, $src2}"),
684                      [(set VR128:$dst, (F32Int VR128:$src1, VR128:$src2))]>;
685
686   // Intrinsic operation, reg+mem.
687   def SSrm_Int : SSI<opc, MRMSrcMem, (outs VR128:$dst),
688                                      (ins VR128:$src1, ssmem:$src2),
689                      !strconcat(OpcodeStr, "ss\t{$src2, $dst|$dst, $src2}"),
690                      [(set VR128:$dst, (F32Int VR128:$src1,
691                                                sse_load_f32:$src2))]>;
692 }
693 }
694
695 // Arithmetic instructions
696 defm ADD : basic_sse1_fp_binop_rm<0x58, "add", fadd, int_x86_sse_add_ss, 1>;
697 defm MUL : basic_sse1_fp_binop_rm<0x59, "mul", fmul, int_x86_sse_mul_ss, 1>;
698 defm SUB : basic_sse1_fp_binop_rm<0x5C, "sub", fsub, int_x86_sse_sub_ss>;
699 defm DIV : basic_sse1_fp_binop_rm<0x5E, "div", fdiv, int_x86_sse_div_ss>;
700
701 /// sse1_fp_binop_rm - Other SSE1 binops
702 ///
703 /// This multiclass is like basic_sse1_fp_binop_rm, with the addition of
704 /// instructions for a full-vector intrinsic form.  Operations that map
705 /// onto C operators don't use this form since they just use the plain
706 /// vector form instead of having a separate vector intrinsic form.
707 ///
708 /// This provides a total of eight "instructions".
709 ///
710 let Constraints = "$src1 = $dst" in {
711 multiclass sse1_fp_binop_rm<bits<8> opc, string OpcodeStr,
712                             SDNode OpNode,
713                             Intrinsic F32Int,
714                             Intrinsic V4F32Int,
715                             bit Commutable = 0> {
716
717   // Scalar operation, reg+reg.
718   def SSrr : SSI<opc, MRMSrcReg, (outs FR32:$dst), (ins FR32:$src1, FR32:$src2),
719                  !strconcat(OpcodeStr, "ss\t{$src2, $dst|$dst, $src2}"),
720                  [(set FR32:$dst, (OpNode FR32:$src1, FR32:$src2))]> {
721     let isCommutable = Commutable;
722   }
723
724   // Scalar operation, reg+mem.
725   def SSrm : SSI<opc, MRMSrcMem, (outs FR32:$dst),
726                                  (ins FR32:$src1, f32mem:$src2),
727                  !strconcat(OpcodeStr, "ss\t{$src2, $dst|$dst, $src2}"),
728                  [(set FR32:$dst, (OpNode FR32:$src1, (load addr:$src2)))]>;
729
730   // Vector operation, reg+reg.
731   def PSrr : PSI<opc, MRMSrcReg, (outs VR128:$dst),
732                                  (ins VR128:$src1, VR128:$src2),
733                !strconcat(OpcodeStr, "ps\t{$src2, $dst|$dst, $src2}"),
734                [(set VR128:$dst, (v4f32 (OpNode VR128:$src1, VR128:$src2)))]> {
735     let isCommutable = Commutable;
736   }
737
738   // Vector operation, reg+mem.
739   def PSrm : PSI<opc, MRMSrcMem, (outs VR128:$dst),
740                                  (ins VR128:$src1, f128mem:$src2),
741                  !strconcat(OpcodeStr, "ps\t{$src2, $dst|$dst, $src2}"),
742              [(set VR128:$dst, (OpNode VR128:$src1, (memopv4f32 addr:$src2)))]>;
743
744   // Intrinsic operation, reg+reg.
745   def SSrr_Int : SSI<opc, MRMSrcReg, (outs VR128:$dst),
746                                      (ins VR128:$src1, VR128:$src2),
747                      !strconcat(OpcodeStr, "ss\t{$src2, $dst|$dst, $src2}"),
748                      [(set VR128:$dst, (F32Int VR128:$src1, VR128:$src2))]> {
749     let isCommutable = Commutable;
750   }
751
752   // Intrinsic operation, reg+mem.
753   def SSrm_Int : SSI<opc, MRMSrcMem, (outs VR128:$dst),
754                                      (ins VR128:$src1, ssmem:$src2),
755                      !strconcat(OpcodeStr, "ss\t{$src2, $dst|$dst, $src2}"),
756                      [(set VR128:$dst, (F32Int VR128:$src1,
757                                                sse_load_f32:$src2))]>;
758
759   // Vector intrinsic operation, reg+reg.
760   def PSrr_Int : PSI<opc, MRMSrcReg, (outs VR128:$dst),
761                                      (ins VR128:$src1, VR128:$src2),
762                      !strconcat(OpcodeStr, "ps\t{$src2, $dst|$dst, $src2}"),
763                      [(set VR128:$dst, (V4F32Int VR128:$src1, VR128:$src2))]> {
764     let isCommutable = Commutable;
765   }
766
767   // Vector intrinsic operation, reg+mem.
768   def PSrm_Int : PSI<opc, MRMSrcMem, (outs VR128:$dst),
769                                      (ins VR128:$src1, f128mem:$src2),
770                      !strconcat(OpcodeStr, "ps\t{$src2, $dst|$dst, $src2}"),
771            [(set VR128:$dst, (V4F32Int VR128:$src1, (memopv4f32 addr:$src2)))]>;
772 }
773 }
774
775 defm MAX : sse1_fp_binop_rm<0x5F, "max", X86fmax,
776                             int_x86_sse_max_ss, int_x86_sse_max_ps>;
777 defm MIN : sse1_fp_binop_rm<0x5D, "min", X86fmin,
778                             int_x86_sse_min_ss, int_x86_sse_min_ps>;
779
780 //===----------------------------------------------------------------------===//
781 // SSE packed FP Instructions
782
783 // Move Instructions
784 let neverHasSideEffects = 1 in
785 def MOVAPSrr : PSI<0x28, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
786                    "movaps\t{$src, $dst|$dst, $src}", []>;
787 let canFoldAsLoad = 1, isReMaterializable = 1 in
788 def MOVAPSrm : PSI<0x28, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
789                    "movaps\t{$src, $dst|$dst, $src}",
790                    [(set VR128:$dst, (alignedloadv4f32 addr:$src))]>;
791
792 def MOVAPSmr : PSI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
793                    "movaps\t{$src, $dst|$dst, $src}",
794                    [(alignedstore (v4f32 VR128:$src), addr:$dst)]>;
795
796 let neverHasSideEffects = 1 in
797 def MOVUPSrr : PSI<0x10, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
798                    "movups\t{$src, $dst|$dst, $src}", []>;
799 let canFoldAsLoad = 1, isReMaterializable = 1 in
800 def MOVUPSrm : PSI<0x10, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
801                    "movups\t{$src, $dst|$dst, $src}",
802                    [(set VR128:$dst, (loadv4f32 addr:$src))]>;
803 def MOVUPSmr : PSI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
804                    "movups\t{$src, $dst|$dst, $src}",
805                    [(store (v4f32 VR128:$src), addr:$dst)]>;
806
807 // Intrinsic forms of MOVUPS load and store
808 let canFoldAsLoad = 1, isReMaterializable = 1 in
809 def MOVUPSrm_Int : PSI<0x10, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
810                        "movups\t{$src, $dst|$dst, $src}",
811                        [(set VR128:$dst, (int_x86_sse_loadu_ps addr:$src))]>;
812 def MOVUPSmr_Int : PSI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
813                        "movups\t{$src, $dst|$dst, $src}",
814                        [(int_x86_sse_storeu_ps addr:$dst, VR128:$src)]>;
815
816 let Constraints = "$src1 = $dst" in {
817   let AddedComplexity = 20 in {
818     def MOVLPSrm : PSI<0x12, MRMSrcMem,
819                        (outs VR128:$dst), (ins VR128:$src1, f64mem:$src2),
820                        "movlps\t{$src2, $dst|$dst, $src2}",
821        [(set VR128:$dst,
822          (movlp VR128:$src1,
823                 (bc_v4f32 (v2f64 (scalar_to_vector (loadf64 addr:$src2))))))]>;
824     def MOVHPSrm : PSI<0x16, MRMSrcMem,
825                        (outs VR128:$dst), (ins VR128:$src1, f64mem:$src2),
826                        "movhps\t{$src2, $dst|$dst, $src2}",
827        [(set VR128:$dst,
828          (movlhps VR128:$src1,
829                 (bc_v4f32 (v2f64 (scalar_to_vector (loadf64 addr:$src2))))))]>;
830   } // AddedComplexity
831 } // Constraints = "$src1 = $dst"
832
833
834 def : Pat<(movlhps VR128:$src1, (bc_v4i32 (v2i64 (X86vzload addr:$src2)))),
835           (MOVHPSrm (v4i32 VR128:$src1), addr:$src2)>;
836
837 def MOVLPSmr : PSI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
838                    "movlps\t{$src, $dst|$dst, $src}",
839                    [(store (f64 (vector_extract (bc_v2f64 (v4f32 VR128:$src)),
840                                  (iPTR 0))), addr:$dst)]>;
841
842 // v2f64 extract element 1 is always custom lowered to unpack high to low
843 // and extract element 0 so the non-store version isn't too horrible.
844 def MOVHPSmr : PSI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
845                    "movhps\t{$src, $dst|$dst, $src}",
846                    [(store (f64 (vector_extract
847                                  (unpckh (bc_v2f64 (v4f32 VR128:$src)),
848                                          (undef)), (iPTR 0))), addr:$dst)]>;
849
850 let Constraints = "$src1 = $dst" in {
851 let AddedComplexity = 20 in {
852 def MOVLHPSrr : PSI<0x16, MRMSrcReg, (outs VR128:$dst),
853                                      (ins VR128:$src1, VR128:$src2),
854                     "movlhps\t{$src2, $dst|$dst, $src2}",
855                     [(set VR128:$dst,
856                       (v4f32 (movlhps VR128:$src1, VR128:$src2)))]>;
857
858 def MOVHLPSrr : PSI<0x12, MRMSrcReg, (outs VR128:$dst),
859                                      (ins VR128:$src1, VR128:$src2),
860                     "movhlps\t{$src2, $dst|$dst, $src2}",
861                     [(set VR128:$dst,
862                       (v4f32 (movhlps VR128:$src1, VR128:$src2)))]>;
863 } // AddedComplexity
864 } // Constraints = "$src1 = $dst"
865
866 let AddedComplexity = 20 in {
867 def : Pat<(v4f32 (movddup VR128:$src, (undef))),
868           (MOVLHPSrr (v4f32 VR128:$src), (v4f32 VR128:$src))>;
869 def : Pat<(v2i64 (movddup VR128:$src, (undef))),
870           (MOVLHPSrr (v2i64 VR128:$src), (v2i64 VR128:$src))>;
871 }
872
873
874
875 // Arithmetic
876
877 /// sse1_fp_unop_rm - SSE1 unops come in both scalar and vector forms.
878 ///
879 /// In addition, we also have a special variant of the scalar form here to
880 /// represent the associated intrinsic operation.  This form is unlike the
881 /// plain scalar form, in that it takes an entire vector (instead of a
882 /// scalar) and leaves the top elements undefined.
883 ///
884 /// And, we have a special variant form for a full-vector intrinsic form.
885 ///
886 /// These four forms can each have a reg or a mem operand, so there are a
887 /// total of eight "instructions".
888 ///
889 multiclass sse1_fp_unop_rm<bits<8> opc, string OpcodeStr,
890                            SDNode OpNode,
891                            Intrinsic F32Int,
892                            Intrinsic V4F32Int,
893                            bit Commutable = 0> {
894   // Scalar operation, reg.
895   def SSr : SSI<opc, MRMSrcReg, (outs FR32:$dst), (ins FR32:$src),
896                 !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
897                 [(set FR32:$dst, (OpNode FR32:$src))]> {
898     let isCommutable = Commutable;
899   }
900
901   // Scalar operation, mem.
902   def SSm : I<opc, MRMSrcMem, (outs FR32:$dst), (ins f32mem:$src),
903                 !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
904                 [(set FR32:$dst, (OpNode (load addr:$src)))]>, XS,
905             Requires<[HasSSE1, OptForSize]>;
906
907   // Vector operation, reg.
908   def PSr : PSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
909               !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
910               [(set VR128:$dst, (v4f32 (OpNode VR128:$src)))]> {
911     let isCommutable = Commutable;
912   }
913
914   // Vector operation, mem.
915   def PSm : PSI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
916                 !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
917                 [(set VR128:$dst, (OpNode (memopv4f32 addr:$src)))]>;
918
919   // Intrinsic operation, reg.
920   def SSr_Int : SSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
921                     !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
922                     [(set VR128:$dst, (F32Int VR128:$src))]> {
923     let isCommutable = Commutable;
924   }
925
926   // Intrinsic operation, mem.
927   def SSm_Int : SSI<opc, MRMSrcMem, (outs VR128:$dst), (ins ssmem:$src),
928                     !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
929                     [(set VR128:$dst, (F32Int sse_load_f32:$src))]>;
930
931   // Vector intrinsic operation, reg
932   def PSr_Int : PSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
933                     !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
934                     [(set VR128:$dst, (V4F32Int VR128:$src))]> {
935     let isCommutable = Commutable;
936   }
937
938   // Vector intrinsic operation, mem
939   def PSm_Int : PSI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
940                     !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
941                     [(set VR128:$dst, (V4F32Int (memopv4f32 addr:$src)))]>;
942 }
943
944 // Square root.
945 defm SQRT  : sse1_fp_unop_rm<0x51, "sqrt",  fsqrt,
946                              int_x86_sse_sqrt_ss, int_x86_sse_sqrt_ps>;
947
948 // Reciprocal approximations. Note that these typically require refinement
949 // in order to obtain suitable precision.
950 defm RSQRT : sse1_fp_unop_rm<0x52, "rsqrt", X86frsqrt,
951                              int_x86_sse_rsqrt_ss, int_x86_sse_rsqrt_ps>;
952 defm RCP   : sse1_fp_unop_rm<0x53, "rcp",   X86frcp,
953                              int_x86_sse_rcp_ss, int_x86_sse_rcp_ps>;
954
955 // Logical
956 let Constraints = "$src1 = $dst" in {
957   let isCommutable = 1 in {
958     def ANDPSrr : PSI<0x54, MRMSrcReg,
959                       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
960                       "andps\t{$src2, $dst|$dst, $src2}",
961                       [(set VR128:$dst, (v2i64
962                                          (and VR128:$src1, VR128:$src2)))]>;
963     def ORPSrr  : PSI<0x56, MRMSrcReg,
964                       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
965                       "orps\t{$src2, $dst|$dst, $src2}",
966                       [(set VR128:$dst, (v2i64
967                                          (or VR128:$src1, VR128:$src2)))]>;
968     def XORPSrr : PSI<0x57, MRMSrcReg,
969                       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
970                       "xorps\t{$src2, $dst|$dst, $src2}",
971                       [(set VR128:$dst, (v2i64
972                                          (xor VR128:$src1, VR128:$src2)))]>;
973   }
974
975   def ANDPSrm : PSI<0x54, MRMSrcMem,
976                     (outs VR128:$dst), (ins VR128:$src1, f128mem:$src2),
977                     "andps\t{$src2, $dst|$dst, $src2}",
978                     [(set VR128:$dst, (and (bc_v2i64 (v4f32 VR128:$src1)),
979                                        (memopv2i64 addr:$src2)))]>;
980   def ORPSrm  : PSI<0x56, MRMSrcMem,
981                     (outs VR128:$dst), (ins VR128:$src1, f128mem:$src2),
982                     "orps\t{$src2, $dst|$dst, $src2}",
983                     [(set VR128:$dst, (or (bc_v2i64 (v4f32 VR128:$src1)),
984                                        (memopv2i64 addr:$src2)))]>;
985   def XORPSrm : PSI<0x57, MRMSrcMem,
986                     (outs VR128:$dst), (ins VR128:$src1, f128mem:$src2),
987                     "xorps\t{$src2, $dst|$dst, $src2}",
988                     [(set VR128:$dst, (xor (bc_v2i64 (v4f32 VR128:$src1)),
989                                        (memopv2i64 addr:$src2)))]>;
990   def ANDNPSrr : PSI<0x55, MRMSrcReg,
991                      (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
992                      "andnps\t{$src2, $dst|$dst, $src2}",
993                      [(set VR128:$dst,
994                        (v2i64 (and (xor VR128:$src1,
995                                     (bc_v2i64 (v4i32 immAllOnesV))),
996                                VR128:$src2)))]>;
997   def ANDNPSrm : PSI<0x55, MRMSrcMem,
998                      (outs VR128:$dst), (ins VR128:$src1,f128mem:$src2),
999                      "andnps\t{$src2, $dst|$dst, $src2}",
1000                      [(set VR128:$dst,
1001                        (v2i64 (and (xor (bc_v2i64 (v4f32 VR128:$src1)),
1002                                     (bc_v2i64 (v4i32 immAllOnesV))),
1003                                (memopv2i64 addr:$src2))))]>;
1004 }
1005
1006 let Constraints = "$src1 = $dst" in {
1007   def CMPPSrri : PSIi8<0xC2, MRMSrcReg,
1008                     (outs VR128:$dst), (ins VR128:$src1, VR128:$src, SSECC:$cc),
1009                     "cmp${cc}ps\t{$src, $dst|$dst, $src}",
1010                     [(set VR128:$dst, (int_x86_sse_cmp_ps VR128:$src1,
1011                                                         VR128:$src, imm:$cc))]>;
1012   def CMPPSrmi : PSIi8<0xC2, MRMSrcMem,
1013                   (outs VR128:$dst), (ins VR128:$src1, f128mem:$src, SSECC:$cc),
1014                   "cmp${cc}ps\t{$src, $dst|$dst, $src}",
1015                   [(set VR128:$dst, (int_x86_sse_cmp_ps VR128:$src1,
1016                                             (memop addr:$src), imm:$cc))]>;
1017 }
1018 def : Pat<(v4i32 (X86cmpps (v4f32 VR128:$src1), VR128:$src2, imm:$cc)),
1019           (CMPPSrri (v4f32 VR128:$src1), (v4f32 VR128:$src2), imm:$cc)>;
1020 def : Pat<(v4i32 (X86cmpps (v4f32 VR128:$src1), (memop addr:$src2), imm:$cc)),
1021           (CMPPSrmi (v4f32 VR128:$src1), addr:$src2, imm:$cc)>;
1022
1023 // Shuffle and unpack instructions
1024 let Constraints = "$src1 = $dst" in {
1025   let isConvertibleToThreeAddress = 1 in // Convert to pshufd
1026     def SHUFPSrri : PSIi8<0xC6, MRMSrcReg,
1027                           (outs VR128:$dst), (ins VR128:$src1,
1028                            VR128:$src2, i8imm:$src3),
1029                           "shufps\t{$src3, $src2, $dst|$dst, $src2, $src3}",
1030                           [(set VR128:$dst,
1031                             (v4f32 (shufp:$src3 VR128:$src1, VR128:$src2)))]>;
1032   def SHUFPSrmi : PSIi8<0xC6, MRMSrcMem,
1033                         (outs VR128:$dst), (ins VR128:$src1,
1034                          f128mem:$src2, i8imm:$src3),
1035                         "shufps\t{$src3, $src2, $dst|$dst, $src2, $src3}",
1036                         [(set VR128:$dst,
1037                           (v4f32 (shufp:$src3
1038                                   VR128:$src1, (memopv4f32 addr:$src2))))]>;
1039
1040   let AddedComplexity = 10 in {
1041     def UNPCKHPSrr : PSI<0x15, MRMSrcReg,
1042                          (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1043                          "unpckhps\t{$src2, $dst|$dst, $src2}",
1044                          [(set VR128:$dst,
1045                            (v4f32 (unpckh VR128:$src1, VR128:$src2)))]>;
1046     def UNPCKHPSrm : PSI<0x15, MRMSrcMem,
1047                          (outs VR128:$dst), (ins VR128:$src1, f128mem:$src2),
1048                          "unpckhps\t{$src2, $dst|$dst, $src2}",
1049                          [(set VR128:$dst,
1050                            (v4f32 (unpckh VR128:$src1,
1051                                           (memopv4f32 addr:$src2))))]>;
1052
1053     def UNPCKLPSrr : PSI<0x14, MRMSrcReg,
1054                          (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1055                          "unpcklps\t{$src2, $dst|$dst, $src2}",
1056                          [(set VR128:$dst,
1057                            (v4f32 (unpckl VR128:$src1, VR128:$src2)))]>;
1058     def UNPCKLPSrm : PSI<0x14, MRMSrcMem,
1059                          (outs VR128:$dst), (ins VR128:$src1, f128mem:$src2),
1060                          "unpcklps\t{$src2, $dst|$dst, $src2}",
1061                          [(set VR128:$dst,
1062                            (unpckl VR128:$src1, (memopv4f32 addr:$src2)))]>;
1063   } // AddedComplexity
1064 } // Constraints = "$src1 = $dst"
1065
1066 // Mask creation
1067 def MOVMSKPSrr : PSI<0x50, MRMSrcReg, (outs GR32:$dst), (ins VR128:$src),
1068                      "movmskps\t{$src, $dst|$dst, $src}",
1069                      [(set GR32:$dst, (int_x86_sse_movmsk_ps VR128:$src))]>;
1070 def MOVMSKPDrr : PDI<0x50, MRMSrcReg, (outs GR32:$dst), (ins VR128:$src),
1071                      "movmskpd\t{$src, $dst|$dst, $src}",
1072                      [(set GR32:$dst, (int_x86_sse2_movmsk_pd VR128:$src))]>;
1073
1074 // Prefetch intrinsic.
1075 def PREFETCHT0   : PSI<0x18, MRM1m, (outs), (ins i8mem:$src),
1076     "prefetcht0\t$src", [(prefetch addr:$src, imm, (i32 3))]>;
1077 def PREFETCHT1   : PSI<0x18, MRM2m, (outs), (ins i8mem:$src),
1078     "prefetcht1\t$src", [(prefetch addr:$src, imm, (i32 2))]>;
1079 def PREFETCHT2   : PSI<0x18, MRM3m, (outs), (ins i8mem:$src),
1080     "prefetcht2\t$src", [(prefetch addr:$src, imm, (i32 1))]>;
1081 def PREFETCHNTA  : PSI<0x18, MRM0m, (outs), (ins i8mem:$src),
1082     "prefetchnta\t$src", [(prefetch addr:$src, imm, (i32 0))]>;
1083
1084 // Non-temporal stores
1085 def MOVNTPSmr_Int : PSI<0x2B, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
1086                     "movntps\t{$src, $dst|$dst, $src}",
1087                     [(int_x86_sse_movnt_ps addr:$dst, VR128:$src)]>;
1088
1089 let AddedComplexity = 400 in { // Prefer non-temporal versions
1090 def MOVNTPSmr : PSI<0x2B, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
1091                     "movntps\t{$src, $dst|$dst, $src}",
1092                     [(alignednontemporalstore (v4f32 VR128:$src), addr:$dst)]>;
1093
1094 def MOVNTDQ_64mr : PDI<0xE7, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
1095                     "movntdq\t{$src, $dst|$dst, $src}",
1096                     [(alignednontemporalstore (v2f64 VR128:$src), addr:$dst)]>;
1097
1098 def MOVNTImr : I<0xC3, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
1099                  "movnti\t{$src, $dst|$dst, $src}",
1100                  [(nontemporalstore (i32 GR32:$src), addr:$dst)]>,
1101                TB, Requires<[HasSSE2]>;
1102
1103 def MOVNTI_64mr : RI<0xC3, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
1104                      "movnti\t{$src, $dst|$dst, $src}",
1105                      [(nontemporalstore (i64 GR64:$src), addr:$dst)]>,
1106                   TB, Requires<[HasSSE2]>;
1107 }
1108
1109 // Load, store, and memory fence
1110 def SFENCE : PSI<0xAE, MRM7r, (outs), (ins), "sfence", [(int_x86_sse_sfence)]>;
1111
1112 // MXCSR register
1113 def LDMXCSR : PSI<0xAE, MRM2m, (outs), (ins i32mem:$src),
1114                   "ldmxcsr\t$src", [(int_x86_sse_ldmxcsr addr:$src)]>;
1115 def STMXCSR : PSI<0xAE, MRM3m, (outs), (ins i32mem:$dst),
1116                   "stmxcsr\t$dst", [(int_x86_sse_stmxcsr addr:$dst)]>;
1117
1118 // Alias instructions that map zero vector to pxor / xorp* for sse.
1119 // We set canFoldAsLoad because this can be converted to a constant-pool
1120 // load of an all-zeros value if folding it would be beneficial.
1121 // FIXME: Change encoding to pseudo!
1122 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
1123     isCodeGenOnly = 1 in
1124 def V_SET0 : PSI<0x57, MRMInitReg, (outs VR128:$dst), (ins), "",
1125                  [(set VR128:$dst, (v4i32 immAllZerosV))]>;
1126
1127 def : Pat<(v2i64 immAllZerosV), (V_SET0)>;
1128 def : Pat<(v8i16 immAllZerosV), (V_SET0)>;
1129 def : Pat<(v16i8 immAllZerosV), (V_SET0)>;
1130 def : Pat<(v2f64 immAllZerosV), (V_SET0)>;
1131 def : Pat<(v4f32 immAllZerosV), (V_SET0)>;
1132
1133 def : Pat<(f32 (vector_extract (v4f32 VR128:$src), (iPTR 0))),
1134           (f32 (EXTRACT_SUBREG (v4f32 VR128:$src), x86_subreg_ss))>;
1135
1136 //===---------------------------------------------------------------------===//
1137 // SSE2 Instructions
1138 //===---------------------------------------------------------------------===//
1139
1140 // Move Instructions. Register-to-register movsd is not used for FR64
1141 // register copies because it's a partial register update; FsMOVAPDrr is
1142 // used instead. Register-to-register movsd is not modeled as an INSERT_SUBREG
1143 // because INSERT_SUBREG requires that the insert be implementable in terms of
1144 // a copy, and just mentioned, we don't use movsd for copies.
1145 let Constraints = "$src1 = $dst" in
1146 def MOVSDrr : SDI<0x10, MRMSrcReg,
1147                   (outs VR128:$dst), (ins VR128:$src1, FR64:$src2),
1148                   "movsd\t{$src2, $dst|$dst, $src2}",
1149                   [(set (v2f64 VR128:$dst),
1150                         (movl VR128:$src1, (scalar_to_vector FR64:$src2)))]>;
1151
1152 // Extract the low 64-bit value from one vector and insert it into another.
1153 let AddedComplexity = 15 in
1154 def : Pat<(v2f64 (movl VR128:$src1, VR128:$src2)),
1155           (MOVSDrr (v2f64 VR128:$src1),
1156                    (EXTRACT_SUBREG (v2f64 VR128:$src2), x86_subreg_sd))>;
1157
1158 // Implicitly promote a 64-bit scalar to a vector.
1159 def : Pat<(v2f64 (scalar_to_vector FR64:$src)),
1160           (INSERT_SUBREG (v2f64 (IMPLICIT_DEF)), FR64:$src, x86_subreg_sd)>;
1161
1162 // Loading from memory automatically zeroing upper bits.
1163 let canFoldAsLoad = 1, isReMaterializable = 1, AddedComplexity = 20 in
1164 def MOVSDrm : SDI<0x10, MRMSrcMem, (outs FR64:$dst), (ins f64mem:$src),
1165                   "movsd\t{$src, $dst|$dst, $src}",
1166                   [(set FR64:$dst, (loadf64 addr:$src))]>;
1167
1168 // MOVSDrm zeros the high parts of the register; represent this
1169 // with SUBREG_TO_REG.
1170 let AddedComplexity = 20 in {
1171 def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector (loadf64 addr:$src))))),
1172           (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), x86_subreg_sd)>;
1173 def : Pat<(v2f64 (scalar_to_vector (loadf64 addr:$src))),
1174           (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), x86_subreg_sd)>;
1175 def : Pat<(v2f64 (X86vzmovl (loadv2f64 addr:$src))),
1176           (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), x86_subreg_sd)>;
1177 def : Pat<(v2f64 (X86vzmovl (bc_v2f64 (loadv4f32 addr:$src)))),
1178           (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), x86_subreg_sd)>;
1179 def : Pat<(v2f64 (X86vzload addr:$src)),
1180           (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), x86_subreg_sd)>;
1181 }
1182
1183 // Store scalar value to memory.
1184 def MOVSDmr : SDI<0x11, MRMDestMem, (outs), (ins f64mem:$dst, FR64:$src),
1185                   "movsd\t{$src, $dst|$dst, $src}",
1186                   [(store FR64:$src, addr:$dst)]>;
1187
1188 // Extract and store.
1189 def : Pat<(store (f64 (vector_extract (v2f64 VR128:$src), (iPTR 0))),
1190                  addr:$dst),
1191           (MOVSDmr addr:$dst,
1192                    (EXTRACT_SUBREG (v2f64 VR128:$src), x86_subreg_sd))>;
1193
1194 // Conversion instructions
1195 def CVTTSD2SIrr : SDI<0x2C, MRMSrcReg, (outs GR32:$dst), (ins FR64:$src),
1196                       "cvttsd2si\t{$src, $dst|$dst, $src}",
1197                       [(set GR32:$dst, (fp_to_sint FR64:$src))]>;
1198 def CVTTSD2SIrm : SDI<0x2C, MRMSrcMem, (outs GR32:$dst), (ins f64mem:$src),
1199                       "cvttsd2si\t{$src, $dst|$dst, $src}",
1200                       [(set GR32:$dst, (fp_to_sint (loadf64 addr:$src)))]>;
1201 def CVTSD2SSrr  : SDI<0x5A, MRMSrcReg, (outs FR32:$dst), (ins FR64:$src),
1202                       "cvtsd2ss\t{$src, $dst|$dst, $src}",
1203                       [(set FR32:$dst, (fround FR64:$src))]>;
1204 def CVTSD2SSrm  : I<0x5A, MRMSrcMem, (outs FR32:$dst), (ins f64mem:$src),
1205                       "cvtsd2ss\t{$src, $dst|$dst, $src}",
1206                       [(set FR32:$dst, (fround (loadf64 addr:$src)))]>, XD,
1207                   Requires<[HasSSE2, OptForSize]>;
1208 def CVTSI2SDrr  : SDI<0x2A, MRMSrcReg, (outs FR64:$dst), (ins GR32:$src),
1209                       "cvtsi2sd\t{$src, $dst|$dst, $src}",
1210                       [(set FR64:$dst, (sint_to_fp GR32:$src))]>;
1211 def CVTSI2SDrm  : SDI<0x2A, MRMSrcMem, (outs FR64:$dst), (ins i32mem:$src),
1212                       "cvtsi2sd\t{$src, $dst|$dst, $src}",
1213                       [(set FR64:$dst, (sint_to_fp (loadi32 addr:$src)))]>;
1214
1215 def CVTPD2DQrm  : S3DI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1216                        "cvtpd2dq\t{$src, $dst|$dst, $src}", []>;
1217 def CVTPD2DQrr  : S3DI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1218                        "cvtpd2dq\t{$src, $dst|$dst, $src}", []>;
1219 def CVTDQ2PDrm  : S3SI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1220                        "cvtdq2pd\t{$src, $dst|$dst, $src}", []>;
1221 def CVTDQ2PDrr  : S3SI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1222                        "cvtdq2pd\t{$src, $dst|$dst, $src}", []>;
1223 def CVTPS2DQrr : PDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1224                      "cvtps2dq\t{$src, $dst|$dst, $src}", []>;
1225 def CVTPS2DQrm : PDI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1226                      "cvtps2dq\t{$src, $dst|$dst, $src}", []>;
1227 def CVTDQ2PSrr : PSI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1228                      "cvtdq2ps\t{$src, $dst|$dst, $src}", []>;
1229 def CVTDQ2PSrm : PSI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1230                      "cvtdq2ps\t{$src, $dst|$dst, $src}", []>;
1231 def COMISDrr: PDI<0x2F, MRMSrcReg, (outs), (ins VR128:$src1, VR128:$src2),
1232                   "comisd\t{$src2, $src1|$src1, $src2}", []>;
1233 def COMISDrm: PDI<0x2F, MRMSrcMem, (outs), (ins VR128:$src1, f128mem:$src2),
1234                       "comisd\t{$src2, $src1|$src1, $src2}", []>;
1235
1236 // SSE2 instructions with XS prefix
1237 def CVTSS2SDrr : I<0x5A, MRMSrcReg, (outs FR64:$dst), (ins FR32:$src),
1238                    "cvtss2sd\t{$src, $dst|$dst, $src}",
1239                    [(set FR64:$dst, (fextend FR32:$src))]>, XS,
1240                  Requires<[HasSSE2]>;
1241 def CVTSS2SDrm : I<0x5A, MRMSrcMem, (outs FR64:$dst), (ins f32mem:$src),
1242                    "cvtss2sd\t{$src, $dst|$dst, $src}",
1243                    [(set FR64:$dst, (extloadf32 addr:$src))]>, XS,
1244                  Requires<[HasSSE2, OptForSize]>;
1245
1246 def : Pat<(extloadf32 addr:$src),
1247           (CVTSS2SDrr (MOVSSrm addr:$src))>,
1248       Requires<[HasSSE2, OptForSpeed]>;
1249
1250 // Match intrinsics which expect XMM operand(s).
1251 def Int_CVTSD2SIrr : SDI<0x2D, MRMSrcReg, (outs GR32:$dst), (ins VR128:$src),
1252                          "cvtsd2si\t{$src, $dst|$dst, $src}",
1253                          [(set GR32:$dst, (int_x86_sse2_cvtsd2si VR128:$src))]>;
1254 def Int_CVTSD2SIrm : SDI<0x2D, MRMSrcMem, (outs GR32:$dst), (ins f128mem:$src),
1255                          "cvtsd2si\t{$src, $dst|$dst, $src}",
1256                          [(set GR32:$dst, (int_x86_sse2_cvtsd2si
1257                                            (load addr:$src)))]>;
1258
1259 // Match intrinisics which expect MM and XMM operand(s).
1260 def Int_CVTPD2PIrr : PDI<0x2D, MRMSrcReg, (outs VR64:$dst), (ins VR128:$src),
1261                          "cvtpd2pi\t{$src, $dst|$dst, $src}",
1262                          [(set VR64:$dst, (int_x86_sse_cvtpd2pi VR128:$src))]>;
1263 def Int_CVTPD2PIrm : PDI<0x2D, MRMSrcMem, (outs VR64:$dst), (ins f128mem:$src),
1264                          "cvtpd2pi\t{$src, $dst|$dst, $src}",
1265                          [(set VR64:$dst, (int_x86_sse_cvtpd2pi
1266                                            (memop addr:$src)))]>;
1267 def Int_CVTTPD2PIrr: PDI<0x2C, MRMSrcReg, (outs VR64:$dst), (ins VR128:$src),
1268                          "cvttpd2pi\t{$src, $dst|$dst, $src}",
1269                          [(set VR64:$dst, (int_x86_sse_cvttpd2pi VR128:$src))]>;
1270 def Int_CVTTPD2PIrm: PDI<0x2C, MRMSrcMem, (outs VR64:$dst), (ins f128mem:$src),
1271                          "cvttpd2pi\t{$src, $dst|$dst, $src}",
1272                          [(set VR64:$dst, (int_x86_sse_cvttpd2pi
1273                                            (memop addr:$src)))]>;
1274 def Int_CVTPI2PDrr : PDI<0x2A, MRMSrcReg, (outs VR128:$dst), (ins VR64:$src),
1275                          "cvtpi2pd\t{$src, $dst|$dst, $src}",
1276                          [(set VR128:$dst, (int_x86_sse_cvtpi2pd VR64:$src))]>;
1277 def Int_CVTPI2PDrm : PDI<0x2A, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
1278                          "cvtpi2pd\t{$src, $dst|$dst, $src}",
1279                          [(set VR128:$dst, (int_x86_sse_cvtpi2pd
1280                                             (load addr:$src)))]>;
1281
1282 // Aliases for intrinsics
1283 def Int_CVTTSD2SIrr : SDI<0x2C, MRMSrcReg, (outs GR32:$dst), (ins VR128:$src),
1284                           "cvttsd2si\t{$src, $dst|$dst, $src}",
1285                           [(set GR32:$dst,
1286                             (int_x86_sse2_cvttsd2si VR128:$src))]>;
1287 def Int_CVTTSD2SIrm : SDI<0x2C, MRMSrcMem, (outs GR32:$dst), (ins f128mem:$src),
1288                           "cvttsd2si\t{$src, $dst|$dst, $src}",
1289                           [(set GR32:$dst, (int_x86_sse2_cvttsd2si
1290                                             (load addr:$src)))]>;
1291
1292 // Comparison instructions
1293 let Constraints = "$src1 = $dst", neverHasSideEffects = 1 in {
1294   def CMPSDrr : SDIi8<0xC2, MRMSrcReg,
1295                     (outs FR64:$dst), (ins FR64:$src1, FR64:$src, SSECC:$cc),
1296                     "cmp${cc}sd\t{$src, $dst|$dst, $src}", []>;
1297 let mayLoad = 1 in
1298   def CMPSDrm : SDIi8<0xC2, MRMSrcMem,
1299                     (outs FR64:$dst), (ins FR64:$src1, f64mem:$src, SSECC:$cc),
1300                     "cmp${cc}sd\t{$src, $dst|$dst, $src}", []>;
1301 }
1302
1303 let Defs = [EFLAGS] in {
1304 def UCOMISDrr: PDI<0x2E, MRMSrcReg, (outs), (ins FR64:$src1, FR64:$src2),
1305                    "ucomisd\t{$src2, $src1|$src1, $src2}",
1306                    [(set EFLAGS, (X86cmp FR64:$src1, FR64:$src2))]>;
1307 def UCOMISDrm: PDI<0x2E, MRMSrcMem, (outs), (ins FR64:$src1, f64mem:$src2),
1308                    "ucomisd\t{$src2, $src1|$src1, $src2}",
1309                    [(set EFLAGS, (X86cmp FR64:$src1, (loadf64 addr:$src2)))]>;
1310 } // Defs = [EFLAGS]
1311
1312 // Aliases to match intrinsics which expect XMM operand(s).
1313 let Constraints = "$src1 = $dst" in {
1314   def Int_CMPSDrr : SDIi8<0xC2, MRMSrcReg,
1315                         (outs VR128:$dst), 
1316                         (ins VR128:$src1, VR128:$src, SSECC:$cc),
1317                         "cmp${cc}sd\t{$src, $dst|$dst, $src}",
1318                         [(set VR128:$dst, (int_x86_sse2_cmp_sd VR128:$src1,
1319                                            VR128:$src, imm:$cc))]>;
1320   def Int_CMPSDrm : SDIi8<0xC2, MRMSrcMem,
1321                         (outs VR128:$dst), 
1322                         (ins VR128:$src1, f64mem:$src, SSECC:$cc),
1323                         "cmp${cc}sd\t{$src, $dst|$dst, $src}",
1324                         [(set VR128:$dst, (int_x86_sse2_cmp_sd VR128:$src1,
1325                                            (load addr:$src), imm:$cc))]>;
1326 }
1327
1328 let Defs = [EFLAGS] in {
1329 def Int_UCOMISDrr: PDI<0x2E, MRMSrcReg, (outs), (ins VR128:$src1, VR128:$src2),
1330                        "ucomisd\t{$src2, $src1|$src1, $src2}",
1331                        [(set EFLAGS, (X86ucomi (v2f64 VR128:$src1),
1332                                                VR128:$src2))]>;
1333 def Int_UCOMISDrm: PDI<0x2E, MRMSrcMem, (outs),(ins VR128:$src1, f128mem:$src2),
1334                        "ucomisd\t{$src2, $src1|$src1, $src2}",
1335                        [(set EFLAGS, (X86ucomi (v2f64 VR128:$src1),
1336                                                (load addr:$src2)))]>;
1337
1338 def Int_COMISDrr: PDI<0x2F, MRMSrcReg, (outs), (ins VR128:$src1, VR128:$src2),
1339                       "comisd\t{$src2, $src1|$src1, $src2}",
1340                       [(set EFLAGS, (X86comi (v2f64 VR128:$src1),
1341                                              VR128:$src2))]>;
1342 def Int_COMISDrm: PDI<0x2F, MRMSrcMem, (outs), (ins VR128:$src1, f128mem:$src2),
1343                       "comisd\t{$src2, $src1|$src1, $src2}",
1344                       [(set EFLAGS, (X86comi (v2f64 VR128:$src1),
1345                                              (load addr:$src2)))]>;
1346 } // Defs = [EFLAGS]
1347
1348 // Aliases of packed SSE2 instructions for scalar use. These all have names
1349 // that start with 'Fs'.
1350
1351 // Alias instructions that map fld0 to pxor for sse.
1352 let isReMaterializable = 1, isAsCheapAsAMove = 1, isCodeGenOnly = 1,
1353     canFoldAsLoad = 1 in
1354 def FsFLD0SD : I<0xEF, MRMInitReg, (outs FR64:$dst), (ins), "",
1355                  [(set FR64:$dst, fpimm0)]>,
1356                Requires<[HasSSE2]>, TB, OpSize;
1357
1358 // Alias instruction to do FR64 reg-to-reg copy using movapd. Upper bits are
1359 // disregarded.
1360 let neverHasSideEffects = 1 in
1361 def FsMOVAPDrr : PDI<0x28, MRMSrcReg, (outs FR64:$dst), (ins FR64:$src),
1362                      "movapd\t{$src, $dst|$dst, $src}", []>;
1363
1364 // Alias instruction to load FR64 from f128mem using movapd. Upper bits are
1365 // disregarded.
1366 let canFoldAsLoad = 1, isReMaterializable = 1 in
1367 def FsMOVAPDrm : PDI<0x28, MRMSrcMem, (outs FR64:$dst), (ins f128mem:$src),
1368                      "movapd\t{$src, $dst|$dst, $src}",
1369                      [(set FR64:$dst, (alignedloadfsf64 addr:$src))]>;
1370
1371 // Alias bitwise logical operations using SSE logical ops on packed FP values.
1372 let Constraints = "$src1 = $dst" in {
1373 let isCommutable = 1 in {
1374   def FsANDPDrr : PDI<0x54, MRMSrcReg, (outs FR64:$dst),
1375                                        (ins FR64:$src1, FR64:$src2),
1376                       "andpd\t{$src2, $dst|$dst, $src2}",
1377                       [(set FR64:$dst, (X86fand FR64:$src1, FR64:$src2))]>;
1378   def FsORPDrr  : PDI<0x56, MRMSrcReg, (outs FR64:$dst),
1379                                        (ins FR64:$src1, FR64:$src2),
1380                       "orpd\t{$src2, $dst|$dst, $src2}",
1381                       [(set FR64:$dst, (X86for FR64:$src1, FR64:$src2))]>;
1382   def FsXORPDrr : PDI<0x57, MRMSrcReg, (outs FR64:$dst),
1383                                        (ins FR64:$src1, FR64:$src2),
1384                       "xorpd\t{$src2, $dst|$dst, $src2}",
1385                       [(set FR64:$dst, (X86fxor FR64:$src1, FR64:$src2))]>;
1386 }
1387
1388 def FsANDPDrm : PDI<0x54, MRMSrcMem, (outs FR64:$dst),
1389                                      (ins FR64:$src1, f128mem:$src2),
1390                     "andpd\t{$src2, $dst|$dst, $src2}",
1391                     [(set FR64:$dst, (X86fand FR64:$src1,
1392                                       (memopfsf64 addr:$src2)))]>;
1393 def FsORPDrm  : PDI<0x56, MRMSrcMem, (outs FR64:$dst),
1394                                      (ins FR64:$src1, f128mem:$src2),
1395                     "orpd\t{$src2, $dst|$dst, $src2}",
1396                     [(set FR64:$dst, (X86for FR64:$src1,
1397                                       (memopfsf64 addr:$src2)))]>;
1398 def FsXORPDrm : PDI<0x57, MRMSrcMem, (outs FR64:$dst),
1399                                      (ins FR64:$src1, f128mem:$src2),
1400                     "xorpd\t{$src2, $dst|$dst, $src2}",
1401                     [(set FR64:$dst, (X86fxor FR64:$src1,
1402                                       (memopfsf64 addr:$src2)))]>;
1403
1404 let neverHasSideEffects = 1 in {
1405 def FsANDNPDrr : PDI<0x55, MRMSrcReg,
1406                      (outs FR64:$dst), (ins FR64:$src1, FR64:$src2),
1407                      "andnpd\t{$src2, $dst|$dst, $src2}", []>;
1408 let mayLoad = 1 in
1409 def FsANDNPDrm : PDI<0x55, MRMSrcMem,
1410                      (outs FR64:$dst), (ins FR64:$src1, f128mem:$src2),
1411                      "andnpd\t{$src2, $dst|$dst, $src2}", []>;
1412 }
1413 }
1414
1415 /// basic_sse2_fp_binop_rm - SSE2 binops come in both scalar and vector forms.
1416 ///
1417 /// In addition, we also have a special variant of the scalar form here to
1418 /// represent the associated intrinsic operation.  This form is unlike the
1419 /// plain scalar form, in that it takes an entire vector (instead of a scalar)
1420 /// and leaves the top elements unmodified (therefore these cannot be commuted).
1421 ///
1422 /// These three forms can each be reg+reg or reg+mem, so there are a total of
1423 /// six "instructions".
1424 ///
1425 let Constraints = "$src1 = $dst" in {
1426 multiclass basic_sse2_fp_binop_rm<bits<8> opc, string OpcodeStr,
1427                                   SDNode OpNode, Intrinsic F64Int,
1428                                   bit Commutable = 0> {
1429   // Scalar operation, reg+reg.
1430   def SDrr : SDI<opc, MRMSrcReg, (outs FR64:$dst), (ins FR64:$src1, FR64:$src2),
1431                  !strconcat(OpcodeStr, "sd\t{$src2, $dst|$dst, $src2}"),
1432                  [(set FR64:$dst, (OpNode FR64:$src1, FR64:$src2))]> {
1433     let isCommutable = Commutable;
1434   }
1435
1436   // Scalar operation, reg+mem.
1437   def SDrm : SDI<opc, MRMSrcMem, (outs FR64:$dst),
1438                                  (ins FR64:$src1, f64mem:$src2),
1439                  !strconcat(OpcodeStr, "sd\t{$src2, $dst|$dst, $src2}"),
1440                  [(set FR64:$dst, (OpNode FR64:$src1, (load addr:$src2)))]>;
1441
1442   // Vector operation, reg+reg.
1443   def PDrr : PDI<opc, MRMSrcReg, (outs VR128:$dst),
1444                                  (ins VR128:$src1, VR128:$src2),
1445                !strconcat(OpcodeStr, "pd\t{$src2, $dst|$dst, $src2}"),
1446                [(set VR128:$dst, (v2f64 (OpNode VR128:$src1, VR128:$src2)))]> {
1447     let isCommutable = Commutable;
1448   }
1449
1450   // Vector operation, reg+mem.
1451   def PDrm : PDI<opc, MRMSrcMem, (outs VR128:$dst),
1452                                  (ins VR128:$src1, f128mem:$src2),
1453                  !strconcat(OpcodeStr, "pd\t{$src2, $dst|$dst, $src2}"),
1454              [(set VR128:$dst, (OpNode VR128:$src1, (memopv2f64 addr:$src2)))]>;
1455
1456   // Intrinsic operation, reg+reg.
1457   def SDrr_Int : SDI<opc, MRMSrcReg, (outs VR128:$dst),
1458                                      (ins VR128:$src1, VR128:$src2),
1459                      !strconcat(OpcodeStr, "sd\t{$src2, $dst|$dst, $src2}"),
1460                      [(set VR128:$dst, (F64Int VR128:$src1, VR128:$src2))]>;
1461
1462   // Intrinsic operation, reg+mem.
1463   def SDrm_Int : SDI<opc, MRMSrcMem, (outs VR128:$dst),
1464                                      (ins VR128:$src1, sdmem:$src2),
1465                      !strconcat(OpcodeStr, "sd\t{$src2, $dst|$dst, $src2}"),
1466                      [(set VR128:$dst, (F64Int VR128:$src1,
1467                                                sse_load_f64:$src2))]>;
1468 }
1469 }
1470
1471 // Arithmetic instructions
1472 defm ADD : basic_sse2_fp_binop_rm<0x58, "add", fadd, int_x86_sse2_add_sd, 1>;
1473 defm MUL : basic_sse2_fp_binop_rm<0x59, "mul", fmul, int_x86_sse2_mul_sd, 1>;
1474 defm SUB : basic_sse2_fp_binop_rm<0x5C, "sub", fsub, int_x86_sse2_sub_sd>;
1475 defm DIV : basic_sse2_fp_binop_rm<0x5E, "div", fdiv, int_x86_sse2_div_sd>;
1476
1477 /// sse2_fp_binop_rm - Other SSE2 binops
1478 ///
1479 /// This multiclass is like basic_sse2_fp_binop_rm, with the addition of
1480 /// instructions for a full-vector intrinsic form.  Operations that map
1481 /// onto C operators don't use this form since they just use the plain
1482 /// vector form instead of having a separate vector intrinsic form.
1483 ///
1484 /// This provides a total of eight "instructions".
1485 ///
1486 let Constraints = "$src1 = $dst" in {
1487 multiclass sse2_fp_binop_rm<bits<8> opc, string OpcodeStr,
1488                             SDNode OpNode,
1489                             Intrinsic F64Int,
1490                             Intrinsic V2F64Int,
1491                             bit Commutable = 0> {
1492
1493   // Scalar operation, reg+reg.
1494   def SDrr : SDI<opc, MRMSrcReg, (outs FR64:$dst), (ins FR64:$src1, FR64:$src2),
1495                  !strconcat(OpcodeStr, "sd\t{$src2, $dst|$dst, $src2}"),
1496                  [(set FR64:$dst, (OpNode FR64:$src1, FR64:$src2))]> {
1497     let isCommutable = Commutable;
1498   }
1499
1500   // Scalar operation, reg+mem.
1501   def SDrm : SDI<opc, MRMSrcMem, (outs FR64:$dst),
1502                                  (ins FR64:$src1, f64mem:$src2),
1503                  !strconcat(OpcodeStr, "sd\t{$src2, $dst|$dst, $src2}"),
1504                  [(set FR64:$dst, (OpNode FR64:$src1, (load addr:$src2)))]>;
1505
1506   // Vector operation, reg+reg.
1507   def PDrr : PDI<opc, MRMSrcReg, (outs VR128:$dst),
1508                                  (ins VR128:$src1, VR128:$src2),
1509                !strconcat(OpcodeStr, "pd\t{$src2, $dst|$dst, $src2}"),
1510                [(set VR128:$dst, (v2f64 (OpNode VR128:$src1, VR128:$src2)))]> {
1511     let isCommutable = Commutable;
1512   }
1513
1514   // Vector operation, reg+mem.
1515   def PDrm : PDI<opc, MRMSrcMem, (outs VR128:$dst),
1516                                  (ins VR128:$src1, f128mem:$src2),
1517                  !strconcat(OpcodeStr, "pd\t{$src2, $dst|$dst, $src2}"),
1518              [(set VR128:$dst, (OpNode VR128:$src1, (memopv2f64 addr:$src2)))]>;
1519
1520   // Intrinsic operation, reg+reg.
1521   def SDrr_Int : SDI<opc, MRMSrcReg, (outs VR128:$dst),
1522                                      (ins VR128:$src1, VR128:$src2),
1523                      !strconcat(OpcodeStr, "sd\t{$src2, $dst|$dst, $src2}"),
1524                      [(set VR128:$dst, (F64Int VR128:$src1, VR128:$src2))]> {
1525     let isCommutable = Commutable;
1526   }
1527
1528   // Intrinsic operation, reg+mem.
1529   def SDrm_Int : SDI<opc, MRMSrcMem, (outs VR128:$dst),
1530                                      (ins VR128:$src1, sdmem:$src2),
1531                      !strconcat(OpcodeStr, "sd\t{$src2, $dst|$dst, $src2}"),
1532                      [(set VR128:$dst, (F64Int VR128:$src1,
1533                                                sse_load_f64:$src2))]>;
1534
1535   // Vector intrinsic operation, reg+reg.
1536   def PDrr_Int : PDI<opc, MRMSrcReg, (outs VR128:$dst),
1537                                      (ins VR128:$src1, VR128:$src2),
1538                      !strconcat(OpcodeStr, "pd\t{$src2, $dst|$dst, $src2}"),
1539                      [(set VR128:$dst, (V2F64Int VR128:$src1, VR128:$src2))]> {
1540     let isCommutable = Commutable;
1541   }
1542
1543   // Vector intrinsic operation, reg+mem.
1544   def PDrm_Int : PDI<opc, MRMSrcMem, (outs VR128:$dst),
1545                                      (ins VR128:$src1, f128mem:$src2),
1546                      !strconcat(OpcodeStr, "pd\t{$src2, $dst|$dst, $src2}"),
1547                      [(set VR128:$dst, (V2F64Int VR128:$src1,
1548                                                  (memopv2f64 addr:$src2)))]>;
1549 }
1550 }
1551
1552 defm MAX : sse2_fp_binop_rm<0x5F, "max", X86fmax,
1553                             int_x86_sse2_max_sd, int_x86_sse2_max_pd>;
1554 defm MIN : sse2_fp_binop_rm<0x5D, "min", X86fmin,
1555                             int_x86_sse2_min_sd, int_x86_sse2_min_pd>;
1556
1557 //===---------------------------------------------------------------------===//
1558 // SSE packed FP Instructions
1559
1560 // Move Instructions
1561 let neverHasSideEffects = 1 in
1562 def MOVAPDrr : PDI<0x28, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1563                    "movapd\t{$src, $dst|$dst, $src}", []>;
1564 let canFoldAsLoad = 1, isReMaterializable = 1 in
1565 def MOVAPDrm : PDI<0x28, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1566                    "movapd\t{$src, $dst|$dst, $src}",
1567                    [(set VR128:$dst, (alignedloadv2f64 addr:$src))]>;
1568
1569 def MOVAPDmr : PDI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
1570                    "movapd\t{$src, $dst|$dst, $src}",
1571                    [(alignedstore (v2f64 VR128:$src), addr:$dst)]>;
1572
1573 let neverHasSideEffects = 1 in
1574 def MOVUPDrr : PDI<0x10, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1575                    "movupd\t{$src, $dst|$dst, $src}", []>;
1576 let canFoldAsLoad = 1 in
1577 def MOVUPDrm : PDI<0x10, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1578                    "movupd\t{$src, $dst|$dst, $src}",
1579                    [(set VR128:$dst, (loadv2f64 addr:$src))]>;
1580 def MOVUPDmr : PDI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
1581                    "movupd\t{$src, $dst|$dst, $src}",
1582                    [(store (v2f64 VR128:$src), addr:$dst)]>;
1583
1584 // Intrinsic forms of MOVUPD load and store
1585 def MOVUPDrm_Int : PDI<0x10, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1586                        "movupd\t{$src, $dst|$dst, $src}",
1587                        [(set VR128:$dst, (int_x86_sse2_loadu_pd addr:$src))]>;
1588 def MOVUPDmr_Int : PDI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
1589                        "movupd\t{$src, $dst|$dst, $src}",
1590                        [(int_x86_sse2_storeu_pd addr:$dst, VR128:$src)]>;
1591
1592 let Constraints = "$src1 = $dst" in {
1593   let AddedComplexity = 20 in {
1594     def MOVLPDrm : PDI<0x12, MRMSrcMem,
1595                        (outs VR128:$dst), (ins VR128:$src1, f64mem:$src2),
1596                        "movlpd\t{$src2, $dst|$dst, $src2}",
1597                        [(set VR128:$dst,
1598                          (v2f64 (movlp VR128:$src1,
1599                                  (scalar_to_vector (loadf64 addr:$src2)))))]>;
1600     def MOVHPDrm : PDI<0x16, MRMSrcMem,
1601                        (outs VR128:$dst), (ins VR128:$src1, f64mem:$src2),
1602                        "movhpd\t{$src2, $dst|$dst, $src2}",
1603                        [(set VR128:$dst,
1604                          (v2f64 (movlhps VR128:$src1,
1605                                  (scalar_to_vector (loadf64 addr:$src2)))))]>;
1606   } // AddedComplexity
1607 } // Constraints = "$src1 = $dst"
1608
1609 def MOVLPDmr : PDI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1610                    "movlpd\t{$src, $dst|$dst, $src}",
1611                    [(store (f64 (vector_extract (v2f64 VR128:$src),
1612                                  (iPTR 0))), addr:$dst)]>;
1613
1614 // v2f64 extract element 1 is always custom lowered to unpack high to low
1615 // and extract element 0 so the non-store version isn't too horrible.
1616 def MOVHPDmr : PDI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1617                    "movhpd\t{$src, $dst|$dst, $src}",
1618                    [(store (f64 (vector_extract
1619                                  (v2f64 (unpckh VR128:$src, (undef))),
1620                                  (iPTR 0))), addr:$dst)]>;
1621
1622 // SSE2 instructions without OpSize prefix
1623 def Int_CVTDQ2PSrr : I<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1624                        "cvtdq2ps\t{$src, $dst|$dst, $src}",
1625                        [(set VR128:$dst, (int_x86_sse2_cvtdq2ps VR128:$src))]>,
1626                      TB, Requires<[HasSSE2]>;
1627 def Int_CVTDQ2PSrm : I<0x5B, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
1628                       "cvtdq2ps\t{$src, $dst|$dst, $src}",
1629                       [(set VR128:$dst, (int_x86_sse2_cvtdq2ps
1630                                         (bitconvert (memopv2i64 addr:$src))))]>,
1631                      TB, Requires<[HasSSE2]>;
1632
1633 // SSE2 instructions with XS prefix
1634 def Int_CVTDQ2PDrr : I<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1635                        "cvtdq2pd\t{$src, $dst|$dst, $src}",
1636                        [(set VR128:$dst, (int_x86_sse2_cvtdq2pd VR128:$src))]>,
1637                      XS, Requires<[HasSSE2]>;
1638 def Int_CVTDQ2PDrm : I<0xE6, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
1639                      "cvtdq2pd\t{$src, $dst|$dst, $src}",
1640                      [(set VR128:$dst, (int_x86_sse2_cvtdq2pd
1641                                         (bitconvert (memopv2i64 addr:$src))))]>,
1642                      XS, Requires<[HasSSE2]>;
1643
1644 def Int_CVTPS2DQrr : PDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1645                         "cvtps2dq\t{$src, $dst|$dst, $src}",
1646                         [(set VR128:$dst, (int_x86_sse2_cvtps2dq VR128:$src))]>;
1647 def Int_CVTPS2DQrm : PDI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1648                          "cvtps2dq\t{$src, $dst|$dst, $src}",
1649                          [(set VR128:$dst, (int_x86_sse2_cvtps2dq
1650                                             (memop addr:$src)))]>;
1651 // SSE2 packed instructions with XS prefix
1652 def CVTTPS2DQrr : SSI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1653                       "cvttps2dq\t{$src, $dst|$dst, $src}", []>;
1654 def CVTTPS2DQrm : SSI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1655                       "cvttps2dq\t{$src, $dst|$dst, $src}", []>;
1656
1657 def Int_CVTTPS2DQrr : I<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1658                         "cvttps2dq\t{$src, $dst|$dst, $src}",
1659                         [(set VR128:$dst, 
1660                               (int_x86_sse2_cvttps2dq VR128:$src))]>,
1661                       XS, Requires<[HasSSE2]>;
1662 def Int_CVTTPS2DQrm : I<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1663                         "cvttps2dq\t{$src, $dst|$dst, $src}",
1664                         [(set VR128:$dst, (int_x86_sse2_cvttps2dq
1665                                            (memop addr:$src)))]>,
1666                       XS, Requires<[HasSSE2]>;
1667
1668 // SSE2 packed instructions with XD prefix
1669 def Int_CVTPD2DQrr : I<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1670                        "cvtpd2dq\t{$src, $dst|$dst, $src}",
1671                        [(set VR128:$dst, (int_x86_sse2_cvtpd2dq VR128:$src))]>,
1672                      XD, Requires<[HasSSE2]>;
1673 def Int_CVTPD2DQrm : I<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1674                        "cvtpd2dq\t{$src, $dst|$dst, $src}",
1675                        [(set VR128:$dst, (int_x86_sse2_cvtpd2dq
1676                                           (memop addr:$src)))]>,
1677                      XD, Requires<[HasSSE2]>;
1678
1679 def Int_CVTTPD2DQrr : PDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1680                           "cvttpd2dq\t{$src, $dst|$dst, $src}",
1681                        [(set VR128:$dst, (int_x86_sse2_cvttpd2dq VR128:$src))]>;
1682 def Int_CVTTPD2DQrm : PDI<0xE6, MRMSrcMem, (outs VR128:$dst),(ins f128mem:$src),
1683                           "cvttpd2dq\t{$src, $dst|$dst, $src}",
1684                           [(set VR128:$dst, (int_x86_sse2_cvttpd2dq
1685                                              (memop addr:$src)))]>;
1686
1687 // SSE2 instructions without OpSize prefix
1688 def CVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1689                        "cvtps2pd\t{$src, $dst|$dst, $src}", []>, TB;
1690 def CVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
1691                        "cvtps2pd\t{$src, $dst|$dst, $src}", []>, TB;
1692
1693 def Int_CVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1694                        "cvtps2pd\t{$src, $dst|$dst, $src}",
1695                        [(set VR128:$dst, (int_x86_sse2_cvtps2pd VR128:$src))]>,
1696                      TB, Requires<[HasSSE2]>;
1697 def Int_CVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
1698                        "cvtps2pd\t{$src, $dst|$dst, $src}",
1699                        [(set VR128:$dst, (int_x86_sse2_cvtps2pd
1700                                           (load addr:$src)))]>,
1701                      TB, Requires<[HasSSE2]>;
1702
1703 def CVTPD2PSrr : PDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1704                      "cvtpd2ps\t{$src, $dst|$dst, $src}", []>;
1705 def CVTPD2PSrm : PDI<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1706                      "cvtpd2ps\t{$src, $dst|$dst, $src}", []>;
1707
1708
1709 def Int_CVTPD2PSrr : PDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1710                          "cvtpd2ps\t{$src, $dst|$dst, $src}",
1711                         [(set VR128:$dst, (int_x86_sse2_cvtpd2ps VR128:$src))]>;
1712 def Int_CVTPD2PSrm : PDI<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1713                          "cvtpd2ps\t{$src, $dst|$dst, $src}",
1714                          [(set VR128:$dst, (int_x86_sse2_cvtpd2ps
1715                                             (memop addr:$src)))]>;
1716
1717 // Match intrinsics which expect XMM operand(s).
1718 // Aliases for intrinsics
1719 let Constraints = "$src1 = $dst" in {
1720 def Int_CVTSI2SDrr: SDI<0x2A, MRMSrcReg,
1721                         (outs VR128:$dst), (ins VR128:$src1, GR32:$src2),
1722                         "cvtsi2sd\t{$src2, $dst|$dst, $src2}",
1723                         [(set VR128:$dst, (int_x86_sse2_cvtsi2sd VR128:$src1,
1724                                            GR32:$src2))]>;
1725 def Int_CVTSI2SDrm: SDI<0x2A, MRMSrcMem,
1726                         (outs VR128:$dst), (ins VR128:$src1, i32mem:$src2),
1727                         "cvtsi2sd\t{$src2, $dst|$dst, $src2}",
1728                         [(set VR128:$dst, (int_x86_sse2_cvtsi2sd VR128:$src1,
1729                                            (loadi32 addr:$src2)))]>;
1730 def Int_CVTSD2SSrr: SDI<0x5A, MRMSrcReg,
1731                         (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1732                    "cvtsd2ss\t{$src2, $dst|$dst, $src2}",
1733                    [(set VR128:$dst, (int_x86_sse2_cvtsd2ss VR128:$src1,
1734                                       VR128:$src2))]>;
1735 def Int_CVTSD2SSrm: SDI<0x5A, MRMSrcMem,
1736                         (outs VR128:$dst), (ins VR128:$src1, f64mem:$src2),
1737                    "cvtsd2ss\t{$src2, $dst|$dst, $src2}",
1738                    [(set VR128:$dst, (int_x86_sse2_cvtsd2ss VR128:$src1,
1739                                       (load addr:$src2)))]>;
1740 def Int_CVTSS2SDrr: I<0x5A, MRMSrcReg,
1741                       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1742                     "cvtss2sd\t{$src2, $dst|$dst, $src2}",
1743                     [(set VR128:$dst, (int_x86_sse2_cvtss2sd VR128:$src1,
1744                                        VR128:$src2))]>, XS,
1745                     Requires<[HasSSE2]>;
1746 def Int_CVTSS2SDrm: I<0x5A, MRMSrcMem,
1747                       (outs VR128:$dst), (ins VR128:$src1, f32mem:$src2),
1748                     "cvtss2sd\t{$src2, $dst|$dst, $src2}",
1749                     [(set VR128:$dst, (int_x86_sse2_cvtss2sd VR128:$src1,
1750                                        (load addr:$src2)))]>, XS,
1751                     Requires<[HasSSE2]>;
1752 }
1753
1754 // Arithmetic
1755
1756 /// sse2_fp_unop_rm - SSE2 unops come in both scalar and vector forms.
1757 ///
1758 /// In addition, we also have a special variant of the scalar form here to
1759 /// represent the associated intrinsic operation.  This form is unlike the
1760 /// plain scalar form, in that it takes an entire vector (instead of a
1761 /// scalar) and leaves the top elements undefined.
1762 ///
1763 /// And, we have a special variant form for a full-vector intrinsic form.
1764 ///
1765 /// These four forms can each have a reg or a mem operand, so there are a
1766 /// total of eight "instructions".
1767 ///
1768 multiclass sse2_fp_unop_rm<bits<8> opc, string OpcodeStr,
1769                            SDNode OpNode,
1770                            Intrinsic F64Int,
1771                            Intrinsic V2F64Int,
1772                            bit Commutable = 0> {
1773   // Scalar operation, reg.
1774   def SDr : SDI<opc, MRMSrcReg, (outs FR64:$dst), (ins FR64:$src),
1775                 !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
1776                 [(set FR64:$dst, (OpNode FR64:$src))]> {
1777     let isCommutable = Commutable;
1778   }
1779
1780   // Scalar operation, mem.
1781   def SDm : SDI<opc, MRMSrcMem, (outs FR64:$dst), (ins f64mem:$src),
1782                 !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
1783                 [(set FR64:$dst, (OpNode (load addr:$src)))]>;
1784
1785   // Vector operation, reg.
1786   def PDr : PDI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1787               !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
1788               [(set VR128:$dst, (v2f64 (OpNode VR128:$src)))]> {
1789     let isCommutable = Commutable;
1790   }
1791
1792   // Vector operation, mem.
1793   def PDm : PDI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1794                 !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
1795                 [(set VR128:$dst, (OpNode (memopv2f64 addr:$src)))]>;
1796
1797   // Intrinsic operation, reg.
1798   def SDr_Int : SDI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1799                     !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
1800                     [(set VR128:$dst, (F64Int VR128:$src))]> {
1801     let isCommutable = Commutable;
1802   }
1803
1804   // Intrinsic operation, mem.
1805   def SDm_Int : SDI<opc, MRMSrcMem, (outs VR128:$dst), (ins sdmem:$src),
1806                     !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
1807                     [(set VR128:$dst, (F64Int sse_load_f64:$src))]>;
1808
1809   // Vector intrinsic operation, reg
1810   def PDr_Int : PDI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1811                     !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
1812                     [(set VR128:$dst, (V2F64Int VR128:$src))]> {
1813     let isCommutable = Commutable;
1814   }
1815
1816   // Vector intrinsic operation, mem
1817   def PDm_Int : PDI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1818                     !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
1819                     [(set VR128:$dst, (V2F64Int (memopv2f64 addr:$src)))]>;
1820 }
1821
1822 // Square root.
1823 defm SQRT  : sse2_fp_unop_rm<0x51, "sqrt",  fsqrt,
1824                              int_x86_sse2_sqrt_sd, int_x86_sse2_sqrt_pd>;
1825
1826 // There is no f64 version of the reciprocal approximation instructions.
1827
1828 // Logical
1829 let Constraints = "$src1 = $dst" in {
1830   let isCommutable = 1 in {
1831     def ANDPDrr : PDI<0x54, MRMSrcReg,
1832                       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1833                       "andpd\t{$src2, $dst|$dst, $src2}",
1834                       [(set VR128:$dst,
1835                         (and (bc_v2i64 (v2f64 VR128:$src1)),
1836                          (bc_v2i64 (v2f64 VR128:$src2))))]>;
1837     def ORPDrr  : PDI<0x56, MRMSrcReg,
1838                       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1839                       "orpd\t{$src2, $dst|$dst, $src2}",
1840                       [(set VR128:$dst,
1841                         (or (bc_v2i64 (v2f64 VR128:$src1)),
1842                          (bc_v2i64 (v2f64 VR128:$src2))))]>;
1843     def XORPDrr : PDI<0x57, MRMSrcReg,
1844                       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1845                       "xorpd\t{$src2, $dst|$dst, $src2}",
1846                       [(set VR128:$dst,
1847                         (xor (bc_v2i64 (v2f64 VR128:$src1)),
1848                          (bc_v2i64 (v2f64 VR128:$src2))))]>;
1849   }
1850
1851   def ANDPDrm : PDI<0x54, MRMSrcMem,
1852                     (outs VR128:$dst), (ins VR128:$src1, f128mem:$src2),
1853                     "andpd\t{$src2, $dst|$dst, $src2}",
1854                     [(set VR128:$dst,
1855                       (and (bc_v2i64 (v2f64 VR128:$src1)),
1856                        (memopv2i64 addr:$src2)))]>;
1857   def ORPDrm  : PDI<0x56, MRMSrcMem,
1858                     (outs VR128:$dst), (ins VR128:$src1, f128mem:$src2),
1859                     "orpd\t{$src2, $dst|$dst, $src2}",
1860                     [(set VR128:$dst,
1861                       (or (bc_v2i64 (v2f64 VR128:$src1)),
1862                        (memopv2i64 addr:$src2)))]>;
1863   def XORPDrm : PDI<0x57, MRMSrcMem,
1864                     (outs VR128:$dst), (ins VR128:$src1, f128mem:$src2),
1865                     "xorpd\t{$src2, $dst|$dst, $src2}",
1866                     [(set VR128:$dst,
1867                       (xor (bc_v2i64 (v2f64 VR128:$src1)),
1868                        (memopv2i64 addr:$src2)))]>;
1869   def ANDNPDrr : PDI<0x55, MRMSrcReg,
1870                      (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1871                      "andnpd\t{$src2, $dst|$dst, $src2}",
1872                      [(set VR128:$dst,
1873                        (and (vnot (bc_v2i64 (v2f64 VR128:$src1))),
1874                         (bc_v2i64 (v2f64 VR128:$src2))))]>;
1875   def ANDNPDrm : PDI<0x55, MRMSrcMem,
1876                      (outs VR128:$dst), (ins VR128:$src1,f128mem:$src2),
1877                      "andnpd\t{$src2, $dst|$dst, $src2}",
1878                      [(set VR128:$dst,
1879                        (and (vnot (bc_v2i64 (v2f64 VR128:$src1))),
1880                         (memopv2i64 addr:$src2)))]>;
1881 }
1882
1883 let Constraints = "$src1 = $dst" in {
1884   def CMPPDrri : PDIi8<0xC2, MRMSrcReg,
1885                     (outs VR128:$dst), (ins VR128:$src1, VR128:$src, SSECC:$cc),
1886                     "cmp${cc}pd\t{$src, $dst|$dst, $src}",
1887                     [(set VR128:$dst, (int_x86_sse2_cmp_pd VR128:$src1,
1888                                                         VR128:$src, imm:$cc))]>;
1889   def CMPPDrmi : PDIi8<0xC2, MRMSrcMem,
1890                   (outs VR128:$dst), (ins VR128:$src1, f128mem:$src, SSECC:$cc),
1891                   "cmp${cc}pd\t{$src, $dst|$dst, $src}",
1892                   [(set VR128:$dst, (int_x86_sse2_cmp_pd VR128:$src1,
1893                                                  (memop addr:$src), imm:$cc))]>;
1894 }
1895 def : Pat<(v2i64 (X86cmppd (v2f64 VR128:$src1), VR128:$src2, imm:$cc)),
1896           (CMPPDrri VR128:$src1, VR128:$src2, imm:$cc)>;
1897 def : Pat<(v2i64 (X86cmppd (v2f64 VR128:$src1), (memop addr:$src2), imm:$cc)),
1898           (CMPPDrmi VR128:$src1, addr:$src2, imm:$cc)>;
1899
1900 // Shuffle and unpack instructions
1901 let Constraints = "$src1 = $dst" in {
1902   def SHUFPDrri : PDIi8<0xC6, MRMSrcReg,
1903                  (outs VR128:$dst), (ins VR128:$src1, VR128:$src2, i8imm:$src3),
1904                  "shufpd\t{$src3, $src2, $dst|$dst, $src2, $src3}",
1905                  [(set VR128:$dst,
1906                    (v2f64 (shufp:$src3 VR128:$src1, VR128:$src2)))]>;
1907   def SHUFPDrmi : PDIi8<0xC6, MRMSrcMem,
1908                         (outs VR128:$dst), (ins VR128:$src1,
1909                          f128mem:$src2, i8imm:$src3),
1910                         "shufpd\t{$src3, $src2, $dst|$dst, $src2, $src3}",
1911                         [(set VR128:$dst,
1912                           (v2f64 (shufp:$src3
1913                                   VR128:$src1, (memopv2f64 addr:$src2))))]>;
1914
1915   let AddedComplexity = 10 in {
1916     def UNPCKHPDrr : PDI<0x15, MRMSrcReg,
1917                          (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1918                          "unpckhpd\t{$src2, $dst|$dst, $src2}",
1919                          [(set VR128:$dst,
1920                            (v2f64 (unpckh VR128:$src1, VR128:$src2)))]>;
1921     def UNPCKHPDrm : PDI<0x15, MRMSrcMem,
1922                          (outs VR128:$dst), (ins VR128:$src1, f128mem:$src2),
1923                          "unpckhpd\t{$src2, $dst|$dst, $src2}",
1924                          [(set VR128:$dst,
1925                            (v2f64 (unpckh VR128:$src1,
1926                                           (memopv2f64 addr:$src2))))]>;
1927
1928     def UNPCKLPDrr : PDI<0x14, MRMSrcReg,
1929                          (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1930                          "unpcklpd\t{$src2, $dst|$dst, $src2}",
1931                          [(set VR128:$dst,
1932                            (v2f64 (unpckl VR128:$src1, VR128:$src2)))]>;
1933     def UNPCKLPDrm : PDI<0x14, MRMSrcMem,
1934                          (outs VR128:$dst), (ins VR128:$src1, f128mem:$src2),
1935                          "unpcklpd\t{$src2, $dst|$dst, $src2}",
1936                          [(set VR128:$dst,
1937                            (unpckl VR128:$src1, (memopv2f64 addr:$src2)))]>;
1938   } // AddedComplexity
1939 } // Constraints = "$src1 = $dst"
1940
1941
1942 //===---------------------------------------------------------------------===//
1943 // SSE integer instructions
1944 let ExeDomain = SSEPackedInt in {
1945
1946 // Move Instructions
1947 let neverHasSideEffects = 1 in
1948 def MOVDQArr : PDI<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1949                    "movdqa\t{$src, $dst|$dst, $src}", []>;
1950 let canFoldAsLoad = 1, mayLoad = 1 in
1951 def MOVDQArm : PDI<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
1952                    "movdqa\t{$src, $dst|$dst, $src}",
1953                    [/*(set VR128:$dst, (alignedloadv2i64 addr:$src))*/]>;
1954 let mayStore = 1 in
1955 def MOVDQAmr : PDI<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
1956                    "movdqa\t{$src, $dst|$dst, $src}",
1957                    [/*(alignedstore (v2i64 VR128:$src), addr:$dst)*/]>;
1958 let canFoldAsLoad = 1, mayLoad = 1 in
1959 def MOVDQUrm :   I<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
1960                    "movdqu\t{$src, $dst|$dst, $src}",
1961                    [/*(set VR128:$dst, (loadv2i64 addr:$src))*/]>,
1962                  XS, Requires<[HasSSE2]>;
1963 let mayStore = 1 in
1964 def MOVDQUmr :   I<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
1965                    "movdqu\t{$src, $dst|$dst, $src}",
1966                    [/*(store (v2i64 VR128:$src), addr:$dst)*/]>,
1967                  XS, Requires<[HasSSE2]>;
1968
1969 // Intrinsic forms of MOVDQU load and store
1970 let canFoldAsLoad = 1 in
1971 def MOVDQUrm_Int :   I<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
1972                        "movdqu\t{$src, $dst|$dst, $src}",
1973                        [(set VR128:$dst, (int_x86_sse2_loadu_dq addr:$src))]>,
1974                  XS, Requires<[HasSSE2]>;
1975 def MOVDQUmr_Int :   I<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
1976                        "movdqu\t{$src, $dst|$dst, $src}",
1977                        [(int_x86_sse2_storeu_dq addr:$dst, VR128:$src)]>,
1978                      XS, Requires<[HasSSE2]>;
1979
1980 let Constraints = "$src1 = $dst" in {
1981
1982 multiclass PDI_binop_rm_int<bits<8> opc, string OpcodeStr, Intrinsic IntId,
1983                             bit Commutable = 0> {
1984   def rr : PDI<opc, MRMSrcReg, (outs VR128:$dst), 
1985                                (ins VR128:$src1, VR128:$src2),
1986                !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
1987                [(set VR128:$dst, (IntId VR128:$src1, VR128:$src2))]> {
1988     let isCommutable = Commutable;
1989   }
1990   def rm : PDI<opc, MRMSrcMem, (outs VR128:$dst), 
1991                                (ins VR128:$src1, i128mem:$src2),
1992                !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
1993                [(set VR128:$dst, (IntId VR128:$src1,
1994                                         (bitconvert (memopv2i64 
1995                                                      addr:$src2))))]>;
1996 }
1997
1998 multiclass PDI_binop_rmi_int<bits<8> opc, bits<8> opc2, Format ImmForm,
1999                              string OpcodeStr,
2000                              Intrinsic IntId, Intrinsic IntId2> {
2001   def rr : PDI<opc, MRMSrcReg, (outs VR128:$dst), 
2002                                (ins VR128:$src1, VR128:$src2),
2003                !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2004                [(set VR128:$dst, (IntId VR128:$src1, VR128:$src2))]>;
2005   def rm : PDI<opc, MRMSrcMem, (outs VR128:$dst),
2006                                (ins VR128:$src1, i128mem:$src2),
2007                !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2008                [(set VR128:$dst, (IntId VR128:$src1,
2009                                       (bitconvert (memopv2i64 addr:$src2))))]>;
2010   def ri : PDIi8<opc2, ImmForm, (outs VR128:$dst), 
2011                                 (ins VR128:$src1, i32i8imm:$src2),
2012                !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2013                [(set VR128:$dst, (IntId2 VR128:$src1, (i32 imm:$src2)))]>;
2014 }
2015
2016 /// PDI_binop_rm - Simple SSE2 binary operator.
2017 multiclass PDI_binop_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
2018                         ValueType OpVT, bit Commutable = 0> {
2019   def rr : PDI<opc, MRMSrcReg, (outs VR128:$dst), 
2020                                (ins VR128:$src1, VR128:$src2),
2021                !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2022                [(set VR128:$dst, (OpVT (OpNode VR128:$src1, VR128:$src2)))]> {
2023     let isCommutable = Commutable;
2024   }
2025   def rm : PDI<opc, MRMSrcMem, (outs VR128:$dst), 
2026                                (ins VR128:$src1, i128mem:$src2),
2027                !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2028                [(set VR128:$dst, (OpVT (OpNode VR128:$src1,
2029                                      (bitconvert (memopv2i64 addr:$src2)))))]>;
2030 }
2031
2032 /// PDI_binop_rm_v2i64 - Simple SSE2 binary operator whose type is v2i64.
2033 ///
2034 /// FIXME: we could eliminate this and use PDI_binop_rm instead if tblgen knew
2035 /// to collapse (bitconvert VT to VT) into its operand.
2036 ///
2037 multiclass PDI_binop_rm_v2i64<bits<8> opc, string OpcodeStr, SDNode OpNode,
2038                               bit Commutable = 0> {
2039   def rr : PDI<opc, MRMSrcReg, (outs VR128:$dst),
2040                (ins VR128:$src1, VR128:$src2),
2041                !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2042                [(set VR128:$dst, (v2i64 (OpNode VR128:$src1, VR128:$src2)))]> {
2043     let isCommutable = Commutable;
2044   }
2045   def rm : PDI<opc, MRMSrcMem, (outs VR128:$dst),
2046                (ins VR128:$src1, i128mem:$src2),
2047                !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2048                [(set VR128:$dst, (OpNode VR128:$src1,
2049                (memopv2i64 addr:$src2)))]>;
2050 }
2051
2052 } // Constraints = "$src1 = $dst"
2053 } // ExeDomain = SSEPackedInt
2054
2055 // 128-bit Integer Arithmetic
2056
2057 defm PADDB : PDI_binop_rm<0xFC, "paddb", add, v16i8, 1>;
2058 defm PADDW : PDI_binop_rm<0xFD, "paddw", add, v8i16, 1>;
2059 defm PADDD : PDI_binop_rm<0xFE, "paddd", add, v4i32, 1>;
2060 defm PADDQ : PDI_binop_rm_v2i64<0xD4, "paddq", add, 1>;
2061
2062 defm PADDSB  : PDI_binop_rm_int<0xEC, "paddsb" , int_x86_sse2_padds_b, 1>;
2063 defm PADDSW  : PDI_binop_rm_int<0xED, "paddsw" , int_x86_sse2_padds_w, 1>;
2064 defm PADDUSB : PDI_binop_rm_int<0xDC, "paddusb", int_x86_sse2_paddus_b, 1>;
2065 defm PADDUSW : PDI_binop_rm_int<0xDD, "paddusw", int_x86_sse2_paddus_w, 1>;
2066
2067 defm PSUBB : PDI_binop_rm<0xF8, "psubb", sub, v16i8>;
2068 defm PSUBW : PDI_binop_rm<0xF9, "psubw", sub, v8i16>;
2069 defm PSUBD : PDI_binop_rm<0xFA, "psubd", sub, v4i32>;
2070 defm PSUBQ : PDI_binop_rm_v2i64<0xFB, "psubq", sub>;
2071
2072 defm PSUBSB  : PDI_binop_rm_int<0xE8, "psubsb" , int_x86_sse2_psubs_b>;
2073 defm PSUBSW  : PDI_binop_rm_int<0xE9, "psubsw" , int_x86_sse2_psubs_w>;
2074 defm PSUBUSB : PDI_binop_rm_int<0xD8, "psubusb", int_x86_sse2_psubus_b>;
2075 defm PSUBUSW : PDI_binop_rm_int<0xD9, "psubusw", int_x86_sse2_psubus_w>;
2076
2077 defm PMULLW : PDI_binop_rm<0xD5, "pmullw", mul, v8i16, 1>;
2078
2079 defm PMULHUW : PDI_binop_rm_int<0xE4, "pmulhuw", int_x86_sse2_pmulhu_w, 1>;
2080 defm PMULHW  : PDI_binop_rm_int<0xE5, "pmulhw" , int_x86_sse2_pmulh_w , 1>;
2081 defm PMULUDQ : PDI_binop_rm_int<0xF4, "pmuludq", int_x86_sse2_pmulu_dq, 1>;
2082
2083 defm PMADDWD : PDI_binop_rm_int<0xF5, "pmaddwd", int_x86_sse2_pmadd_wd, 1>;
2084
2085 defm PAVGB  : PDI_binop_rm_int<0xE0, "pavgb", int_x86_sse2_pavg_b, 1>;
2086 defm PAVGW  : PDI_binop_rm_int<0xE3, "pavgw", int_x86_sse2_pavg_w, 1>;
2087
2088
2089 defm PMINUB : PDI_binop_rm_int<0xDA, "pminub", int_x86_sse2_pminu_b, 1>;
2090 defm PMINSW : PDI_binop_rm_int<0xEA, "pminsw", int_x86_sse2_pmins_w, 1>;
2091 defm PMAXUB : PDI_binop_rm_int<0xDE, "pmaxub", int_x86_sse2_pmaxu_b, 1>;
2092 defm PMAXSW : PDI_binop_rm_int<0xEE, "pmaxsw", int_x86_sse2_pmaxs_w, 1>;
2093 defm PSADBW : PDI_binop_rm_int<0xF6, "psadbw", int_x86_sse2_psad_bw, 1>;
2094
2095
2096 defm PSLLW : PDI_binop_rmi_int<0xF1, 0x71, MRM6r, "psllw",
2097                                int_x86_sse2_psll_w, int_x86_sse2_pslli_w>;
2098 defm PSLLD : PDI_binop_rmi_int<0xF2, 0x72, MRM6r, "pslld",
2099                                int_x86_sse2_psll_d, int_x86_sse2_pslli_d>;
2100 defm PSLLQ : PDI_binop_rmi_int<0xF3, 0x73, MRM6r, "psllq",
2101                                int_x86_sse2_psll_q, int_x86_sse2_pslli_q>;
2102
2103 defm PSRLW : PDI_binop_rmi_int<0xD1, 0x71, MRM2r, "psrlw",
2104                                int_x86_sse2_psrl_w, int_x86_sse2_psrli_w>;
2105 defm PSRLD : PDI_binop_rmi_int<0xD2, 0x72, MRM2r, "psrld",
2106                                int_x86_sse2_psrl_d, int_x86_sse2_psrli_d>;
2107 defm PSRLQ : PDI_binop_rmi_int<0xD3, 0x73, MRM2r, "psrlq",
2108                                int_x86_sse2_psrl_q, int_x86_sse2_psrli_q>;
2109
2110 defm PSRAW : PDI_binop_rmi_int<0xE1, 0x71, MRM4r, "psraw",
2111                                int_x86_sse2_psra_w, int_x86_sse2_psrai_w>;
2112 defm PSRAD : PDI_binop_rmi_int<0xE2, 0x72, MRM4r, "psrad",
2113                                int_x86_sse2_psra_d, int_x86_sse2_psrai_d>;
2114
2115 // 128-bit logical shifts.
2116 let Constraints = "$src1 = $dst", neverHasSideEffects = 1,
2117     ExeDomain = SSEPackedInt in {
2118   def PSLLDQri : PDIi8<0x73, MRM7r,
2119                        (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
2120                        "pslldq\t{$src2, $dst|$dst, $src2}", []>;
2121   def PSRLDQri : PDIi8<0x73, MRM3r,
2122                        (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
2123                        "psrldq\t{$src2, $dst|$dst, $src2}", []>;
2124   // PSRADQri doesn't exist in SSE[1-3].
2125 }
2126
2127 let Predicates = [HasSSE2] in {
2128   def : Pat<(int_x86_sse2_psll_dq VR128:$src1, imm:$src2),
2129             (v2i64 (PSLLDQri VR128:$src1, (BYTE_imm imm:$src2)))>;
2130   def : Pat<(int_x86_sse2_psrl_dq VR128:$src1, imm:$src2),
2131             (v2i64 (PSRLDQri VR128:$src1, (BYTE_imm imm:$src2)))>;
2132   def : Pat<(int_x86_sse2_psll_dq_bs VR128:$src1, imm:$src2),
2133             (v2i64 (PSLLDQri VR128:$src1, imm:$src2))>;
2134   def : Pat<(int_x86_sse2_psrl_dq_bs VR128:$src1, imm:$src2),
2135             (v2i64 (PSRLDQri VR128:$src1, imm:$src2))>;
2136   def : Pat<(v2f64 (X86fsrl VR128:$src1, i32immSExt8:$src2)),
2137             (v2f64 (PSRLDQri VR128:$src1, (BYTE_imm imm:$src2)))>;
2138
2139   // Shift up / down and insert zero's.
2140   def : Pat<(v2i64 (X86vshl  VR128:$src, (i8 imm:$amt))),
2141             (v2i64 (PSLLDQri VR128:$src, (BYTE_imm imm:$amt)))>;
2142   def : Pat<(v2i64 (X86vshr  VR128:$src, (i8 imm:$amt))),
2143             (v2i64 (PSRLDQri VR128:$src, (BYTE_imm imm:$amt)))>;
2144 }
2145
2146 // Logical
2147 defm PAND : PDI_binop_rm_v2i64<0xDB, "pand", and, 1>;
2148 defm POR  : PDI_binop_rm_v2i64<0xEB, "por" , or , 1>;
2149 defm PXOR : PDI_binop_rm_v2i64<0xEF, "pxor", xor, 1>;
2150
2151 let Constraints = "$src1 = $dst", ExeDomain = SSEPackedInt in {
2152   def PANDNrr : PDI<0xDF, MRMSrcReg,
2153                     (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2154                     "pandn\t{$src2, $dst|$dst, $src2}",
2155                     [(set VR128:$dst, (v2i64 (and (vnot VR128:$src1),
2156                                               VR128:$src2)))]>;
2157
2158   def PANDNrm : PDI<0xDF, MRMSrcMem,
2159                     (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
2160                     "pandn\t{$src2, $dst|$dst, $src2}",
2161                     [(set VR128:$dst, (v2i64 (and (vnot VR128:$src1),
2162                                               (memopv2i64 addr:$src2))))]>;
2163 }
2164
2165 // SSE2 Integer comparison
2166 defm PCMPEQB  : PDI_binop_rm_int<0x74, "pcmpeqb", int_x86_sse2_pcmpeq_b>;
2167 defm PCMPEQW  : PDI_binop_rm_int<0x75, "pcmpeqw", int_x86_sse2_pcmpeq_w>;
2168 defm PCMPEQD  : PDI_binop_rm_int<0x76, "pcmpeqd", int_x86_sse2_pcmpeq_d>;
2169 defm PCMPGTB  : PDI_binop_rm_int<0x64, "pcmpgtb", int_x86_sse2_pcmpgt_b>;
2170 defm PCMPGTW  : PDI_binop_rm_int<0x65, "pcmpgtw", int_x86_sse2_pcmpgt_w>;
2171 defm PCMPGTD  : PDI_binop_rm_int<0x66, "pcmpgtd", int_x86_sse2_pcmpgt_d>;
2172
2173 def : Pat<(v16i8 (X86pcmpeqb VR128:$src1, VR128:$src2)),
2174           (PCMPEQBrr VR128:$src1, VR128:$src2)>;
2175 def : Pat<(v16i8 (X86pcmpeqb VR128:$src1, (memop addr:$src2))),
2176           (PCMPEQBrm VR128:$src1, addr:$src2)>;
2177 def : Pat<(v8i16 (X86pcmpeqw VR128:$src1, VR128:$src2)),
2178           (PCMPEQWrr VR128:$src1, VR128:$src2)>;
2179 def : Pat<(v8i16 (X86pcmpeqw VR128:$src1, (memop addr:$src2))),
2180           (PCMPEQWrm VR128:$src1, addr:$src2)>;
2181 def : Pat<(v4i32 (X86pcmpeqd VR128:$src1, VR128:$src2)),
2182           (PCMPEQDrr VR128:$src1, VR128:$src2)>;
2183 def : Pat<(v4i32 (X86pcmpeqd VR128:$src1, (memop addr:$src2))),
2184           (PCMPEQDrm VR128:$src1, addr:$src2)>;
2185
2186 def : Pat<(v16i8 (X86pcmpgtb VR128:$src1, VR128:$src2)),
2187           (PCMPGTBrr VR128:$src1, VR128:$src2)>;
2188 def : Pat<(v16i8 (X86pcmpgtb VR128:$src1, (memop addr:$src2))),
2189           (PCMPGTBrm VR128:$src1, addr:$src2)>;
2190 def : Pat<(v8i16 (X86pcmpgtw VR128:$src1, VR128:$src2)),
2191           (PCMPGTWrr VR128:$src1, VR128:$src2)>;
2192 def : Pat<(v8i16 (X86pcmpgtw VR128:$src1, (memop addr:$src2))),
2193           (PCMPGTWrm VR128:$src1, addr:$src2)>;
2194 def : Pat<(v4i32 (X86pcmpgtd VR128:$src1, VR128:$src2)),
2195           (PCMPGTDrr VR128:$src1, VR128:$src2)>;
2196 def : Pat<(v4i32 (X86pcmpgtd VR128:$src1, (memop addr:$src2))),
2197           (PCMPGTDrm VR128:$src1, addr:$src2)>;
2198
2199
2200 // Pack instructions
2201 defm PACKSSWB : PDI_binop_rm_int<0x63, "packsswb", int_x86_sse2_packsswb_128>;
2202 defm PACKSSDW : PDI_binop_rm_int<0x6B, "packssdw", int_x86_sse2_packssdw_128>;
2203 defm PACKUSWB : PDI_binop_rm_int<0x67, "packuswb", int_x86_sse2_packuswb_128>;
2204
2205 let ExeDomain = SSEPackedInt in {
2206
2207 // Shuffle and unpack instructions
2208 let AddedComplexity = 5 in {
2209 def PSHUFDri : PDIi8<0x70, MRMSrcReg,
2210                      (outs VR128:$dst), (ins VR128:$src1, i8imm:$src2),
2211                      "pshufd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2212                      [(set VR128:$dst, (v4i32 (pshufd:$src2
2213                                                VR128:$src1, (undef))))]>;
2214 def PSHUFDmi : PDIi8<0x70, MRMSrcMem,
2215                      (outs VR128:$dst), (ins i128mem:$src1, i8imm:$src2),
2216                      "pshufd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2217                      [(set VR128:$dst, (v4i32 (pshufd:$src2
2218                                              (bc_v4i32 (memopv2i64 addr:$src1)),
2219                                              (undef))))]>;
2220 }
2221
2222 // SSE2 with ImmT == Imm8 and XS prefix.
2223 def PSHUFHWri : Ii8<0x70, MRMSrcReg,
2224                     (outs VR128:$dst), (ins VR128:$src1, i8imm:$src2),
2225                     "pshufhw\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2226                     [(set VR128:$dst, (v8i16 (pshufhw:$src2 VR128:$src1,
2227                                                             (undef))))]>,
2228                 XS, Requires<[HasSSE2]>;
2229 def PSHUFHWmi : Ii8<0x70, MRMSrcMem,
2230                     (outs VR128:$dst), (ins i128mem:$src1, i8imm:$src2),
2231                     "pshufhw\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2232                     [(set VR128:$dst, (v8i16 (pshufhw:$src2
2233                                             (bc_v8i16 (memopv2i64 addr:$src1)),
2234                                             (undef))))]>,
2235                 XS, Requires<[HasSSE2]>;
2236
2237 // SSE2 with ImmT == Imm8 and XD prefix.
2238 def PSHUFLWri : Ii8<0x70, MRMSrcReg,
2239                     (outs VR128:$dst), (ins VR128:$src1, i8imm:$src2),
2240                     "pshuflw\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2241                     [(set VR128:$dst, (v8i16 (pshuflw:$src2 VR128:$src1,
2242                                                             (undef))))]>,
2243                 XD, Requires<[HasSSE2]>;
2244 def PSHUFLWmi : Ii8<0x70, MRMSrcMem,
2245                     (outs VR128:$dst), (ins i128mem:$src1, i8imm:$src2),
2246                     "pshuflw\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2247                     [(set VR128:$dst, (v8i16 (pshuflw:$src2
2248                                              (bc_v8i16 (memopv2i64 addr:$src1)),
2249                                              (undef))))]>,
2250                 XD, Requires<[HasSSE2]>;
2251
2252
2253 let Constraints = "$src1 = $dst" in {
2254   def PUNPCKLBWrr : PDI<0x60, MRMSrcReg,
2255                         (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2256                         "punpcklbw\t{$src2, $dst|$dst, $src2}",
2257                         [(set VR128:$dst,
2258                           (v16i8 (unpckl VR128:$src1, VR128:$src2)))]>;
2259   def PUNPCKLBWrm : PDI<0x60, MRMSrcMem,
2260                         (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
2261                         "punpcklbw\t{$src2, $dst|$dst, $src2}",
2262                         [(set VR128:$dst,
2263                           (unpckl VR128:$src1,
2264                                   (bc_v16i8 (memopv2i64 addr:$src2))))]>;
2265   def PUNPCKLWDrr : PDI<0x61, MRMSrcReg,
2266                         (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2267                         "punpcklwd\t{$src2, $dst|$dst, $src2}",
2268                         [(set VR128:$dst,
2269                           (v8i16 (unpckl VR128:$src1, VR128:$src2)))]>;
2270   def PUNPCKLWDrm : PDI<0x61, MRMSrcMem,
2271                         (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
2272                         "punpcklwd\t{$src2, $dst|$dst, $src2}",
2273                         [(set VR128:$dst,
2274                           (unpckl VR128:$src1,
2275                                   (bc_v8i16 (memopv2i64 addr:$src2))))]>;
2276   def PUNPCKLDQrr : PDI<0x62, MRMSrcReg,
2277                         (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2278                         "punpckldq\t{$src2, $dst|$dst, $src2}",
2279                         [(set VR128:$dst,
2280                           (v4i32 (unpckl VR128:$src1, VR128:$src2)))]>;
2281   def PUNPCKLDQrm : PDI<0x62, MRMSrcMem,
2282                         (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
2283                         "punpckldq\t{$src2, $dst|$dst, $src2}",
2284                         [(set VR128:$dst,
2285                           (unpckl VR128:$src1,
2286                                   (bc_v4i32 (memopv2i64 addr:$src2))))]>;
2287   def PUNPCKLQDQrr : PDI<0x6C, MRMSrcReg,
2288                          (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2289                          "punpcklqdq\t{$src2, $dst|$dst, $src2}",
2290                         [(set VR128:$dst,
2291                           (v2i64 (unpckl VR128:$src1, VR128:$src2)))]>;
2292   def PUNPCKLQDQrm : PDI<0x6C, MRMSrcMem,
2293                          (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
2294                          "punpcklqdq\t{$src2, $dst|$dst, $src2}",
2295                         [(set VR128:$dst,
2296                           (v2i64 (unpckl VR128:$src1,
2297                                          (memopv2i64 addr:$src2))))]>;
2298
2299   def PUNPCKHBWrr : PDI<0x68, MRMSrcReg,
2300                         (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2301                         "punpckhbw\t{$src2, $dst|$dst, $src2}",
2302                         [(set VR128:$dst,
2303                           (v16i8 (unpckh VR128:$src1, VR128:$src2)))]>;
2304   def PUNPCKHBWrm : PDI<0x68, MRMSrcMem,
2305                         (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
2306                         "punpckhbw\t{$src2, $dst|$dst, $src2}",
2307                         [(set VR128:$dst,
2308                           (unpckh VR128:$src1,
2309                                   (bc_v16i8 (memopv2i64 addr:$src2))))]>;
2310   def PUNPCKHWDrr : PDI<0x69, MRMSrcReg,
2311                         (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2312                         "punpckhwd\t{$src2, $dst|$dst, $src2}",
2313                         [(set VR128:$dst,
2314                           (v8i16 (unpckh VR128:$src1, VR128:$src2)))]>;
2315   def PUNPCKHWDrm : PDI<0x69, MRMSrcMem,
2316                         (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
2317                         "punpckhwd\t{$src2, $dst|$dst, $src2}",
2318                         [(set VR128:$dst,
2319                           (unpckh VR128:$src1,
2320                                   (bc_v8i16 (memopv2i64 addr:$src2))))]>;
2321   def PUNPCKHDQrr : PDI<0x6A, MRMSrcReg,
2322                         (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2323                         "punpckhdq\t{$src2, $dst|$dst, $src2}",
2324                         [(set VR128:$dst,
2325                           (v4i32 (unpckh VR128:$src1, VR128:$src2)))]>;
2326   def PUNPCKHDQrm : PDI<0x6A, MRMSrcMem,
2327                         (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
2328                         "punpckhdq\t{$src2, $dst|$dst, $src2}",
2329                         [(set VR128:$dst,
2330                           (unpckh VR128:$src1,
2331                                   (bc_v4i32 (memopv2i64 addr:$src2))))]>;
2332   def PUNPCKHQDQrr : PDI<0x6D, MRMSrcReg,
2333                          (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2334                          "punpckhqdq\t{$src2, $dst|$dst, $src2}",
2335                         [(set VR128:$dst,
2336                           (v2i64 (unpckh VR128:$src1, VR128:$src2)))]>;
2337   def PUNPCKHQDQrm : PDI<0x6D, MRMSrcMem,
2338                         (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
2339                         "punpckhqdq\t{$src2, $dst|$dst, $src2}",
2340                         [(set VR128:$dst,
2341                           (v2i64 (unpckh VR128:$src1,
2342                                          (memopv2i64 addr:$src2))))]>;
2343 }
2344
2345 // Extract / Insert
2346 def PEXTRWri : PDIi8<0xC5, MRMSrcReg,
2347                     (outs GR32:$dst), (ins VR128:$src1, i32i8imm:$src2),
2348                     "pextrw\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2349                     [(set GR32:$dst, (X86pextrw (v8i16 VR128:$src1),
2350                                                 imm:$src2))]>;
2351 let Constraints = "$src1 = $dst" in {
2352   def PINSRWrri : PDIi8<0xC4, MRMSrcReg,
2353                        (outs VR128:$dst), (ins VR128:$src1,
2354                         GR32:$src2, i32i8imm:$src3),
2355                        "pinsrw\t{$src3, $src2, $dst|$dst, $src2, $src3}",
2356                        [(set VR128:$dst,
2357                          (X86pinsrw VR128:$src1, GR32:$src2, imm:$src3))]>;
2358   def PINSRWrmi : PDIi8<0xC4, MRMSrcMem,
2359                        (outs VR128:$dst), (ins VR128:$src1,
2360                         i16mem:$src2, i32i8imm:$src3),
2361                        "pinsrw\t{$src3, $src2, $dst|$dst, $src2, $src3}",
2362                        [(set VR128:$dst,
2363                          (X86pinsrw VR128:$src1, (extloadi16 addr:$src2),
2364                                     imm:$src3))]>;
2365 }
2366
2367 // Mask creation
2368 def PMOVMSKBrr : PDI<0xD7, MRMSrcReg, (outs GR32:$dst), (ins VR128:$src),
2369                      "pmovmskb\t{$src, $dst|$dst, $src}",
2370                      [(set GR32:$dst, (int_x86_sse2_pmovmskb_128 VR128:$src))]>;
2371
2372 // Conditional store
2373 let Uses = [EDI] in
2374 def MASKMOVDQU : PDI<0xF7, MRMSrcReg, (outs), (ins VR128:$src, VR128:$mask),
2375                      "maskmovdqu\t{$mask, $src|$src, $mask}",
2376                      [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, EDI)]>;
2377
2378 let Uses = [RDI] in
2379 def MASKMOVDQU64 : PDI<0xF7, MRMSrcReg, (outs), (ins VR128:$src, VR128:$mask),
2380                      "maskmovdqu\t{$mask, $src|$src, $mask}",
2381                      [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, RDI)]>;
2382
2383 } // ExeDomain = SSEPackedInt
2384
2385 // Non-temporal stores
2386 def MOVNTPDmr_Int : PDI<0x2B, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
2387                         "movntpd\t{$src, $dst|$dst, $src}",
2388                         [(int_x86_sse2_movnt_pd addr:$dst, VR128:$src)]>;
2389 let ExeDomain = SSEPackedInt in
2390 def MOVNTDQmr_Int : PDI<0xE7, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
2391                         "movntdq\t{$src, $dst|$dst, $src}",
2392                         [(int_x86_sse2_movnt_dq addr:$dst, VR128:$src)]>;
2393 def MOVNTImr_Int  :   I<0xC3, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
2394                     "movnti\t{$src, $dst|$dst, $src}",
2395                     [(int_x86_sse2_movnt_i addr:$dst, GR32:$src)]>,
2396                   TB, Requires<[HasSSE2]>;
2397
2398 let AddedComplexity = 400 in { // Prefer non-temporal versions
2399 def MOVNTPDmr : PDI<0x2B, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
2400                     "movntpd\t{$src, $dst|$dst, $src}",
2401                     [(alignednontemporalstore(v2f64 VR128:$src), addr:$dst)]>;
2402
2403 let ExeDomain = SSEPackedInt in
2404 def MOVNTDQmr : PDI<0xE7, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
2405                     "movntdq\t{$src, $dst|$dst, $src}",
2406                     [(alignednontemporalstore (v4f32 VR128:$src), addr:$dst)]>;
2407 }
2408
2409 // Flush cache
2410 def CLFLUSH : I<0xAE, MRM7m, (outs), (ins i8mem:$src),
2411                "clflush\t$src", [(int_x86_sse2_clflush addr:$src)]>,
2412               TB, Requires<[HasSSE2]>;
2413
2414 // Load, store, and memory fence
2415 def LFENCE : I<0xAE, MRM_E8, (outs), (ins),
2416                "lfence", [(int_x86_sse2_lfence)]>, TB, Requires<[HasSSE2]>;
2417 def MFENCE : I<0xAE, MRM_F0, (outs), (ins),
2418                "mfence", [(int_x86_sse2_mfence)]>, TB, Requires<[HasSSE2]>;
2419
2420 //TODO: custom lower this so as to never even generate the noop
2421 def : Pat<(membarrier (i8 imm), (i8 imm), (i8 imm), (i8 imm),
2422            (i8 0)), (NOOP)>;
2423 def : Pat<(membarrier (i8 0), (i8 0), (i8 0), (i8 1), (i8 1)), (SFENCE)>;
2424 def : Pat<(membarrier (i8 1), (i8 0), (i8 0), (i8 0), (i8 1)), (LFENCE)>;
2425 def : Pat<(membarrier (i8 imm), (i8 imm), (i8 imm), (i8 imm),
2426            (i8 1)), (MFENCE)>;
2427
2428 // Alias instructions that map zero vector to pxor / xorp* for sse.
2429 // We set canFoldAsLoad because this can be converted to a constant-pool
2430 // load of an all-ones value if folding it would be beneficial.
2431 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
2432     isCodeGenOnly = 1 in
2433   // FIXME: Change encoding to pseudo.
2434   def V_SETALLONES : PDI<0x76, MRMInitReg, (outs VR128:$dst), (ins), "",
2435                          [(set VR128:$dst, (v4i32 immAllOnesV))]>;
2436
2437 def MOVDI2PDIrr : PDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR32:$src),
2438                       "movd\t{$src, $dst|$dst, $src}",
2439                       [(set VR128:$dst,
2440                         (v4i32 (scalar_to_vector GR32:$src)))]>;
2441 def MOVDI2PDIrm : PDI<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
2442                       "movd\t{$src, $dst|$dst, $src}",
2443                       [(set VR128:$dst,
2444                         (v4i32 (scalar_to_vector (loadi32 addr:$src))))]>;
2445
2446 def MOVDI2SSrr  : PDI<0x6E, MRMSrcReg, (outs FR32:$dst), (ins GR32:$src),
2447                       "movd\t{$src, $dst|$dst, $src}",
2448                       [(set FR32:$dst, (bitconvert GR32:$src))]>;
2449
2450 def MOVDI2SSrm  : PDI<0x6E, MRMSrcMem, (outs FR32:$dst), (ins i32mem:$src),
2451                       "movd\t{$src, $dst|$dst, $src}",
2452                       [(set FR32:$dst, (bitconvert (loadi32 addr:$src)))]>;
2453
2454 // SSE2 instructions with XS prefix
2455 def MOVQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
2456                     "movq\t{$src, $dst|$dst, $src}",
2457                     [(set VR128:$dst,
2458                       (v2i64 (scalar_to_vector (loadi64 addr:$src))))]>, XS,
2459                   Requires<[HasSSE2]>;
2460 def MOVPQI2QImr : PDI<0xD6, MRMDestMem, (outs), (ins i64mem:$dst, VR128:$src),
2461                       "movq\t{$src, $dst|$dst, $src}",
2462                       [(store (i64 (vector_extract (v2i64 VR128:$src),
2463                                     (iPTR 0))), addr:$dst)]>;
2464
2465 def : Pat<(f64 (vector_extract (v2f64 VR128:$src), (iPTR 0))),
2466           (f64 (EXTRACT_SUBREG (v2f64 VR128:$src), x86_subreg_sd))>;
2467
2468 def MOVPDI2DIrr  : PDI<0x7E, MRMDestReg, (outs GR32:$dst), (ins VR128:$src),
2469                        "movd\t{$src, $dst|$dst, $src}",
2470                        [(set GR32:$dst, (vector_extract (v4i32 VR128:$src),
2471                                         (iPTR 0)))]>;
2472 def MOVPDI2DImr  : PDI<0x7E, MRMDestMem, (outs), (ins i32mem:$dst, VR128:$src),
2473                        "movd\t{$src, $dst|$dst, $src}",
2474                        [(store (i32 (vector_extract (v4i32 VR128:$src),
2475                                      (iPTR 0))), addr:$dst)]>;
2476
2477 def MOVSS2DIrr  : PDI<0x7E, MRMDestReg, (outs GR32:$dst), (ins FR32:$src),
2478                       "movd\t{$src, $dst|$dst, $src}",
2479                       [(set GR32:$dst, (bitconvert FR32:$src))]>;
2480 def MOVSS2DImr  : PDI<0x7E, MRMDestMem, (outs), (ins i32mem:$dst, FR32:$src),
2481                       "movd\t{$src, $dst|$dst, $src}",
2482                       [(store (i32 (bitconvert FR32:$src)), addr:$dst)]>;
2483
2484 // Store / copy lower 64-bits of a XMM register.
2485 def MOVLQ128mr : PDI<0xD6, MRMDestMem, (outs), (ins i64mem:$dst, VR128:$src),
2486                      "movq\t{$src, $dst|$dst, $src}",
2487                      [(int_x86_sse2_storel_dq addr:$dst, VR128:$src)]>;
2488
2489 // movd / movq to XMM register zero-extends
2490 let AddedComplexity = 15 in {
2491 def MOVZDI2PDIrr : PDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR32:$src),
2492                        "movd\t{$src, $dst|$dst, $src}",
2493                        [(set VR128:$dst, (v4i32 (X86vzmovl
2494                                       (v4i32 (scalar_to_vector GR32:$src)))))]>;
2495 // This is X86-64 only.
2496 def MOVZQI2PQIrr : RPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
2497                        "mov{d|q}\t{$src, $dst|$dst, $src}",
2498                        [(set VR128:$dst, (v2i64 (X86vzmovl
2499                                       (v2i64 (scalar_to_vector GR64:$src)))))]>;
2500 }
2501
2502 let AddedComplexity = 20 in {
2503 def MOVZDI2PDIrm : PDI<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
2504                        "movd\t{$src, $dst|$dst, $src}",
2505                        [(set VR128:$dst,
2506                          (v4i32 (X86vzmovl (v4i32 (scalar_to_vector
2507                                                    (loadi32 addr:$src))))))]>;
2508
2509 def : Pat<(v4i32 (X86vzmovl (loadv4i32 addr:$src))),
2510             (MOVZDI2PDIrm addr:$src)>;
2511 def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv4f32 addr:$src)))),
2512             (MOVZDI2PDIrm addr:$src)>;
2513 def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv2i64 addr:$src)))),
2514             (MOVZDI2PDIrm addr:$src)>;
2515
2516 def MOVZQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
2517                      "movq\t{$src, $dst|$dst, $src}",
2518                      [(set VR128:$dst,
2519                        (v2i64 (X86vzmovl (v2i64 (scalar_to_vector
2520                                                  (loadi64 addr:$src))))))]>, XS,
2521                    Requires<[HasSSE2]>;
2522
2523 def : Pat<(v2i64 (X86vzmovl (loadv2i64 addr:$src))),
2524             (MOVZQI2PQIrm addr:$src)>;
2525 def : Pat<(v2i64 (X86vzmovl (bc_v2i64 (loadv4f32 addr:$src)))),
2526             (MOVZQI2PQIrm addr:$src)>;
2527 def : Pat<(v2i64 (X86vzload addr:$src)), (MOVZQI2PQIrm addr:$src)>;
2528 }
2529
2530 // Moving from XMM to XMM and clear upper 64 bits. Note, there is a bug in
2531 // IA32 document. movq xmm1, xmm2 does clear the high bits.
2532 let AddedComplexity = 15 in
2533 def MOVZPQILo2PQIrr : I<0x7E, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2534                         "movq\t{$src, $dst|$dst, $src}",
2535                     [(set VR128:$dst, (v2i64 (X86vzmovl (v2i64 VR128:$src))))]>,
2536                       XS, Requires<[HasSSE2]>;
2537
2538 let AddedComplexity = 20 in {
2539 def MOVZPQILo2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
2540                         "movq\t{$src, $dst|$dst, $src}",
2541                     [(set VR128:$dst, (v2i64 (X86vzmovl
2542                                              (loadv2i64 addr:$src))))]>,
2543                       XS, Requires<[HasSSE2]>;
2544
2545 def : Pat<(v2i64 (X86vzmovl (bc_v2i64 (loadv4i32 addr:$src)))),
2546             (MOVZPQILo2PQIrm addr:$src)>;
2547 }
2548
2549 // Instructions for the disassembler
2550 // xr = XMM register
2551 // xm = mem64
2552
2553 def MOVQxrxr : I<0x7E, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2554                  "movq\t{$src, $dst|$dst, $src}", []>, XS;
2555
2556 //===---------------------------------------------------------------------===//
2557 // SSE3 Instructions
2558 //===---------------------------------------------------------------------===//
2559
2560 // Move Instructions
2561 def MOVSHDUPrr : S3SI<0x16, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2562                       "movshdup\t{$src, $dst|$dst, $src}",
2563                       [(set VR128:$dst, (v4f32 (movshdup
2564                                                 VR128:$src, (undef))))]>;
2565 def MOVSHDUPrm : S3SI<0x16, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2566                       "movshdup\t{$src, $dst|$dst, $src}",
2567                       [(set VR128:$dst, (movshdup
2568                                          (memopv4f32 addr:$src), (undef)))]>;
2569
2570 def MOVSLDUPrr : S3SI<0x12, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2571                       "movsldup\t{$src, $dst|$dst, $src}",
2572                       [(set VR128:$dst, (v4f32 (movsldup
2573                                                 VR128:$src, (undef))))]>;
2574 def MOVSLDUPrm : S3SI<0x12, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2575                       "movsldup\t{$src, $dst|$dst, $src}",
2576                       [(set VR128:$dst, (movsldup
2577                                          (memopv4f32 addr:$src), (undef)))]>;
2578
2579 def MOVDDUPrr  : S3DI<0x12, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2580                       "movddup\t{$src, $dst|$dst, $src}",
2581                       [(set VR128:$dst,(v2f64 (movddup VR128:$src, (undef))))]>;
2582 def MOVDDUPrm  : S3DI<0x12, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
2583                       "movddup\t{$src, $dst|$dst, $src}",
2584                     [(set VR128:$dst,
2585                       (v2f64 (movddup (scalar_to_vector (loadf64 addr:$src)),
2586                                       (undef))))]>;
2587
2588 def : Pat<(movddup (bc_v2f64 (v2i64 (scalar_to_vector (loadi64 addr:$src)))),
2589                    (undef)),
2590           (MOVDDUPrm addr:$src)>, Requires<[HasSSE3]>;
2591
2592 let AddedComplexity = 5 in {
2593 def : Pat<(movddup (memopv2f64 addr:$src), (undef)),
2594           (MOVDDUPrm addr:$src)>, Requires<[HasSSE3]>;
2595 def : Pat<(movddup (bc_v4f32 (memopv2f64 addr:$src)), (undef)),
2596           (MOVDDUPrm addr:$src)>, Requires<[HasSSE3]>;
2597 def : Pat<(movddup (memopv2i64 addr:$src), (undef)),
2598           (MOVDDUPrm addr:$src)>, Requires<[HasSSE3]>;
2599 def : Pat<(movddup (bc_v4i32 (memopv2i64 addr:$src)), (undef)),
2600           (MOVDDUPrm addr:$src)>, Requires<[HasSSE3]>;
2601 }
2602
2603 // Arithmetic
2604 let Constraints = "$src1 = $dst" in {
2605   def ADDSUBPSrr : S3DI<0xD0, MRMSrcReg,
2606                         (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2607                         "addsubps\t{$src2, $dst|$dst, $src2}",
2608                         [(set VR128:$dst, (int_x86_sse3_addsub_ps VR128:$src1,
2609                                            VR128:$src2))]>;
2610   def ADDSUBPSrm : S3DI<0xD0, MRMSrcMem,
2611                         (outs VR128:$dst), (ins VR128:$src1, f128mem:$src2),
2612                         "addsubps\t{$src2, $dst|$dst, $src2}",
2613                         [(set VR128:$dst, (int_x86_sse3_addsub_ps VR128:$src1,
2614                                            (memop addr:$src2)))]>;
2615   def ADDSUBPDrr : S3I<0xD0, MRMSrcReg,
2616                        (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2617                        "addsubpd\t{$src2, $dst|$dst, $src2}",
2618                        [(set VR128:$dst, (int_x86_sse3_addsub_pd VR128:$src1,
2619                                           VR128:$src2))]>;
2620   def ADDSUBPDrm : S3I<0xD0, MRMSrcMem,
2621                        (outs VR128:$dst), (ins VR128:$src1, f128mem:$src2),
2622                        "addsubpd\t{$src2, $dst|$dst, $src2}",
2623                        [(set VR128:$dst, (int_x86_sse3_addsub_pd VR128:$src1,
2624                                           (memop addr:$src2)))]>;
2625 }
2626
2627 def LDDQUrm : S3DI<0xF0, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
2628                    "lddqu\t{$src, $dst|$dst, $src}",
2629                    [(set VR128:$dst, (int_x86_sse3_ldu_dq addr:$src))]>;
2630
2631 // Horizontal ops
2632 class S3D_Intrr<bits<8> o, string OpcodeStr, Intrinsic IntId>
2633   : S3DI<o, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2634          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2635          [(set VR128:$dst, (v4f32 (IntId VR128:$src1, VR128:$src2)))]>;
2636 class S3D_Intrm<bits<8> o, string OpcodeStr, Intrinsic IntId>
2637   : S3DI<o, MRMSrcMem, (outs VR128:$dst), (ins VR128:$src1, f128mem:$src2),
2638          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2639          [(set VR128:$dst, (v4f32 (IntId VR128:$src1, (memop addr:$src2))))]>;
2640 class S3_Intrr<bits<8> o, string OpcodeStr, Intrinsic IntId>
2641   : S3I<o, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2642         !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2643         [(set VR128:$dst, (v2f64 (IntId VR128:$src1, VR128:$src2)))]>;
2644 class S3_Intrm<bits<8> o, string OpcodeStr, Intrinsic IntId>
2645   : S3I<o, MRMSrcMem, (outs VR128:$dst), (ins VR128:$src1, f128mem:$src2),
2646         !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2647       [(set VR128:$dst, (v2f64 (IntId VR128:$src1, (memopv2f64 addr:$src2))))]>;
2648
2649 let Constraints = "$src1 = $dst" in {
2650   def HADDPSrr : S3D_Intrr<0x7C, "haddps", int_x86_sse3_hadd_ps>;
2651   def HADDPSrm : S3D_Intrm<0x7C, "haddps", int_x86_sse3_hadd_ps>;
2652   def HADDPDrr : S3_Intrr <0x7C, "haddpd", int_x86_sse3_hadd_pd>;
2653   def HADDPDrm : S3_Intrm <0x7C, "haddpd", int_x86_sse3_hadd_pd>;
2654   def HSUBPSrr : S3D_Intrr<0x7D, "hsubps", int_x86_sse3_hsub_ps>;
2655   def HSUBPSrm : S3D_Intrm<0x7D, "hsubps", int_x86_sse3_hsub_ps>;
2656   def HSUBPDrr : S3_Intrr <0x7D, "hsubpd", int_x86_sse3_hsub_pd>;
2657   def HSUBPDrm : S3_Intrm <0x7D, "hsubpd", int_x86_sse3_hsub_pd>;
2658 }
2659
2660 // Thread synchronization
2661 def MONITOR : I<0x01, MRM_C8, (outs), (ins), "monitor",
2662                 [(int_x86_sse3_monitor EAX, ECX, EDX)]>,TB, Requires<[HasSSE3]>;
2663 def MWAIT   : I<0x01, MRM_C9, (outs), (ins), "mwait",
2664                 [(int_x86_sse3_mwait ECX, EAX)]>, TB, Requires<[HasSSE3]>;
2665
2666 // vector_shuffle v1, <undef> <1, 1, 3, 3>
2667 let AddedComplexity = 15 in
2668 def : Pat<(v4i32 (movshdup VR128:$src, (undef))),
2669           (MOVSHDUPrr VR128:$src)>, Requires<[HasSSE3]>;
2670 let AddedComplexity = 20 in
2671 def : Pat<(v4i32 (movshdup (bc_v4i32 (memopv2i64 addr:$src)), (undef))),
2672           (MOVSHDUPrm addr:$src)>, Requires<[HasSSE3]>;
2673
2674 // vector_shuffle v1, <undef> <0, 0, 2, 2>
2675 let AddedComplexity = 15 in
2676   def : Pat<(v4i32 (movsldup VR128:$src, (undef))),
2677             (MOVSLDUPrr VR128:$src)>, Requires<[HasSSE3]>;
2678 let AddedComplexity = 20 in
2679   def : Pat<(v4i32 (movsldup (bc_v4i32 (memopv2i64 addr:$src)), (undef))),
2680             (MOVSLDUPrm addr:$src)>, Requires<[HasSSE3]>;
2681
2682 //===---------------------------------------------------------------------===//
2683 // SSSE3 Instructions
2684 //===---------------------------------------------------------------------===//
2685
2686 /// SS3I_unop_rm_int_8 - Simple SSSE3 unary operator whose type is v*i8.
2687 multiclass SS3I_unop_rm_int_8<bits<8> opc, string OpcodeStr,
2688                               Intrinsic IntId64, Intrinsic IntId128> {
2689   def rr64 : SS38I<opc, MRMSrcReg, (outs VR64:$dst), (ins VR64:$src),
2690                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2691                    [(set VR64:$dst, (IntId64 VR64:$src))]>;
2692
2693   def rm64 : SS38I<opc, MRMSrcMem, (outs VR64:$dst), (ins i64mem:$src),
2694                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2695                    [(set VR64:$dst,
2696                      (IntId64 (bitconvert (memopv8i8 addr:$src))))]>;
2697
2698   def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
2699                     (ins VR128:$src),
2700                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2701                     [(set VR128:$dst, (IntId128 VR128:$src))]>,
2702                     OpSize;
2703
2704   def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
2705                     (ins i128mem:$src),
2706                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2707                     [(set VR128:$dst,
2708                       (IntId128
2709                        (bitconvert (memopv16i8 addr:$src))))]>, OpSize;
2710 }
2711
2712 /// SS3I_unop_rm_int_16 - Simple SSSE3 unary operator whose type is v*i16.
2713 multiclass SS3I_unop_rm_int_16<bits<8> opc, string OpcodeStr,
2714                                Intrinsic IntId64, Intrinsic IntId128> {
2715   def rr64 : SS38I<opc, MRMSrcReg, (outs VR64:$dst),
2716                    (ins VR64:$src),
2717                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2718                    [(set VR64:$dst, (IntId64 VR64:$src))]>;
2719
2720   def rm64 : SS38I<opc, MRMSrcMem, (outs VR64:$dst),
2721                    (ins i64mem:$src),
2722                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2723                    [(set VR64:$dst,
2724                      (IntId64
2725                       (bitconvert (memopv4i16 addr:$src))))]>;
2726
2727   def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
2728                     (ins VR128:$src),
2729                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2730                     [(set VR128:$dst, (IntId128 VR128:$src))]>,
2731                     OpSize;
2732
2733   def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
2734                     (ins i128mem:$src),
2735                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2736                     [(set VR128:$dst,
2737                       (IntId128
2738                        (bitconvert (memopv8i16 addr:$src))))]>, OpSize;
2739 }
2740
2741 /// SS3I_unop_rm_int_32 - Simple SSSE3 unary operator whose type is v*i32.
2742 multiclass SS3I_unop_rm_int_32<bits<8> opc, string OpcodeStr,
2743                                Intrinsic IntId64, Intrinsic IntId128> {
2744   def rr64 : SS38I<opc, MRMSrcReg, (outs VR64:$dst),
2745                    (ins VR64:$src),
2746                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2747                    [(set VR64:$dst, (IntId64 VR64:$src))]>;
2748
2749   def rm64 : SS38I<opc, MRMSrcMem, (outs VR64:$dst),
2750                    (ins i64mem:$src),
2751                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2752                    [(set VR64:$dst,
2753                      (IntId64
2754                       (bitconvert (memopv2i32 addr:$src))))]>;
2755
2756   def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
2757                     (ins VR128:$src),
2758                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2759                     [(set VR128:$dst, (IntId128 VR128:$src))]>,
2760                     OpSize;
2761
2762   def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
2763                     (ins i128mem:$src),
2764                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2765                     [(set VR128:$dst,
2766                       (IntId128
2767                        (bitconvert (memopv4i32 addr:$src))))]>, OpSize;
2768 }
2769
2770 defm PABSB       : SS3I_unop_rm_int_8 <0x1C, "pabsb",
2771                                        int_x86_ssse3_pabs_b,
2772                                        int_x86_ssse3_pabs_b_128>;
2773 defm PABSW       : SS3I_unop_rm_int_16<0x1D, "pabsw",
2774                                        int_x86_ssse3_pabs_w,
2775                                        int_x86_ssse3_pabs_w_128>;
2776 defm PABSD       : SS3I_unop_rm_int_32<0x1E, "pabsd",
2777                                        int_x86_ssse3_pabs_d,
2778                                        int_x86_ssse3_pabs_d_128>;
2779
2780 /// SS3I_binop_rm_int_8 - Simple SSSE3 binary operator whose type is v*i8.
2781 let Constraints = "$src1 = $dst" in {
2782   multiclass SS3I_binop_rm_int_8<bits<8> opc, string OpcodeStr,
2783                                  Intrinsic IntId64, Intrinsic IntId128,
2784                                  bit Commutable = 0> {
2785     def rr64 : SS38I<opc, MRMSrcReg, (outs VR64:$dst),
2786                      (ins VR64:$src1, VR64:$src2),
2787                      !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2788                      [(set VR64:$dst, (IntId64 VR64:$src1, VR64:$src2))]> {
2789       let isCommutable = Commutable;
2790     }
2791     def rm64 : SS38I<opc, MRMSrcMem, (outs VR64:$dst),
2792                      (ins VR64:$src1, i64mem:$src2),
2793                      !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2794                      [(set VR64:$dst,
2795                        (IntId64 VR64:$src1,
2796                         (bitconvert (memopv8i8 addr:$src2))))]>;
2797
2798     def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
2799                       (ins VR128:$src1, VR128:$src2),
2800                       !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2801                       [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
2802                       OpSize {
2803       let isCommutable = Commutable;
2804     }
2805     def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
2806                       (ins VR128:$src1, i128mem:$src2),
2807                       !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2808                       [(set VR128:$dst,
2809                         (IntId128 VR128:$src1,
2810                          (bitconvert (memopv16i8 addr:$src2))))]>, OpSize;
2811   }
2812 }
2813
2814 /// SS3I_binop_rm_int_16 - Simple SSSE3 binary operator whose type is v*i16.
2815 let Constraints = "$src1 = $dst" in {
2816   multiclass SS3I_binop_rm_int_16<bits<8> opc, string OpcodeStr,
2817                                   Intrinsic IntId64, Intrinsic IntId128,
2818                                   bit Commutable = 0> {
2819     def rr64 : SS38I<opc, MRMSrcReg, (outs VR64:$dst),
2820                      (ins VR64:$src1, VR64:$src2),
2821                      !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2822                      [(set VR64:$dst, (IntId64 VR64:$src1, VR64:$src2))]> {
2823       let isCommutable = Commutable;
2824     }
2825     def rm64 : SS38I<opc, MRMSrcMem, (outs VR64:$dst),
2826                      (ins VR64:$src1, i64mem:$src2),
2827                      !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2828                      [(set VR64:$dst,
2829                        (IntId64 VR64:$src1,
2830                         (bitconvert (memopv4i16 addr:$src2))))]>;
2831
2832     def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
2833                       (ins VR128:$src1, VR128:$src2),
2834                       !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2835                       [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
2836                       OpSize {
2837       let isCommutable = Commutable;
2838     }
2839     def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
2840                       (ins VR128:$src1, i128mem:$src2),
2841                       !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2842                       [(set VR128:$dst,
2843                         (IntId128 VR128:$src1,
2844                          (bitconvert (memopv8i16 addr:$src2))))]>, OpSize;
2845   }
2846 }
2847
2848 /// SS3I_binop_rm_int_32 - Simple SSSE3 binary operator whose type is v*i32.
2849 let Constraints = "$src1 = $dst" in {
2850   multiclass SS3I_binop_rm_int_32<bits<8> opc, string OpcodeStr,
2851                                   Intrinsic IntId64, Intrinsic IntId128,
2852                                   bit Commutable = 0> {
2853     def rr64 : SS38I<opc, MRMSrcReg, (outs VR64:$dst),
2854                      (ins VR64:$src1, VR64:$src2),
2855                      !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2856                      [(set VR64:$dst, (IntId64 VR64:$src1, VR64:$src2))]> {
2857       let isCommutable = Commutable;
2858     }
2859     def rm64 : SS38I<opc, MRMSrcMem, (outs VR64:$dst),
2860                      (ins VR64:$src1, i64mem:$src2),
2861                      !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2862                      [(set VR64:$dst,
2863                        (IntId64 VR64:$src1,
2864                         (bitconvert (memopv2i32 addr:$src2))))]>;
2865
2866     def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
2867                       (ins VR128:$src1, VR128:$src2),
2868                       !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2869                       [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
2870                       OpSize {
2871       let isCommutable = Commutable;
2872     }
2873     def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
2874                       (ins VR128:$src1, i128mem:$src2),
2875                       !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2876                       [(set VR128:$dst,
2877                         (IntId128 VR128:$src1,
2878                          (bitconvert (memopv4i32 addr:$src2))))]>, OpSize;
2879   }
2880 }
2881
2882 defm PHADDW      : SS3I_binop_rm_int_16<0x01, "phaddw",
2883                                         int_x86_ssse3_phadd_w,
2884                                         int_x86_ssse3_phadd_w_128>;
2885 defm PHADDD      : SS3I_binop_rm_int_32<0x02, "phaddd",
2886                                         int_x86_ssse3_phadd_d,
2887                                         int_x86_ssse3_phadd_d_128>;
2888 defm PHADDSW     : SS3I_binop_rm_int_16<0x03, "phaddsw",
2889                                         int_x86_ssse3_phadd_sw,
2890                                         int_x86_ssse3_phadd_sw_128>;
2891 defm PHSUBW      : SS3I_binop_rm_int_16<0x05, "phsubw",
2892                                         int_x86_ssse3_phsub_w,
2893                                         int_x86_ssse3_phsub_w_128>;
2894 defm PHSUBD      : SS3I_binop_rm_int_32<0x06, "phsubd",
2895                                         int_x86_ssse3_phsub_d,
2896                                         int_x86_ssse3_phsub_d_128>;
2897 defm PHSUBSW     : SS3I_binop_rm_int_16<0x07, "phsubsw",
2898                                         int_x86_ssse3_phsub_sw,
2899                                         int_x86_ssse3_phsub_sw_128>;
2900 defm PMADDUBSW   : SS3I_binop_rm_int_8 <0x04, "pmaddubsw",
2901                                         int_x86_ssse3_pmadd_ub_sw,
2902                                         int_x86_ssse3_pmadd_ub_sw_128>;
2903 defm PMULHRSW    : SS3I_binop_rm_int_16<0x0B, "pmulhrsw",
2904                                         int_x86_ssse3_pmul_hr_sw,
2905                                         int_x86_ssse3_pmul_hr_sw_128, 1>;
2906 defm PSHUFB      : SS3I_binop_rm_int_8 <0x00, "pshufb",
2907                                         int_x86_ssse3_pshuf_b,
2908                                         int_x86_ssse3_pshuf_b_128>;
2909 defm PSIGNB      : SS3I_binop_rm_int_8 <0x08, "psignb",
2910                                         int_x86_ssse3_psign_b,
2911                                         int_x86_ssse3_psign_b_128>;
2912 defm PSIGNW      : SS3I_binop_rm_int_16<0x09, "psignw",
2913                                         int_x86_ssse3_psign_w,
2914                                         int_x86_ssse3_psign_w_128>;
2915 defm PSIGND      : SS3I_binop_rm_int_32<0x0A, "psignd",
2916                                         int_x86_ssse3_psign_d,
2917                                         int_x86_ssse3_psign_d_128>;
2918
2919 let Constraints = "$src1 = $dst" in {
2920   def PALIGNR64rr  : SS3AI<0x0F, MRMSrcReg, (outs VR64:$dst),
2921                            (ins VR64:$src1, VR64:$src2, i8imm:$src3),
2922                            "palignr\t{$src3, $src2, $dst|$dst, $src2, $src3}",
2923                            []>;
2924   def PALIGNR64rm  : SS3AI<0x0F, MRMSrcMem, (outs VR64:$dst),
2925                            (ins VR64:$src1, i64mem:$src2, i8imm:$src3),
2926                            "palignr\t{$src3, $src2, $dst|$dst, $src2, $src3}",
2927                            []>;
2928
2929   def PALIGNR128rr : SS3AI<0x0F, MRMSrcReg, (outs VR128:$dst),
2930                            (ins VR128:$src1, VR128:$src2, i8imm:$src3),
2931                            "palignr\t{$src3, $src2, $dst|$dst, $src2, $src3}",
2932                            []>, OpSize;
2933   def PALIGNR128rm : SS3AI<0x0F, MRMSrcMem, (outs VR128:$dst),
2934                            (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
2935                            "palignr\t{$src3, $src2, $dst|$dst, $src2, $src3}",
2936                            []>, OpSize;
2937 }
2938
2939 // palignr patterns.
2940 def : Pat<(int_x86_ssse3_palign_r VR64:$src1, VR64:$src2, (i8 imm:$src3)),
2941           (PALIGNR64rr VR64:$src1, VR64:$src2, (BYTE_imm imm:$src3))>,
2942           Requires<[HasSSSE3]>;
2943 def : Pat<(int_x86_ssse3_palign_r VR64:$src1,
2944                                       (memop64 addr:$src2),
2945                                       (i8 imm:$src3)),
2946           (PALIGNR64rm VR64:$src1, addr:$src2, (BYTE_imm imm:$src3))>,
2947           Requires<[HasSSSE3]>;
2948
2949 def : Pat<(int_x86_ssse3_palign_r_128 VR128:$src1, VR128:$src2, (i8 imm:$src3)),
2950           (PALIGNR128rr VR128:$src1, VR128:$src2, (BYTE_imm imm:$src3))>,
2951           Requires<[HasSSSE3]>;
2952 def : Pat<(int_x86_ssse3_palign_r_128 VR128:$src1,
2953                                       (memopv2i64 addr:$src2),
2954                                       (i8 imm:$src3)),
2955           (PALIGNR128rm VR128:$src1, addr:$src2, (BYTE_imm imm:$src3))>,
2956           Requires<[HasSSSE3]>;
2957
2958 let AddedComplexity = 5 in {
2959 def : Pat<(v4i32 (palign:$src3 VR128:$src1, VR128:$src2)),
2960           (PALIGNR128rr VR128:$src2, VR128:$src1,
2961                         (SHUFFLE_get_palign_imm VR128:$src3))>,
2962       Requires<[HasSSSE3]>;
2963 def : Pat<(v4f32 (palign:$src3 VR128:$src1, VR128:$src2)),
2964           (PALIGNR128rr VR128:$src2, VR128:$src1,
2965                         (SHUFFLE_get_palign_imm VR128:$src3))>,
2966       Requires<[HasSSSE3]>;
2967 def : Pat<(v8i16 (palign:$src3 VR128:$src1, VR128:$src2)),
2968           (PALIGNR128rr VR128:$src2, VR128:$src1,
2969                         (SHUFFLE_get_palign_imm VR128:$src3))>,
2970       Requires<[HasSSSE3]>;
2971 def : Pat<(v16i8 (palign:$src3 VR128:$src1, VR128:$src2)),
2972           (PALIGNR128rr VR128:$src2, VR128:$src1,
2973                         (SHUFFLE_get_palign_imm VR128:$src3))>,
2974       Requires<[HasSSSE3]>;
2975 }
2976
2977 def : Pat<(X86pshufb VR128:$src, VR128:$mask),
2978           (PSHUFBrr128 VR128:$src, VR128:$mask)>, Requires<[HasSSSE3]>;
2979 def : Pat<(X86pshufb VR128:$src, (bc_v16i8 (memopv2i64 addr:$mask))),
2980           (PSHUFBrm128 VR128:$src, addr:$mask)>, Requires<[HasSSSE3]>;
2981
2982 //===---------------------------------------------------------------------===//
2983 // Non-Instruction Patterns
2984 //===---------------------------------------------------------------------===//
2985
2986 // extload f32 -> f64.  This matches load+fextend because we have a hack in
2987 // the isel (PreprocessForFPConvert) that can introduce loads after dag
2988 // combine.
2989 // Since these loads aren't folded into the fextend, we have to match it
2990 // explicitly here.
2991 let Predicates = [HasSSE2] in
2992  def : Pat<(fextend (loadf32 addr:$src)),
2993            (CVTSS2SDrm addr:$src)>;
2994
2995 // bit_convert
2996 let Predicates = [HasSSE2] in {
2997   def : Pat<(v2i64 (bitconvert (v4i32 VR128:$src))), (v2i64 VR128:$src)>;
2998   def : Pat<(v2i64 (bitconvert (v8i16 VR128:$src))), (v2i64 VR128:$src)>;
2999   def : Pat<(v2i64 (bitconvert (v16i8 VR128:$src))), (v2i64 VR128:$src)>;
3000   def : Pat<(v2i64 (bitconvert (v2f64 VR128:$src))), (v2i64 VR128:$src)>;
3001   def : Pat<(v2i64 (bitconvert (v4f32 VR128:$src))), (v2i64 VR128:$src)>;
3002   def : Pat<(v4i32 (bitconvert (v2i64 VR128:$src))), (v4i32 VR128:$src)>;
3003   def : Pat<(v4i32 (bitconvert (v8i16 VR128:$src))), (v4i32 VR128:$src)>;
3004   def : Pat<(v4i32 (bitconvert (v16i8 VR128:$src))), (v4i32 VR128:$src)>;
3005   def : Pat<(v4i32 (bitconvert (v2f64 VR128:$src))), (v4i32 VR128:$src)>;
3006   def : Pat<(v4i32 (bitconvert (v4f32 VR128:$src))), (v4i32 VR128:$src)>;
3007   def : Pat<(v8i16 (bitconvert (v2i64 VR128:$src))), (v8i16 VR128:$src)>;
3008   def : Pat<(v8i16 (bitconvert (v4i32 VR128:$src))), (v8i16 VR128:$src)>;
3009   def : Pat<(v8i16 (bitconvert (v16i8 VR128:$src))), (v8i16 VR128:$src)>;
3010   def : Pat<(v8i16 (bitconvert (v2f64 VR128:$src))), (v8i16 VR128:$src)>;
3011   def : Pat<(v8i16 (bitconvert (v4f32 VR128:$src))), (v8i16 VR128:$src)>;
3012   def : Pat<(v16i8 (bitconvert (v2i64 VR128:$src))), (v16i8 VR128:$src)>;
3013   def : Pat<(v16i8 (bitconvert (v4i32 VR128:$src))), (v16i8 VR128:$src)>;
3014   def : Pat<(v16i8 (bitconvert (v8i16 VR128:$src))), (v16i8 VR128:$src)>;
3015   def : Pat<(v16i8 (bitconvert (v2f64 VR128:$src))), (v16i8 VR128:$src)>;
3016   def : Pat<(v16i8 (bitconvert (v4f32 VR128:$src))), (v16i8 VR128:$src)>;
3017   def : Pat<(v4f32 (bitconvert (v2i64 VR128:$src))), (v4f32 VR128:$src)>;
3018   def : Pat<(v4f32 (bitconvert (v4i32 VR128:$src))), (v4f32 VR128:$src)>;
3019   def : Pat<(v4f32 (bitconvert (v8i16 VR128:$src))), (v4f32 VR128:$src)>;
3020   def : Pat<(v4f32 (bitconvert (v16i8 VR128:$src))), (v4f32 VR128:$src)>;
3021   def : Pat<(v4f32 (bitconvert (v2f64 VR128:$src))), (v4f32 VR128:$src)>;
3022   def : Pat<(v2f64 (bitconvert (v2i64 VR128:$src))), (v2f64 VR128:$src)>;
3023   def : Pat<(v2f64 (bitconvert (v4i32 VR128:$src))), (v2f64 VR128:$src)>;
3024   def : Pat<(v2f64 (bitconvert (v8i16 VR128:$src))), (v2f64 VR128:$src)>;
3025   def : Pat<(v2f64 (bitconvert (v16i8 VR128:$src))), (v2f64 VR128:$src)>;
3026   def : Pat<(v2f64 (bitconvert (v4f32 VR128:$src))), (v2f64 VR128:$src)>;
3027 }
3028
3029 // Move scalar to XMM zero-extended
3030 // movd to XMM register zero-extends
3031 let AddedComplexity = 15 in {
3032 // Zeroing a VR128 then do a MOVS{S|D} to the lower bits.
3033 def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector FR64:$src)))),
3034           (MOVSDrr (v2f64 (V_SET0)), FR64:$src)>;
3035 def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector FR32:$src)))),
3036           (MOVSSrr (v4f32 (V_SET0)), FR32:$src)>;
3037 def : Pat<(v4f32 (X86vzmovl (v4f32 VR128:$src))),
3038           (MOVSSrr (v4f32 (V_SET0)),
3039                    (f32 (EXTRACT_SUBREG (v4f32 VR128:$src), x86_subreg_ss)))>;
3040 def : Pat<(v4i32 (X86vzmovl (v4i32 VR128:$src))),
3041           (MOVSSrr (v4i32 (V_SET0)),
3042                    (EXTRACT_SUBREG (v4i32 VR128:$src), x86_subreg_ss))>;
3043 }
3044
3045 // Splat v2f64 / v2i64
3046 let AddedComplexity = 10 in {
3047 def : Pat<(splat_lo (v2f64 VR128:$src), (undef)),
3048           (UNPCKLPDrr VR128:$src, VR128:$src)>,   Requires<[HasSSE2]>;
3049 def : Pat<(unpckh (v2f64 VR128:$src), (undef)),
3050           (UNPCKHPDrr VR128:$src, VR128:$src)>,   Requires<[HasSSE2]>;
3051 def : Pat<(splat_lo (v2i64 VR128:$src), (undef)),
3052           (PUNPCKLQDQrr VR128:$src, VR128:$src)>, Requires<[HasSSE2]>;
3053 def : Pat<(unpckh (v2i64 VR128:$src), (undef)),
3054           (PUNPCKHQDQrr VR128:$src, VR128:$src)>, Requires<[HasSSE2]>;
3055 }
3056
3057 // Special unary SHUFPSrri case.
3058 def : Pat<(v4f32 (pshufd:$src3 VR128:$src1, (undef))),
3059           (SHUFPSrri VR128:$src1, VR128:$src1,
3060                      (SHUFFLE_get_shuf_imm VR128:$src3))>;
3061 let AddedComplexity = 5 in
3062 def : Pat<(v4f32 (pshufd:$src2 VR128:$src1, (undef))),
3063           (PSHUFDri VR128:$src1, (SHUFFLE_get_shuf_imm VR128:$src2))>,
3064       Requires<[HasSSE2]>;
3065 // Special unary SHUFPDrri case.
3066 def : Pat<(v2i64 (pshufd:$src3 VR128:$src1, (undef))),
3067           (SHUFPDrri VR128:$src1, VR128:$src1,
3068                      (SHUFFLE_get_shuf_imm VR128:$src3))>,
3069       Requires<[HasSSE2]>;
3070 // Special unary SHUFPDrri case.
3071 def : Pat<(v2f64 (pshufd:$src3 VR128:$src1, (undef))),
3072           (SHUFPDrri VR128:$src1, VR128:$src1,
3073                      (SHUFFLE_get_shuf_imm VR128:$src3))>,
3074       Requires<[HasSSE2]>;
3075 // Unary v4f32 shuffle with PSHUF* in order to fold a load.
3076 def : Pat<(pshufd:$src2 (bc_v4i32 (memopv4f32 addr:$src1)), (undef)),
3077           (PSHUFDmi addr:$src1, (SHUFFLE_get_shuf_imm VR128:$src2))>,
3078       Requires<[HasSSE2]>;
3079
3080 // Special binary v4i32 shuffle cases with SHUFPS.
3081 def : Pat<(v4i32 (shufp:$src3 VR128:$src1, (v4i32 VR128:$src2))),
3082           (SHUFPSrri VR128:$src1, VR128:$src2,
3083                      (SHUFFLE_get_shuf_imm VR128:$src3))>,
3084            Requires<[HasSSE2]>;
3085 def : Pat<(v4i32 (shufp:$src3 VR128:$src1, (bc_v4i32 (memopv2i64 addr:$src2)))),
3086           (SHUFPSrmi VR128:$src1, addr:$src2,
3087                     (SHUFFLE_get_shuf_imm VR128:$src3))>,
3088            Requires<[HasSSE2]>;
3089 // Special binary v2i64 shuffle cases using SHUFPDrri.
3090 def : Pat<(v2i64 (shufp:$src3 VR128:$src1, VR128:$src2)),
3091           (SHUFPDrri VR128:$src1, VR128:$src2,
3092                      (SHUFFLE_get_shuf_imm VR128:$src3))>,
3093           Requires<[HasSSE2]>;
3094
3095 // vector_shuffle v1, <undef>, <0, 0, 1, 1, ...>
3096 let AddedComplexity = 15 in {
3097 def : Pat<(v4i32 (unpckl_undef:$src2 VR128:$src, (undef))),
3098           (PSHUFDri VR128:$src, (SHUFFLE_get_shuf_imm VR128:$src2))>,
3099           Requires<[OptForSpeed, HasSSE2]>;
3100 def : Pat<(v4f32 (unpckl_undef:$src2 VR128:$src, (undef))),
3101           (PSHUFDri VR128:$src, (SHUFFLE_get_shuf_imm VR128:$src2))>,
3102           Requires<[OptForSpeed, HasSSE2]>;
3103 }
3104 let AddedComplexity = 10 in {
3105 def : Pat<(v4f32 (unpckl_undef VR128:$src, (undef))),
3106           (UNPCKLPSrr VR128:$src, VR128:$src)>;
3107 def : Pat<(v16i8 (unpckl_undef VR128:$src, (undef))),
3108           (PUNPCKLBWrr VR128:$src, VR128:$src)>;
3109 def : Pat<(v8i16 (unpckl_undef VR128:$src, (undef))),
3110           (PUNPCKLWDrr VR128:$src, VR128:$src)>;
3111 def : Pat<(v4i32 (unpckl_undef VR128:$src, (undef))),
3112           (PUNPCKLDQrr VR128:$src, VR128:$src)>;
3113 }
3114
3115 // vector_shuffle v1, <undef>, <2, 2, 3, 3, ...>
3116 let AddedComplexity = 15 in {
3117 def : Pat<(v4i32 (unpckh_undef:$src2 VR128:$src, (undef))),
3118           (PSHUFDri VR128:$src, (SHUFFLE_get_shuf_imm VR128:$src2))>,
3119           Requires<[OptForSpeed, HasSSE2]>;
3120 def : Pat<(v4f32 (unpckh_undef:$src2 VR128:$src, (undef))),
3121           (PSHUFDri VR128:$src, (SHUFFLE_get_shuf_imm VR128:$src2))>,
3122           Requires<[OptForSpeed, HasSSE2]>;
3123 }
3124 let AddedComplexity = 10 in {
3125 def : Pat<(v4f32 (unpckh_undef VR128:$src, (undef))),
3126           (UNPCKHPSrr VR128:$src, VR128:$src)>;
3127 def : Pat<(v16i8 (unpckh_undef VR128:$src, (undef))),
3128           (PUNPCKHBWrr VR128:$src, VR128:$src)>;
3129 def : Pat<(v8i16 (unpckh_undef VR128:$src, (undef))),
3130           (PUNPCKHWDrr VR128:$src, VR128:$src)>;
3131 def : Pat<(v4i32 (unpckh_undef VR128:$src, (undef))),
3132           (PUNPCKHDQrr VR128:$src, VR128:$src)>;
3133 }
3134
3135 let AddedComplexity = 20 in {
3136 // vector_shuffle v1, v2 <0, 1, 4, 5> using MOVLHPS
3137 def : Pat<(v4i32 (movlhps VR128:$src1, VR128:$src2)),
3138           (MOVLHPSrr VR128:$src1, VR128:$src2)>;
3139
3140 // vector_shuffle v1, v2 <6, 7, 2, 3> using MOVHLPS
3141 def : Pat<(v4i32 (movhlps VR128:$src1, VR128:$src2)),
3142           (MOVHLPSrr VR128:$src1, VR128:$src2)>;
3143
3144 // vector_shuffle v1, undef <2, ?, ?, ?> using MOVHLPS
3145 def : Pat<(v4f32 (movhlps_undef VR128:$src1, (undef))),
3146           (MOVHLPSrr VR128:$src1, VR128:$src1)>;
3147 def : Pat<(v4i32 (movhlps_undef VR128:$src1, (undef))),
3148           (MOVHLPSrr VR128:$src1, VR128:$src1)>;
3149 }
3150
3151 let AddedComplexity = 20 in {
3152 // vector_shuffle v1, (load v2) <4, 5, 2, 3> using MOVLPS
3153 def : Pat<(v4f32 (movlp VR128:$src1, (load addr:$src2))),
3154           (MOVLPSrm VR128:$src1, addr:$src2)>;
3155 def : Pat<(v2f64 (movlp VR128:$src1, (load addr:$src2))),
3156           (MOVLPDrm VR128:$src1, addr:$src2)>;
3157 def : Pat<(v4i32 (movlp VR128:$src1, (load addr:$src2))),
3158           (MOVLPSrm VR128:$src1, addr:$src2)>;
3159 def : Pat<(v2i64 (movlp VR128:$src1, (load addr:$src2))),
3160           (MOVLPDrm VR128:$src1, addr:$src2)>;
3161 }
3162
3163 // (store (vector_shuffle (load addr), v2, <4, 5, 2, 3>), addr) using MOVLPS
3164 def : Pat<(store (v4f32 (movlp (load addr:$src1), VR128:$src2)), addr:$src1),
3165           (MOVLPSmr addr:$src1, VR128:$src2)>;
3166 def : Pat<(store (v2f64 (movlp (load addr:$src1), VR128:$src2)), addr:$src1),
3167           (MOVLPDmr addr:$src1, VR128:$src2)>;
3168 def : Pat<(store (v4i32 (movlp (bc_v4i32 (loadv2i64 addr:$src1)), VR128:$src2)),
3169                  addr:$src1),
3170           (MOVLPSmr addr:$src1, VR128:$src2)>;
3171 def : Pat<(store (v2i64 (movlp (load addr:$src1), VR128:$src2)), addr:$src1),
3172           (MOVLPDmr addr:$src1, VR128:$src2)>;
3173
3174 let AddedComplexity = 15 in {
3175 // Setting the lowest element in the vector.
3176 def : Pat<(v4i32 (movl VR128:$src1, VR128:$src2)),
3177           (MOVSSrr (v4i32 VR128:$src1),
3178                    (EXTRACT_SUBREG (v4i32 VR128:$src2), x86_subreg_ss))>;
3179 def : Pat<(v2i64 (movl VR128:$src1, VR128:$src2)),
3180           (MOVSDrr (v2i64 VR128:$src1),
3181                    (EXTRACT_SUBREG (v2i64 VR128:$src2), x86_subreg_sd))>;
3182
3183 // vector_shuffle v1, v2 <4, 5, 2, 3> using movsd
3184 def : Pat<(v4f32 (movlp VR128:$src1, VR128:$src2)),
3185           (MOVSDrr VR128:$src1, (EXTRACT_SUBREG VR128:$src2, x86_subreg_sd))>,
3186       Requires<[HasSSE2]>;
3187 def : Pat<(v4i32 (movlp VR128:$src1, VR128:$src2)),
3188           (MOVSDrr VR128:$src1, (EXTRACT_SUBREG VR128:$src2, x86_subreg_sd))>,
3189       Requires<[HasSSE2]>;
3190 }
3191
3192 // vector_shuffle v1, v2 <4, 5, 2, 3> using SHUFPSrri (we prefer movsd, but
3193 // fall back to this for SSE1)
3194 def : Pat<(v4f32 (movlp:$src3 VR128:$src1, (v4f32 VR128:$src2))),
3195           (SHUFPSrri VR128:$src2, VR128:$src1,
3196                      (SHUFFLE_get_shuf_imm VR128:$src3))>;
3197
3198 // Set lowest element and zero upper elements.
3199 let AddedComplexity = 15 in
3200 def : Pat<(v2f64 (movl immAllZerosV_bc, VR128:$src)),
3201           (MOVZPQILo2PQIrr VR128:$src)>, Requires<[HasSSE2]>;
3202 def : Pat<(v2f64 (X86vzmovl (v2f64 VR128:$src))),
3203           (MOVZPQILo2PQIrr VR128:$src)>, Requires<[HasSSE2]>;
3204
3205 // Some special case pandn patterns.
3206 def : Pat<(v2i64 (and (xor VR128:$src1, (bc_v2i64 (v4i32 immAllOnesV))),
3207                   VR128:$src2)),
3208           (PANDNrr VR128:$src1, VR128:$src2)>, Requires<[HasSSE2]>;
3209 def : Pat<(v2i64 (and (xor VR128:$src1, (bc_v2i64 (v8i16 immAllOnesV))),
3210                   VR128:$src2)),
3211           (PANDNrr VR128:$src1, VR128:$src2)>, Requires<[HasSSE2]>;
3212 def : Pat<(v2i64 (and (xor VR128:$src1, (bc_v2i64 (v16i8 immAllOnesV))),
3213                   VR128:$src2)),
3214           (PANDNrr VR128:$src1, VR128:$src2)>, Requires<[HasSSE2]>;
3215
3216 def : Pat<(v2i64 (and (xor VR128:$src1, (bc_v2i64 (v4i32 immAllOnesV))),
3217                   (memop addr:$src2))),
3218           (PANDNrm VR128:$src1, addr:$src2)>, Requires<[HasSSE2]>;
3219 def : Pat<(v2i64 (and (xor VR128:$src1, (bc_v2i64 (v8i16 immAllOnesV))),
3220                   (memop addr:$src2))),
3221           (PANDNrm VR128:$src1, addr:$src2)>, Requires<[HasSSE2]>;
3222 def : Pat<(v2i64 (and (xor VR128:$src1, (bc_v2i64 (v16i8 immAllOnesV))),
3223                   (memop addr:$src2))),
3224           (PANDNrm VR128:$src1, addr:$src2)>, Requires<[HasSSE2]>;
3225
3226 // vector -> vector casts
3227 def : Pat<(v4f32 (sint_to_fp (v4i32 VR128:$src))),
3228           (Int_CVTDQ2PSrr VR128:$src)>, Requires<[HasSSE2]>;
3229 def : Pat<(v4i32 (fp_to_sint (v4f32 VR128:$src))),
3230           (Int_CVTTPS2DQrr VR128:$src)>, Requires<[HasSSE2]>;
3231 def : Pat<(v2f64 (sint_to_fp (v2i32 VR64:$src))),
3232           (Int_CVTPI2PDrr VR64:$src)>, Requires<[HasSSE2]>;
3233 def : Pat<(v2i32 (fp_to_sint (v2f64 VR128:$src))),
3234           (Int_CVTTPD2PIrr VR128:$src)>, Requires<[HasSSE2]>;
3235
3236 // Use movaps / movups for SSE integer load / store (one byte shorter).
3237 def : Pat<(alignedloadv4i32 addr:$src),
3238           (MOVAPSrm addr:$src)>;
3239 def : Pat<(loadv4i32 addr:$src),
3240           (MOVUPSrm addr:$src)>;
3241 def : Pat<(alignedloadv2i64 addr:$src),
3242           (MOVAPSrm addr:$src)>;
3243 def : Pat<(loadv2i64 addr:$src),
3244           (MOVUPSrm addr:$src)>;
3245
3246 def : Pat<(alignedstore (v2i64 VR128:$src), addr:$dst),
3247           (MOVAPSmr addr:$dst, VR128:$src)>;
3248 def : Pat<(alignedstore (v4i32 VR128:$src), addr:$dst),
3249           (MOVAPSmr addr:$dst, VR128:$src)>;
3250 def : Pat<(alignedstore (v8i16 VR128:$src), addr:$dst),
3251           (MOVAPSmr addr:$dst, VR128:$src)>;
3252 def : Pat<(alignedstore (v16i8 VR128:$src), addr:$dst),
3253           (MOVAPSmr addr:$dst, VR128:$src)>;
3254 def : Pat<(store (v2i64 VR128:$src), addr:$dst),
3255           (MOVUPSmr addr:$dst, VR128:$src)>;
3256 def : Pat<(store (v4i32 VR128:$src), addr:$dst),
3257           (MOVUPSmr addr:$dst, VR128:$src)>;
3258 def : Pat<(store (v8i16 VR128:$src), addr:$dst),
3259           (MOVUPSmr addr:$dst, VR128:$src)>;
3260 def : Pat<(store (v16i8 VR128:$src), addr:$dst),
3261           (MOVUPSmr addr:$dst, VR128:$src)>;
3262
3263 //===----------------------------------------------------------------------===//
3264 // SSE4.1 Instructions
3265 //===----------------------------------------------------------------------===//
3266
3267 multiclass sse41_fp_unop_rm<bits<8> opcps, bits<8> opcpd,
3268                             string OpcodeStr,
3269                             Intrinsic V4F32Int,
3270                             Intrinsic V2F64Int> {
3271   // Intrinsic operation, reg.
3272   // Vector intrinsic operation, reg
3273   def PSr_Int : SS4AIi8<opcps, MRMSrcReg,
3274                     (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
3275                     !strconcat(OpcodeStr,
3276                     "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3277                     [(set VR128:$dst, (V4F32Int VR128:$src1, imm:$src2))]>,
3278                     OpSize;
3279
3280   // Vector intrinsic operation, mem
3281   def PSm_Int : Ii8<opcps, MRMSrcMem,
3282                     (outs VR128:$dst), (ins f128mem:$src1, i32i8imm:$src2),
3283                     !strconcat(OpcodeStr,
3284                     "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3285                     [(set VR128:$dst,
3286                           (V4F32Int (memopv4f32 addr:$src1),imm:$src2))]>,
3287                     TA, OpSize,
3288                 Requires<[HasSSE41]>;
3289
3290   // Vector intrinsic operation, reg
3291   def PDr_Int : SS4AIi8<opcpd, MRMSrcReg,
3292                     (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
3293                     !strconcat(OpcodeStr,
3294                     "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3295                     [(set VR128:$dst, (V2F64Int VR128:$src1, imm:$src2))]>,
3296                     OpSize;
3297
3298   // Vector intrinsic operation, mem
3299   def PDm_Int : SS4AIi8<opcpd, MRMSrcMem,
3300                     (outs VR128:$dst), (ins f128mem:$src1, i32i8imm:$src2),
3301                     !strconcat(OpcodeStr,
3302                     "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3303                     [(set VR128:$dst,
3304                           (V2F64Int (memopv2f64 addr:$src1),imm:$src2))]>,
3305                     OpSize;
3306 }
3307
3308 let Constraints = "$src1 = $dst" in {
3309 multiclass sse41_fp_binop_rm<bits<8> opcss, bits<8> opcsd,
3310                             string OpcodeStr,
3311                             Intrinsic F32Int,
3312                             Intrinsic F64Int> {
3313   // Intrinsic operation, reg.
3314   def SSr_Int : SS4AIi8<opcss, MRMSrcReg,
3315                     (outs VR128:$dst),
3316                                  (ins VR128:$src1, VR128:$src2, i32i8imm:$src3),
3317                     !strconcat(OpcodeStr,
3318                     "ss\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3319                     [(set VR128:$dst,
3320                             (F32Int VR128:$src1, VR128:$src2, imm:$src3))]>,
3321                     OpSize;
3322
3323   // Intrinsic operation, mem.
3324   def SSm_Int : SS4AIi8<opcss, MRMSrcMem,
3325                     (outs VR128:$dst),
3326                                 (ins VR128:$src1, ssmem:$src2, i32i8imm:$src3),
3327                     !strconcat(OpcodeStr,
3328                     "ss\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3329                     [(set VR128:$dst,
3330                          (F32Int VR128:$src1, sse_load_f32:$src2, imm:$src3))]>,
3331                     OpSize;
3332
3333   // Intrinsic operation, reg.
3334   def SDr_Int : SS4AIi8<opcsd, MRMSrcReg,
3335                     (outs VR128:$dst),
3336                             (ins VR128:$src1, VR128:$src2, i32i8imm:$src3),
3337                     !strconcat(OpcodeStr,
3338                     "sd\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3339                     [(set VR128:$dst,
3340                             (F64Int VR128:$src1, VR128:$src2, imm:$src3))]>,
3341                     OpSize;
3342
3343   // Intrinsic operation, mem.
3344   def SDm_Int : SS4AIi8<opcsd, MRMSrcMem,
3345                     (outs VR128:$dst),
3346                             (ins VR128:$src1, sdmem:$src2, i32i8imm:$src3),
3347                     !strconcat(OpcodeStr,
3348                     "sd\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3349                     [(set VR128:$dst,
3350                         (F64Int VR128:$src1, sse_load_f64:$src2, imm:$src3))]>,
3351                     OpSize;
3352 }
3353 }
3354
3355 // FP round - roundss, roundps, roundsd, roundpd
3356 defm ROUND  : sse41_fp_unop_rm<0x08, 0x09, "round",
3357                                int_x86_sse41_round_ps, int_x86_sse41_round_pd>;
3358 defm ROUND  : sse41_fp_binop_rm<0x0A, 0x0B, "round",
3359                                int_x86_sse41_round_ss, int_x86_sse41_round_sd>;
3360
3361 // SS41I_unop_rm_int_v16 - SSE 4.1 unary operator whose type is v8i16.
3362 multiclass SS41I_unop_rm_int_v16<bits<8> opc, string OpcodeStr,
3363                                  Intrinsic IntId128> {
3364   def rr128 : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
3365                     (ins VR128:$src),
3366                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3367                     [(set VR128:$dst, (IntId128 VR128:$src))]>, OpSize;
3368   def rm128 : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
3369                      (ins i128mem:$src),
3370                      !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3371                      [(set VR128:$dst,
3372                        (IntId128
3373                        (bitconvert (memopv8i16 addr:$src))))]>, OpSize;
3374 }
3375
3376 defm PHMINPOSUW : SS41I_unop_rm_int_v16 <0x41, "phminposuw",
3377                                          int_x86_sse41_phminposuw>;
3378
3379 /// SS41I_binop_rm_int - Simple SSE 4.1 binary operator
3380 let Constraints = "$src1 = $dst" in {
3381   multiclass SS41I_binop_rm_int<bits<8> opc, string OpcodeStr,
3382                                 Intrinsic IntId128, bit Commutable = 0> {
3383     def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
3384                    (ins VR128:$src1, VR128:$src2),
3385                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3386                    [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
3387                    OpSize {
3388       let isCommutable = Commutable;
3389     }
3390     def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
3391                    (ins VR128:$src1, i128mem:$src2),
3392                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3393                    [(set VR128:$dst,
3394                      (IntId128 VR128:$src1,
3395                       (bitconvert (memopv16i8 addr:$src2))))]>, OpSize;
3396   }
3397 }
3398
3399 defm PCMPEQQ      : SS41I_binop_rm_int<0x29, "pcmpeqq",
3400                                        int_x86_sse41_pcmpeqq, 1>;
3401 defm PACKUSDW     : SS41I_binop_rm_int<0x2B, "packusdw",
3402                                        int_x86_sse41_packusdw, 0>;
3403 defm PMINSB       : SS41I_binop_rm_int<0x38, "pminsb",
3404                                        int_x86_sse41_pminsb, 1>;
3405 defm PMINSD       : SS41I_binop_rm_int<0x39, "pminsd",
3406                                        int_x86_sse41_pminsd, 1>;
3407 defm PMINUD       : SS41I_binop_rm_int<0x3B, "pminud",
3408                                        int_x86_sse41_pminud, 1>;
3409 defm PMINUW       : SS41I_binop_rm_int<0x3A, "pminuw",
3410                                        int_x86_sse41_pminuw, 1>;
3411 defm PMAXSB       : SS41I_binop_rm_int<0x3C, "pmaxsb",
3412                                        int_x86_sse41_pmaxsb, 1>;
3413 defm PMAXSD       : SS41I_binop_rm_int<0x3D, "pmaxsd",
3414                                        int_x86_sse41_pmaxsd, 1>;
3415 defm PMAXUD       : SS41I_binop_rm_int<0x3F, "pmaxud",
3416                                        int_x86_sse41_pmaxud, 1>;
3417 defm PMAXUW       : SS41I_binop_rm_int<0x3E, "pmaxuw",
3418                                        int_x86_sse41_pmaxuw, 1>;
3419
3420 defm PMULDQ       : SS41I_binop_rm_int<0x28, "pmuldq", int_x86_sse41_pmuldq, 1>;
3421
3422 def : Pat<(v2i64 (X86pcmpeqq VR128:$src1, VR128:$src2)),
3423           (PCMPEQQrr VR128:$src1, VR128:$src2)>;
3424 def : Pat<(v2i64 (X86pcmpeqq VR128:$src1, (memop addr:$src2))),
3425           (PCMPEQQrm VR128:$src1, addr:$src2)>;
3426
3427 /// SS41I_binop_rm_int - Simple SSE 4.1 binary operator
3428 let Constraints = "$src1 = $dst" in {
3429   multiclass SS41I_binop_patint<bits<8> opc, string OpcodeStr, ValueType OpVT,
3430                                 SDNode OpNode, Intrinsic IntId128,
3431                                 bit Commutable = 0> {
3432     def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
3433                    (ins VR128:$src1, VR128:$src2),
3434                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3435                    [(set VR128:$dst, (OpNode (OpVT VR128:$src1),
3436                                                    VR128:$src2))]>, OpSize {
3437       let isCommutable = Commutable;
3438     }
3439     def rr_int : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
3440                       (ins VR128:$src1, VR128:$src2),
3441                       !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3442                       [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
3443                       OpSize {
3444       let isCommutable = Commutable;
3445     }
3446     def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
3447                    (ins VR128:$src1, i128mem:$src2),
3448                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3449                    [(set VR128:$dst,
3450                      (OpVT (OpNode VR128:$src1, (memop addr:$src2))))]>, OpSize;
3451     def rm_int : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
3452                        (ins VR128:$src1, i128mem:$src2),
3453                        !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3454                        [(set VR128:$dst,
3455                         (IntId128 VR128:$src1, (memop addr:$src2)))]>,
3456                        OpSize;
3457   }
3458 }
3459 defm PMULLD       : SS41I_binop_patint<0x40, "pmulld", v4i32, mul,
3460                                        int_x86_sse41_pmulld, 1>;
3461
3462 /// SS41I_binop_rmi_int - SSE 4.1 binary operator with 8-bit immediate
3463 let Constraints = "$src1 = $dst" in {
3464   multiclass SS41I_binop_rmi_int<bits<8> opc, string OpcodeStr,
3465                                  Intrinsic IntId128, bit Commutable = 0> {
3466     def rri : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
3467                     (ins VR128:$src1, VR128:$src2, i32i8imm:$src3),
3468                     !strconcat(OpcodeStr,
3469                      "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3470                     [(set VR128:$dst,
3471                       (IntId128 VR128:$src1, VR128:$src2, imm:$src3))]>,
3472                     OpSize {
3473       let isCommutable = Commutable;
3474     }
3475     def rmi : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
3476                     (ins VR128:$src1, i128mem:$src2, i32i8imm:$src3),
3477                     !strconcat(OpcodeStr,
3478                      "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3479                     [(set VR128:$dst,
3480                       (IntId128 VR128:$src1,
3481                        (bitconvert (memopv16i8 addr:$src2)), imm:$src3))]>,
3482                     OpSize;
3483   }
3484 }
3485
3486 defm BLENDPS      : SS41I_binop_rmi_int<0x0C, "blendps",
3487                                         int_x86_sse41_blendps, 0>;
3488 defm BLENDPD      : SS41I_binop_rmi_int<0x0D, "blendpd",
3489                                         int_x86_sse41_blendpd, 0>;
3490 defm PBLENDW      : SS41I_binop_rmi_int<0x0E, "pblendw",
3491                                         int_x86_sse41_pblendw, 0>;
3492 defm DPPS         : SS41I_binop_rmi_int<0x40, "dpps",
3493                                         int_x86_sse41_dpps, 1>;
3494 defm DPPD         : SS41I_binop_rmi_int<0x41, "dppd",
3495                                         int_x86_sse41_dppd, 1>;
3496 defm MPSADBW      : SS41I_binop_rmi_int<0x42, "mpsadbw",
3497                                         int_x86_sse41_mpsadbw, 1>;
3498
3499
3500 /// SS41I_ternary_int - SSE 4.1 ternary operator
3501 let Uses = [XMM0], Constraints = "$src1 = $dst" in {
3502   multiclass SS41I_ternary_int<bits<8> opc, string OpcodeStr, Intrinsic IntId> {
3503     def rr0 : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
3504                     (ins VR128:$src1, VR128:$src2),
3505                     !strconcat(OpcodeStr,
3506                      "\t{%xmm0, $src2, $dst|$dst, $src2, %xmm0}"),
3507                     [(set VR128:$dst, (IntId VR128:$src1, VR128:$src2, XMM0))]>,
3508                     OpSize;
3509
3510     def rm0 : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
3511                     (ins VR128:$src1, i128mem:$src2),
3512                     !strconcat(OpcodeStr,
3513                      "\t{%xmm0, $src2, $dst|$dst, $src2, %xmm0}"),
3514                     [(set VR128:$dst,
3515                       (IntId VR128:$src1,
3516                        (bitconvert (memopv16i8 addr:$src2)), XMM0))]>, OpSize;
3517   }
3518 }
3519
3520 defm BLENDVPD     : SS41I_ternary_int<0x15, "blendvpd", int_x86_sse41_blendvpd>;
3521 defm BLENDVPS     : SS41I_ternary_int<0x14, "blendvps", int_x86_sse41_blendvps>;
3522 defm PBLENDVB     : SS41I_ternary_int<0x10, "pblendvb", int_x86_sse41_pblendvb>;
3523
3524
3525 multiclass SS41I_binop_rm_int8<bits<8> opc, string OpcodeStr, Intrinsic IntId> {
3526   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3527                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3528                  [(set VR128:$dst, (IntId VR128:$src))]>, OpSize;
3529
3530   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
3531                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3532        [(set VR128:$dst,
3533          (IntId (bitconvert (v2i64 (scalar_to_vector (loadi64 addr:$src))))))]>,
3534        OpSize;
3535 }
3536
3537 defm PMOVSXBW   : SS41I_binop_rm_int8<0x20, "pmovsxbw", int_x86_sse41_pmovsxbw>;
3538 defm PMOVSXWD   : SS41I_binop_rm_int8<0x23, "pmovsxwd", int_x86_sse41_pmovsxwd>;
3539 defm PMOVSXDQ   : SS41I_binop_rm_int8<0x25, "pmovsxdq", int_x86_sse41_pmovsxdq>;
3540 defm PMOVZXBW   : SS41I_binop_rm_int8<0x30, "pmovzxbw", int_x86_sse41_pmovzxbw>;
3541 defm PMOVZXWD   : SS41I_binop_rm_int8<0x33, "pmovzxwd", int_x86_sse41_pmovzxwd>;
3542 defm PMOVZXDQ   : SS41I_binop_rm_int8<0x35, "pmovzxdq", int_x86_sse41_pmovzxdq>;
3543
3544 // Common patterns involving scalar load.
3545 def : Pat<(int_x86_sse41_pmovsxbw (vzmovl_v2i64 addr:$src)),
3546           (PMOVSXBWrm addr:$src)>, Requires<[HasSSE41]>;
3547 def : Pat<(int_x86_sse41_pmovsxbw (vzload_v2i64 addr:$src)),
3548           (PMOVSXBWrm addr:$src)>, Requires<[HasSSE41]>;
3549
3550 def : Pat<(int_x86_sse41_pmovsxwd (vzmovl_v2i64 addr:$src)),
3551           (PMOVSXWDrm addr:$src)>, Requires<[HasSSE41]>;
3552 def : Pat<(int_x86_sse41_pmovsxwd (vzload_v2i64 addr:$src)),
3553           (PMOVSXWDrm addr:$src)>, Requires<[HasSSE41]>;
3554
3555 def : Pat<(int_x86_sse41_pmovsxdq (vzmovl_v2i64 addr:$src)),
3556           (PMOVSXDQrm addr:$src)>, Requires<[HasSSE41]>;
3557 def : Pat<(int_x86_sse41_pmovsxdq (vzload_v2i64 addr:$src)),
3558           (PMOVSXDQrm addr:$src)>, Requires<[HasSSE41]>;
3559
3560 def : Pat<(int_x86_sse41_pmovzxbw (vzmovl_v2i64 addr:$src)),
3561           (PMOVZXBWrm addr:$src)>, Requires<[HasSSE41]>;
3562 def : Pat<(int_x86_sse41_pmovzxbw (vzload_v2i64 addr:$src)),
3563           (PMOVZXBWrm addr:$src)>, Requires<[HasSSE41]>;
3564
3565 def : Pat<(int_x86_sse41_pmovzxwd (vzmovl_v2i64 addr:$src)),
3566           (PMOVZXWDrm addr:$src)>, Requires<[HasSSE41]>;
3567 def : Pat<(int_x86_sse41_pmovzxwd (vzload_v2i64 addr:$src)),
3568           (PMOVZXWDrm addr:$src)>, Requires<[HasSSE41]>;
3569
3570 def : Pat<(int_x86_sse41_pmovzxdq (vzmovl_v2i64 addr:$src)),
3571           (PMOVZXDQrm addr:$src)>, Requires<[HasSSE41]>;
3572 def : Pat<(int_x86_sse41_pmovzxdq (vzload_v2i64 addr:$src)),
3573           (PMOVZXDQrm addr:$src)>, Requires<[HasSSE41]>;
3574
3575
3576 multiclass SS41I_binop_rm_int4<bits<8> opc, string OpcodeStr, Intrinsic IntId> {
3577   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3578                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3579                  [(set VR128:$dst, (IntId VR128:$src))]>, OpSize;
3580
3581   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
3582                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3583        [(set VR128:$dst,
3584          (IntId (bitconvert (v4i32 (scalar_to_vector (loadi32 addr:$src))))))]>,
3585           OpSize;
3586 }
3587
3588 defm PMOVSXBD   : SS41I_binop_rm_int4<0x21, "pmovsxbd", int_x86_sse41_pmovsxbd>;
3589 defm PMOVSXWQ   : SS41I_binop_rm_int4<0x24, "pmovsxwq", int_x86_sse41_pmovsxwq>;
3590 defm PMOVZXBD   : SS41I_binop_rm_int4<0x31, "pmovzxbd", int_x86_sse41_pmovzxbd>;
3591 defm PMOVZXWQ   : SS41I_binop_rm_int4<0x34, "pmovzxwq", int_x86_sse41_pmovzxwq>;
3592
3593 // Common patterns involving scalar load
3594 def : Pat<(int_x86_sse41_pmovsxbd (vzmovl_v4i32 addr:$src)),
3595           (PMOVSXBDrm addr:$src)>, Requires<[HasSSE41]>;
3596 def : Pat<(int_x86_sse41_pmovsxwq (vzmovl_v4i32 addr:$src)),
3597           (PMOVSXWQrm addr:$src)>, Requires<[HasSSE41]>;
3598
3599 def : Pat<(int_x86_sse41_pmovzxbd (vzmovl_v4i32 addr:$src)),
3600           (PMOVZXBDrm addr:$src)>, Requires<[HasSSE41]>;
3601 def : Pat<(int_x86_sse41_pmovzxwq (vzmovl_v4i32 addr:$src)),
3602           (PMOVZXWQrm addr:$src)>, Requires<[HasSSE41]>;
3603
3604
3605 multiclass SS41I_binop_rm_int2<bits<8> opc, string OpcodeStr, Intrinsic IntId> {
3606   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3607                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3608                  [(set VR128:$dst, (IntId VR128:$src))]>, OpSize;
3609
3610   // Expecting a i16 load any extended to i32 value.
3611   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst), (ins i16mem:$src),
3612                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3613                  [(set VR128:$dst, (IntId (bitconvert
3614                      (v4i32 (scalar_to_vector (loadi16_anyext addr:$src))))))]>,
3615                  OpSize;
3616 }
3617
3618 defm PMOVSXBQ   : SS41I_binop_rm_int2<0x22, "pmovsxbq", int_x86_sse41_pmovsxbq>;
3619 defm PMOVZXBQ   : SS41I_binop_rm_int2<0x32, "pmovzxbq", int_x86_sse41_pmovzxbq>;
3620
3621 // Common patterns involving scalar load
3622 def : Pat<(int_x86_sse41_pmovsxbq
3623             (bitconvert (v4i32 (X86vzmovl
3624                              (v4i32 (scalar_to_vector (loadi32 addr:$src))))))),
3625           (PMOVSXBQrm addr:$src)>, Requires<[HasSSE41]>;
3626
3627 def : Pat<(int_x86_sse41_pmovzxbq
3628             (bitconvert (v4i32 (X86vzmovl
3629                              (v4i32 (scalar_to_vector (loadi32 addr:$src))))))),
3630           (PMOVZXBQrm addr:$src)>, Requires<[HasSSE41]>;
3631
3632
3633 /// SS41I_binop_ext8 - SSE 4.1 extract 8 bits to 32 bit reg or 8 bit mem
3634 multiclass SS41I_extract8<bits<8> opc, string OpcodeStr> {
3635   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32:$dst),
3636                  (ins VR128:$src1, i32i8imm:$src2),
3637                  !strconcat(OpcodeStr,
3638                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3639                  [(set GR32:$dst, (X86pextrb (v16i8 VR128:$src1), imm:$src2))]>,
3640                  OpSize;
3641   def mr : SS4AIi8<opc, MRMDestMem, (outs),
3642                  (ins i8mem:$dst, VR128:$src1, i32i8imm:$src2),
3643                  !strconcat(OpcodeStr,
3644                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3645                  []>, OpSize;
3646 // FIXME:
3647 // There's an AssertZext in the way of writing the store pattern
3648 // (store (i8 (trunc (X86pextrb (v16i8 VR128:$src1), imm:$src2))), addr:$dst)
3649 }
3650
3651 defm PEXTRB      : SS41I_extract8<0x14, "pextrb">;
3652
3653
3654 /// SS41I_extract16 - SSE 4.1 extract 16 bits to memory destination
3655 multiclass SS41I_extract16<bits<8> opc, string OpcodeStr> {
3656   def mr : SS4AIi8<opc, MRMDestMem, (outs),
3657                  (ins i16mem:$dst, VR128:$src1, i32i8imm:$src2),
3658                  !strconcat(OpcodeStr,
3659                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3660                  []>, OpSize;
3661 // FIXME:
3662 // There's an AssertZext in the way of writing the store pattern
3663 // (store (i16 (trunc (X86pextrw (v16i8 VR128:$src1), imm:$src2))), addr:$dst)
3664 }
3665
3666 defm PEXTRW      : SS41I_extract16<0x15, "pextrw">;
3667
3668
3669 /// SS41I_extract32 - SSE 4.1 extract 32 bits to int reg or memory destination
3670 multiclass SS41I_extract32<bits<8> opc, string OpcodeStr> {
3671   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32:$dst),
3672                  (ins VR128:$src1, i32i8imm:$src2),
3673                  !strconcat(OpcodeStr,
3674                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3675                  [(set GR32:$dst,
3676                   (extractelt (v4i32 VR128:$src1), imm:$src2))]>, OpSize;
3677   def mr : SS4AIi8<opc, MRMDestMem, (outs),
3678                  (ins i32mem:$dst, VR128:$src1, i32i8imm:$src2),
3679                  !strconcat(OpcodeStr,
3680                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3681                  [(store (extractelt (v4i32 VR128:$src1), imm:$src2),
3682                           addr:$dst)]>, OpSize;
3683 }
3684
3685 defm PEXTRD      : SS41I_extract32<0x16, "pextrd">;
3686
3687
3688 /// SS41I_extractf32 - SSE 4.1 extract 32 bits fp value to int reg or memory
3689 /// destination
3690 multiclass SS41I_extractf32<bits<8> opc, string OpcodeStr> {
3691   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32:$dst),
3692                  (ins VR128:$src1, i32i8imm:$src2),
3693                  !strconcat(OpcodeStr,
3694                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3695                  [(set GR32:$dst,
3696                     (extractelt (bc_v4i32 (v4f32 VR128:$src1)), imm:$src2))]>,
3697            OpSize;
3698   def mr : SS4AIi8<opc, MRMDestMem, (outs),
3699                  (ins f32mem:$dst, VR128:$src1, i32i8imm:$src2),
3700                  !strconcat(OpcodeStr,
3701                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3702                  [(store (extractelt (bc_v4i32 (v4f32 VR128:$src1)), imm:$src2),
3703                           addr:$dst)]>, OpSize;
3704 }
3705
3706 defm EXTRACTPS   : SS41I_extractf32<0x17, "extractps">;
3707
3708 // Also match an EXTRACTPS store when the store is done as f32 instead of i32.
3709 def : Pat<(store (f32 (bitconvert (extractelt (bc_v4i32 (v4f32 VR128:$src1)),
3710                                               imm:$src2))),
3711                  addr:$dst),
3712           (EXTRACTPSmr addr:$dst, VR128:$src1, imm:$src2)>,
3713          Requires<[HasSSE41]>;
3714
3715 let Constraints = "$src1 = $dst" in {
3716   multiclass SS41I_insert8<bits<8> opc, string OpcodeStr> {
3717     def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
3718                    (ins VR128:$src1, GR32:$src2, i32i8imm:$src3),
3719                    !strconcat(OpcodeStr,
3720                     "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3721                    [(set VR128:$dst,
3722                      (X86pinsrb VR128:$src1, GR32:$src2, imm:$src3))]>, OpSize;
3723     def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
3724                    (ins VR128:$src1, i8mem:$src2, i32i8imm:$src3),
3725                    !strconcat(OpcodeStr,
3726                     "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3727                    [(set VR128:$dst,
3728                      (X86pinsrb VR128:$src1, (extloadi8 addr:$src2),
3729                                 imm:$src3))]>, OpSize;
3730   }
3731 }
3732
3733 defm PINSRB      : SS41I_insert8<0x20, "pinsrb">;
3734
3735 let Constraints = "$src1 = $dst" in {
3736   multiclass SS41I_insert32<bits<8> opc, string OpcodeStr> {
3737     def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
3738                    (ins VR128:$src1, GR32:$src2, i32i8imm:$src3),
3739                    !strconcat(OpcodeStr,
3740                     "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3741                    [(set VR128:$dst,
3742                      (v4i32 (insertelt VR128:$src1, GR32:$src2, imm:$src3)))]>,
3743                    OpSize;
3744     def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
3745                    (ins VR128:$src1, i32mem:$src2, i32i8imm:$src3),
3746                    !strconcat(OpcodeStr,
3747                     "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3748                    [(set VR128:$dst,
3749                      (v4i32 (insertelt VR128:$src1, (loadi32 addr:$src2),
3750                                        imm:$src3)))]>, OpSize;
3751   }
3752 }
3753
3754 defm PINSRD      : SS41I_insert32<0x22, "pinsrd">;
3755
3756 // insertps has a few different modes, there's the first two here below which
3757 // are optimized inserts that won't zero arbitrary elements in the destination
3758 // vector. The next one matches the intrinsic and could zero arbitrary elements
3759 // in the target vector.
3760 let Constraints = "$src1 = $dst" in {
3761   multiclass SS41I_insertf32<bits<8> opc, string OpcodeStr> {
3762     def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
3763                    (ins VR128:$src1, VR128:$src2, i32i8imm:$src3),
3764                    !strconcat(OpcodeStr,
3765                     "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3766                    [(set VR128:$dst,
3767                      (X86insrtps VR128:$src1, VR128:$src2, imm:$src3))]>,
3768       OpSize;
3769     def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
3770                    (ins VR128:$src1, f32mem:$src2, i32i8imm:$src3),
3771                    !strconcat(OpcodeStr,
3772                     "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3773                    [(set VR128:$dst,
3774                      (X86insrtps VR128:$src1,
3775                                 (v4f32 (scalar_to_vector (loadf32 addr:$src2))),
3776                                  imm:$src3))]>, OpSize;
3777   }
3778 }
3779
3780 defm INSERTPS    : SS41I_insertf32<0x21, "insertps">;
3781
3782 def : Pat<(int_x86_sse41_insertps VR128:$src1, VR128:$src2, imm:$src3),
3783           (INSERTPSrr VR128:$src1, VR128:$src2, imm:$src3)>;
3784
3785 // ptest instruction we'll lower to this in X86ISelLowering primarily from
3786 // the intel intrinsic that corresponds to this.
3787 let Defs = [EFLAGS] in {
3788 def PTESTrr : SS48I<0x17, MRMSrcReg, (outs), (ins VR128:$src1, VR128:$src2),
3789                     "ptest \t{$src2, $src1|$src1, $src2}",
3790                     [(X86ptest VR128:$src1, VR128:$src2),
3791                       (implicit EFLAGS)]>, OpSize;
3792 def PTESTrm : SS48I<0x17, MRMSrcMem, (outs), (ins VR128:$src1, i128mem:$src2),
3793                     "ptest \t{$src2, $src1|$src1, $src2}",
3794                     [(X86ptest VR128:$src1, (load addr:$src2)),
3795                         (implicit EFLAGS)]>, OpSize;
3796 }
3797
3798 def MOVNTDQArm : SS48I<0x2A, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3799                        "movntdqa\t{$src, $dst|$dst, $src}",
3800                        [(set VR128:$dst, (int_x86_sse41_movntdqa addr:$src))]>,
3801                        OpSize;
3802
3803
3804 //===----------------------------------------------------------------------===//
3805 // SSE4.2 Instructions
3806 //===----------------------------------------------------------------------===//
3807
3808 /// SS42I_binop_rm_int - Simple SSE 4.2 binary operator
3809 let Constraints = "$src1 = $dst" in {
3810   multiclass SS42I_binop_rm_int<bits<8> opc, string OpcodeStr,
3811                                 Intrinsic IntId128, bit Commutable = 0> {
3812     def rr : SS428I<opc, MRMSrcReg, (outs VR128:$dst),
3813                    (ins VR128:$src1, VR128:$src2),
3814                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3815                    [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
3816                    OpSize {
3817       let isCommutable = Commutable;
3818     }
3819     def rm : SS428I<opc, MRMSrcMem, (outs VR128:$dst),
3820                    (ins VR128:$src1, i128mem:$src2),
3821                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3822                    [(set VR128:$dst,
3823                      (IntId128 VR128:$src1,
3824                       (bitconvert (memopv16i8 addr:$src2))))]>, OpSize;
3825   }
3826 }
3827
3828 defm PCMPGTQ      : SS42I_binop_rm_int<0x37, "pcmpgtq", int_x86_sse42_pcmpgtq>;
3829
3830 def : Pat<(v2i64 (X86pcmpgtq VR128:$src1, VR128:$src2)),
3831           (PCMPGTQrr VR128:$src1, VR128:$src2)>;
3832 def : Pat<(v2i64 (X86pcmpgtq VR128:$src1, (memop addr:$src2))),
3833           (PCMPGTQrm VR128:$src1, addr:$src2)>;
3834
3835 defm AESIMC          : SS42I_binop_rm_int<0xDB, "aesimc",
3836                        int_x86_sse42_aesimc>;
3837 defm AESENC          : SS42I_binop_rm_int<0xDC, "aesenc",
3838                        int_x86_sse42_aesenc>;
3839 defm AESENCLAST      : SS42I_binop_rm_int<0xDD, "aesenclast",
3840                        int_x86_sse42_aesenclast>;
3841 defm AESDEC          : SS42I_binop_rm_int<0xDE, "aesdec",
3842                        int_x86_sse42_aesdec>;
3843 defm AESDECLAST      : SS42I_binop_rm_int<0xDF, "aesdeclast",
3844                        int_x86_sse42_aesdeclast>;
3845
3846 def : Pat<(v2i64 (X86aesimc VR128:$src1, VR128:$src2)),
3847           (AESIMCrr VR128:$src1, VR128:$src2)>;
3848 def : Pat<(v2i64 (X86aesimc VR128:$src1, (memop addr:$src2))),
3849           (AESIMCrm VR128:$src1, addr:$src2)>;
3850 def : Pat<(v2i64 (X86aesenc VR128:$src1, VR128:$src2)),
3851           (AESENCrr VR128:$src1, VR128:$src2)>;
3852 def : Pat<(v2i64 (X86aesenc VR128:$src1, (memop addr:$src2))),
3853           (AESENCrm VR128:$src1, addr:$src2)>;
3854 def : Pat<(v2i64 (X86aesenclast VR128:$src1, VR128:$src2)),
3855           (AESENCLASTrr VR128:$src1, VR128:$src2)>;
3856 def : Pat<(v2i64 (X86aesenclast VR128:$src1, (memop addr:$src2))),
3857           (AESENCLASTrm VR128:$src1, addr:$src2)>;
3858 def : Pat<(v2i64 (X86aesdec VR128:$src1, VR128:$src2)),
3859           (AESDECrr VR128:$src1, VR128:$src2)>;
3860 def : Pat<(v2i64 (X86aesdec VR128:$src1, (memop addr:$src2))),
3861           (AESDECrm VR128:$src1, addr:$src2)>;
3862 def : Pat<(v2i64 (X86aesdeclast VR128:$src1, VR128:$src2)),
3863           (AESDECLASTrr VR128:$src1, VR128:$src2)>;
3864 def : Pat<(v2i64 (X86aesdeclast VR128:$src1, (memop addr:$src2))),
3865           (AESDECLASTrm VR128:$src1, addr:$src2)>;
3866
3867 def AESKEYGENASSIST128rr : SS42AI<0xDF, MRMSrcReg, (outs),
3868   (ins VR128:$src1, VR128:$src2, i8imm:$src3),
3869   "aeskeygenassist\t{$src3, $src2, $src1|$src1, $src2, $src3}", []>, OpSize;
3870 def AESKEYGENASSIST128rm : SS42AI<0xDF, MRMSrcMem, (outs),
3871   (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
3872   "aeskeygenassist\t{$src3, $src2, $src1|$src1, $src2, $src3}", []>, OpSize;
3873
3874 // crc intrinsic instruction
3875 // This set of instructions are only rm, the only difference is the size
3876 // of r and m.
3877 let Constraints = "$src1 = $dst" in {
3878   def CRC32m8  : SS42FI<0xF0, MRMSrcMem, (outs GR32:$dst),
3879                       (ins GR32:$src1, i8mem:$src2),
3880                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
3881                        [(set GR32:$dst,
3882                          (int_x86_sse42_crc32_8 GR32:$src1,
3883                          (load addr:$src2)))]>;
3884   def CRC32r8  : SS42FI<0xF0, MRMSrcReg, (outs GR32:$dst),
3885                       (ins GR32:$src1, GR8:$src2),
3886                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
3887                        [(set GR32:$dst,
3888                          (int_x86_sse42_crc32_8 GR32:$src1, GR8:$src2))]>;
3889   def CRC32m16  : SS42FI<0xF1, MRMSrcMem, (outs GR32:$dst),
3890                       (ins GR32:$src1, i16mem:$src2),
3891                       "crc32{w} \t{$src2, $src1|$src1, $src2}",
3892                        [(set GR32:$dst,
3893                          (int_x86_sse42_crc32_16 GR32:$src1,
3894                          (load addr:$src2)))]>,
3895                          OpSize;
3896   def CRC32r16  : SS42FI<0xF1, MRMSrcReg, (outs GR32:$dst),
3897                       (ins GR32:$src1, GR16:$src2),
3898                       "crc32{w} \t{$src2, $src1|$src1, $src2}",
3899                        [(set GR32:$dst,
3900                          (int_x86_sse42_crc32_16 GR32:$src1, GR16:$src2))]>,
3901                          OpSize;
3902   def CRC32m32  : SS42FI<0xF1, MRMSrcMem, (outs GR32:$dst),
3903                       (ins GR32:$src1, i32mem:$src2),
3904                       "crc32{l} \t{$src2, $src1|$src1, $src2}",
3905                        [(set GR32:$dst,
3906                          (int_x86_sse42_crc32_32 GR32:$src1,
3907                          (load addr:$src2)))]>;
3908   def CRC32r32  : SS42FI<0xF1, MRMSrcReg, (outs GR32:$dst),
3909                       (ins GR32:$src1, GR32:$src2),
3910                       "crc32{l} \t{$src2, $src1|$src1, $src2}",
3911                        [(set GR32:$dst,
3912                          (int_x86_sse42_crc32_32 GR32:$src1, GR32:$src2))]>;
3913   def CRC64m8  : SS42FI<0xF0, MRMSrcMem, (outs GR64:$dst),
3914                       (ins GR64:$src1, i8mem:$src2),
3915                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
3916                        [(set GR64:$dst,
3917                          (int_x86_sse42_crc64_8 GR64:$src1,
3918                          (load addr:$src2)))]>,
3919                          REX_W;
3920   def CRC64r8  : SS42FI<0xF0, MRMSrcReg, (outs GR64:$dst),
3921                       (ins GR64:$src1, GR8:$src2),
3922                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
3923                        [(set GR64:$dst,
3924                          (int_x86_sse42_crc64_8 GR64:$src1, GR8:$src2))]>,
3925                          REX_W;
3926   def CRC64m64  : SS42FI<0xF1, MRMSrcMem, (outs GR64:$dst),
3927                       (ins GR64:$src1, i64mem:$src2),
3928                       "crc32{q} \t{$src2, $src1|$src1, $src2}",
3929                        [(set GR64:$dst,
3930                          (int_x86_sse42_crc64_64 GR64:$src1,
3931                          (load addr:$src2)))]>,
3932                          REX_W;
3933   def CRC64r64  : SS42FI<0xF1, MRMSrcReg, (outs GR64:$dst),
3934                       (ins GR64:$src1, GR64:$src2),
3935                       "crc32{q} \t{$src2, $src1|$src1, $src2}",
3936                        [(set GR64:$dst,
3937                          (int_x86_sse42_crc64_64 GR64:$src1, GR64:$src2))]>,
3938                          REX_W;
3939 }
3940
3941 // String/text processing instructions.
3942 let Defs = [EFLAGS], usesCustomInserter = 1 in {
3943 def PCMPISTRM128REG : SS42AI<0, Pseudo, (outs VR128:$dst),
3944   (ins VR128:$src1, VR128:$src2, i8imm:$src3),
3945   "#PCMPISTRM128rr PSEUDO!",
3946   [(set VR128:$dst, (int_x86_sse42_pcmpistrm128 VR128:$src1, VR128:$src2,
3947                                                 imm:$src3))]>, OpSize;
3948 def PCMPISTRM128MEM : SS42AI<0, Pseudo, (outs VR128:$dst),
3949   (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
3950   "#PCMPISTRM128rm PSEUDO!",
3951   [(set VR128:$dst, (int_x86_sse42_pcmpistrm128 VR128:$src1, (load addr:$src2),
3952                                                 imm:$src3))]>, OpSize;
3953 }
3954
3955 let Defs = [XMM0, EFLAGS] in {
3956 def PCMPISTRM128rr : SS42AI<0x62, MRMSrcReg, (outs),
3957   (ins VR128:$src1, VR128:$src2, i8imm:$src3),
3958    "pcmpistrm\t{$src3, $src2, $src1|$src1, $src2, $src3}", []>, OpSize;
3959 def PCMPISTRM128rm : SS42AI<0x62, MRMSrcMem, (outs),
3960   (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
3961   "pcmpistrm\t{$src3, $src2, $src1|$src1, $src2, $src3}", []>, OpSize;
3962 }
3963
3964 let Defs = [EFLAGS], Uses = [EAX, EDX], usesCustomInserter = 1 in {
3965 def PCMPESTRM128REG : SS42AI<0, Pseudo, (outs VR128:$dst),
3966   (ins VR128:$src1, VR128:$src3, i8imm:$src5),
3967   "#PCMPESTRM128rr PSEUDO!",
3968   [(set VR128:$dst, 
3969         (int_x86_sse42_pcmpestrm128 
3970          VR128:$src1, EAX, VR128:$src3, EDX, imm:$src5))]>, OpSize;
3971
3972 def PCMPESTRM128MEM : SS42AI<0, Pseudo, (outs VR128:$dst),
3973   (ins VR128:$src1, i128mem:$src3, i8imm:$src5),
3974   "#PCMPESTRM128rm PSEUDO!",
3975   [(set VR128:$dst, (int_x86_sse42_pcmpestrm128 
3976                      VR128:$src1, EAX, (load addr:$src3), EDX, imm:$src5))]>, 
3977   OpSize;
3978 }
3979
3980 let Defs = [XMM0, EFLAGS], Uses = [EAX, EDX] in {
3981 def PCMPESTRM128rr : SS42AI<0x60, MRMSrcReg, (outs),
3982   (ins VR128:$src1, VR128:$src3, i8imm:$src5),
3983   "pcmpestrm\t{$src5, $src3, $src1|$src1, $src3, $src5}", []>, OpSize;
3984 def PCMPESTRM128rm : SS42AI<0x60, MRMSrcMem, (outs),
3985   (ins VR128:$src1, i128mem:$src3, i8imm:$src5),
3986   "pcmpestrm\t{$src5, $src3, $src1|$src1, $src3, $src5}", []>, OpSize;
3987 }
3988
3989 let Defs = [ECX, EFLAGS] in {
3990   multiclass SS42AI_pcmpistri<Intrinsic IntId128> {
3991     def rr : SS42AI<0x63, MRMSrcReg, (outs), 
3992       (ins VR128:$src1, VR128:$src2, i8imm:$src3),
3993       "pcmpistri\t{$src3, $src2, $src1|$src1, $src2, $src3}",
3994       [(set ECX, (IntId128 VR128:$src1, VR128:$src2, imm:$src3)),
3995        (implicit EFLAGS)]>, OpSize;
3996     def rm : SS42AI<0x63, MRMSrcMem, (outs),
3997       (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
3998       "pcmpistri\t{$src3, $src2, $src1|$src1, $src2, $src3}",
3999       [(set ECX, (IntId128 VR128:$src1, (load addr:$src2), imm:$src3)),
4000        (implicit EFLAGS)]>, OpSize;
4001   }
4002 }
4003
4004 defm PCMPISTRI  : SS42AI_pcmpistri<int_x86_sse42_pcmpistri128>;
4005 defm PCMPISTRIA : SS42AI_pcmpistri<int_x86_sse42_pcmpistria128>;
4006 defm PCMPISTRIC : SS42AI_pcmpistri<int_x86_sse42_pcmpistric128>;
4007 defm PCMPISTRIO : SS42AI_pcmpistri<int_x86_sse42_pcmpistrio128>;
4008 defm PCMPISTRIS : SS42AI_pcmpistri<int_x86_sse42_pcmpistris128>;
4009 defm PCMPISTRIZ : SS42AI_pcmpistri<int_x86_sse42_pcmpistriz128>;
4010
4011 let Defs = [ECX, EFLAGS] in {
4012 let Uses = [EAX, EDX] in {
4013   multiclass SS42AI_pcmpestri<Intrinsic IntId128> {
4014     def rr : SS42AI<0x61, MRMSrcReg, (outs),
4015       (ins VR128:$src1, VR128:$src3, i8imm:$src5),
4016       "pcmpestri\t{$src5, $src3, $src1|$src1, $src3, $src5}",
4017       [(set ECX, (IntId128 VR128:$src1, EAX, VR128:$src3, EDX, imm:$src5)),
4018        (implicit EFLAGS)]>, OpSize;
4019     def rm : SS42AI<0x61, MRMSrcMem, (outs),
4020       (ins VR128:$src1, i128mem:$src3, i8imm:$src5),
4021        "pcmpestri\t{$src5, $src3, $src1|$src1, $src3, $src5}",
4022        [(set ECX, 
4023              (IntId128 VR128:$src1, EAX, (load addr:$src3), EDX, imm:$src5)),
4024         (implicit EFLAGS)]>, OpSize;
4025   }
4026 }
4027 }
4028
4029 defm PCMPESTRI  : SS42AI_pcmpestri<int_x86_sse42_pcmpestri128>;
4030 defm PCMPESTRIA : SS42AI_pcmpestri<int_x86_sse42_pcmpestria128>;
4031 defm PCMPESTRIC : SS42AI_pcmpestri<int_x86_sse42_pcmpestric128>;
4032 defm PCMPESTRIO : SS42AI_pcmpestri<int_x86_sse42_pcmpestrio128>;
4033 defm PCMPESTRIS : SS42AI_pcmpestri<int_x86_sse42_pcmpestris128>;
4034 defm PCMPESTRIZ : SS42AI_pcmpestri<int_x86_sse42_pcmpestriz128>;