Use internal storage for command line option.
[oota-llvm.git] / lib / Target / X86 / X86InstrSSE.td
1 //====- X86InstrSSE.td - Describe the X86 Instruction Set --*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the X86 SSE instruction set, defining the instructions,
11 // and properties of the instructions which are needed for code generation,
12 // machine code emission, and analysis.
13 //
14 //===----------------------------------------------------------------------===//
15
16
17 //===----------------------------------------------------------------------===//
18 // SSE 1 & 2 Instructions Classes
19 //===----------------------------------------------------------------------===//
20
21 /// sse12_fp_scalar - SSE 1 & 2 scalar instructions class
22 multiclass sse12_fp_scalar<bits<8> opc, string OpcodeStr, SDNode OpNode,
23                            RegisterClass RC, X86MemOperand x86memop,
24                            bit Is2Addr = 1> {
25   let isCommutable = 1 in {
26     def rr : SI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
27        !if(Is2Addr,
28            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
29            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
30        [(set RC:$dst, (OpNode RC:$src1, RC:$src2))]>;
31   }
32   def rm : SI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
33        !if(Is2Addr,
34            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
35            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
36        [(set RC:$dst, (OpNode RC:$src1, (load addr:$src2)))]>;
37 }
38
39 /// sse12_fp_scalar_int - SSE 1 & 2 scalar instructions intrinsics class
40 multiclass sse12_fp_scalar_int<bits<8> opc, string OpcodeStr, RegisterClass RC,
41                              string asm, string SSEVer, string FPSizeStr,
42                              Operand memopr, ComplexPattern mem_cpat,
43                              bit Is2Addr = 1> {
44   def rr_Int : SI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
45        !if(Is2Addr,
46            !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
47            !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
48        [(set RC:$dst, (!cast<Intrinsic>(
49                  !strconcat("int_x86_sse", SSEVer, "_", OpcodeStr, FPSizeStr))
50              RC:$src1, RC:$src2))]>;
51   def rm_Int : SI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, memopr:$src2),
52        !if(Is2Addr,
53            !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
54            !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
55        [(set RC:$dst, (!cast<Intrinsic>(!strconcat("int_x86_sse",
56                                           SSEVer, "_", OpcodeStr, FPSizeStr))
57              RC:$src1, mem_cpat:$src2))]>;
58 }
59
60 /// sse12_fp_packed - SSE 1 & 2 packed instructions class
61 multiclass sse12_fp_packed<bits<8> opc, string OpcodeStr, SDNode OpNode,
62                            RegisterClass RC, ValueType vt,
63                            X86MemOperand x86memop, PatFrag mem_frag,
64                            Domain d, bit Is2Addr = 1> {
65   let isCommutable = 1 in
66     def rr : PI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
67        !if(Is2Addr,
68            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
69            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
70        [(set RC:$dst, (vt (OpNode RC:$src1, RC:$src2)))], d>;
71   let mayLoad = 1 in
72     def rm : PI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
73        !if(Is2Addr,
74            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
75            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
76        [(set RC:$dst, (OpNode RC:$src1, (mem_frag addr:$src2)))], d>;
77 }
78
79 /// sse12_fp_packed_logical_rm - SSE 1 & 2 packed instructions class
80 multiclass sse12_fp_packed_logical_rm<bits<8> opc, RegisterClass RC, Domain d,
81                                       string OpcodeStr, X86MemOperand x86memop,
82                                       list<dag> pat_rr, list<dag> pat_rm,
83                                       bit Is2Addr = 1> {
84   let isCommutable = 1 in
85     def rr : PI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
86        !if(Is2Addr,
87            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
88            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
89        pat_rr, d>;
90   def rm : PI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
91        !if(Is2Addr,
92            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
93            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
94        pat_rm, d>;
95 }
96
97 /// sse12_fp_packed_int - SSE 1 & 2 packed instructions intrinsics class
98 multiclass sse12_fp_packed_int<bits<8> opc, string OpcodeStr, RegisterClass RC,
99                            string asm, string SSEVer, string FPSizeStr,
100                            X86MemOperand x86memop, PatFrag mem_frag,
101                            Domain d, bit Is2Addr = 1> {
102   def rr_Int : PI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
103        !if(Is2Addr,
104            !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
105            !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
106            [(set RC:$dst, (!cast<Intrinsic>(
107                      !strconcat("int_x86_", SSEVer, "_", OpcodeStr, FPSizeStr))
108                  RC:$src1, RC:$src2))], d>;
109   def rm_Int : PI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1,x86memop:$src2),
110        !if(Is2Addr,
111            !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
112            !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
113        [(set RC:$dst, (!cast<Intrinsic>(
114                      !strconcat("int_x86_", SSEVer, "_", OpcodeStr, FPSizeStr))
115              RC:$src1, (mem_frag addr:$src2)))], d>;
116 }
117
118 //===----------------------------------------------------------------------===//
119 //  Non-instruction patterns
120 //===----------------------------------------------------------------------===//
121
122 // A vector extract of the first f32/f64 position is a subregister copy
123 def : Pat<(f32 (vector_extract (v4f32 VR128:$src), (iPTR 0))),
124           (f32 (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss))>;
125 def : Pat<(f64 (vector_extract (v2f64 VR128:$src), (iPTR 0))),
126           (f64 (EXTRACT_SUBREG (v2f64 VR128:$src), sub_sd))>;
127
128 // A 128-bit subvector extract from the first 256-bit vector position
129 // is a subregister copy that needs no instruction.
130 def : Pat<(v4i32 (extract_subvector (v8i32 VR256:$src), (i32 0))),
131           (v4i32 (EXTRACT_SUBREG (v8i32 VR256:$src), sub_xmm))>;
132 def : Pat<(v4f32 (extract_subvector (v8f32 VR256:$src), (i32 0))),
133           (v4f32 (EXTRACT_SUBREG (v8f32 VR256:$src), sub_xmm))>;
134
135 def : Pat<(v2i64 (extract_subvector (v4i64 VR256:$src), (i32 0))),
136           (v2i64 (EXTRACT_SUBREG (v4i64 VR256:$src), sub_xmm))>;
137 def : Pat<(v2f64 (extract_subvector (v4f64 VR256:$src), (i32 0))),
138           (v2f64 (EXTRACT_SUBREG (v4f64 VR256:$src), sub_xmm))>;
139
140 def : Pat<(v8i16 (extract_subvector (v16i16 VR256:$src), (i32 0))),
141           (v8i16 (EXTRACT_SUBREG (v16i16 VR256:$src), sub_xmm))>;
142 def : Pat<(v16i8 (extract_subvector (v32i8 VR256:$src), (i32 0))),
143           (v16i8 (EXTRACT_SUBREG (v32i8 VR256:$src), sub_xmm))>;
144
145 // A 128-bit subvector insert to the first 256-bit vector position
146 // is a subregister copy that needs no instruction.
147 def : Pat<(insert_subvector undef, (v2i64 VR128:$src), (i32 0)),
148           (INSERT_SUBREG (v4i64 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
149 def : Pat<(insert_subvector undef, (v2f64 VR128:$src), (i32 0)),
150           (INSERT_SUBREG (v4f64 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
151 def : Pat<(insert_subvector undef, (v4i32 VR128:$src), (i32 0)),
152           (INSERT_SUBREG (v8i32 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
153 def : Pat<(insert_subvector undef, (v4f32 VR128:$src), (i32 0)),
154           (INSERT_SUBREG (v8f32 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
155 def : Pat<(insert_subvector undef, (v8i16 VR128:$src), (i32 0)),
156           (INSERT_SUBREG (v16i16 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
157 def : Pat<(insert_subvector undef, (v16i8 VR128:$src), (i32 0)),
158           (INSERT_SUBREG (v32i8 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
159
160 // Implicitly promote a 32-bit scalar to a vector.
161 def : Pat<(v4f32 (scalar_to_vector FR32:$src)),
162           (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)), FR32:$src, sub_ss)>;
163 def : Pat<(v8f32 (scalar_to_vector FR32:$src)),
164           (INSERT_SUBREG (v8f32 (IMPLICIT_DEF)), FR32:$src, sub_ss)>;
165 // Implicitly promote a 64-bit scalar to a vector.
166 def : Pat<(v2f64 (scalar_to_vector FR64:$src)),
167           (INSERT_SUBREG (v2f64 (IMPLICIT_DEF)), FR64:$src, sub_sd)>;
168 def : Pat<(v4f64 (scalar_to_vector FR64:$src)),
169           (INSERT_SUBREG (v4f64 (IMPLICIT_DEF)), FR64:$src, sub_sd)>;
170
171 // Bitcasts between 128-bit vector types. Return the original type since
172 // no instruction is needed for the conversion
173 let Predicates = [HasXMMInt] in {
174   def : Pat<(v2i64 (bitconvert (v4i32 VR128:$src))), (v2i64 VR128:$src)>;
175   def : Pat<(v2i64 (bitconvert (v8i16 VR128:$src))), (v2i64 VR128:$src)>;
176   def : Pat<(v2i64 (bitconvert (v16i8 VR128:$src))), (v2i64 VR128:$src)>;
177   def : Pat<(v2i64 (bitconvert (v2f64 VR128:$src))), (v2i64 VR128:$src)>;
178   def : Pat<(v2i64 (bitconvert (v4f32 VR128:$src))), (v2i64 VR128:$src)>;
179   def : Pat<(v4i32 (bitconvert (v2i64 VR128:$src))), (v4i32 VR128:$src)>;
180   def : Pat<(v4i32 (bitconvert (v8i16 VR128:$src))), (v4i32 VR128:$src)>;
181   def : Pat<(v4i32 (bitconvert (v16i8 VR128:$src))), (v4i32 VR128:$src)>;
182   def : Pat<(v4i32 (bitconvert (v2f64 VR128:$src))), (v4i32 VR128:$src)>;
183   def : Pat<(v4i32 (bitconvert (v4f32 VR128:$src))), (v4i32 VR128:$src)>;
184   def : Pat<(v8i16 (bitconvert (v2i64 VR128:$src))), (v8i16 VR128:$src)>;
185   def : Pat<(v8i16 (bitconvert (v4i32 VR128:$src))), (v8i16 VR128:$src)>;
186   def : Pat<(v8i16 (bitconvert (v16i8 VR128:$src))), (v8i16 VR128:$src)>;
187   def : Pat<(v8i16 (bitconvert (v2f64 VR128:$src))), (v8i16 VR128:$src)>;
188   def : Pat<(v8i16 (bitconvert (v4f32 VR128:$src))), (v8i16 VR128:$src)>;
189   def : Pat<(v16i8 (bitconvert (v2i64 VR128:$src))), (v16i8 VR128:$src)>;
190   def : Pat<(v16i8 (bitconvert (v4i32 VR128:$src))), (v16i8 VR128:$src)>;
191   def : Pat<(v16i8 (bitconvert (v8i16 VR128:$src))), (v16i8 VR128:$src)>;
192   def : Pat<(v16i8 (bitconvert (v2f64 VR128:$src))), (v16i8 VR128:$src)>;
193   def : Pat<(v16i8 (bitconvert (v4f32 VR128:$src))), (v16i8 VR128:$src)>;
194   def : Pat<(v4f32 (bitconvert (v2i64 VR128:$src))), (v4f32 VR128:$src)>;
195   def : Pat<(v4f32 (bitconvert (v4i32 VR128:$src))), (v4f32 VR128:$src)>;
196   def : Pat<(v4f32 (bitconvert (v8i16 VR128:$src))), (v4f32 VR128:$src)>;
197   def : Pat<(v4f32 (bitconvert (v16i8 VR128:$src))), (v4f32 VR128:$src)>;
198   def : Pat<(v4f32 (bitconvert (v2f64 VR128:$src))), (v4f32 VR128:$src)>;
199   def : Pat<(v2f64 (bitconvert (v2i64 VR128:$src))), (v2f64 VR128:$src)>;
200   def : Pat<(v2f64 (bitconvert (v4i32 VR128:$src))), (v2f64 VR128:$src)>;
201   def : Pat<(v2f64 (bitconvert (v8i16 VR128:$src))), (v2f64 VR128:$src)>;
202   def : Pat<(v2f64 (bitconvert (v16i8 VR128:$src))), (v2f64 VR128:$src)>;
203   def : Pat<(v2f64 (bitconvert (v4f32 VR128:$src))), (v2f64 VR128:$src)>;
204 }
205
206 // Bitcasts between 256-bit vector types. Return the original type since
207 // no instruction is needed for the conversion
208 let Predicates = [HasAVX] in {
209   def : Pat<(v4f64  (bitconvert (v8f32 VR256:$src))),  (v4f64 VR256:$src)>;
210   def : Pat<(v4f64  (bitconvert (v8i32 VR256:$src))),  (v4f64 VR256:$src)>;
211   def : Pat<(v4f64  (bitconvert (v4i64 VR256:$src))),  (v4f64 VR256:$src)>;
212   def : Pat<(v4f64  (bitconvert (v16i16 VR256:$src))), (v4f64 VR256:$src)>;
213   def : Pat<(v4f64  (bitconvert (v32i8 VR256:$src))),  (v4f64 VR256:$src)>;
214   def : Pat<(v8f32  (bitconvert (v8i32 VR256:$src))),  (v8f32 VR256:$src)>;
215   def : Pat<(v8f32  (bitconvert (v4i64 VR256:$src))),  (v8f32 VR256:$src)>;
216   def : Pat<(v8f32  (bitconvert (v4f64 VR256:$src))),  (v8f32 VR256:$src)>;
217   def : Pat<(v8f32  (bitconvert (v32i8 VR256:$src))),  (v8f32 VR256:$src)>;
218   def : Pat<(v8f32  (bitconvert (v16i16 VR256:$src))), (v8f32 VR256:$src)>;
219   def : Pat<(v4i64  (bitconvert (v8f32 VR256:$src))),  (v4i64 VR256:$src)>;
220   def : Pat<(v4i64  (bitconvert (v8i32 VR256:$src))),  (v4i64 VR256:$src)>;
221   def : Pat<(v4i64  (bitconvert (v4f64 VR256:$src))),  (v4i64 VR256:$src)>;
222   def : Pat<(v4i64  (bitconvert (v32i8 VR256:$src))),  (v4i64 VR256:$src)>;
223   def : Pat<(v4i64  (bitconvert (v16i16 VR256:$src))), (v4i64 VR256:$src)>;
224   def : Pat<(v32i8  (bitconvert (v4f64 VR256:$src))),  (v32i8 VR256:$src)>;
225   def : Pat<(v32i8  (bitconvert (v4i64 VR256:$src))),  (v32i8 VR256:$src)>;
226   def : Pat<(v32i8  (bitconvert (v8f32 VR256:$src))),  (v32i8 VR256:$src)>;
227   def : Pat<(v32i8  (bitconvert (v8i32 VR256:$src))),  (v32i8 VR256:$src)>;
228   def : Pat<(v32i8  (bitconvert (v16i16 VR256:$src))), (v32i8 VR256:$src)>;
229   def : Pat<(v8i32  (bitconvert (v32i8 VR256:$src))),  (v8i32 VR256:$src)>;
230   def : Pat<(v8i32  (bitconvert (v16i16 VR256:$src))), (v8i32 VR256:$src)>;
231   def : Pat<(v8i32  (bitconvert (v8f32 VR256:$src))),  (v8i32 VR256:$src)>;
232   def : Pat<(v8i32  (bitconvert (v4i64 VR256:$src))),  (v8i32 VR256:$src)>;
233   def : Pat<(v8i32  (bitconvert (v4f64 VR256:$src))),  (v8i32 VR256:$src)>;
234   def : Pat<(v16i16 (bitconvert (v8f32 VR256:$src))),  (v16i16 VR256:$src)>;
235   def : Pat<(v16i16 (bitconvert (v8i32 VR256:$src))),  (v16i16 VR256:$src)>;
236   def : Pat<(v16i16 (bitconvert (v4i64 VR256:$src))),  (v16i16 VR256:$src)>;
237   def : Pat<(v16i16 (bitconvert (v4f64 VR256:$src))),  (v16i16 VR256:$src)>;
238   def : Pat<(v16i16 (bitconvert (v32i8 VR256:$src))),  (v16i16 VR256:$src)>;
239 }
240
241 // Alias instructions that map fld0 to pxor for sse.
242 // FIXME: Set encoding to pseudo!
243 let isReMaterializable = 1, isAsCheapAsAMove = 1, isCodeGenOnly = 1,
244     canFoldAsLoad = 1 in {
245   def FsFLD0SS : I<0xEF, MRMInitReg, (outs FR32:$dst), (ins), "",
246                    [(set FR32:$dst, fp32imm0)]>,
247                    Requires<[HasSSE1]>, TB, OpSize;
248   def FsFLD0SD : I<0xEF, MRMInitReg, (outs FR64:$dst), (ins), "",
249                    [(set FR64:$dst, fpimm0)]>,
250                  Requires<[HasSSE2]>, TB, OpSize;
251   def VFsFLD0SS : I<0xEF, MRMInitReg, (outs FR32:$dst), (ins), "",
252                     [(set FR32:$dst, fp32imm0)]>,
253                     Requires<[HasAVX]>, TB, OpSize, VEX_4V;
254   def VFsFLD0SD : I<0xEF, MRMInitReg, (outs FR64:$dst), (ins), "",
255                     [(set FR64:$dst, fpimm0)]>,
256                     Requires<[HasAVX]>, TB, OpSize, VEX_4V;
257 }
258
259 //===----------------------------------------------------------------------===//
260 // AVX & SSE - Zero/One Vectors
261 //===----------------------------------------------------------------------===//
262
263 // Alias instructions that map zero vector to pxor / xorp* for sse.
264 // We set canFoldAsLoad because this can be converted to a constant-pool
265 // load of an all-zeros value if folding it would be beneficial.
266 // FIXME: Change encoding to pseudo! This is blocked right now by the x86
267 // JIT implementation, it does not expand the instructions below like
268 // X86MCInstLower does.
269 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
270     isCodeGenOnly = 1 in {
271 def V_SET0PS : PSI<0x57, MRMInitReg, (outs VR128:$dst), (ins), "",
272                  [(set VR128:$dst, (v4f32 immAllZerosV))]>;
273 def V_SET0PD : PDI<0x57, MRMInitReg, (outs VR128:$dst), (ins), "",
274                  [(set VR128:$dst, (v2f64 immAllZerosV))]>;
275 let ExeDomain = SSEPackedInt in
276 def V_SET0PI : PDI<0xEF, MRMInitReg, (outs VR128:$dst), (ins), "",
277                  [(set VR128:$dst, (v4i32 immAllZerosV))]>;
278 }
279
280 // The same as done above but for AVX. The 128-bit versions are the
281 // same, but re-encoded. The 256-bit does not support PI version, and
282 // doesn't need it because on sandy bridge the register is set to zero
283 // at the rename stage without using any execution unit, so SET0PSY
284 // and SET0PDY can be used for vector int instructions without penalty
285 // FIXME: Change encoding to pseudo! This is blocked right now by the x86
286 // JIT implementatioan, it does not expand the instructions below like
287 // X86MCInstLower does.
288 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
289     isCodeGenOnly = 1, Predicates = [HasAVX] in {
290 def AVX_SET0PS  : PSI<0x57, MRMInitReg, (outs VR128:$dst), (ins), "",
291                    [(set VR128:$dst, (v4f32 immAllZerosV))]>, VEX_4V;
292 def AVX_SET0PD  : PDI<0x57, MRMInitReg, (outs VR128:$dst), (ins), "",
293                    [(set VR128:$dst, (v2f64 immAllZerosV))]>, VEX_4V;
294 def AVX_SET0PSY : PSI<0x57, MRMInitReg, (outs VR256:$dst), (ins), "",
295                    [(set VR256:$dst, (v8f32 immAllZerosV))]>, VEX_4V;
296 def AVX_SET0PDY : PDI<0x57, MRMInitReg, (outs VR256:$dst), (ins), "",
297                    [(set VR256:$dst, (v4f64 immAllZerosV))]>, VEX_4V;
298 let ExeDomain = SSEPackedInt in
299 def AVX_SET0PI  : PDI<0xEF, MRMInitReg, (outs VR128:$dst), (ins), "",
300                    [(set VR128:$dst, (v4i32 immAllZerosV))]>;
301 }
302
303 def : Pat<(v2i64 immAllZerosV), (V_SET0PI)>;
304 def : Pat<(v8i16 immAllZerosV), (V_SET0PI)>;
305 def : Pat<(v16i8 immAllZerosV), (V_SET0PI)>;
306
307 // AVX has no support for 256-bit integer instructions, but since the 128-bit
308 // VPXOR instruction writes zero to its upper part, it's safe build zeros.
309 def : Pat<(v8i32 immAllZerosV), (SUBREG_TO_REG (i32 0), (AVX_SET0PI), sub_xmm)>;
310 def : Pat<(bc_v8i32 (v8f32 immAllZerosV)),
311           (SUBREG_TO_REG (i32 0), (AVX_SET0PI), sub_xmm)>;
312
313 def : Pat<(v4i64 immAllZerosV), (SUBREG_TO_REG (i64 0), (AVX_SET0PI), sub_xmm)>;
314 def : Pat<(bc_v4i64 (v8f32 immAllZerosV)),
315           (SUBREG_TO_REG (i64 0), (AVX_SET0PI), sub_xmm)>;
316
317 // We set canFoldAsLoad because this can be converted to a constant-pool
318 // load of an all-ones value if folding it would be beneficial.
319 // FIXME: Change encoding to pseudo! This is blocked right now by the x86
320 // JIT implementation, it does not expand the instructions below like
321 // X86MCInstLower does.
322 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
323     isCodeGenOnly = 1, ExeDomain = SSEPackedInt in
324   def V_SETALLONES : PDI<0x76, MRMInitReg, (outs VR128:$dst), (ins), "",
325                          [(set VR128:$dst, (v4i32 immAllOnesV))]>;
326 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
327     isCodeGenOnly = 1, ExeDomain = SSEPackedInt, Predicates = [HasAVX] in
328   def AVX_SETALLONES : PDI<0x76, MRMInitReg, (outs VR128:$dst), (ins), "",
329                          [(set VR128:$dst, (v4i32 immAllOnesV))]>, VEX_4V;
330
331
332 //===----------------------------------------------------------------------===//
333 // SSE 1 & 2 - Move FP Scalar Instructions
334 //
335 // Move Instructions. Register-to-register movss/movsd is not used for FR32/64
336 // register copies because it's a partial register update; FsMOVAPSrr/FsMOVAPDrr
337 // is used instead. Register-to-register movss/movsd is not modeled as an
338 // INSERT_SUBREG because INSERT_SUBREG requires that the insert be implementable
339 // in terms of a copy, and just mentioned, we don't use movss/movsd for copies.
340 //===----------------------------------------------------------------------===//
341
342 class sse12_move_rr<RegisterClass RC, ValueType vt, string asm> :
343       SI<0x10, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src1, RC:$src2), asm,
344       [(set (vt VR128:$dst), (movl VR128:$src1, (scalar_to_vector RC:$src2)))]>;
345
346 // Loading from memory automatically zeroing upper bits.
347 class sse12_move_rm<RegisterClass RC, X86MemOperand x86memop,
348                     PatFrag mem_pat, string OpcodeStr> :
349       SI<0x10, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
350          !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
351                         [(set RC:$dst, (mem_pat addr:$src))]>;
352
353 // AVX
354 def VMOVSSrr : sse12_move_rr<FR32, v4f32,
355                 "movss\t{$src2, $src1, $dst|$dst, $src1, $src2}">, XS, VEX_4V;
356 def VMOVSDrr : sse12_move_rr<FR64, v2f64,
357                 "movsd\t{$src2, $src1, $dst|$dst, $src1, $src2}">, XD, VEX_4V;
358
359 let canFoldAsLoad = 1, isReMaterializable = 1 in {
360   def VMOVSSrm : sse12_move_rm<FR32, f32mem, loadf32, "movss">, XS, VEX;
361   let AddedComplexity = 20 in
362     def VMOVSDrm : sse12_move_rm<FR64, f64mem, loadf64, "movsd">, XD, VEX;
363 }
364
365 def VMOVSSmr : SI<0x11, MRMDestMem, (outs), (ins f32mem:$dst, FR32:$src),
366                   "movss\t{$src, $dst|$dst, $src}",
367                   [(store FR32:$src, addr:$dst)]>, XS, VEX;
368 def VMOVSDmr : SI<0x11, MRMDestMem, (outs), (ins f64mem:$dst, FR64:$src),
369                   "movsd\t{$src, $dst|$dst, $src}",
370                   [(store FR64:$src, addr:$dst)]>, XD, VEX;
371
372 // SSE1 & 2
373 let Constraints = "$src1 = $dst" in {
374   def MOVSSrr : sse12_move_rr<FR32, v4f32,
375                           "movss\t{$src2, $dst|$dst, $src2}">, XS;
376   def MOVSDrr : sse12_move_rr<FR64, v2f64,
377                           "movsd\t{$src2, $dst|$dst, $src2}">, XD;
378 }
379
380 let canFoldAsLoad = 1, isReMaterializable = 1 in {
381   def MOVSSrm : sse12_move_rm<FR32, f32mem, loadf32, "movss">, XS;
382
383   let AddedComplexity = 20 in
384     def MOVSDrm : sse12_move_rm<FR64, f64mem, loadf64, "movsd">, XD;
385 }
386
387 def MOVSSmr : SSI<0x11, MRMDestMem, (outs), (ins f32mem:$dst, FR32:$src),
388                   "movss\t{$src, $dst|$dst, $src}",
389                   [(store FR32:$src, addr:$dst)]>;
390 def MOVSDmr : SDI<0x11, MRMDestMem, (outs), (ins f64mem:$dst, FR64:$src),
391                   "movsd\t{$src, $dst|$dst, $src}",
392                   [(store FR64:$src, addr:$dst)]>;
393
394 // Patterns
395 let Predicates = [HasSSE1] in {
396   let AddedComplexity = 15 in {
397   // Extract the low 32-bit value from one vector and insert it into another.
398   def : Pat<(v4f32 (movl VR128:$src1, VR128:$src2)),
399             (MOVSSrr (v4f32 VR128:$src1),
400                      (EXTRACT_SUBREG (v4f32 VR128:$src2), sub_ss))>;
401   def : Pat<(v4i32 (movl VR128:$src1, VR128:$src2)),
402             (MOVSSrr (v4i32 VR128:$src1),
403                      (EXTRACT_SUBREG (v4i32 VR128:$src2), sub_ss))>;
404
405   // Move scalar to XMM zero-extended, zeroing a VR128 then do a
406   // MOVSS to the lower bits.
407   def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector FR32:$src)))),
408             (MOVSSrr (v4f32 (V_SET0PS)), FR32:$src)>;
409   def : Pat<(v4f32 (X86vzmovl (v4f32 VR128:$src))),
410             (MOVSSrr (v4f32 (V_SET0PS)),
411                      (f32 (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss)))>;
412   def : Pat<(v4i32 (X86vzmovl (v4i32 VR128:$src))),
413             (MOVSSrr (v4i32 (V_SET0PI)),
414                      (EXTRACT_SUBREG (v4i32 VR128:$src), sub_ss))>;
415   }
416
417   let AddedComplexity = 20 in {
418   // MOVSSrm zeros the high parts of the register; represent this
419   // with SUBREG_TO_REG.
420   def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector (loadf32 addr:$src))))),
421             (SUBREG_TO_REG (i32 0), (MOVSSrm addr:$src), sub_ss)>;
422   def : Pat<(v4f32 (scalar_to_vector (loadf32 addr:$src))),
423             (SUBREG_TO_REG (i32 0), (MOVSSrm addr:$src), sub_ss)>;
424   def : Pat<(v4f32 (X86vzmovl (loadv4f32 addr:$src))),
425             (SUBREG_TO_REG (i32 0), (MOVSSrm addr:$src), sub_ss)>;
426   }
427
428   // Extract and store.
429   def : Pat<(store (f32 (vector_extract (v4f32 VR128:$src), (iPTR 0))),
430                    addr:$dst),
431             (MOVSSmr addr:$dst,
432                      (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss))>;
433
434   // Shuffle with MOVSS
435   def : Pat<(v4f32 (X86Movss VR128:$src1, (scalar_to_vector FR32:$src2))),
436             (MOVSSrr VR128:$src1, FR32:$src2)>;
437   def : Pat<(v4i32 (X86Movss VR128:$src1, VR128:$src2)),
438             (MOVSSrr (v4i32 VR128:$src1),
439                      (EXTRACT_SUBREG (v4i32 VR128:$src2), sub_ss))>;
440   def : Pat<(v4f32 (X86Movss VR128:$src1, VR128:$src2)),
441             (MOVSSrr (v4f32 VR128:$src1),
442                      (EXTRACT_SUBREG (v4f32 VR128:$src2), sub_ss))>;
443 }
444
445 let Predicates = [HasSSE2] in {
446   let AddedComplexity = 15 in {
447   // Extract the low 64-bit value from one vector and insert it into another.
448   def : Pat<(v2f64 (movl VR128:$src1, VR128:$src2)),
449             (MOVSDrr (v2f64 VR128:$src1),
450                      (EXTRACT_SUBREG (v2f64 VR128:$src2), sub_sd))>;
451   def : Pat<(v2i64 (movl VR128:$src1, VR128:$src2)),
452             (MOVSDrr (v2i64 VR128:$src1),
453                      (EXTRACT_SUBREG (v2i64 VR128:$src2), sub_sd))>;
454
455   // vector_shuffle v1, v2 <4, 5, 2, 3> using movsd
456   def : Pat<(v4f32 (movlp VR128:$src1, VR128:$src2)),
457             (MOVSDrr VR128:$src1, (EXTRACT_SUBREG VR128:$src2, sub_sd))>;
458   def : Pat<(v4i32 (movlp VR128:$src1, VR128:$src2)),
459             (MOVSDrr VR128:$src1, (EXTRACT_SUBREG VR128:$src2, sub_sd))>;
460
461   // Move scalar to XMM zero-extended, zeroing a VR128 then do a
462   // MOVSD to the lower bits.
463   def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector FR64:$src)))),
464             (MOVSDrr (v2f64 (V_SET0PS)), FR64:$src)>;
465   }
466
467   let AddedComplexity = 20 in {
468   // MOVSDrm zeros the high parts of the register; represent this
469   // with SUBREG_TO_REG.
470   def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector (loadf64 addr:$src))))),
471             (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), sub_sd)>;
472   def : Pat<(v2f64 (scalar_to_vector (loadf64 addr:$src))),
473             (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), sub_sd)>;
474   def : Pat<(v2f64 (X86vzmovl (loadv2f64 addr:$src))),
475             (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), sub_sd)>;
476   def : Pat<(v2f64 (X86vzmovl (bc_v2f64 (loadv4f32 addr:$src)))),
477             (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), sub_sd)>;
478   def : Pat<(v2f64 (X86vzload addr:$src)),
479             (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), sub_sd)>;
480   }
481
482   // Extract and store.
483   def : Pat<(store (f64 (vector_extract (v2f64 VR128:$src), (iPTR 0))),
484                    addr:$dst),
485             (MOVSDmr addr:$dst,
486                      (EXTRACT_SUBREG (v2f64 VR128:$src), sub_sd))>;
487
488   // Shuffle with MOVSD
489   def : Pat<(v2f64 (X86Movsd VR128:$src1, (scalar_to_vector FR64:$src2))),
490             (MOVSDrr VR128:$src1, FR64:$src2)>;
491   def : Pat<(v2i64 (X86Movsd VR128:$src1, VR128:$src2)),
492             (MOVSDrr (v2i64 VR128:$src1),
493                      (EXTRACT_SUBREG (v2i64 VR128:$src2), sub_sd))>;
494   def : Pat<(v2f64 (X86Movsd VR128:$src1, VR128:$src2)),
495             (MOVSDrr (v2f64 VR128:$src1),
496                      (EXTRACT_SUBREG (v2f64 VR128:$src2), sub_sd))>;
497   def : Pat<(v4f32 (X86Movsd VR128:$src1, VR128:$src2)),
498             (MOVSDrr VR128:$src1, (EXTRACT_SUBREG (v4f32 VR128:$src2),sub_sd))>;
499   def : Pat<(v4i32 (X86Movsd VR128:$src1, VR128:$src2)),
500             (MOVSDrr VR128:$src1, (EXTRACT_SUBREG (v4i32 VR128:$src2),sub_sd))>;
501
502   // FIXME: Instead of a X86Movlps there should be a X86Movsd here, the problem
503   // is during lowering, where it's not possible to recognize the fold cause
504   // it has two uses through a bitcast. One use disappears at isel time and the
505   // fold opportunity reappears.
506   def : Pat<(v4f32 (X86Movlps VR128:$src1, VR128:$src2)),
507             (MOVSDrr VR128:$src1, (EXTRACT_SUBREG (v4f32 VR128:$src2),sub_sd))>;
508   def : Pat<(v4i32 (X86Movlps VR128:$src1, VR128:$src2)),
509             (MOVSDrr VR128:$src1, (EXTRACT_SUBREG (v4i32 VR128:$src2),sub_sd))>;
510 }
511
512 let Predicates = [HasAVX] in {
513   let AddedComplexity = 15 in {
514   // Extract the low 32-bit value from one vector and insert it into another.
515   def : Pat<(v4f32 (movl VR128:$src1, VR128:$src2)),
516             (VMOVSSrr (v4f32 VR128:$src1),
517                       (EXTRACT_SUBREG (v4f32 VR128:$src2), sub_ss))>;
518   def : Pat<(v4i32 (movl VR128:$src1, VR128:$src2)),
519             (VMOVSSrr (v4i32 VR128:$src1),
520                       (EXTRACT_SUBREG (v4i32 VR128:$src2), sub_ss))>;
521
522   // Extract the low 64-bit value from one vector and insert it into another.
523   def : Pat<(v2f64 (movl VR128:$src1, VR128:$src2)),
524             (VMOVSDrr (v2f64 VR128:$src1),
525                       (EXTRACT_SUBREG (v2f64 VR128:$src2), sub_sd))>;
526   def : Pat<(v2i64 (movl VR128:$src1, VR128:$src2)),
527             (VMOVSDrr (v2i64 VR128:$src1),
528                       (EXTRACT_SUBREG (v2i64 VR128:$src2), sub_sd))>;
529
530   // vector_shuffle v1, v2 <4, 5, 2, 3> using movsd
531   def : Pat<(v4f32 (movlp VR128:$src1, VR128:$src2)),
532             (VMOVSDrr VR128:$src1, (EXTRACT_SUBREG VR128:$src2, sub_sd))>;
533   def : Pat<(v4i32 (movlp VR128:$src1, VR128:$src2)),
534             (VMOVSDrr VR128:$src1, (EXTRACT_SUBREG VR128:$src2, sub_sd))>;
535
536   // Move scalar to XMM zero-extended, zeroing a VR128 then do a
537   // MOVS{S,D} to the lower bits.
538   def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector FR32:$src)))),
539             (VMOVSSrr (v4f32 (V_SET0PS)), FR32:$src)>;
540   def : Pat<(v4f32 (X86vzmovl (v4f32 VR128:$src))),
541             (VMOVSSrr (v4f32 (V_SET0PS)),
542                       (f32 (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss)))>;
543   def : Pat<(v4i32 (X86vzmovl (v4i32 VR128:$src))),
544             (VMOVSSrr (v4i32 (V_SET0PI)),
545                       (EXTRACT_SUBREG (v4i32 VR128:$src), sub_ss))>;
546   def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector FR64:$src)))),
547             (VMOVSDrr (v2f64 (V_SET0PS)), FR64:$src)>;
548   }
549
550   let AddedComplexity = 20 in {
551   // MOVSSrm zeros the high parts of the register; represent this
552   // with SUBREG_TO_REG. The AVX versions also write: DST[255:128] <- 0
553   def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector (loadf32 addr:$src))))),
554             (SUBREG_TO_REG (i32 0), (VMOVSSrm addr:$src), sub_ss)>;
555   def : Pat<(v4f32 (scalar_to_vector (loadf32 addr:$src))),
556             (SUBREG_TO_REG (i32 0), (VMOVSSrm addr:$src), sub_ss)>;
557   def : Pat<(v4f32 (X86vzmovl (loadv4f32 addr:$src))),
558             (SUBREG_TO_REG (i32 0), (VMOVSSrm addr:$src), sub_ss)>;
559
560   // MOVSDrm zeros the high parts of the register; represent this
561   // with SUBREG_TO_REG. The AVX versions also write: DST[255:128] <- 0
562   def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector (loadf64 addr:$src))))),
563             (SUBREG_TO_REG (i64 0), (VMOVSDrm addr:$src), sub_sd)>;
564   def : Pat<(v2f64 (scalar_to_vector (loadf64 addr:$src))),
565             (SUBREG_TO_REG (i64 0), (VMOVSDrm addr:$src), sub_sd)>;
566   def : Pat<(v2f64 (X86vzmovl (loadv2f64 addr:$src))),
567             (SUBREG_TO_REG (i64 0), (VMOVSDrm addr:$src), sub_sd)>;
568   def : Pat<(v2f64 (X86vzmovl (bc_v2f64 (loadv4f32 addr:$src)))),
569             (SUBREG_TO_REG (i64 0), (VMOVSDrm addr:$src), sub_sd)>;
570   def : Pat<(v2f64 (X86vzload addr:$src)),
571             (SUBREG_TO_REG (i64 0), (VMOVSDrm addr:$src), sub_sd)>;
572
573   // Represent the same patterns above but in the form they appear for
574   // 256-bit types
575   def : Pat<(v8f32 (X86vzmovl (insert_subvector undef,
576                    (v4f32 (scalar_to_vector (loadf32 addr:$src))), (i32 0)))),
577             (SUBREG_TO_REG (i32 0), (VMOVSSrm addr:$src), sub_ss)>;
578   def : Pat<(v4f64 (X86vzmovl (insert_subvector undef,
579                    (v2f64 (scalar_to_vector (loadf64 addr:$src))), (i32 0)))),
580             (SUBREG_TO_REG (i32 0), (VMOVSDrm addr:$src), sub_sd)>;
581   }
582
583   // Extract and store.
584   def : Pat<(store (f32 (vector_extract (v4f32 VR128:$src), (iPTR 0))),
585                    addr:$dst),
586             (VMOVSSmr addr:$dst,
587                      (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss))>;
588   def : Pat<(store (f64 (vector_extract (v2f64 VR128:$src), (iPTR 0))),
589                    addr:$dst),
590             (VMOVSDmr addr:$dst,
591                      (EXTRACT_SUBREG (v2f64 VR128:$src), sub_sd))>;
592
593   // Shuffle with VMOVSS
594   def : Pat<(v4f32 (X86Movss VR128:$src1, (scalar_to_vector FR32:$src2))),
595             (VMOVSSrr VR128:$src1, FR32:$src2)>;
596   def : Pat<(v4i32 (X86Movss VR128:$src1, VR128:$src2)),
597             (VMOVSSrr (v4i32 VR128:$src1),
598                       (EXTRACT_SUBREG (v4i32 VR128:$src2), sub_ss))>;
599   def : Pat<(v4f32 (X86Movss VR128:$src1, VR128:$src2)),
600             (VMOVSSrr (v4f32 VR128:$src1),
601                       (EXTRACT_SUBREG (v4f32 VR128:$src2), sub_ss))>;
602
603   // Shuffle with VMOVSD
604   def : Pat<(v2f64 (X86Movsd VR128:$src1, (scalar_to_vector FR64:$src2))),
605             (VMOVSDrr VR128:$src1, FR64:$src2)>;
606   def : Pat<(v2i64 (X86Movsd VR128:$src1, VR128:$src2)),
607             (VMOVSDrr (v2i64 VR128:$src1),
608                      (EXTRACT_SUBREG (v2i64 VR128:$src2), sub_sd))>;
609   def : Pat<(v2f64 (X86Movsd VR128:$src1, VR128:$src2)),
610             (VMOVSDrr (v2f64 VR128:$src1),
611                      (EXTRACT_SUBREG (v2f64 VR128:$src2), sub_sd))>;
612   def : Pat<(v4f32 (X86Movsd VR128:$src1, VR128:$src2)),
613             (VMOVSDrr VR128:$src1, (EXTRACT_SUBREG (v4f32 VR128:$src2),
614                                                    sub_sd))>;
615   def : Pat<(v4i32 (X86Movsd VR128:$src1, VR128:$src2)),
616             (VMOVSDrr VR128:$src1, (EXTRACT_SUBREG (v4i32 VR128:$src2),
617                                                    sub_sd))>;
618
619   // FIXME: Instead of a X86Movlps there should be a X86Movsd here, the problem
620   // is during lowering, where it's not possible to recognize the fold cause
621   // it has two uses through a bitcast. One use disappears at isel time and the
622   // fold opportunity reappears.
623   def : Pat<(v4f32 (X86Movlps VR128:$src1, VR128:$src2)),
624             (VMOVSDrr VR128:$src1, (EXTRACT_SUBREG (v4f32 VR128:$src2),
625                                                    sub_sd))>;
626   def : Pat<(v4i32 (X86Movlps VR128:$src1, VR128:$src2)),
627             (VMOVSDrr VR128:$src1, (EXTRACT_SUBREG (v4i32 VR128:$src2),
628                                                    sub_sd))>;
629 }
630
631 //===----------------------------------------------------------------------===//
632 // SSE 1 & 2 - Move Aligned/Unaligned FP Instructions
633 //===----------------------------------------------------------------------===//
634
635 multiclass sse12_mov_packed<bits<8> opc, RegisterClass RC,
636                             X86MemOperand x86memop, PatFrag ld_frag,
637                             string asm, Domain d,
638                             bit IsReMaterializable = 1> {
639 let neverHasSideEffects = 1 in
640   def rr : PI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src),
641               !strconcat(asm, "\t{$src, $dst|$dst, $src}"), [], d>;
642 let canFoldAsLoad = 1, isReMaterializable = IsReMaterializable in
643   def rm : PI<opc, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
644               !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
645                    [(set RC:$dst, (ld_frag addr:$src))], d>;
646 }
647
648 defm VMOVAPS : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv4f32,
649                               "movaps", SSEPackedSingle>, TB, VEX;
650 defm VMOVAPD : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv2f64,
651                               "movapd", SSEPackedDouble>, TB, OpSize, VEX;
652 defm VMOVUPS : sse12_mov_packed<0x10, VR128, f128mem, loadv4f32,
653                               "movups", SSEPackedSingle>, TB, VEX;
654 defm VMOVUPD : sse12_mov_packed<0x10, VR128, f128mem, loadv2f64,
655                               "movupd", SSEPackedDouble, 0>, TB, OpSize, VEX;
656
657 defm VMOVAPSY : sse12_mov_packed<0x28, VR256, f256mem, alignedloadv8f32,
658                               "movaps", SSEPackedSingle>, TB, VEX;
659 defm VMOVAPDY : sse12_mov_packed<0x28, VR256, f256mem, alignedloadv4f64,
660                               "movapd", SSEPackedDouble>, TB, OpSize, VEX;
661 defm VMOVUPSY : sse12_mov_packed<0x10, VR256, f256mem, loadv8f32,
662                               "movups", SSEPackedSingle>, TB, VEX;
663 defm VMOVUPDY : sse12_mov_packed<0x10, VR256, f256mem, loadv4f64,
664                               "movupd", SSEPackedDouble, 0>, TB, OpSize, VEX;
665 defm MOVAPS : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv4f32,
666                               "movaps", SSEPackedSingle>, TB;
667 defm MOVAPD : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv2f64,
668                               "movapd", SSEPackedDouble>, TB, OpSize;
669 defm MOVUPS : sse12_mov_packed<0x10, VR128, f128mem, loadv4f32,
670                               "movups", SSEPackedSingle>, TB;
671 defm MOVUPD : sse12_mov_packed<0x10, VR128, f128mem, loadv2f64,
672                               "movupd", SSEPackedDouble, 0>, TB, OpSize;
673
674 def VMOVAPSmr : VPSI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
675                    "movaps\t{$src, $dst|$dst, $src}",
676                    [(alignedstore (v4f32 VR128:$src), addr:$dst)]>, VEX;
677 def VMOVAPDmr : VPDI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
678                    "movapd\t{$src, $dst|$dst, $src}",
679                    [(alignedstore (v2f64 VR128:$src), addr:$dst)]>, VEX;
680 def VMOVUPSmr : VPSI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
681                    "movups\t{$src, $dst|$dst, $src}",
682                    [(store (v4f32 VR128:$src), addr:$dst)]>, VEX;
683 def VMOVUPDmr : VPDI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
684                    "movupd\t{$src, $dst|$dst, $src}",
685                    [(store (v2f64 VR128:$src), addr:$dst)]>, VEX;
686 def VMOVAPSYmr : VPSI<0x29, MRMDestMem, (outs), (ins f256mem:$dst, VR256:$src),
687                    "movaps\t{$src, $dst|$dst, $src}",
688                    [(alignedstore (v8f32 VR256:$src), addr:$dst)]>, VEX;
689 def VMOVAPDYmr : VPDI<0x29, MRMDestMem, (outs), (ins f256mem:$dst, VR256:$src),
690                    "movapd\t{$src, $dst|$dst, $src}",
691                    [(alignedstore (v4f64 VR256:$src), addr:$dst)]>, VEX;
692 def VMOVUPSYmr : VPSI<0x11, MRMDestMem, (outs), (ins f256mem:$dst, VR256:$src),
693                    "movups\t{$src, $dst|$dst, $src}",
694                    [(store (v8f32 VR256:$src), addr:$dst)]>, VEX;
695 def VMOVUPDYmr : VPDI<0x11, MRMDestMem, (outs), (ins f256mem:$dst, VR256:$src),
696                    "movupd\t{$src, $dst|$dst, $src}",
697                    [(store (v4f64 VR256:$src), addr:$dst)]>, VEX;
698
699 def : Pat<(int_x86_avx_loadu_ps_256 addr:$src), (VMOVUPSYrm addr:$src)>;
700 def : Pat<(int_x86_avx_storeu_ps_256 addr:$dst, VR256:$src),
701           (VMOVUPSYmr addr:$dst, VR256:$src)>;
702
703 def : Pat<(int_x86_avx_loadu_pd_256 addr:$src), (VMOVUPDYrm addr:$src)>;
704 def : Pat<(int_x86_avx_storeu_pd_256 addr:$dst, VR256:$src),
705           (VMOVUPDYmr addr:$dst, VR256:$src)>;
706
707 def MOVAPSmr : PSI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
708                    "movaps\t{$src, $dst|$dst, $src}",
709                    [(alignedstore (v4f32 VR128:$src), addr:$dst)]>;
710 def MOVAPDmr : PDI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
711                    "movapd\t{$src, $dst|$dst, $src}",
712                    [(alignedstore (v2f64 VR128:$src), addr:$dst)]>;
713 def MOVUPSmr : PSI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
714                    "movups\t{$src, $dst|$dst, $src}",
715                    [(store (v4f32 VR128:$src), addr:$dst)]>;
716 def MOVUPDmr : PDI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
717                    "movupd\t{$src, $dst|$dst, $src}",
718                    [(store (v2f64 VR128:$src), addr:$dst)]>;
719
720 let Predicates = [HasAVX] in {
721   def : Pat<(int_x86_sse_storeu_ps addr:$dst, VR128:$src),
722             (VMOVUPSmr addr:$dst, VR128:$src)>;
723   def : Pat<(int_x86_sse2_storeu_pd addr:$dst, VR128:$src),
724             (VMOVUPDmr addr:$dst, VR128:$src)>;
725 }
726
727 let Predicates = [HasSSE1] in
728   def : Pat<(int_x86_sse_storeu_ps addr:$dst, VR128:$src),
729             (MOVUPSmr addr:$dst, VR128:$src)>;
730 let Predicates = [HasSSE2] in
731   def : Pat<(int_x86_sse2_storeu_pd addr:$dst, VR128:$src),
732             (MOVUPDmr addr:$dst, VR128:$src)>;
733
734 // Use movaps / movups for SSE integer load / store (one byte shorter).
735 // The instructions selected below are then converted to MOVDQA/MOVDQU
736 // during the SSE domain pass.
737 let Predicates = [HasSSE1] in {
738   def : Pat<(alignedloadv4i32 addr:$src),
739             (MOVAPSrm addr:$src)>;
740   def : Pat<(loadv4i32 addr:$src),
741             (MOVUPSrm addr:$src)>;
742   def : Pat<(alignedloadv2i64 addr:$src),
743             (MOVAPSrm addr:$src)>;
744   def : Pat<(loadv2i64 addr:$src),
745             (MOVUPSrm addr:$src)>;
746
747   def : Pat<(alignedstore (v2i64 VR128:$src), addr:$dst),
748             (MOVAPSmr addr:$dst, VR128:$src)>;
749   def : Pat<(alignedstore (v4i32 VR128:$src), addr:$dst),
750             (MOVAPSmr addr:$dst, VR128:$src)>;
751   def : Pat<(alignedstore (v8i16 VR128:$src), addr:$dst),
752             (MOVAPSmr addr:$dst, VR128:$src)>;
753   def : Pat<(alignedstore (v16i8 VR128:$src), addr:$dst),
754             (MOVAPSmr addr:$dst, VR128:$src)>;
755   def : Pat<(store (v2i64 VR128:$src), addr:$dst),
756             (MOVUPSmr addr:$dst, VR128:$src)>;
757   def : Pat<(store (v4i32 VR128:$src), addr:$dst),
758             (MOVUPSmr addr:$dst, VR128:$src)>;
759   def : Pat<(store (v8i16 VR128:$src), addr:$dst),
760             (MOVUPSmr addr:$dst, VR128:$src)>;
761   def : Pat<(store (v16i8 VR128:$src), addr:$dst),
762             (MOVUPSmr addr:$dst, VR128:$src)>;
763 }
764
765 // Use vmovaps/vmovups for AVX integer load/store.
766 let Predicates = [HasAVX] in {
767   // 128-bit load/store
768   def : Pat<(alignedloadv4i32 addr:$src),
769             (VMOVAPSrm addr:$src)>;
770   def : Pat<(loadv4i32 addr:$src),
771             (VMOVUPSrm addr:$src)>;
772   def : Pat<(alignedloadv2i64 addr:$src),
773             (VMOVAPSrm addr:$src)>;
774   def : Pat<(loadv2i64 addr:$src),
775             (VMOVUPSrm addr:$src)>;
776
777   def : Pat<(alignedstore (v2i64 VR128:$src), addr:$dst),
778             (VMOVAPSmr addr:$dst, VR128:$src)>;
779   def : Pat<(alignedstore (v4i32 VR128:$src), addr:$dst),
780             (VMOVAPSmr addr:$dst, VR128:$src)>;
781   def : Pat<(alignedstore (v8i16 VR128:$src), addr:$dst),
782             (VMOVAPSmr addr:$dst, VR128:$src)>;
783   def : Pat<(alignedstore (v16i8 VR128:$src), addr:$dst),
784             (VMOVAPSmr addr:$dst, VR128:$src)>;
785   def : Pat<(store (v2i64 VR128:$src), addr:$dst),
786             (VMOVUPSmr addr:$dst, VR128:$src)>;
787   def : Pat<(store (v4i32 VR128:$src), addr:$dst),
788             (VMOVUPSmr addr:$dst, VR128:$src)>;
789   def : Pat<(store (v8i16 VR128:$src), addr:$dst),
790             (VMOVUPSmr addr:$dst, VR128:$src)>;
791   def : Pat<(store (v16i8 VR128:$src), addr:$dst),
792             (VMOVUPSmr addr:$dst, VR128:$src)>;
793
794   // 256-bit load/store
795   def : Pat<(alignedloadv4i64 addr:$src),
796             (VMOVAPSYrm addr:$src)>;
797   def : Pat<(loadv4i64 addr:$src),
798             (VMOVUPSYrm addr:$src)>;
799   def : Pat<(alignedloadv8i32 addr:$src),
800             (VMOVAPSYrm addr:$src)>;
801   def : Pat<(loadv8i32 addr:$src),
802             (VMOVUPSYrm addr:$src)>;
803   def : Pat<(alignedstore (v4i64 VR256:$src), addr:$dst),
804             (VMOVAPSYmr addr:$dst, VR256:$src)>;
805   def : Pat<(alignedstore (v8i32 VR256:$src), addr:$dst),
806             (VMOVAPSYmr addr:$dst, VR256:$src)>;
807   def : Pat<(alignedstore (v16i16 VR256:$src), addr:$dst),
808             (VMOVAPSYmr addr:$dst, VR256:$src)>;
809   def : Pat<(alignedstore (v32i8 VR256:$src), addr:$dst),
810             (VMOVAPSYmr addr:$dst, VR256:$src)>;
811   def : Pat<(store (v4i64 VR256:$src), addr:$dst),
812             (VMOVUPSYmr addr:$dst, VR256:$src)>;
813   def : Pat<(store (v8i32 VR256:$src), addr:$dst),
814             (VMOVUPSYmr addr:$dst, VR256:$src)>;
815   def : Pat<(store (v16i16 VR256:$src), addr:$dst),
816             (VMOVUPSYmr addr:$dst, VR256:$src)>;
817   def : Pat<(store (v32i8 VR256:$src), addr:$dst),
818             (VMOVUPSYmr addr:$dst, VR256:$src)>;
819 }
820
821 // Alias instruction to do FR32 or FR64 reg-to-reg copy using movaps. Upper
822 // bits are disregarded. FIXME: Set encoding to pseudo!
823 let neverHasSideEffects = 1 in {
824 def FsMOVAPSrr : PSI<0x28, MRMSrcReg, (outs FR32:$dst), (ins FR32:$src),
825                      "movaps\t{$src, $dst|$dst, $src}", []>;
826 def FsMOVAPDrr : PDI<0x28, MRMSrcReg, (outs FR64:$dst), (ins FR64:$src),
827                      "movapd\t{$src, $dst|$dst, $src}", []>;
828 def FsVMOVAPSrr : VPSI<0x28, MRMSrcReg, (outs FR32:$dst), (ins FR32:$src),
829                        "movaps\t{$src, $dst|$dst, $src}", []>, VEX;
830 def FsVMOVAPDrr : VPDI<0x28, MRMSrcReg, (outs FR64:$dst), (ins FR64:$src),
831                        "movapd\t{$src, $dst|$dst, $src}", []>, VEX;
832 }
833
834 // Alias instruction to load FR32 or FR64 from f128mem using movaps. Upper
835 // bits are disregarded. FIXME: Set encoding to pseudo!
836 let canFoldAsLoad = 1, isReMaterializable = 1 in {
837 def FsMOVAPSrm : PSI<0x28, MRMSrcMem, (outs FR32:$dst), (ins f128mem:$src),
838                      "movaps\t{$src, $dst|$dst, $src}",
839                      [(set FR32:$dst, (alignedloadfsf32 addr:$src))]>;
840 def FsMOVAPDrm : PDI<0x28, MRMSrcMem, (outs FR64:$dst), (ins f128mem:$src),
841                      "movapd\t{$src, $dst|$dst, $src}",
842                      [(set FR64:$dst, (alignedloadfsf64 addr:$src))]>;
843 let isCodeGenOnly = 1 in {
844   def FsVMOVAPSrm : VPSI<0x28, MRMSrcMem, (outs FR32:$dst), (ins f128mem:$src),
845                          "movaps\t{$src, $dst|$dst, $src}",
846                          [(set FR32:$dst, (alignedloadfsf32 addr:$src))]>, VEX;
847   def FsVMOVAPDrm : VPDI<0x28, MRMSrcMem, (outs FR64:$dst), (ins f128mem:$src),
848                          "movapd\t{$src, $dst|$dst, $src}",
849                          [(set FR64:$dst, (alignedloadfsf64 addr:$src))]>, VEX;
850 }
851 }
852
853 //===----------------------------------------------------------------------===//
854 // SSE 1 & 2 - Move Low packed FP Instructions
855 //===----------------------------------------------------------------------===//
856
857 multiclass sse12_mov_hilo_packed<bits<8>opc, RegisterClass RC,
858                                  PatFrag mov_frag, string base_opc,
859                                  string asm_opr> {
860   def PSrm : PI<opc, MRMSrcMem,
861          (outs VR128:$dst), (ins VR128:$src1, f64mem:$src2),
862          !strconcat(base_opc, "s", asm_opr),
863      [(set RC:$dst,
864        (mov_frag RC:$src1,
865               (bc_v4f32 (v2f64 (scalar_to_vector (loadf64 addr:$src2))))))],
866               SSEPackedSingle>, TB;
867
868   def PDrm : PI<opc, MRMSrcMem,
869          (outs RC:$dst), (ins RC:$src1, f64mem:$src2),
870          !strconcat(base_opc, "d", asm_opr),
871      [(set RC:$dst, (v2f64 (mov_frag RC:$src1,
872                               (scalar_to_vector (loadf64 addr:$src2)))))],
873               SSEPackedDouble>, TB, OpSize;
874 }
875
876 let AddedComplexity = 20 in {
877   defm VMOVL : sse12_mov_hilo_packed<0x12, VR128, movlp, "movlp",
878                      "\t{$src2, $src1, $dst|$dst, $src1, $src2}">, VEX_4V;
879 }
880 let Constraints = "$src1 = $dst", AddedComplexity = 20 in {
881   defm MOVL : sse12_mov_hilo_packed<0x12, VR128, movlp, "movlp",
882                                    "\t{$src2, $dst|$dst, $src2}">;
883 }
884
885 def VMOVLPSmr : VPSI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
886                    "movlps\t{$src, $dst|$dst, $src}",
887                    [(store (f64 (vector_extract (bc_v2f64 (v4f32 VR128:$src)),
888                                  (iPTR 0))), addr:$dst)]>, VEX;
889 def VMOVLPDmr : VPDI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
890                    "movlpd\t{$src, $dst|$dst, $src}",
891                    [(store (f64 (vector_extract (v2f64 VR128:$src),
892                                  (iPTR 0))), addr:$dst)]>, VEX;
893 def MOVLPSmr : PSI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
894                    "movlps\t{$src, $dst|$dst, $src}",
895                    [(store (f64 (vector_extract (bc_v2f64 (v4f32 VR128:$src)),
896                                  (iPTR 0))), addr:$dst)]>;
897 def MOVLPDmr : PDI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
898                    "movlpd\t{$src, $dst|$dst, $src}",
899                    [(store (f64 (vector_extract (v2f64 VR128:$src),
900                                  (iPTR 0))), addr:$dst)]>;
901
902 let Predicates = [HasAVX] in {
903   let AddedComplexity = 20 in {
904     // vector_shuffle v1, (load v2) <4, 5, 2, 3> using MOVLPS
905     def : Pat<(v4f32 (movlp VR128:$src1, (load addr:$src2))),
906               (VMOVLPSrm VR128:$src1, addr:$src2)>;
907     def : Pat<(v4i32 (movlp VR128:$src1, (load addr:$src2))),
908               (VMOVLPSrm VR128:$src1, addr:$src2)>;
909     // vector_shuffle v1, (load v2) <2, 1> using MOVLPS
910     def : Pat<(v2f64 (movlp VR128:$src1, (load addr:$src2))),
911               (VMOVLPDrm VR128:$src1, addr:$src2)>;
912     def : Pat<(v2i64 (movlp VR128:$src1, (load addr:$src2))),
913               (VMOVLPDrm VR128:$src1, addr:$src2)>;
914   }
915
916   // (store (vector_shuffle (load addr), v2, <4, 5, 2, 3>), addr) using MOVLPS
917   def : Pat<(store (v4f32 (movlp (load addr:$src1), VR128:$src2)), addr:$src1),
918             (VMOVLPSmr addr:$src1, VR128:$src2)>;
919   def : Pat<(store (v4i32 (movlp (bc_v4i32 (loadv2i64 addr:$src1)),
920                                  VR128:$src2)), addr:$src1),
921             (VMOVLPSmr addr:$src1, VR128:$src2)>;
922
923   // (store (vector_shuffle (load addr), v2, <2, 1>), addr) using MOVLPS
924   def : Pat<(store (v2f64 (movlp (load addr:$src1), VR128:$src2)), addr:$src1),
925             (VMOVLPDmr addr:$src1, VR128:$src2)>;
926   def : Pat<(store (v2i64 (movlp (load addr:$src1), VR128:$src2)), addr:$src1),
927             (VMOVLPDmr addr:$src1, VR128:$src2)>;
928
929   // Shuffle with VMOVLPS
930   def : Pat<(v4f32 (X86Movlps VR128:$src1, (load addr:$src2))),
931             (VMOVLPSrm VR128:$src1, addr:$src2)>;
932   def : Pat<(v4i32 (X86Movlps VR128:$src1, (load addr:$src2))),
933             (VMOVLPSrm VR128:$src1, addr:$src2)>;
934   def : Pat<(X86Movlps VR128:$src1,
935                       (bc_v4f32 (v2f64 (scalar_to_vector (loadf64 addr:$src2))))),
936             (VMOVLPSrm VR128:$src1, addr:$src2)>;
937
938   // Shuffle with VMOVLPD
939   def : Pat<(v2f64 (X86Movlpd VR128:$src1, (load addr:$src2))),
940             (VMOVLPDrm VR128:$src1, addr:$src2)>;
941   def : Pat<(v2i64 (X86Movlpd VR128:$src1, (load addr:$src2))),
942             (VMOVLPDrm VR128:$src1, addr:$src2)>;
943   def : Pat<(v2f64 (X86Movlpd VR128:$src1,
944                               (scalar_to_vector (loadf64 addr:$src2)))),
945             (VMOVLPDrm VR128:$src1, addr:$src2)>;
946
947   // Store patterns
948   def : Pat<(store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)),
949                    addr:$src1),
950             (VMOVLPSmr addr:$src1, VR128:$src2)>;
951   def : Pat<(store (v4i32 (X86Movlps
952                    (bc_v4i32 (loadv2i64 addr:$src1)), VR128:$src2)), addr:$src1),
953             (VMOVLPSmr addr:$src1, VR128:$src2)>;
954   def : Pat<(store (v2f64 (X86Movlpd (load addr:$src1), VR128:$src2)),
955                    addr:$src1),
956             (VMOVLPDmr addr:$src1, VR128:$src2)>;
957   def : Pat<(store (v2i64 (X86Movlpd (load addr:$src1), VR128:$src2)),
958                    addr:$src1),
959             (VMOVLPDmr addr:$src1, VR128:$src2)>;
960 }
961
962 let Predicates = [HasSSE1] in {
963   let AddedComplexity = 20 in {
964     // vector_shuffle v1, (load v2) <4, 5, 2, 3> using MOVLPS
965     def : Pat<(v4f32 (movlp VR128:$src1, (load addr:$src2))),
966               (MOVLPSrm VR128:$src1, addr:$src2)>;
967     def : Pat<(v4i32 (movlp VR128:$src1, (load addr:$src2))),
968               (MOVLPSrm VR128:$src1, addr:$src2)>;
969   }
970
971   // (store (vector_shuffle (load addr), v2, <4, 5, 2, 3>), addr) using MOVLPS
972   def : Pat<(store (v4f32 (movlp (load addr:$src1), VR128:$src2)), addr:$src1),
973             (MOVLPSmr addr:$src1, VR128:$src2)>;
974   def : Pat<(store (v4i32 (movlp (bc_v4i32 (loadv2i64 addr:$src1)),
975                                  VR128:$src2)), addr:$src1),
976             (MOVLPSmr addr:$src1, VR128:$src2)>;
977
978   // Shuffle with MOVLPS
979   def : Pat<(v4f32 (X86Movlps VR128:$src1, (load addr:$src2))),
980             (MOVLPSrm VR128:$src1, addr:$src2)>;
981   def : Pat<(v4i32 (X86Movlps VR128:$src1, (load addr:$src2))),
982             (MOVLPSrm VR128:$src1, addr:$src2)>;
983   def : Pat<(X86Movlps VR128:$src1,
984                       (bc_v4f32 (v2f64 (scalar_to_vector (loadf64 addr:$src2))))),
985             (MOVLPSrm VR128:$src1, addr:$src2)>;
986
987   // Store patterns
988   def : Pat<(store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)),
989                                       addr:$src1),
990             (MOVLPSmr addr:$src1, VR128:$src2)>;
991   def : Pat<(store (v4i32 (X86Movlps
992                    (bc_v4i32 (loadv2i64 addr:$src1)), VR128:$src2)),
993                               addr:$src1),
994             (MOVLPSmr addr:$src1, VR128:$src2)>;
995 }
996
997 let Predicates = [HasSSE2] in {
998   let AddedComplexity = 20 in {
999     // vector_shuffle v1, (load v2) <2, 1> using MOVLPS
1000     def : Pat<(v2f64 (movlp VR128:$src1, (load addr:$src2))),
1001               (MOVLPDrm VR128:$src1, addr:$src2)>;
1002     def : Pat<(v2i64 (movlp VR128:$src1, (load addr:$src2))),
1003               (MOVLPDrm VR128:$src1, addr:$src2)>;
1004   }
1005
1006   // (store (vector_shuffle (load addr), v2, <2, 1>), addr) using MOVLPS
1007   def : Pat<(store (v2f64 (movlp (load addr:$src1), VR128:$src2)), addr:$src1),
1008             (MOVLPDmr addr:$src1, VR128:$src2)>;
1009   def : Pat<(store (v2i64 (movlp (load addr:$src1), VR128:$src2)), addr:$src1),
1010             (MOVLPDmr addr:$src1, VR128:$src2)>;
1011
1012   // Shuffle with MOVLPD
1013   def : Pat<(v2f64 (X86Movlpd VR128:$src1, (load addr:$src2))),
1014             (MOVLPDrm VR128:$src1, addr:$src2)>;
1015   def : Pat<(v2i64 (X86Movlpd VR128:$src1, (load addr:$src2))),
1016             (MOVLPDrm VR128:$src1, addr:$src2)>;
1017   def : Pat<(v2f64 (X86Movlpd VR128:$src1,
1018                               (scalar_to_vector (loadf64 addr:$src2)))),
1019             (MOVLPDrm VR128:$src1, addr:$src2)>;
1020
1021   // Store patterns
1022   def : Pat<(store (v2f64 (X86Movlpd (load addr:$src1), VR128:$src2)),
1023                            addr:$src1),
1024             (MOVLPDmr addr:$src1, VR128:$src2)>;
1025   def : Pat<(store (v2i64 (X86Movlpd (load addr:$src1), VR128:$src2)),
1026                            addr:$src1),
1027             (MOVLPDmr addr:$src1, VR128:$src2)>;
1028 }
1029
1030 //===----------------------------------------------------------------------===//
1031 // SSE 1 & 2 - Move Hi packed FP Instructions
1032 //===----------------------------------------------------------------------===//
1033
1034 let AddedComplexity = 20 in {
1035   defm VMOVH : sse12_mov_hilo_packed<0x16, VR128, movlhps, "movhp",
1036                      "\t{$src2, $src1, $dst|$dst, $src1, $src2}">, VEX_4V;
1037 }
1038 let Constraints = "$src1 = $dst", AddedComplexity = 20 in {
1039   defm MOVH : sse12_mov_hilo_packed<0x16, VR128, movlhps, "movhp",
1040                                    "\t{$src2, $dst|$dst, $src2}">;
1041 }
1042
1043 // v2f64 extract element 1 is always custom lowered to unpack high to low
1044 // and extract element 0 so the non-store version isn't too horrible.
1045 def VMOVHPSmr : VPSI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1046                    "movhps\t{$src, $dst|$dst, $src}",
1047                    [(store (f64 (vector_extract
1048                                  (unpckh (bc_v2f64 (v4f32 VR128:$src)),
1049                                          (undef)), (iPTR 0))), addr:$dst)]>,
1050                    VEX;
1051 def VMOVHPDmr : VPDI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1052                    "movhpd\t{$src, $dst|$dst, $src}",
1053                    [(store (f64 (vector_extract
1054                                  (v2f64 (unpckh VR128:$src, (undef))),
1055                                  (iPTR 0))), addr:$dst)]>,
1056                    VEX;
1057 def MOVHPSmr : PSI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1058                    "movhps\t{$src, $dst|$dst, $src}",
1059                    [(store (f64 (vector_extract
1060                                  (unpckh (bc_v2f64 (v4f32 VR128:$src)),
1061                                          (undef)), (iPTR 0))), addr:$dst)]>;
1062 def MOVHPDmr : PDI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1063                    "movhpd\t{$src, $dst|$dst, $src}",
1064                    [(store (f64 (vector_extract
1065                                  (v2f64 (unpckh VR128:$src, (undef))),
1066                                  (iPTR 0))), addr:$dst)]>;
1067
1068 let Predicates = [HasAVX] in {
1069   // VMOVHPS patterns
1070   def : Pat<(movlhps VR128:$src1, (bc_v4i32 (v2i64 (X86vzload addr:$src2)))),
1071             (VMOVHPSrm (v4i32 VR128:$src1), addr:$src2)>;
1072   def : Pat<(X86Movlhps VR128:$src1,
1073                  (bc_v4f32 (v2f64 (scalar_to_vector (loadf64 addr:$src2))))),
1074             (VMOVHPSrm VR128:$src1, addr:$src2)>;
1075   def : Pat<(X86Movlhps VR128:$src1,
1076                  (bc_v4i32 (v2i64 (X86vzload addr:$src2)))),
1077             (VMOVHPSrm VR128:$src1, addr:$src2)>;
1078
1079   // FIXME: Instead of X86Unpcklpd, there should be a X86Movlhpd here, the problem
1080   // is during lowering, where it's not possible to recognize the load fold cause
1081   // it has two uses through a bitcast. One use disappears at isel time and the
1082   // fold opportunity reappears.
1083   def : Pat<(v2f64 (X86Unpcklpd VR128:$src1,
1084                       (scalar_to_vector (loadf64 addr:$src2)))),
1085             (VMOVHPDrm VR128:$src1, addr:$src2)>;
1086
1087   // FIXME: This should be matched by a X86Movhpd instead. Same as above
1088   def : Pat<(v2f64 (X86Movlhpd VR128:$src1,
1089                       (scalar_to_vector (loadf64 addr:$src2)))),
1090             (VMOVHPDrm VR128:$src1, addr:$src2)>;
1091
1092   // Store patterns
1093   def : Pat<(store (f64 (vector_extract
1094             (v2f64 (X86Unpckhps VR128:$src, (undef))), (iPTR 0))), addr:$dst),
1095             (VMOVHPSmr addr:$dst, VR128:$src)>;
1096   def : Pat<(store (f64 (vector_extract
1097             (v2f64 (X86Unpckhpd VR128:$src, (undef))), (iPTR 0))), addr:$dst),
1098             (VMOVHPDmr addr:$dst, VR128:$src)>;
1099 }
1100
1101 let Predicates = [HasSSE1] in {
1102   // MOVHPS patterns
1103   def : Pat<(movlhps VR128:$src1, (bc_v4i32 (v2i64 (X86vzload addr:$src2)))),
1104             (MOVHPSrm (v4i32 VR128:$src1), addr:$src2)>;
1105   def : Pat<(X86Movlhps VR128:$src1,
1106                  (bc_v4f32 (v2f64 (scalar_to_vector (loadf64 addr:$src2))))),
1107             (MOVHPSrm VR128:$src1, addr:$src2)>;
1108   def : Pat<(X86Movlhps VR128:$src1,
1109                  (bc_v4f32 (v2i64 (X86vzload addr:$src2)))),
1110             (MOVHPSrm VR128:$src1, addr:$src2)>;
1111
1112   // Store patterns
1113   def : Pat<(store (f64 (vector_extract
1114             (v2f64 (X86Unpckhps VR128:$src, (undef))), (iPTR 0))), addr:$dst),
1115             (MOVHPSmr addr:$dst, VR128:$src)>;
1116 }
1117
1118 let Predicates = [HasSSE2] in {
1119   // FIXME: Instead of X86Unpcklpd, there should be a X86Movlhpd here, the problem
1120   // is during lowering, where it's not possible to recognize the load fold cause
1121   // it has two uses through a bitcast. One use disappears at isel time and the
1122   // fold opportunity reappears.
1123   def : Pat<(v2f64 (X86Unpcklpd VR128:$src1,
1124                       (scalar_to_vector (loadf64 addr:$src2)))),
1125             (MOVHPDrm VR128:$src1, addr:$src2)>;
1126
1127   // FIXME: This should be matched by a X86Movhpd instead. Same as above
1128   def : Pat<(v2f64 (X86Movlhpd VR128:$src1,
1129                       (scalar_to_vector (loadf64 addr:$src2)))),
1130             (MOVHPDrm VR128:$src1, addr:$src2)>;
1131
1132   // Store patterns
1133   def : Pat<(store (f64 (vector_extract
1134             (v2f64 (X86Unpckhpd VR128:$src, (undef))), (iPTR 0))),addr:$dst),
1135             (MOVHPDmr addr:$dst, VR128:$src)>;
1136 }
1137
1138 //===----------------------------------------------------------------------===//
1139 // SSE 1 & 2 - Move Low to High and High to Low packed FP Instructions
1140 //===----------------------------------------------------------------------===//
1141
1142 let AddedComplexity = 20 in {
1143   def VMOVLHPSrr : VPSI<0x16, MRMSrcReg, (outs VR128:$dst),
1144                                        (ins VR128:$src1, VR128:$src2),
1145                       "movlhps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1146                       [(set VR128:$dst,
1147                         (v4f32 (movlhps VR128:$src1, VR128:$src2)))]>,
1148                       VEX_4V;
1149   def VMOVHLPSrr : VPSI<0x12, MRMSrcReg, (outs VR128:$dst),
1150                                        (ins VR128:$src1, VR128:$src2),
1151                       "movhlps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1152                       [(set VR128:$dst,
1153                         (v4f32 (movhlps VR128:$src1, VR128:$src2)))]>,
1154                       VEX_4V;
1155 }
1156 let Constraints = "$src1 = $dst", AddedComplexity = 20 in {
1157   def MOVLHPSrr : PSI<0x16, MRMSrcReg, (outs VR128:$dst),
1158                                        (ins VR128:$src1, VR128:$src2),
1159                       "movlhps\t{$src2, $dst|$dst, $src2}",
1160                       [(set VR128:$dst,
1161                         (v4f32 (movlhps VR128:$src1, VR128:$src2)))]>;
1162   def MOVHLPSrr : PSI<0x12, MRMSrcReg, (outs VR128:$dst),
1163                                        (ins VR128:$src1, VR128:$src2),
1164                       "movhlps\t{$src2, $dst|$dst, $src2}",
1165                       [(set VR128:$dst,
1166                         (v4f32 (movhlps VR128:$src1, VR128:$src2)))]>;
1167 }
1168
1169 let Predicates = [HasAVX] in {
1170   // MOVLHPS patterns
1171   let AddedComplexity = 20 in {
1172     def : Pat<(v4f32 (movddup VR128:$src, (undef))),
1173               (VMOVLHPSrr (v4f32 VR128:$src), (v4f32 VR128:$src))>;
1174     def : Pat<(v2i64 (movddup VR128:$src, (undef))),
1175               (VMOVLHPSrr (v2i64 VR128:$src), (v2i64 VR128:$src))>;
1176
1177     // vector_shuffle v1, v2 <0, 1, 4, 5> using MOVLHPS
1178     def : Pat<(v4i32 (movlhps VR128:$src1, VR128:$src2)),
1179               (VMOVLHPSrr VR128:$src1, VR128:$src2)>;
1180   }
1181   def : Pat<(v4f32 (X86Movlhps VR128:$src1, VR128:$src2)),
1182             (VMOVLHPSrr VR128:$src1, VR128:$src2)>;
1183   def : Pat<(v4i32 (X86Movlhps VR128:$src1, VR128:$src2)),
1184             (VMOVLHPSrr VR128:$src1, VR128:$src2)>;
1185   def : Pat<(v2i64 (X86Movlhps VR128:$src1, VR128:$src2)),
1186             (VMOVLHPSrr (v2i64 VR128:$src1), VR128:$src2)>;
1187
1188   // MOVHLPS patterns
1189   let AddedComplexity = 20 in {
1190     // vector_shuffle v1, v2 <6, 7, 2, 3> using MOVHLPS
1191     def : Pat<(v4i32 (movhlps VR128:$src1, VR128:$src2)),
1192               (VMOVHLPSrr VR128:$src1, VR128:$src2)>;
1193
1194     // vector_shuffle v1, undef <2, ?, ?, ?> using MOVHLPS
1195     def : Pat<(v4f32 (movhlps_undef VR128:$src1, (undef))),
1196               (VMOVHLPSrr VR128:$src1, VR128:$src1)>;
1197     def : Pat<(v4i32 (movhlps_undef VR128:$src1, (undef))),
1198               (VMOVHLPSrr VR128:$src1, VR128:$src1)>;
1199   }
1200
1201   def : Pat<(v4f32 (X86Movhlps VR128:$src1, VR128:$src2)),
1202             (VMOVHLPSrr VR128:$src1, VR128:$src2)>;
1203   def : Pat<(v4i32 (X86Movhlps VR128:$src1, VR128:$src2)),
1204             (VMOVHLPSrr VR128:$src1, VR128:$src2)>;
1205 }
1206
1207 let Predicates = [HasSSE1] in {
1208   // MOVLHPS patterns
1209   let AddedComplexity = 20 in {
1210     def : Pat<(v4f32 (movddup VR128:$src, (undef))),
1211               (MOVLHPSrr (v4f32 VR128:$src), (v4f32 VR128:$src))>;
1212     def : Pat<(v2i64 (movddup VR128:$src, (undef))),
1213               (MOVLHPSrr (v2i64 VR128:$src), (v2i64 VR128:$src))>;
1214
1215     // vector_shuffle v1, v2 <0, 1, 4, 5> using MOVLHPS
1216     def : Pat<(v4i32 (movlhps VR128:$src1, VR128:$src2)),
1217               (MOVLHPSrr VR128:$src1, VR128:$src2)>;
1218   }
1219   def : Pat<(v4f32 (X86Movlhps VR128:$src1, VR128:$src2)),
1220             (MOVLHPSrr VR128:$src1, VR128:$src2)>;
1221   def : Pat<(v4i32 (X86Movlhps VR128:$src1, VR128:$src2)),
1222             (MOVLHPSrr VR128:$src1, VR128:$src2)>;
1223   def : Pat<(v2i64 (X86Movlhps VR128:$src1, VR128:$src2)),
1224             (MOVLHPSrr (v2i64 VR128:$src1), VR128:$src2)>;
1225
1226   // MOVHLPS patterns
1227   let AddedComplexity = 20 in {
1228     // vector_shuffle v1, v2 <6, 7, 2, 3> using MOVHLPS
1229     def : Pat<(v4i32 (movhlps VR128:$src1, VR128:$src2)),
1230               (MOVHLPSrr VR128:$src1, VR128:$src2)>;
1231
1232     // vector_shuffle v1, undef <2, ?, ?, ?> using MOVHLPS
1233     def : Pat<(v4f32 (movhlps_undef VR128:$src1, (undef))),
1234               (MOVHLPSrr VR128:$src1, VR128:$src1)>;
1235     def : Pat<(v4i32 (movhlps_undef VR128:$src1, (undef))),
1236               (MOVHLPSrr VR128:$src1, VR128:$src1)>;
1237   }
1238
1239   def : Pat<(v4f32 (X86Movhlps VR128:$src1, VR128:$src2)),
1240             (MOVHLPSrr VR128:$src1, VR128:$src2)>;
1241   def : Pat<(v4i32 (X86Movhlps VR128:$src1, VR128:$src2)),
1242             (MOVHLPSrr VR128:$src1, VR128:$src2)>;
1243 }
1244
1245 //===----------------------------------------------------------------------===//
1246 // SSE 1 & 2 - Conversion Instructions
1247 //===----------------------------------------------------------------------===//
1248
1249 multiclass sse12_cvt_s<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
1250                      SDNode OpNode, X86MemOperand x86memop, PatFrag ld_frag,
1251                      string asm> {
1252   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src), asm,
1253                         [(set DstRC:$dst, (OpNode SrcRC:$src))]>;
1254   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst), (ins x86memop:$src), asm,
1255                         [(set DstRC:$dst, (OpNode (ld_frag addr:$src)))]>;
1256 }
1257
1258 multiclass sse12_cvt_p<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
1259                          SDNode OpNode, X86MemOperand x86memop, PatFrag ld_frag,
1260                          string asm, Domain d> {
1261   def rr : PI<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src), asm,
1262                         [(set DstRC:$dst, (OpNode SrcRC:$src))], d>;
1263   def rm : PI<opc, MRMSrcMem, (outs DstRC:$dst), (ins x86memop:$src), asm,
1264                         [(set DstRC:$dst, (OpNode (ld_frag addr:$src)))], d>;
1265 }
1266
1267 multiclass sse12_vcvt_avx<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
1268                           X86MemOperand x86memop, string asm> {
1269   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins DstRC:$src1, SrcRC:$src),
1270               !strconcat(asm,"\t{$src, $src1, $dst|$dst, $src1, $src}"), []>;
1271   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst),
1272               (ins DstRC:$src1, x86memop:$src),
1273               !strconcat(asm,"\t{$src, $src1, $dst|$dst, $src1, $src}"), []>;
1274 }
1275
1276 defm VCVTTSS2SI   : sse12_cvt_s<0x2C, FR32, GR32, fp_to_sint, f32mem, loadf32,
1277                                 "cvttss2si\t{$src, $dst|$dst, $src}">, XS, VEX;
1278 defm VCVTTSS2SI64 : sse12_cvt_s<0x2C, FR32, GR64, fp_to_sint, f32mem, loadf32,
1279                                 "cvttss2si\t{$src, $dst|$dst, $src}">, XS, VEX,
1280                                 VEX_W;
1281 defm VCVTTSD2SI   : sse12_cvt_s<0x2C, FR64, GR32, fp_to_sint, f64mem, loadf64,
1282                                 "cvttsd2si\t{$src, $dst|$dst, $src}">, XD, VEX;
1283 defm VCVTTSD2SI64 : sse12_cvt_s<0x2C, FR64, GR64, fp_to_sint, f64mem, loadf64,
1284                                 "cvttsd2si\t{$src, $dst|$dst, $src}">, XD,
1285                                 VEX, VEX_W;
1286
1287 // The assembler can recognize rr 64-bit instructions by seeing a rxx
1288 // register, but the same isn't true when only using memory operands,
1289 // provide other assembly "l" and "q" forms to address this explicitly
1290 // where appropriate to do so.
1291 defm VCVTSI2SS   : sse12_vcvt_avx<0x2A, GR32, FR32, i32mem, "cvtsi2ss">, XS,
1292                                   VEX_4V;
1293 defm VCVTSI2SS64 : sse12_vcvt_avx<0x2A, GR64, FR32, i64mem, "cvtsi2ss{q}">, XS,
1294                                   VEX_4V, VEX_W;
1295 defm VCVTSI2SD   : sse12_vcvt_avx<0x2A, GR32, FR64, i32mem, "cvtsi2sd">, XD,
1296                                   VEX_4V;
1297 defm VCVTSI2SDL  : sse12_vcvt_avx<0x2A, GR32, FR64, i32mem, "cvtsi2sd{l}">, XD,
1298                                   VEX_4V;
1299 defm VCVTSI2SD64 : sse12_vcvt_avx<0x2A, GR64, FR64, i64mem, "cvtsi2sd{q}">, XD,
1300                                   VEX_4V, VEX_W;
1301
1302 let Predicates = [HasAVX] in {
1303   def : Pat<(f32 (sint_to_fp (loadi32 addr:$src))),
1304             (VCVTSI2SSrm (f32 (IMPLICIT_DEF)), addr:$src)>;
1305   def : Pat<(f32 (sint_to_fp (loadi64 addr:$src))),
1306             (VCVTSI2SS64rm (f32 (IMPLICIT_DEF)), addr:$src)>;
1307   def : Pat<(f64 (sint_to_fp (loadi32 addr:$src))),
1308             (VCVTSI2SDrm (f64 (IMPLICIT_DEF)), addr:$src)>;
1309   def : Pat<(f64 (sint_to_fp (loadi64 addr:$src))),
1310             (VCVTSI2SD64rm (f64 (IMPLICIT_DEF)), addr:$src)>;
1311
1312   def : Pat<(f32 (sint_to_fp GR32:$src)),
1313             (VCVTSI2SSrr (f32 (IMPLICIT_DEF)), GR32:$src)>;
1314   def : Pat<(f32 (sint_to_fp GR64:$src)),
1315             (VCVTSI2SS64rr (f32 (IMPLICIT_DEF)), GR64:$src)>;
1316   def : Pat<(f64 (sint_to_fp GR32:$src)),
1317             (VCVTSI2SDrr (f64 (IMPLICIT_DEF)), GR32:$src)>;
1318   def : Pat<(f64 (sint_to_fp GR64:$src)),
1319             (VCVTSI2SD64rr (f64 (IMPLICIT_DEF)), GR64:$src)>;
1320 }
1321
1322 defm CVTTSS2SI : sse12_cvt_s<0x2C, FR32, GR32, fp_to_sint, f32mem, loadf32,
1323                       "cvttss2si\t{$src, $dst|$dst, $src}">, XS;
1324 defm CVTTSS2SI64 : sse12_cvt_s<0x2C, FR32, GR64, fp_to_sint, f32mem, loadf32,
1325                       "cvttss2si{q}\t{$src, $dst|$dst, $src}">, XS, REX_W;
1326 defm CVTTSD2SI : sse12_cvt_s<0x2C, FR64, GR32, fp_to_sint, f64mem, loadf64,
1327                       "cvttsd2si\t{$src, $dst|$dst, $src}">, XD;
1328 defm CVTTSD2SI64 : sse12_cvt_s<0x2C, FR64, GR64, fp_to_sint, f64mem, loadf64,
1329                       "cvttsd2si{q}\t{$src, $dst|$dst, $src}">, XD, REX_W;
1330 defm CVTSI2SS  : sse12_cvt_s<0x2A, GR32, FR32, sint_to_fp, i32mem, loadi32,
1331                       "cvtsi2ss\t{$src, $dst|$dst, $src}">, XS;
1332 defm CVTSI2SS64 : sse12_cvt_s<0x2A, GR64, FR32, sint_to_fp, i64mem, loadi64,
1333                       "cvtsi2ss{q}\t{$src, $dst|$dst, $src}">, XS, REX_W;
1334 defm CVTSI2SD  : sse12_cvt_s<0x2A, GR32, FR64, sint_to_fp, i32mem, loadi32,
1335                       "cvtsi2sd\t{$src, $dst|$dst, $src}">, XD;
1336 defm CVTSI2SD64 : sse12_cvt_s<0x2A, GR64, FR64, sint_to_fp, i64mem, loadi64,
1337                       "cvtsi2sd{q}\t{$src, $dst|$dst, $src}">, XD, REX_W;
1338
1339 // Conversion Instructions Intrinsics - Match intrinsics which expect MM
1340 // and/or XMM operand(s).
1341
1342 multiclass sse12_cvt_sint<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
1343                          Intrinsic Int, X86MemOperand x86memop, PatFrag ld_frag,
1344                          string asm> {
1345   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src),
1346               !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
1347               [(set DstRC:$dst, (Int SrcRC:$src))]>;
1348   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst), (ins x86memop:$src),
1349               !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
1350               [(set DstRC:$dst, (Int (ld_frag addr:$src)))]>;
1351 }
1352
1353 multiclass sse12_cvt_sint_3addr<bits<8> opc, RegisterClass SrcRC,
1354                     RegisterClass DstRC, Intrinsic Int, X86MemOperand x86memop,
1355                     PatFrag ld_frag, string asm, bit Is2Addr = 1> {
1356   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins DstRC:$src1, SrcRC:$src2),
1357               !if(Is2Addr,
1358                   !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
1359                   !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
1360               [(set DstRC:$dst, (Int DstRC:$src1, SrcRC:$src2))]>;
1361   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst),
1362               (ins DstRC:$src1, x86memop:$src2),
1363               !if(Is2Addr,
1364                   !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
1365                   !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
1366               [(set DstRC:$dst, (Int DstRC:$src1, (ld_frag addr:$src2)))]>;
1367 }
1368
1369 defm Int_VCVTSD2SI : sse12_cvt_sint<0x2D, VR128, GR32, int_x86_sse2_cvtsd2si,
1370                       f128mem, load, "cvtsd2si">, XD, VEX;
1371 defm Int_VCVTSD2SI64 : sse12_cvt_sint<0x2D, VR128, GR64,
1372                       int_x86_sse2_cvtsd2si64, f128mem, load, "cvtsd2si">,
1373                       XD, VEX, VEX_W;
1374
1375 // FIXME: The asm matcher has a hack to ignore instructions with _Int and Int_
1376 // Get rid of this hack or rename the intrinsics, there are several
1377 // intructions that only match with the intrinsic form, why create duplicates
1378 // to let them be recognized by the assembler?
1379 let Pattern = []<dag> in {
1380 defm VCVTSD2SI     : sse12_cvt_s<0x2D, FR64, GR32, undef, f64mem, load,
1381                       "cvtsd2si\t{$src, $dst|$dst, $src}">, XD, VEX;
1382 defm VCVTSD2SI64   : sse12_cvt_s<0x2D, FR64, GR64, undef, f64mem, load,
1383                       "cvtsd2si\t{$src, $dst|$dst, $src}">, XD, VEX, VEX_W;
1384 }
1385 defm CVTSD2SI : sse12_cvt_sint<0x2D, VR128, GR32, int_x86_sse2_cvtsd2si,
1386                 f128mem, load, "cvtsd2si{l}">, XD;
1387 defm CVTSD2SI64 : sse12_cvt_sint<0x2D, VR128, GR64, int_x86_sse2_cvtsd2si64,
1388                   f128mem, load, "cvtsd2si{q}">, XD, REX_W;
1389
1390
1391 defm Int_VCVTSI2SS : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
1392           int_x86_sse_cvtsi2ss, i32mem, loadi32, "cvtsi2ss", 0>, XS, VEX_4V;
1393 defm Int_VCVTSI2SS64 : sse12_cvt_sint_3addr<0x2A, GR64, VR128,
1394           int_x86_sse_cvtsi642ss, i64mem, loadi64, "cvtsi2ss", 0>, XS, VEX_4V,
1395           VEX_W;
1396 defm Int_VCVTSI2SD : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
1397           int_x86_sse2_cvtsi2sd, i32mem, loadi32, "cvtsi2sd", 0>, XD, VEX_4V;
1398 defm Int_VCVTSI2SD64 : sse12_cvt_sint_3addr<0x2A, GR64, VR128,
1399           int_x86_sse2_cvtsi642sd, i64mem, loadi64, "cvtsi2sd", 0>, XD,
1400           VEX_4V, VEX_W;
1401
1402 let Constraints = "$src1 = $dst" in {
1403   defm Int_CVTSI2SS : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
1404                         int_x86_sse_cvtsi2ss, i32mem, loadi32,
1405                         "cvtsi2ss">, XS;
1406   defm Int_CVTSI2SS64 : sse12_cvt_sint_3addr<0x2A, GR64, VR128,
1407                         int_x86_sse_cvtsi642ss, i64mem, loadi64,
1408                         "cvtsi2ss{q}">, XS, REX_W;
1409   defm Int_CVTSI2SD : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
1410                         int_x86_sse2_cvtsi2sd, i32mem, loadi32,
1411                         "cvtsi2sd">, XD;
1412   defm Int_CVTSI2SD64 : sse12_cvt_sint_3addr<0x2A, GR64, VR128,
1413                         int_x86_sse2_cvtsi642sd, i64mem, loadi64,
1414                         "cvtsi2sd">, XD, REX_W;
1415 }
1416
1417 /// SSE 1 Only
1418
1419 // Aliases for intrinsics
1420 defm Int_VCVTTSS2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse_cvttss2si,
1421                                     f32mem, load, "cvttss2si">, XS, VEX;
1422 defm Int_VCVTTSS2SI64 : sse12_cvt_sint<0x2C, VR128, GR64,
1423                                     int_x86_sse_cvttss2si64, f32mem, load,
1424                                     "cvttss2si">, XS, VEX, VEX_W;
1425 defm Int_VCVTTSD2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse2_cvttsd2si,
1426                                     f128mem, load, "cvttsd2si">, XD, VEX;
1427 defm Int_VCVTTSD2SI64 : sse12_cvt_sint<0x2C, VR128, GR64,
1428                                     int_x86_sse2_cvttsd2si64, f128mem, load,
1429                                     "cvttsd2si">, XD, VEX, VEX_W;
1430 defm Int_CVTTSS2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse_cvttss2si,
1431                                     f32mem, load, "cvttss2si">, XS;
1432 defm Int_CVTTSS2SI64 : sse12_cvt_sint<0x2C, VR128, GR64,
1433                                     int_x86_sse_cvttss2si64, f32mem, load,
1434                                     "cvttss2si{q}">, XS, REX_W;
1435 defm Int_CVTTSD2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse2_cvttsd2si,
1436                                     f128mem, load, "cvttsd2si">, XD;
1437 defm Int_CVTTSD2SI64 : sse12_cvt_sint<0x2C, VR128, GR64,
1438                                     int_x86_sse2_cvttsd2si64, f128mem, load,
1439                                     "cvttsd2si{q}">, XD, REX_W;
1440
1441 let Pattern = []<dag> in {
1442 defm VCVTSS2SI   : sse12_cvt_s<0x2D, FR32, GR32, undef, f32mem, load,
1443                                "cvtss2si{l}\t{$src, $dst|$dst, $src}">, XS, VEX;
1444 defm VCVTSS2SI64 : sse12_cvt_s<0x2D, FR32, GR64, undef, f32mem, load,
1445                                "cvtss2si\t{$src, $dst|$dst, $src}">, XS, VEX,
1446                                VEX_W;
1447 defm VCVTDQ2PS   : sse12_cvt_p<0x5B, VR128, VR128, undef, i128mem, load,
1448                                "cvtdq2ps\t{$src, $dst|$dst, $src}",
1449                                SSEPackedSingle>, TB, VEX;
1450 defm VCVTDQ2PSY  : sse12_cvt_p<0x5B, VR256, VR256, undef, i256mem, load,
1451                                "cvtdq2ps\t{$src, $dst|$dst, $src}",
1452                                SSEPackedSingle>, TB, VEX;
1453 }
1454
1455 let Pattern = []<dag> in {
1456 defm CVTSS2SI : sse12_cvt_s<0x2D, FR32, GR32, undef, f32mem, load /*dummy*/,
1457                           "cvtss2si{l}\t{$src, $dst|$dst, $src}">, XS;
1458 defm CVTSS2SI64 : sse12_cvt_s<0x2D, FR32, GR64, undef, f32mem, load /*dummy*/,
1459                           "cvtss2si{q}\t{$src, $dst|$dst, $src}">, XS, REX_W;
1460 defm CVTDQ2PS : sse12_cvt_p<0x5B, VR128, VR128, undef, i128mem, load /*dummy*/,
1461                             "cvtdq2ps\t{$src, $dst|$dst, $src}",
1462                             SSEPackedSingle>, TB; /* PD SSE3 form is avaiable */
1463 }
1464
1465 let Predicates = [HasSSE1] in {
1466   def : Pat<(int_x86_sse_cvtss2si VR128:$src),
1467             (CVTSS2SIrr (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss))>;
1468   def : Pat<(int_x86_sse_cvtss2si (load addr:$src)),
1469             (CVTSS2SIrm addr:$src)>;
1470   def : Pat<(int_x86_sse_cvtss2si64 VR128:$src),
1471             (CVTSS2SI64rr (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss))>;
1472   def : Pat<(int_x86_sse_cvtss2si64 (load addr:$src)),
1473             (CVTSS2SI64rm addr:$src)>;
1474 }
1475
1476 let Predicates = [HasAVX] in {
1477   def : Pat<(int_x86_sse_cvtss2si VR128:$src),
1478             (VCVTSS2SIrr (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss))>;
1479   def : Pat<(int_x86_sse_cvtss2si (load addr:$src)),
1480             (VCVTSS2SIrm addr:$src)>;
1481   def : Pat<(int_x86_sse_cvtss2si64 VR128:$src),
1482             (VCVTSS2SI64rr (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss))>;
1483   def : Pat<(int_x86_sse_cvtss2si64 (load addr:$src)),
1484             (VCVTSS2SI64rm addr:$src)>;
1485 }
1486
1487 /// SSE 2 Only
1488
1489 // Convert scalar double to scalar single
1490 def VCVTSD2SSrr  : VSDI<0x5A, MRMSrcReg, (outs FR32:$dst),
1491                        (ins FR64:$src1, FR64:$src2),
1492                       "cvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>,
1493                       VEX_4V;
1494 def VCVTSD2SSrm  : I<0x5A, MRMSrcMem, (outs FR32:$dst),
1495                        (ins FR64:$src1, f64mem:$src2),
1496                       "vcvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1497                       []>, XD, Requires<[HasAVX, OptForSize]>, VEX_4V;
1498
1499 def : Pat<(f32 (fround FR64:$src)), (VCVTSD2SSrr FR64:$src, FR64:$src)>,
1500           Requires<[HasAVX]>;
1501
1502 def CVTSD2SSrr  : SDI<0x5A, MRMSrcReg, (outs FR32:$dst), (ins FR64:$src),
1503                       "cvtsd2ss\t{$src, $dst|$dst, $src}",
1504                       [(set FR32:$dst, (fround FR64:$src))]>;
1505 def CVTSD2SSrm  : I<0x5A, MRMSrcMem, (outs FR32:$dst), (ins f64mem:$src),
1506                       "cvtsd2ss\t{$src, $dst|$dst, $src}",
1507                       [(set FR32:$dst, (fround (loadf64 addr:$src)))]>, XD,
1508                   Requires<[HasSSE2, OptForSize]>;
1509
1510 defm Int_VCVTSD2SS: sse12_cvt_sint_3addr<0x5A, VR128, VR128,
1511                       int_x86_sse2_cvtsd2ss, f64mem, load, "cvtsd2ss", 0>,
1512                       XS, VEX_4V;
1513 let Constraints = "$src1 = $dst" in
1514 defm Int_CVTSD2SS: sse12_cvt_sint_3addr<0x5A, VR128, VR128,
1515                       int_x86_sse2_cvtsd2ss, f64mem, load, "cvtsd2ss">, XS;
1516
1517 // Convert scalar single to scalar double
1518 // SSE2 instructions with XS prefix
1519 def VCVTSS2SDrr : I<0x5A, MRMSrcReg, (outs FR64:$dst),
1520                     (ins FR32:$src1, FR32:$src2),
1521                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1522                     []>, XS, Requires<[HasAVX]>, VEX_4V;
1523 def VCVTSS2SDrm : I<0x5A, MRMSrcMem, (outs FR64:$dst),
1524                     (ins FR32:$src1, f32mem:$src2),
1525                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1526                     []>, XS, VEX_4V, Requires<[HasAVX, OptForSize]>;
1527
1528 let Predicates = [HasAVX] in {
1529   def : Pat<(f64 (fextend FR32:$src)),
1530             (VCVTSS2SDrr FR32:$src, FR32:$src)>;
1531   def : Pat<(fextend (loadf32 addr:$src)),
1532             (VCVTSS2SDrm (f32 (IMPLICIT_DEF)), addr:$src)>;
1533   def : Pat<(extloadf32 addr:$src),
1534             (VCVTSS2SDrm (f32 (IMPLICIT_DEF)), addr:$src)>;
1535 }
1536
1537 def : Pat<(extloadf32 addr:$src),
1538           (VCVTSS2SDrr (f32 (IMPLICIT_DEF)), (MOVSSrm addr:$src))>,
1539           Requires<[HasAVX, OptForSpeed]>;
1540
1541 def CVTSS2SDrr : I<0x5A, MRMSrcReg, (outs FR64:$dst), (ins FR32:$src),
1542                    "cvtss2sd\t{$src, $dst|$dst, $src}",
1543                    [(set FR64:$dst, (fextend FR32:$src))]>, XS,
1544                  Requires<[HasSSE2]>;
1545 def CVTSS2SDrm : I<0x5A, MRMSrcMem, (outs FR64:$dst), (ins f32mem:$src),
1546                    "cvtss2sd\t{$src, $dst|$dst, $src}",
1547                    [(set FR64:$dst, (extloadf32 addr:$src))]>, XS,
1548                  Requires<[HasSSE2, OptForSize]>;
1549
1550 // extload f32 -> f64.  This matches load+fextend because we have a hack in
1551 // the isel (PreprocessForFPConvert) that can introduce loads after dag
1552 // combine.
1553 // Since these loads aren't folded into the fextend, we have to match it
1554 // explicitly here.
1555 def : Pat<(fextend (loadf32 addr:$src)),
1556           (CVTSS2SDrm addr:$src)>, Requires<[HasSSE2]>;
1557 def : Pat<(extloadf32 addr:$src),
1558           (CVTSS2SDrr (MOVSSrm addr:$src))>, Requires<[HasSSE2, OptForSpeed]>;
1559
1560 def Int_VCVTSS2SDrr: I<0x5A, MRMSrcReg,
1561                       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1562                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1563                     [(set VR128:$dst, (int_x86_sse2_cvtss2sd VR128:$src1,
1564                                        VR128:$src2))]>, XS, VEX_4V,
1565                     Requires<[HasAVX]>;
1566 def Int_VCVTSS2SDrm: I<0x5A, MRMSrcMem,
1567                       (outs VR128:$dst), (ins VR128:$src1, f32mem:$src2),
1568                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1569                     [(set VR128:$dst, (int_x86_sse2_cvtss2sd VR128:$src1,
1570                                        (load addr:$src2)))]>, XS, VEX_4V,
1571                     Requires<[HasAVX]>;
1572 let Constraints = "$src1 = $dst" in { // SSE2 instructions with XS prefix
1573 def Int_CVTSS2SDrr: I<0x5A, MRMSrcReg,
1574                       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1575                     "cvtss2sd\t{$src2, $dst|$dst, $src2}",
1576                     [(set VR128:$dst, (int_x86_sse2_cvtss2sd VR128:$src1,
1577                                        VR128:$src2))]>, XS,
1578                     Requires<[HasSSE2]>;
1579 def Int_CVTSS2SDrm: I<0x5A, MRMSrcMem,
1580                       (outs VR128:$dst), (ins VR128:$src1, f32mem:$src2),
1581                     "cvtss2sd\t{$src2, $dst|$dst, $src2}",
1582                     [(set VR128:$dst, (int_x86_sse2_cvtss2sd VR128:$src1,
1583                                        (load addr:$src2)))]>, XS,
1584                     Requires<[HasSSE2]>;
1585 }
1586
1587 // Convert doubleword to packed single/double fp
1588 // SSE2 instructions without OpSize prefix
1589 def Int_VCVTDQ2PSrr : I<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1590                        "vcvtdq2ps\t{$src, $dst|$dst, $src}",
1591                        [(set VR128:$dst, (int_x86_sse2_cvtdq2ps VR128:$src))]>,
1592                      TB, VEX, Requires<[HasAVX]>;
1593 def Int_VCVTDQ2PSrm : I<0x5B, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
1594                       "vcvtdq2ps\t{$src, $dst|$dst, $src}",
1595                       [(set VR128:$dst, (int_x86_sse2_cvtdq2ps
1596                                         (bitconvert (memopv2i64 addr:$src))))]>,
1597                      TB, VEX, Requires<[HasAVX]>;
1598 def Int_CVTDQ2PSrr : I<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1599                        "cvtdq2ps\t{$src, $dst|$dst, $src}",
1600                        [(set VR128:$dst, (int_x86_sse2_cvtdq2ps VR128:$src))]>,
1601                      TB, Requires<[HasSSE2]>;
1602 def Int_CVTDQ2PSrm : I<0x5B, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
1603                       "cvtdq2ps\t{$src, $dst|$dst, $src}",
1604                       [(set VR128:$dst, (int_x86_sse2_cvtdq2ps
1605                                         (bitconvert (memopv2i64 addr:$src))))]>,
1606                      TB, Requires<[HasSSE2]>;
1607
1608 // FIXME: why the non-intrinsic version is described as SSE3?
1609 // SSE2 instructions with XS prefix
1610 def Int_VCVTDQ2PDrr : I<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1611                        "vcvtdq2pd\t{$src, $dst|$dst, $src}",
1612                        [(set VR128:$dst, (int_x86_sse2_cvtdq2pd VR128:$src))]>,
1613                      XS, VEX, Requires<[HasAVX]>;
1614 def Int_VCVTDQ2PDrm : I<0xE6, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
1615                        "vcvtdq2pd\t{$src, $dst|$dst, $src}",
1616                        [(set VR128:$dst, (int_x86_sse2_cvtdq2pd
1617                                         (bitconvert (memopv2i64 addr:$src))))]>,
1618                      XS, VEX, Requires<[HasAVX]>;
1619 def Int_CVTDQ2PDrr : I<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1620                        "cvtdq2pd\t{$src, $dst|$dst, $src}",
1621                        [(set VR128:$dst, (int_x86_sse2_cvtdq2pd VR128:$src))]>,
1622                      XS, Requires<[HasSSE2]>;
1623 def Int_CVTDQ2PDrm : I<0xE6, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
1624                      "cvtdq2pd\t{$src, $dst|$dst, $src}",
1625                      [(set VR128:$dst, (int_x86_sse2_cvtdq2pd
1626                                         (bitconvert (memopv2i64 addr:$src))))]>,
1627                      XS, Requires<[HasSSE2]>;
1628
1629
1630 // Convert packed single/double fp to doubleword
1631 def VCVTPS2DQrr : VPDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1632                        "cvtps2dq\t{$src, $dst|$dst, $src}", []>, VEX;
1633 def VCVTPS2DQrm : VPDI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1634                        "cvtps2dq\t{$src, $dst|$dst, $src}", []>, VEX;
1635 def VCVTPS2DQYrr : VPDI<0x5B, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
1636                         "cvtps2dq\t{$src, $dst|$dst, $src}", []>, VEX;
1637 def VCVTPS2DQYrm : VPDI<0x5B, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
1638                         "cvtps2dq\t{$src, $dst|$dst, $src}", []>, VEX;
1639 def CVTPS2DQrr : PDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1640                      "cvtps2dq\t{$src, $dst|$dst, $src}", []>;
1641 def CVTPS2DQrm : PDI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1642                      "cvtps2dq\t{$src, $dst|$dst, $src}", []>;
1643
1644 def Int_VCVTPS2DQrr : VPDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1645                         "cvtps2dq\t{$src, $dst|$dst, $src}",
1646                         [(set VR128:$dst, (int_x86_sse2_cvtps2dq VR128:$src))]>,
1647                         VEX;
1648 def Int_VCVTPS2DQrm : VPDI<0x5B, MRMSrcMem, (outs VR128:$dst),
1649                          (ins f128mem:$src),
1650                          "cvtps2dq\t{$src, $dst|$dst, $src}",
1651                          [(set VR128:$dst, (int_x86_sse2_cvtps2dq
1652                                             (memop addr:$src)))]>, VEX;
1653 def Int_CVTPS2DQrr : PDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1654                         "cvtps2dq\t{$src, $dst|$dst, $src}",
1655                         [(set VR128:$dst, (int_x86_sse2_cvtps2dq VR128:$src))]>;
1656 def Int_CVTPS2DQrm : PDI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1657                          "cvtps2dq\t{$src, $dst|$dst, $src}",
1658                          [(set VR128:$dst, (int_x86_sse2_cvtps2dq
1659                                             (memop addr:$src)))]>;
1660
1661 // SSE2 packed instructions with XD prefix
1662 def Int_VCVTPD2DQrr : I<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1663                        "vcvtpd2dq\t{$src, $dst|$dst, $src}",
1664                        [(set VR128:$dst, (int_x86_sse2_cvtpd2dq VR128:$src))]>,
1665                      XD, VEX, Requires<[HasAVX]>;
1666 def Int_VCVTPD2DQrm : I<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1667                        "vcvtpd2dq\t{$src, $dst|$dst, $src}",
1668                        [(set VR128:$dst, (int_x86_sse2_cvtpd2dq
1669                                           (memop addr:$src)))]>,
1670                      XD, VEX, Requires<[HasAVX]>;
1671 def Int_CVTPD2DQrr : I<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1672                        "cvtpd2dq\t{$src, $dst|$dst, $src}",
1673                        [(set VR128:$dst, (int_x86_sse2_cvtpd2dq VR128:$src))]>,
1674                      XD, Requires<[HasSSE2]>;
1675 def Int_CVTPD2DQrm : I<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1676                        "cvtpd2dq\t{$src, $dst|$dst, $src}",
1677                        [(set VR128:$dst, (int_x86_sse2_cvtpd2dq
1678                                           (memop addr:$src)))]>,
1679                      XD, Requires<[HasSSE2]>;
1680
1681
1682 // Convert with truncation packed single/double fp to doubleword
1683 // SSE2 packed instructions with XS prefix
1684 def VCVTTPS2DQrr : VSSI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1685                       "cvttps2dq\t{$src, $dst|$dst, $src}", []>, VEX;
1686 def VCVTTPS2DQrm : VSSI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1687                       "cvttps2dq\t{$src, $dst|$dst, $src}", []>, VEX;
1688 def VCVTTPS2DQYrr : VSSI<0x5B, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
1689                       "cvttps2dq\t{$src, $dst|$dst, $src}", []>, VEX;
1690 def VCVTTPS2DQYrm : VSSI<0x5B, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
1691                       "cvttps2dq\t{$src, $dst|$dst, $src}", []>, VEX;
1692 def CVTTPS2DQrr : SSI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1693                       "cvttps2dq\t{$src, $dst|$dst, $src}",
1694                       [(set VR128:$dst,
1695                             (int_x86_sse2_cvttps2dq VR128:$src))]>;
1696 def CVTTPS2DQrm : SSI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1697                       "cvttps2dq\t{$src, $dst|$dst, $src}",
1698                       [(set VR128:$dst,
1699                             (int_x86_sse2_cvttps2dq (memop addr:$src)))]>;
1700
1701 def Int_VCVTTPS2DQrr : I<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1702                         "vcvttps2dq\t{$src, $dst|$dst, $src}",
1703                         [(set VR128:$dst,
1704                               (int_x86_sse2_cvttps2dq VR128:$src))]>,
1705                       XS, VEX, Requires<[HasAVX]>;
1706 def Int_VCVTTPS2DQrm : I<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1707                         "vcvttps2dq\t{$src, $dst|$dst, $src}",
1708                         [(set VR128:$dst, (int_x86_sse2_cvttps2dq
1709                                            (memop addr:$src)))]>,
1710                       XS, VEX, Requires<[HasAVX]>;
1711
1712 let Predicates = [HasSSE2] in {
1713   def : Pat<(v4f32 (sint_to_fp (v4i32 VR128:$src))),
1714             (Int_CVTDQ2PSrr VR128:$src)>;
1715   def : Pat<(v4i32 (fp_to_sint (v4f32 VR128:$src))),
1716             (CVTTPS2DQrr VR128:$src)>;
1717 }
1718
1719 let Predicates = [HasAVX] in {
1720   def : Pat<(v4f32 (sint_to_fp (v4i32 VR128:$src))),
1721             (Int_VCVTDQ2PSrr VR128:$src)>;
1722   def : Pat<(v4i32 (fp_to_sint (v4f32 VR128:$src))),
1723             (VCVTTPS2DQrr VR128:$src)>;
1724   def : Pat<(v8f32 (sint_to_fp (v8i32 VR256:$src))),
1725             (VCVTDQ2PSYrr VR256:$src)>;
1726   def : Pat<(v8i32 (fp_to_sint (v8f32 VR256:$src))),
1727             (VCVTTPS2DQYrr VR256:$src)>;
1728 }
1729
1730 def Int_VCVTTPD2DQrr : VPDI<0xE6, MRMSrcReg, (outs VR128:$dst),
1731                             (ins VR128:$src),
1732                           "cvttpd2dq\t{$src, $dst|$dst, $src}",
1733                        [(set VR128:$dst, (int_x86_sse2_cvttpd2dq VR128:$src))]>,
1734                        VEX;
1735 def Int_VCVTTPD2DQrm : VPDI<0xE6, MRMSrcMem, (outs VR128:$dst),
1736                           (ins f128mem:$src),
1737                           "cvttpd2dq\t{$src, $dst|$dst, $src}",
1738                           [(set VR128:$dst, (int_x86_sse2_cvttpd2dq
1739                                              (memop addr:$src)))]>, VEX;
1740 def CVTTPD2DQrr : PDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1741                       "cvttpd2dq\t{$src, $dst|$dst, $src}",
1742                       [(set VR128:$dst, (int_x86_sse2_cvttpd2dq VR128:$src))]>;
1743 def CVTTPD2DQrm : PDI<0xE6, MRMSrcMem, (outs VR128:$dst),(ins f128mem:$src),
1744                       "cvttpd2dq\t{$src, $dst|$dst, $src}",
1745                       [(set VR128:$dst, (int_x86_sse2_cvttpd2dq
1746                                         (memop addr:$src)))]>;
1747
1748 // The assembler can recognize rr 256-bit instructions by seeing a ymm
1749 // register, but the same isn't true when using memory operands instead.
1750 // Provide other assembly rr and rm forms to address this explicitly.
1751 def VCVTTPD2DQrr : VPDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1752                         "cvttpd2dq\t{$src, $dst|$dst, $src}", []>, VEX;
1753 def VCVTTPD2DQXrYr : VPDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR256:$src),
1754                           "cvttpd2dq\t{$src, $dst|$dst, $src}", []>, VEX;
1755
1756 // XMM only
1757 def VCVTTPD2DQXrr : VPDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1758                          "cvttpd2dqx\t{$src, $dst|$dst, $src}", []>, VEX;
1759 def VCVTTPD2DQXrm : VPDI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1760                          "cvttpd2dqx\t{$src, $dst|$dst, $src}", []>, VEX;
1761
1762 // YMM only
1763 def VCVTTPD2DQYrr : VPDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR256:$src),
1764                          "cvttpd2dqy\t{$src, $dst|$dst, $src}", []>, VEX;
1765 def VCVTTPD2DQYrm : VPDI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f256mem:$src),
1766                          "cvttpd2dqy\t{$src, $dst|$dst, $src}", []>, VEX, VEX_L;
1767
1768 // Convert packed single to packed double
1769 let Predicates = [HasAVX] in {
1770                   // SSE2 instructions without OpSize prefix
1771 def VCVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1772                      "vcvtps2pd\t{$src, $dst|$dst, $src}", []>, TB, VEX;
1773 def VCVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
1774                      "vcvtps2pd\t{$src, $dst|$dst, $src}", []>, TB, VEX;
1775 def VCVTPS2PDYrr : I<0x5A, MRMSrcReg, (outs VR256:$dst), (ins VR128:$src),
1776                      "vcvtps2pd\t{$src, $dst|$dst, $src}", []>, TB, VEX;
1777 def VCVTPS2PDYrm : I<0x5A, MRMSrcMem, (outs VR256:$dst), (ins f128mem:$src),
1778                      "vcvtps2pd\t{$src, $dst|$dst, $src}", []>, TB, VEX;
1779 }
1780 def CVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1781                        "cvtps2pd\t{$src, $dst|$dst, $src}", []>, TB;
1782 def CVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
1783                        "cvtps2pd\t{$src, $dst|$dst, $src}", []>, TB;
1784
1785 def Int_VCVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1786                        "vcvtps2pd\t{$src, $dst|$dst, $src}",
1787                        [(set VR128:$dst, (int_x86_sse2_cvtps2pd VR128:$src))]>,
1788                      TB, VEX, Requires<[HasAVX]>;
1789 def Int_VCVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
1790                        "vcvtps2pd\t{$src, $dst|$dst, $src}",
1791                        [(set VR128:$dst, (int_x86_sse2_cvtps2pd
1792                                           (load addr:$src)))]>,
1793                      TB, VEX, Requires<[HasAVX]>;
1794 def Int_CVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1795                        "cvtps2pd\t{$src, $dst|$dst, $src}",
1796                        [(set VR128:$dst, (int_x86_sse2_cvtps2pd VR128:$src))]>,
1797                      TB, Requires<[HasSSE2]>;
1798 def Int_CVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
1799                        "cvtps2pd\t{$src, $dst|$dst, $src}",
1800                        [(set VR128:$dst, (int_x86_sse2_cvtps2pd
1801                                           (load addr:$src)))]>,
1802                      TB, Requires<[HasSSE2]>;
1803
1804 // Convert packed double to packed single
1805 // The assembler can recognize rr 256-bit instructions by seeing a ymm
1806 // register, but the same isn't true when using memory operands instead.
1807 // Provide other assembly rr and rm forms to address this explicitly.
1808 def VCVTPD2PSrr : VPDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1809                        "cvtpd2ps\t{$src, $dst|$dst, $src}", []>, VEX;
1810 def VCVTPD2PSXrYr : VPDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR256:$src),
1811                          "cvtpd2ps\t{$src, $dst|$dst, $src}", []>, VEX;
1812
1813 // XMM only
1814 def VCVTPD2PSXrr : VPDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1815                         "cvtpd2psx\t{$src, $dst|$dst, $src}", []>, VEX;
1816 def VCVTPD2PSXrm : VPDI<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1817                         "cvtpd2psx\t{$src, $dst|$dst, $src}", []>, VEX;
1818
1819 // YMM only
1820 def VCVTPD2PSYrr : VPDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR256:$src),
1821                         "cvtpd2psy\t{$src, $dst|$dst, $src}", []>, VEX;
1822 def VCVTPD2PSYrm : VPDI<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f256mem:$src),
1823                         "cvtpd2psy\t{$src, $dst|$dst, $src}", []>, VEX, VEX_L;
1824 def CVTPD2PSrr : PDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1825                      "cvtpd2ps\t{$src, $dst|$dst, $src}", []>;
1826 def CVTPD2PSrm : PDI<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1827                      "cvtpd2ps\t{$src, $dst|$dst, $src}", []>;
1828
1829
1830 def Int_VCVTPD2PSrr : VPDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1831                          "cvtpd2ps\t{$src, $dst|$dst, $src}",
1832                         [(set VR128:$dst, (int_x86_sse2_cvtpd2ps VR128:$src))]>;
1833 def Int_VCVTPD2PSrm : VPDI<0x5A, MRMSrcMem, (outs VR128:$dst),
1834                          (ins f128mem:$src),
1835                          "cvtpd2ps\t{$src, $dst|$dst, $src}",
1836                          [(set VR128:$dst, (int_x86_sse2_cvtpd2ps
1837                                             (memop addr:$src)))]>;
1838 def Int_CVTPD2PSrr : PDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1839                          "cvtpd2ps\t{$src, $dst|$dst, $src}",
1840                         [(set VR128:$dst, (int_x86_sse2_cvtpd2ps VR128:$src))]>;
1841 def Int_CVTPD2PSrm : PDI<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1842                          "cvtpd2ps\t{$src, $dst|$dst, $src}",
1843                          [(set VR128:$dst, (int_x86_sse2_cvtpd2ps
1844                                             (memop addr:$src)))]>;
1845
1846 // AVX 256-bit register conversion intrinsics
1847 // FIXME: Migrate SSE conversion intrinsics matching to use patterns as below
1848 // whenever possible to avoid declaring two versions of each one.
1849 def : Pat<(int_x86_avx_cvtdq2_ps_256 VR256:$src),
1850           (VCVTDQ2PSYrr VR256:$src)>;
1851 def : Pat<(int_x86_avx_cvtdq2_ps_256 (memopv8i32 addr:$src)),
1852           (VCVTDQ2PSYrm addr:$src)>;
1853
1854 def : Pat<(int_x86_avx_cvt_pd2_ps_256 VR256:$src),
1855           (VCVTPD2PSYrr VR256:$src)>;
1856 def : Pat<(int_x86_avx_cvt_pd2_ps_256 (memopv4f64 addr:$src)),
1857           (VCVTPD2PSYrm addr:$src)>;
1858
1859 def : Pat<(int_x86_avx_cvt_ps2dq_256 VR256:$src),
1860           (VCVTPS2DQYrr VR256:$src)>;
1861 def : Pat<(int_x86_avx_cvt_ps2dq_256 (memopv8f32 addr:$src)),
1862           (VCVTPS2DQYrm addr:$src)>;
1863
1864 def : Pat<(int_x86_avx_cvt_ps2_pd_256 VR128:$src),
1865           (VCVTPS2PDYrr VR128:$src)>;
1866 def : Pat<(int_x86_avx_cvt_ps2_pd_256 (memopv4f32 addr:$src)),
1867           (VCVTPS2PDYrm addr:$src)>;
1868
1869 def : Pat<(int_x86_avx_cvtt_pd2dq_256 VR256:$src),
1870           (VCVTTPD2DQYrr VR256:$src)>;
1871 def : Pat<(int_x86_avx_cvtt_pd2dq_256 (memopv4f64 addr:$src)),
1872           (VCVTTPD2DQYrm addr:$src)>;
1873
1874 def : Pat<(int_x86_avx_cvtt_ps2dq_256 VR256:$src),
1875           (VCVTTPS2DQYrr VR256:$src)>;
1876 def : Pat<(int_x86_avx_cvtt_ps2dq_256 (memopv8f32 addr:$src)),
1877           (VCVTTPS2DQYrm addr:$src)>;
1878
1879 // Match fround and fextend for 128/256-bit conversions
1880 def : Pat<(v4f32 (fround (v4f64 VR256:$src))),
1881           (VCVTPD2PSYrr VR256:$src)>;
1882 def : Pat<(v4f32 (fround (loadv4f64 addr:$src))),
1883           (VCVTPD2PSYrm addr:$src)>;
1884
1885 def : Pat<(v4f64 (fextend (v4f32 VR128:$src))),
1886           (VCVTPS2PDYrr VR128:$src)>;
1887 def : Pat<(v4f64 (fextend (loadv4f32 addr:$src))),
1888           (VCVTPS2PDYrm addr:$src)>;
1889
1890 //===----------------------------------------------------------------------===//
1891 // SSE 1 & 2 - Compare Instructions
1892 //===----------------------------------------------------------------------===//
1893
1894 // sse12_cmp_scalar - sse 1 & 2 compare scalar instructions
1895 multiclass sse12_cmp_scalar<RegisterClass RC, X86MemOperand x86memop,
1896                             string asm, string asm_alt> {
1897   let isAsmParserOnly = 1 in {
1898     def rr : SIi8<0xC2, MRMSrcReg,
1899                   (outs RC:$dst), (ins RC:$src1, RC:$src, SSECC:$cc),
1900                   asm, []>;
1901     let mayLoad = 1 in
1902     def rm : SIi8<0xC2, MRMSrcMem,
1903                   (outs RC:$dst), (ins RC:$src1, x86memop:$src, SSECC:$cc),
1904                   asm, []>;
1905   }
1906
1907   // Accept explicit immediate argument form instead of comparison code.
1908   def rr_alt : SIi8<0xC2, MRMSrcReg,
1909                 (outs RC:$dst), (ins RC:$src1, RC:$src, i8imm:$src2),
1910                 asm_alt, []>;
1911   let mayLoad = 1 in
1912   def rm_alt : SIi8<0xC2, MRMSrcMem,
1913                 (outs RC:$dst), (ins RC:$src1, x86memop:$src, i8imm:$src2),
1914                 asm_alt, []>;
1915 }
1916
1917 let neverHasSideEffects = 1 in {
1918   defm VCMPSS  : sse12_cmp_scalar<FR32, f32mem,
1919                   "cmp${cc}ss\t{$src, $src1, $dst|$dst, $src1, $src}",
1920                   "cmpss\t{$src2, $src, $src1, $dst|$dst, $src1, $src, $src2}">,
1921                   XS, VEX_4V;
1922   defm VCMPSD  : sse12_cmp_scalar<FR64, f64mem,
1923                   "cmp${cc}sd\t{$src, $src1, $dst|$dst, $src1, $src}",
1924                   "cmpsd\t{$src2, $src, $src1, $dst|$dst, $src1, $src, $src2}">,
1925                   XD, VEX_4V;
1926 }
1927
1928 let Constraints = "$src1 = $dst" in {
1929 def CMPSSrr : SIi8<0xC2, MRMSrcReg,
1930                   (outs FR32:$dst), (ins FR32:$src1, FR32:$src2, SSECC:$cc),
1931                   "cmp${cc}ss\t{$src2, $dst|$dst, $src2}",
1932                   [(set FR32:$dst, (X86cmpss (f32 FR32:$src1), FR32:$src2, imm:$cc))]>, XS;
1933 def CMPSSrm : SIi8<0xC2, MRMSrcMem,
1934                   (outs FR32:$dst), (ins FR32:$src1, f32mem:$src2, SSECC:$cc),
1935                   "cmp${cc}ss\t{$src2, $dst|$dst, $src2}",
1936                   [(set FR32:$dst, (X86cmpss (f32 FR32:$src1), (loadf32 addr:$src2), imm:$cc))]>, XS;
1937 def CMPSDrr : SIi8<0xC2, MRMSrcReg,
1938                   (outs FR64:$dst), (ins FR64:$src1, FR64:$src2, SSECC:$cc),
1939                   "cmp${cc}sd\t{$src2, $dst|$dst, $src2}",
1940                   [(set FR64:$dst, (X86cmpsd (f64 FR64:$src1), FR64:$src2, imm:$cc))]>, XD;
1941 def CMPSDrm : SIi8<0xC2, MRMSrcMem,
1942                   (outs FR64:$dst), (ins FR64:$src1, f64mem:$src2, SSECC:$cc),
1943                   "cmp${cc}sd\t{$src2, $dst|$dst, $src2}",
1944                   [(set FR64:$dst, (X86cmpsd (f64 FR64:$src1), (loadf64 addr:$src2), imm:$cc))]>, XD;
1945 }
1946 let Constraints = "$src1 = $dst", neverHasSideEffects = 1 in {
1947 def CMPSSrr_alt : SIi8<0xC2, MRMSrcReg,
1948                   (outs FR32:$dst), (ins FR32:$src1, FR32:$src, i8imm:$src2),
1949                   "cmpss\t{$src2, $src, $dst|$dst, $src, $src2}", []>, XS;
1950 def CMPSSrm_alt : SIi8<0xC2, MRMSrcMem,
1951                   (outs FR32:$dst), (ins FR32:$src1, f32mem:$src, i8imm:$src2),
1952                   "cmpss\t{$src2, $src, $dst|$dst, $src, $src2}", []>, XS;
1953 def CMPSDrr_alt : SIi8<0xC2, MRMSrcReg,
1954                   (outs FR64:$dst), (ins FR64:$src1, FR64:$src, i8imm:$src2),
1955                   "cmpsd\t{$src2, $src, $dst|$dst, $src, $src2}", []>, XD;
1956 def CMPSDrm_alt : SIi8<0xC2, MRMSrcMem,
1957                   (outs FR64:$dst), (ins FR64:$src1, f64mem:$src, i8imm:$src2),
1958                   "cmpsd\t{$src2, $src, $dst|$dst, $src, $src2}", []>, XD;
1959 }
1960
1961 multiclass sse12_cmp_scalar_int<RegisterClass RC, X86MemOperand x86memop,
1962                          Intrinsic Int, string asm> {
1963   def rr : SIi8<0xC2, MRMSrcReg, (outs VR128:$dst),
1964                       (ins VR128:$src1, VR128:$src, SSECC:$cc), asm,
1965                         [(set VR128:$dst, (Int VR128:$src1,
1966                                                VR128:$src, imm:$cc))]>;
1967   def rm : SIi8<0xC2, MRMSrcMem, (outs VR128:$dst),
1968                       (ins VR128:$src1, f32mem:$src, SSECC:$cc), asm,
1969                         [(set VR128:$dst, (Int VR128:$src1,
1970                                                (load addr:$src), imm:$cc))]>;
1971 }
1972
1973 // Aliases to match intrinsics which expect XMM operand(s).
1974 defm Int_VCMPSS  : sse12_cmp_scalar_int<VR128, f32mem, int_x86_sse_cmp_ss,
1975                      "cmp${cc}ss\t{$src, $src1, $dst|$dst, $src1, $src}">,
1976                      XS, VEX_4V;
1977 defm Int_VCMPSD  : sse12_cmp_scalar_int<VR128, f64mem, int_x86_sse2_cmp_sd,
1978                      "cmp${cc}sd\t{$src, $src1, $dst|$dst, $src1, $src}">,
1979                      XD, VEX_4V;
1980 let Constraints = "$src1 = $dst" in {
1981   defm Int_CMPSS  : sse12_cmp_scalar_int<VR128, f32mem, int_x86_sse_cmp_ss,
1982                        "cmp${cc}ss\t{$src, $dst|$dst, $src}">, XS;
1983   defm Int_CMPSD  : sse12_cmp_scalar_int<VR128, f64mem, int_x86_sse2_cmp_sd,
1984                        "cmp${cc}sd\t{$src, $dst|$dst, $src}">, XD;
1985 }
1986
1987
1988 // sse12_ord_cmp - Unordered/Ordered scalar fp compare and set EFLAGS
1989 multiclass sse12_ord_cmp<bits<8> opc, RegisterClass RC, SDNode OpNode,
1990                             ValueType vt, X86MemOperand x86memop,
1991                             PatFrag ld_frag, string OpcodeStr, Domain d> {
1992   def rr: PI<opc, MRMSrcReg, (outs), (ins RC:$src1, RC:$src2),
1993                      !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
1994                      [(set EFLAGS, (OpNode (vt RC:$src1), RC:$src2))], d>;
1995   def rm: PI<opc, MRMSrcMem, (outs), (ins RC:$src1, x86memop:$src2),
1996                      !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
1997                      [(set EFLAGS, (OpNode (vt RC:$src1),
1998                                            (ld_frag addr:$src2)))], d>;
1999 }
2000
2001 let Defs = [EFLAGS] in {
2002   defm VUCOMISS : sse12_ord_cmp<0x2E, FR32, X86cmp, f32, f32mem, loadf32,
2003                                   "ucomiss", SSEPackedSingle>, TB, VEX;
2004   defm VUCOMISD : sse12_ord_cmp<0x2E, FR64, X86cmp, f64, f64mem, loadf64,
2005                                   "ucomisd", SSEPackedDouble>, TB, OpSize, VEX;
2006   let Pattern = []<dag> in {
2007     defm VCOMISS  : sse12_ord_cmp<0x2F, VR128, undef, v4f32, f128mem, load,
2008                                     "comiss", SSEPackedSingle>, TB, VEX;
2009     defm VCOMISD  : sse12_ord_cmp<0x2F, VR128, undef, v2f64, f128mem, load,
2010                                     "comisd", SSEPackedDouble>, TB, OpSize, VEX;
2011   }
2012
2013   defm Int_VUCOMISS  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v4f32, f128mem,
2014                             load, "ucomiss", SSEPackedSingle>, TB, VEX;
2015   defm Int_VUCOMISD  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v2f64, f128mem,
2016                             load, "ucomisd", SSEPackedDouble>, TB, OpSize, VEX;
2017
2018   defm Int_VCOMISS  : sse12_ord_cmp<0x2F, VR128, X86comi, v4f32, f128mem,
2019                             load, "comiss", SSEPackedSingle>, TB, VEX;
2020   defm Int_VCOMISD  : sse12_ord_cmp<0x2F, VR128, X86comi, v2f64, f128mem,
2021                             load, "comisd", SSEPackedDouble>, TB, OpSize, VEX;
2022   defm UCOMISS  : sse12_ord_cmp<0x2E, FR32, X86cmp, f32, f32mem, loadf32,
2023                                   "ucomiss", SSEPackedSingle>, TB;
2024   defm UCOMISD  : sse12_ord_cmp<0x2E, FR64, X86cmp, f64, f64mem, loadf64,
2025                                   "ucomisd", SSEPackedDouble>, TB, OpSize;
2026
2027   let Pattern = []<dag> in {
2028     defm COMISS  : sse12_ord_cmp<0x2F, VR128, undef, v4f32, f128mem, load,
2029                                     "comiss", SSEPackedSingle>, TB;
2030     defm COMISD  : sse12_ord_cmp<0x2F, VR128, undef, v2f64, f128mem, load,
2031                                     "comisd", SSEPackedDouble>, TB, OpSize;
2032   }
2033
2034   defm Int_UCOMISS  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v4f32, f128mem,
2035                               load, "ucomiss", SSEPackedSingle>, TB;
2036   defm Int_UCOMISD  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v2f64, f128mem,
2037                               load, "ucomisd", SSEPackedDouble>, TB, OpSize;
2038
2039   defm Int_COMISS  : sse12_ord_cmp<0x2F, VR128, X86comi, v4f32, f128mem, load,
2040                                   "comiss", SSEPackedSingle>, TB;
2041   defm Int_COMISD  : sse12_ord_cmp<0x2F, VR128, X86comi, v2f64, f128mem, load,
2042                                   "comisd", SSEPackedDouble>, TB, OpSize;
2043 } // Defs = [EFLAGS]
2044
2045 // sse12_cmp_packed - sse 1 & 2 compared packed instructions
2046 multiclass sse12_cmp_packed<RegisterClass RC, X86MemOperand x86memop,
2047                             Intrinsic Int, string asm, string asm_alt,
2048                             Domain d> {
2049   let isAsmParserOnly = 1 in {
2050     def rri : PIi8<0xC2, MRMSrcReg,
2051                (outs RC:$dst), (ins RC:$src1, RC:$src, SSECC:$cc), asm,
2052                [(set RC:$dst, (Int RC:$src1, RC:$src, imm:$cc))], d>;
2053     def rmi : PIi8<0xC2, MRMSrcMem,
2054                (outs RC:$dst), (ins RC:$src1, f128mem:$src, SSECC:$cc), asm,
2055                [(set RC:$dst, (Int RC:$src1, (memop addr:$src), imm:$cc))], d>;
2056   }
2057
2058   // Accept explicit immediate argument form instead of comparison code.
2059   def rri_alt : PIi8<0xC2, MRMSrcReg,
2060              (outs RC:$dst), (ins RC:$src1, RC:$src, i8imm:$src2),
2061              asm_alt, [], d>;
2062   def rmi_alt : PIi8<0xC2, MRMSrcMem,
2063              (outs RC:$dst), (ins RC:$src1, f128mem:$src, i8imm:$src2),
2064              asm_alt, [], d>;
2065 }
2066
2067 defm VCMPPS : sse12_cmp_packed<VR128, f128mem, int_x86_sse_cmp_ps,
2068                "cmp${cc}ps\t{$src, $src1, $dst|$dst, $src1, $src}",
2069                "cmpps\t{$src2, $src, $src1, $dst|$dst, $src1, $src, $src2}",
2070                SSEPackedSingle>, TB, VEX_4V;
2071 defm VCMPPD : sse12_cmp_packed<VR128, f128mem, int_x86_sse2_cmp_pd,
2072                "cmp${cc}pd\t{$src, $src1, $dst|$dst, $src1, $src}",
2073                "cmppd\t{$src2, $src, $src1, $dst|$dst, $src1, $src, $src2}",
2074                SSEPackedDouble>, TB, OpSize, VEX_4V;
2075 defm VCMPPSY : sse12_cmp_packed<VR256, f256mem, int_x86_avx_cmp_ps_256,
2076                "cmp${cc}ps\t{$src, $src1, $dst|$dst, $src1, $src}",
2077                "cmpps\t{$src2, $src, $src1, $dst|$dst, $src1, $src, $src2}",
2078                SSEPackedSingle>, TB, VEX_4V;
2079 defm VCMPPDY : sse12_cmp_packed<VR256, f256mem, int_x86_avx_cmp_pd_256,
2080                "cmp${cc}pd\t{$src, $src1, $dst|$dst, $src1, $src}",
2081                "cmppd\t{$src2, $src, $src1, $dst|$dst, $src1, $src, $src2}",
2082                SSEPackedDouble>, TB, OpSize, VEX_4V;
2083 let Constraints = "$src1 = $dst" in {
2084   defm CMPPS : sse12_cmp_packed<VR128, f128mem, int_x86_sse_cmp_ps,
2085                  "cmp${cc}ps\t{$src, $dst|$dst, $src}",
2086                  "cmpps\t{$src2, $src, $dst|$dst, $src, $src2}",
2087                  SSEPackedSingle>, TB;
2088   defm CMPPD : sse12_cmp_packed<VR128, f128mem, int_x86_sse2_cmp_pd,
2089                  "cmp${cc}pd\t{$src, $dst|$dst, $src}",
2090                  "cmppd\t{$src2, $src, $dst|$dst, $src, $src2}",
2091                  SSEPackedDouble>, TB, OpSize;
2092 }
2093
2094 let Predicates = [HasSSE1] in {
2095 def : Pat<(v4i32 (X86cmpps (v4f32 VR128:$src1), VR128:$src2, imm:$cc)),
2096           (CMPPSrri (v4f32 VR128:$src1), (v4f32 VR128:$src2), imm:$cc)>;
2097 def : Pat<(v4i32 (X86cmpps (v4f32 VR128:$src1), (memop addr:$src2), imm:$cc)),
2098           (CMPPSrmi (v4f32 VR128:$src1), addr:$src2, imm:$cc)>;
2099 }
2100
2101 let Predicates = [HasSSE2] in {
2102 def : Pat<(v2i64 (X86cmppd (v2f64 VR128:$src1), VR128:$src2, imm:$cc)),
2103           (CMPPDrri VR128:$src1, VR128:$src2, imm:$cc)>;
2104 def : Pat<(v2i64 (X86cmppd (v2f64 VR128:$src1), (memop addr:$src2), imm:$cc)),
2105           (CMPPDrmi VR128:$src1, addr:$src2, imm:$cc)>;
2106 }
2107
2108 let Predicates = [HasAVX] in {
2109 def : Pat<(v4i32 (X86cmpps (v4f32 VR128:$src1), VR128:$src2, imm:$cc)),
2110           (VCMPPSrri (v4f32 VR128:$src1), (v4f32 VR128:$src2), imm:$cc)>;
2111 def : Pat<(v4i32 (X86cmpps (v4f32 VR128:$src1), (memop addr:$src2), imm:$cc)),
2112           (VCMPPSrmi (v4f32 VR128:$src1), addr:$src2, imm:$cc)>;
2113 def : Pat<(v2i64 (X86cmppd (v2f64 VR128:$src1), VR128:$src2, imm:$cc)),
2114           (VCMPPDrri VR128:$src1, VR128:$src2, imm:$cc)>;
2115 def : Pat<(v2i64 (X86cmppd (v2f64 VR128:$src1), (memop addr:$src2), imm:$cc)),
2116           (VCMPPDrmi VR128:$src1, addr:$src2, imm:$cc)>;
2117
2118 def : Pat<(v8i32 (X86cmpps (v8f32 VR256:$src1), VR256:$src2, imm:$cc)),
2119           (VCMPPSYrri (v8f32 VR256:$src1), (v8f32 VR256:$src2), imm:$cc)>;
2120 def : Pat<(v8i32 (X86cmpps (v8f32 VR256:$src1), (memop addr:$src2), imm:$cc)),
2121           (VCMPPSYrmi (v8f32 VR256:$src1), addr:$src2, imm:$cc)>;
2122 def : Pat<(v4i64 (X86cmppd (v4f64 VR256:$src1), VR256:$src2, imm:$cc)),
2123           (VCMPPDYrri VR256:$src1, VR256:$src2, imm:$cc)>;
2124 def : Pat<(v4i64 (X86cmppd (v4f64 VR256:$src1), (memop addr:$src2), imm:$cc)),
2125           (VCMPPDYrmi VR256:$src1, addr:$src2, imm:$cc)>;
2126 }
2127
2128 //===----------------------------------------------------------------------===//
2129 // SSE 1 & 2 - Shuffle Instructions
2130 //===----------------------------------------------------------------------===//
2131
2132 /// sse12_shuffle - sse 1 & 2 shuffle instructions
2133 multiclass sse12_shuffle<RegisterClass RC, X86MemOperand x86memop,
2134                          ValueType vt, string asm, PatFrag mem_frag,
2135                          Domain d, bit IsConvertibleToThreeAddress = 0> {
2136   def rmi : PIi8<0xC6, MRMSrcMem, (outs RC:$dst),
2137                    (ins RC:$src1, f128mem:$src2, i8imm:$src3), asm,
2138                    [(set RC:$dst, (vt (shufp:$src3
2139                             RC:$src1, (mem_frag addr:$src2))))], d>;
2140   let isConvertibleToThreeAddress = IsConvertibleToThreeAddress in
2141     def rri : PIi8<0xC6, MRMSrcReg, (outs RC:$dst),
2142                    (ins RC:$src1, RC:$src2, i8imm:$src3), asm,
2143                    [(set RC:$dst,
2144                             (vt (shufp:$src3 RC:$src1, RC:$src2)))], d>;
2145 }
2146
2147 defm VSHUFPS  : sse12_shuffle<VR128, f128mem, v4f32,
2148            "shufps\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
2149            memopv4f32, SSEPackedSingle>, TB, VEX_4V;
2150 defm VSHUFPSY : sse12_shuffle<VR256, f256mem, v8f32,
2151            "shufps\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
2152            memopv8f32, SSEPackedSingle>, TB, VEX_4V;
2153 defm VSHUFPD  : sse12_shuffle<VR128, f128mem, v2f64,
2154            "shufpd\t{$src3, $src2, $src1, $dst|$dst, $src2, $src2, $src3}",
2155            memopv2f64, SSEPackedDouble>, TB, OpSize, VEX_4V;
2156 defm VSHUFPDY : sse12_shuffle<VR256, f256mem, v4f64,
2157            "shufpd\t{$src3, $src2, $src1, $dst|$dst, $src2, $src2, $src3}",
2158            memopv4f64, SSEPackedDouble>, TB, OpSize, VEX_4V;
2159
2160 let Constraints = "$src1 = $dst" in {
2161   defm SHUFPS : sse12_shuffle<VR128, f128mem, v4f32,
2162                     "shufps\t{$src3, $src2, $dst|$dst, $src2, $src3}",
2163                     memopv4f32, SSEPackedSingle, 1 /* cvt to pshufd */>,
2164                     TB;
2165   defm SHUFPD : sse12_shuffle<VR128, f128mem, v2f64,
2166                     "shufpd\t{$src3, $src2, $dst|$dst, $src2, $src3}",
2167                     memopv2f64, SSEPackedDouble>, TB, OpSize;
2168 }
2169
2170 let Predicates = [HasSSE1] in {
2171   def : Pat<(v4f32 (X86Shufps VR128:$src1,
2172                        (memopv4f32 addr:$src2), (i8 imm:$imm))),
2173             (SHUFPSrmi VR128:$src1, addr:$src2, imm:$imm)>;
2174   def : Pat<(v4f32 (X86Shufps VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2175             (SHUFPSrri VR128:$src1, VR128:$src2, imm:$imm)>;
2176   def : Pat<(v4i32 (X86Shufps VR128:$src1,
2177                        (bc_v4i32 (memopv2i64 addr:$src2)), (i8 imm:$imm))),
2178             (SHUFPSrmi VR128:$src1, addr:$src2, imm:$imm)>;
2179   def : Pat<(v4i32 (X86Shufps VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2180             (SHUFPSrri VR128:$src1, VR128:$src2, imm:$imm)>;
2181   // vector_shuffle v1, v2 <4, 5, 2, 3> using SHUFPSrri (we prefer movsd, but
2182   // fall back to this for SSE1)
2183   def : Pat<(v4f32 (movlp:$src3 VR128:$src1, (v4f32 VR128:$src2))),
2184             (SHUFPSrri VR128:$src2, VR128:$src1,
2185                        (SHUFFLE_get_shuf_imm VR128:$src3))>;
2186   // Special unary SHUFPSrri case.
2187   def : Pat<(v4f32 (pshufd:$src3 VR128:$src1, (undef))),
2188             (SHUFPSrri VR128:$src1, VR128:$src1,
2189                        (SHUFFLE_get_shuf_imm VR128:$src3))>;
2190 }
2191
2192 let Predicates = [HasSSE2] in {
2193   // Special binary v4i32 shuffle cases with SHUFPS.
2194   def : Pat<(v4i32 (shufp:$src3 VR128:$src1, (v4i32 VR128:$src2))),
2195             (SHUFPSrri VR128:$src1, VR128:$src2,
2196                        (SHUFFLE_get_shuf_imm VR128:$src3))>;
2197   def : Pat<(v4i32 (shufp:$src3 VR128:$src1,
2198                                 (bc_v4i32 (memopv2i64 addr:$src2)))),
2199             (SHUFPSrmi VR128:$src1, addr:$src2,
2200                       (SHUFFLE_get_shuf_imm VR128:$src3))>;
2201   // Special unary SHUFPDrri cases.
2202   def : Pat<(v2i64 (pshufd:$src3 VR128:$src1, (undef))),
2203             (SHUFPDrri VR128:$src1, VR128:$src1,
2204                        (SHUFFLE_get_shuf_imm VR128:$src3))>;
2205   def : Pat<(v2f64 (pshufd:$src3 VR128:$src1, (undef))),
2206             (SHUFPDrri VR128:$src1, VR128:$src1,
2207                        (SHUFFLE_get_shuf_imm VR128:$src3))>;
2208   // Special binary v2i64 shuffle cases using SHUFPDrri.
2209   def : Pat<(v2i64 (shufp:$src3 VR128:$src1, VR128:$src2)),
2210             (SHUFPDrri VR128:$src1, VR128:$src2,
2211                        (SHUFFLE_get_shuf_imm VR128:$src3))>;
2212   // Generic SHUFPD patterns
2213   def : Pat<(v2f64 (X86Shufps VR128:$src1,
2214                        (memopv2f64 addr:$src2), (i8 imm:$imm))),
2215             (SHUFPDrmi VR128:$src1, addr:$src2, imm:$imm)>;
2216   def : Pat<(v2i64 (X86Shufpd VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2217             (SHUFPDrri VR128:$src1, VR128:$src2, imm:$imm)>;
2218   def : Pat<(v2f64 (X86Shufpd VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2219             (SHUFPDrri VR128:$src1, VR128:$src2, imm:$imm)>;
2220 }
2221
2222 let Predicates = [HasAVX] in {
2223   def : Pat<(v4f32 (X86Shufps VR128:$src1,
2224                        (memopv4f32 addr:$src2), (i8 imm:$imm))),
2225             (VSHUFPSrmi VR128:$src1, addr:$src2, imm:$imm)>;
2226   def : Pat<(v4f32 (X86Shufps VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2227             (VSHUFPSrri VR128:$src1, VR128:$src2, imm:$imm)>;
2228   def : Pat<(v4i32 (X86Shufps VR128:$src1,
2229                        (bc_v4i32 (memopv2i64 addr:$src2)), (i8 imm:$imm))),
2230             (VSHUFPSrmi VR128:$src1, addr:$src2, imm:$imm)>;
2231   def : Pat<(v4i32 (X86Shufps VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2232             (VSHUFPSrri VR128:$src1, VR128:$src2, imm:$imm)>;
2233   // vector_shuffle v1, v2 <4, 5, 2, 3> using SHUFPSrri (we prefer movsd, but
2234   // fall back to this for SSE1)
2235   def : Pat<(v4f32 (movlp:$src3 VR128:$src1, (v4f32 VR128:$src2))),
2236             (VSHUFPSrri VR128:$src2, VR128:$src1,
2237                         (SHUFFLE_get_shuf_imm VR128:$src3))>;
2238   // Special unary SHUFPSrri case.
2239   def : Pat<(v4f32 (pshufd:$src3 VR128:$src1, (undef))),
2240             (VSHUFPSrri VR128:$src1, VR128:$src1,
2241                         (SHUFFLE_get_shuf_imm VR128:$src3))>;
2242   // Special binary v4i32 shuffle cases with SHUFPS.
2243   def : Pat<(v4i32 (shufp:$src3 VR128:$src1, (v4i32 VR128:$src2))),
2244             (VSHUFPSrri VR128:$src1, VR128:$src2,
2245                         (SHUFFLE_get_shuf_imm VR128:$src3))>;
2246   def : Pat<(v4i32 (shufp:$src3 VR128:$src1,
2247                                 (bc_v4i32 (memopv2i64 addr:$src2)))),
2248             (VSHUFPSrmi VR128:$src1, addr:$src2,
2249                         (SHUFFLE_get_shuf_imm VR128:$src3))>;
2250   // Special unary SHUFPDrri cases.
2251   def : Pat<(v2i64 (pshufd:$src3 VR128:$src1, (undef))),
2252             (VSHUFPDrri VR128:$src1, VR128:$src1,
2253                         (SHUFFLE_get_shuf_imm VR128:$src3))>;
2254   def : Pat<(v2f64 (pshufd:$src3 VR128:$src1, (undef))),
2255             (VSHUFPDrri VR128:$src1, VR128:$src1,
2256                         (SHUFFLE_get_shuf_imm VR128:$src3))>;
2257   // Special binary v2i64 shuffle cases using SHUFPDrri.
2258   def : Pat<(v2i64 (shufp:$src3 VR128:$src1, VR128:$src2)),
2259             (VSHUFPDrri VR128:$src1, VR128:$src2,
2260                         (SHUFFLE_get_shuf_imm VR128:$src3))>;
2261
2262   def : Pat<(v2f64 (X86Shufps VR128:$src1,
2263                        (memopv2f64 addr:$src2), (i8 imm:$imm))),
2264             (VSHUFPDrmi VR128:$src1, addr:$src2, imm:$imm)>;
2265   def : Pat<(v2i64 (X86Shufpd VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2266             (VSHUFPDrri VR128:$src1, VR128:$src2, imm:$imm)>;
2267   def : Pat<(v2f64 (X86Shufpd VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2268             (VSHUFPDrri VR128:$src1, VR128:$src2, imm:$imm)>;
2269
2270   // 256-bit patterns
2271   def : Pat<(v8i32 (X86Shufps VR256:$src1, VR256:$src2, (i8 imm:$imm))),
2272             (VSHUFPSYrri VR256:$src1, VR256:$src2, imm:$imm)>;
2273   def : Pat<(v8i32 (X86Shufps VR256:$src1,
2274                       (bc_v8i32 (memopv4i64 addr:$src2)), (i8 imm:$imm))),
2275             (VSHUFPSYrmi VR256:$src1, addr:$src2, imm:$imm)>;
2276
2277   def : Pat<(v8f32 (X86Shufps VR256:$src1, VR256:$src2, (i8 imm:$imm))),
2278             (VSHUFPSYrri VR256:$src1, VR256:$src2, imm:$imm)>;
2279   def : Pat<(v8f32 (X86Shufps VR256:$src1,
2280                               (memopv8f32 addr:$src2), (i8 imm:$imm))),
2281             (VSHUFPSYrmi VR256:$src1, addr:$src2, imm:$imm)>;
2282
2283   def : Pat<(v4i64 (X86Shufpd VR256:$src1, VR256:$src2, (i8 imm:$imm))),
2284             (VSHUFPDYrri VR256:$src1, VR256:$src2, imm:$imm)>;
2285   def : Pat<(v4i64 (X86Shufpd VR256:$src1,
2286                               (memopv4i64 addr:$src2), (i8 imm:$imm))),
2287             (VSHUFPDYrmi VR256:$src1, addr:$src2, imm:$imm)>;
2288
2289   def : Pat<(v4f64 (X86Shufpd VR256:$src1, VR256:$src2, (i8 imm:$imm))),
2290             (VSHUFPDYrri VR256:$src1, VR256:$src2, imm:$imm)>;
2291   def : Pat<(v4f64 (X86Shufpd VR256:$src1,
2292                               (memopv4f64 addr:$src2), (i8 imm:$imm))),
2293             (VSHUFPDYrmi VR256:$src1, addr:$src2, imm:$imm)>;
2294 }
2295
2296 //===----------------------------------------------------------------------===//
2297 // SSE 1 & 2 - Unpack Instructions
2298 //===----------------------------------------------------------------------===//
2299
2300 /// sse12_unpack_interleave - sse 1 & 2 unpack and interleave
2301 multiclass sse12_unpack_interleave<bits<8> opc, PatFrag OpNode, ValueType vt,
2302                                    PatFrag mem_frag, RegisterClass RC,
2303                                    X86MemOperand x86memop, string asm,
2304                                    Domain d> {
2305     def rr : PI<opc, MRMSrcReg,
2306                 (outs RC:$dst), (ins RC:$src1, RC:$src2),
2307                 asm, [(set RC:$dst,
2308                            (vt (OpNode RC:$src1, RC:$src2)))], d>;
2309     def rm : PI<opc, MRMSrcMem,
2310                 (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
2311                 asm, [(set RC:$dst,
2312                            (vt (OpNode RC:$src1,
2313                                        (mem_frag addr:$src2))))], d>;
2314 }
2315
2316 let AddedComplexity = 10 in {
2317   defm VUNPCKHPS: sse12_unpack_interleave<0x15, unpckh, v4f32, memopv4f32,
2318         VR128, f128mem, "unpckhps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2319                        SSEPackedSingle>, TB, VEX_4V;
2320   defm VUNPCKHPD: sse12_unpack_interleave<0x15, unpckh, v2f64, memopv2f64,
2321         VR128, f128mem, "unpckhpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2322                        SSEPackedDouble>, TB, OpSize, VEX_4V;
2323   defm VUNPCKLPS: sse12_unpack_interleave<0x14, unpckl, v4f32, memopv4f32,
2324         VR128, f128mem, "unpcklps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2325                        SSEPackedSingle>, TB, VEX_4V;
2326   defm VUNPCKLPD: sse12_unpack_interleave<0x14, unpckl, v2f64, memopv2f64,
2327         VR128, f128mem, "unpcklpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2328                        SSEPackedDouble>, TB, OpSize, VEX_4V;
2329
2330   defm VUNPCKHPSY: sse12_unpack_interleave<0x15, unpckh, v8f32, memopv8f32,
2331         VR256, f256mem, "unpckhps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2332                        SSEPackedSingle>, TB, VEX_4V;
2333   defm VUNPCKHPDY: sse12_unpack_interleave<0x15, unpckh, v4f64, memopv4f64,
2334         VR256, f256mem, "unpckhpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2335                        SSEPackedDouble>, TB, OpSize, VEX_4V;
2336   defm VUNPCKLPSY: sse12_unpack_interleave<0x14, unpckl, v8f32, memopv8f32,
2337         VR256, f256mem, "unpcklps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2338                        SSEPackedSingle>, TB, VEX_4V;
2339   defm VUNPCKLPDY: sse12_unpack_interleave<0x14, unpckl, v4f64, memopv4f64,
2340         VR256, f256mem, "unpcklpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2341                        SSEPackedDouble>, TB, OpSize, VEX_4V;
2342
2343   let Constraints = "$src1 = $dst" in {
2344     defm UNPCKHPS: sse12_unpack_interleave<0x15, unpckh, v4f32, memopv4f32,
2345           VR128, f128mem, "unpckhps\t{$src2, $dst|$dst, $src2}",
2346                          SSEPackedSingle>, TB;
2347     defm UNPCKHPD: sse12_unpack_interleave<0x15, unpckh, v2f64, memopv2f64,
2348           VR128, f128mem, "unpckhpd\t{$src2, $dst|$dst, $src2}",
2349                          SSEPackedDouble>, TB, OpSize;
2350     defm UNPCKLPS: sse12_unpack_interleave<0x14, unpckl, v4f32, memopv4f32,
2351           VR128, f128mem, "unpcklps\t{$src2, $dst|$dst, $src2}",
2352                          SSEPackedSingle>, TB;
2353     defm UNPCKLPD: sse12_unpack_interleave<0x14, unpckl, v2f64, memopv2f64,
2354           VR128, f128mem, "unpcklpd\t{$src2, $dst|$dst, $src2}",
2355                          SSEPackedDouble>, TB, OpSize;
2356   } // Constraints = "$src1 = $dst"
2357 } // AddedComplexity
2358
2359 let Predicates = [HasSSE1] in {
2360   def : Pat<(v4f32 (X86Unpcklps VR128:$src1, (memopv4f32 addr:$src2))),
2361             (UNPCKLPSrm VR128:$src1, addr:$src2)>;
2362   def : Pat<(v4f32 (X86Unpcklps VR128:$src1, VR128:$src2)),
2363             (UNPCKLPSrr VR128:$src1, VR128:$src2)>;
2364   def : Pat<(v4f32 (X86Unpckhps VR128:$src1, (memopv4f32 addr:$src2))),
2365             (UNPCKHPSrm VR128:$src1, addr:$src2)>;
2366   def : Pat<(v4f32 (X86Unpckhps VR128:$src1, VR128:$src2)),
2367             (UNPCKHPSrr VR128:$src1, VR128:$src2)>;
2368 }
2369
2370 let Predicates = [HasSSE2] in {
2371   def : Pat<(v2f64 (X86Unpcklpd VR128:$src1, (memopv2f64 addr:$src2))),
2372             (UNPCKLPDrm VR128:$src1, addr:$src2)>;
2373   def : Pat<(v2f64 (X86Unpcklpd VR128:$src1, VR128:$src2)),
2374             (UNPCKLPDrr VR128:$src1, VR128:$src2)>;
2375   def : Pat<(v2f64 (X86Unpckhpd VR128:$src1, (memopv2f64 addr:$src2))),
2376             (UNPCKHPDrm VR128:$src1, addr:$src2)>;
2377   def : Pat<(v2f64 (X86Unpckhpd VR128:$src1, VR128:$src2)),
2378             (UNPCKHPDrr VR128:$src1, VR128:$src2)>;
2379
2380   // FIXME: Instead of X86Movddup, there should be a X86Unpcklpd here, the
2381   // problem is during lowering, where it's not possible to recognize the load
2382   // fold cause it has two uses through a bitcast. One use disappears at isel
2383   // time and the fold opportunity reappears.
2384   def : Pat<(v2f64 (X86Movddup VR128:$src)),
2385             (UNPCKLPDrr VR128:$src, VR128:$src)>;
2386
2387   let AddedComplexity = 10 in
2388   def : Pat<(splat_lo (v2f64 VR128:$src), (undef)),
2389             (UNPCKLPDrr VR128:$src, VR128:$src)>;
2390 }
2391
2392 let Predicates = [HasAVX] in {
2393   def : Pat<(v4f32 (X86Unpcklps VR128:$src1, (memopv4f32 addr:$src2))),
2394             (VUNPCKLPSrm VR128:$src1, addr:$src2)>;
2395   def : Pat<(v4f32 (X86Unpcklps VR128:$src1, VR128:$src2)),
2396             (VUNPCKLPSrr VR128:$src1, VR128:$src2)>;
2397   def : Pat<(v4f32 (X86Unpckhps VR128:$src1, (memopv4f32 addr:$src2))),
2398             (VUNPCKHPSrm VR128:$src1, addr:$src2)>;
2399   def : Pat<(v4f32 (X86Unpckhps VR128:$src1, VR128:$src2)),
2400             (VUNPCKHPSrr VR128:$src1, VR128:$src2)>;
2401
2402   def : Pat<(v8f32 (X86Unpcklpsy VR256:$src1, (memopv8f32 addr:$src2))),
2403             (VUNPCKLPSYrm VR256:$src1, addr:$src2)>;
2404   def : Pat<(v8f32 (X86Unpcklpsy VR256:$src1, VR256:$src2)),
2405             (VUNPCKLPSYrr VR256:$src1, VR256:$src2)>;
2406   def : Pat<(v8i32 (X86Unpcklpsy VR256:$src1, VR256:$src2)),
2407             (VUNPCKLPSYrr VR256:$src1, VR256:$src2)>;
2408   def : Pat<(v8i32 (X86Unpcklpsy VR256:$src1, (memopv8i32 addr:$src2))),
2409             (VUNPCKLPSYrm VR256:$src1, addr:$src2)>;
2410   def : Pat<(v8f32 (X86Unpckhpsy VR256:$src1, (memopv8f32 addr:$src2))),
2411             (VUNPCKHPSYrm VR256:$src1, addr:$src2)>;
2412   def : Pat<(v8f32 (X86Unpckhpsy VR256:$src1, VR256:$src2)),
2413             (VUNPCKHPSYrr VR256:$src1, VR256:$src2)>;
2414   def : Pat<(v8i32 (X86Unpckhpsy VR256:$src1, (memopv8i32 addr:$src2))),
2415             (VUNPCKHPSYrm VR256:$src1, addr:$src2)>;
2416   def : Pat<(v8i32 (X86Unpckhpsy VR256:$src1, VR256:$src2)),
2417             (VUNPCKHPSYrr VR256:$src1, VR256:$src2)>;
2418
2419   def : Pat<(v2f64 (X86Unpcklpd VR128:$src1, (memopv2f64 addr:$src2))),
2420             (VUNPCKLPDrm VR128:$src1, addr:$src2)>;
2421   def : Pat<(v2f64 (X86Unpcklpd VR128:$src1, VR128:$src2)),
2422             (VUNPCKLPDrr VR128:$src1, VR128:$src2)>;
2423   def : Pat<(v2f64 (X86Unpckhpd VR128:$src1, (memopv2f64 addr:$src2))),
2424             (VUNPCKHPDrm VR128:$src1, addr:$src2)>;
2425   def : Pat<(v2f64 (X86Unpckhpd VR128:$src1, VR128:$src2)),
2426             (VUNPCKHPDrr VR128:$src1, VR128:$src2)>;
2427
2428   def : Pat<(v4f64 (X86Unpcklpdy VR256:$src1, (memopv4f64 addr:$src2))),
2429             (VUNPCKLPDYrm VR256:$src1, addr:$src2)>;
2430   def : Pat<(v4f64 (X86Unpcklpdy VR256:$src1, VR256:$src2)),
2431             (VUNPCKLPDYrr VR256:$src1, VR256:$src2)>;
2432   def : Pat<(v4i64 (X86Unpcklpdy VR256:$src1, (memopv4i64 addr:$src2))),
2433             (VUNPCKLPDYrm VR256:$src1, addr:$src2)>;
2434   def : Pat<(v4i64 (X86Unpcklpdy VR256:$src1, VR256:$src2)),
2435             (VUNPCKLPDYrr VR256:$src1, VR256:$src2)>;
2436   def : Pat<(v4f64 (X86Unpckhpdy VR256:$src1, (memopv4f64 addr:$src2))),
2437             (VUNPCKHPDYrm VR256:$src1, addr:$src2)>;
2438   def : Pat<(v4f64 (X86Unpckhpdy VR256:$src1, VR256:$src2)),
2439             (VUNPCKHPDYrr VR256:$src1, VR256:$src2)>;
2440   def : Pat<(v4i64 (X86Unpckhpdy VR256:$src1, (memopv4i64 addr:$src2))),
2441             (VUNPCKHPDYrm VR256:$src1, addr:$src2)>;
2442   def : Pat<(v4i64 (X86Unpckhpdy VR256:$src1, VR256:$src2)),
2443             (VUNPCKHPDYrr VR256:$src1, VR256:$src2)>;
2444
2445   // FIXME: Instead of X86Movddup, there should be a X86Unpcklpd here, the
2446   // problem is during lowering, where it's not possible to recognize the load
2447   // fold cause it has two uses through a bitcast. One use disappears at isel
2448   // time and the fold opportunity reappears.
2449   def : Pat<(v2f64 (X86Movddup VR128:$src)),
2450             (VUNPCKLPDrr VR128:$src, VR128:$src)>;
2451   let AddedComplexity = 10 in
2452   def : Pat<(splat_lo (v2f64 VR128:$src), (undef)),
2453             (VUNPCKLPDrr VR128:$src, VR128:$src)>;
2454 }
2455
2456 //===----------------------------------------------------------------------===//
2457 // SSE 1 & 2 - Extract Floating-Point Sign mask
2458 //===----------------------------------------------------------------------===//
2459
2460 /// sse12_extr_sign_mask - sse 1 & 2 unpack and interleave
2461 multiclass sse12_extr_sign_mask<RegisterClass RC, Intrinsic Int, string asm,
2462                                 Domain d> {
2463   def rr32 : PI<0x50, MRMSrcReg, (outs GR32:$dst), (ins RC:$src),
2464                 !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
2465                      [(set GR32:$dst, (Int RC:$src))], d>;
2466   def rr64 : PI<0x50, MRMSrcReg, (outs GR64:$dst), (ins RC:$src),
2467                 !strconcat(asm, "\t{$src, $dst|$dst, $src}"), [], d>, REX_W;
2468 }
2469
2470 defm MOVMSKPS : sse12_extr_sign_mask<VR128, int_x86_sse_movmsk_ps, "movmskps",
2471                                      SSEPackedSingle>, TB;
2472 defm MOVMSKPD : sse12_extr_sign_mask<VR128, int_x86_sse2_movmsk_pd, "movmskpd",
2473                                      SSEPackedDouble>, TB, OpSize;
2474
2475 def : Pat<(i32 (X86fgetsign FR32:$src)),
2476           (MOVMSKPSrr32 (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)), FR32:$src,
2477                                        sub_ss))>, Requires<[HasSSE1]>;
2478 def : Pat<(i64 (X86fgetsign FR32:$src)),
2479           (MOVMSKPSrr64 (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)), FR32:$src,
2480                                        sub_ss))>, Requires<[HasSSE1]>;
2481 def : Pat<(i32 (X86fgetsign FR64:$src)),
2482           (MOVMSKPDrr32 (INSERT_SUBREG (v2f64 (IMPLICIT_DEF)), FR64:$src,
2483                                        sub_sd))>, Requires<[HasSSE2]>;
2484 def : Pat<(i64 (X86fgetsign FR64:$src)),
2485           (MOVMSKPDrr64 (INSERT_SUBREG (v2f64 (IMPLICIT_DEF)), FR64:$src,
2486                                        sub_sd))>, Requires<[HasSSE2]>;
2487
2488 let Predicates = [HasAVX] in {
2489   defm VMOVMSKPS : sse12_extr_sign_mask<VR128, int_x86_sse_movmsk_ps,
2490                                         "movmskps", SSEPackedSingle>, TB, VEX;
2491   defm VMOVMSKPD : sse12_extr_sign_mask<VR128, int_x86_sse2_movmsk_pd,
2492                                         "movmskpd", SSEPackedDouble>, TB,
2493                                         OpSize, VEX;
2494   defm VMOVMSKPSY : sse12_extr_sign_mask<VR256, int_x86_avx_movmsk_ps_256,
2495                                         "movmskps", SSEPackedSingle>, TB, VEX;
2496   defm VMOVMSKPDY : sse12_extr_sign_mask<VR256, int_x86_avx_movmsk_pd_256,
2497                                         "movmskpd", SSEPackedDouble>, TB,
2498                                         OpSize, VEX;
2499
2500   def : Pat<(i32 (X86fgetsign FR32:$src)),
2501             (VMOVMSKPSrr32 (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)), FR32:$src,
2502                                           sub_ss))>;
2503   def : Pat<(i64 (X86fgetsign FR32:$src)),
2504             (VMOVMSKPSrr64 (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)), FR32:$src,
2505                                           sub_ss))>;
2506   def : Pat<(i32 (X86fgetsign FR64:$src)),
2507             (VMOVMSKPDrr32 (INSERT_SUBREG (v2f64 (IMPLICIT_DEF)), FR64:$src,
2508                                           sub_sd))>;
2509   def : Pat<(i64 (X86fgetsign FR64:$src)),
2510             (VMOVMSKPDrr64 (INSERT_SUBREG (v2f64 (IMPLICIT_DEF)), FR64:$src,
2511                                           sub_sd))>;
2512
2513   // Assembler Only
2514   def VMOVMSKPSr64r : PI<0x50, MRMSrcReg, (outs GR64:$dst), (ins VR128:$src),
2515              "movmskps\t{$src, $dst|$dst, $src}", [], SSEPackedSingle>, TB, VEX;
2516   def VMOVMSKPDr64r : PI<0x50, MRMSrcReg, (outs GR64:$dst), (ins VR128:$src),
2517              "movmskpd\t{$src, $dst|$dst, $src}", [], SSEPackedDouble>, TB,
2518              OpSize, VEX;
2519   def VMOVMSKPSYr64r : PI<0x50, MRMSrcReg, (outs GR64:$dst), (ins VR256:$src),
2520              "movmskps\t{$src, $dst|$dst, $src}", [], SSEPackedSingle>, TB, VEX;
2521   def VMOVMSKPDYr64r : PI<0x50, MRMSrcReg, (outs GR64:$dst), (ins VR256:$src),
2522              "movmskpd\t{$src, $dst|$dst, $src}", [], SSEPackedDouble>, TB,
2523              OpSize, VEX;
2524 }
2525
2526 //===----------------------------------------------------------------------===//
2527 // SSE 1 & 2 - Logical Instructions
2528 //===----------------------------------------------------------------------===//
2529
2530 /// sse12_fp_alias_pack_logical - SSE 1 & 2 aliased packed FP logical ops
2531 ///
2532 multiclass sse12_fp_alias_pack_logical<bits<8> opc, string OpcodeStr,
2533                                        SDNode OpNode> {
2534   defm V#NAME#PS : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode,
2535               FR32, f32, f128mem, memopfsf32, SSEPackedSingle, 0>, TB, VEX_4V;
2536
2537   defm V#NAME#PD : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode,
2538         FR64, f64, f128mem, memopfsf64, SSEPackedDouble, 0>, TB, OpSize, VEX_4V;
2539
2540   let Constraints = "$src1 = $dst" in {
2541     defm PS : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode, FR32,
2542                 f32, f128mem, memopfsf32, SSEPackedSingle>, TB;
2543
2544     defm PD : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode, FR64,
2545                 f64, f128mem, memopfsf64, SSEPackedDouble>, TB, OpSize;
2546   }
2547 }
2548
2549 // Alias bitwise logical operations using SSE logical ops on packed FP values.
2550 let mayLoad = 0 in {
2551   defm FsAND  : sse12_fp_alias_pack_logical<0x54, "and", X86fand>;
2552   defm FsOR   : sse12_fp_alias_pack_logical<0x56, "or", X86for>;
2553   defm FsXOR  : sse12_fp_alias_pack_logical<0x57, "xor", X86fxor>;
2554 }
2555
2556 let neverHasSideEffects = 1, Pattern = []<dag>, isCommutable = 0 in
2557   defm FsANDN : sse12_fp_alias_pack_logical<0x55, "andn", undef>;
2558
2559 /// sse12_fp_packed_logical - SSE 1 & 2 packed FP logical ops
2560 ///
2561 multiclass sse12_fp_packed_logical<bits<8> opc, string OpcodeStr,
2562                                    SDNode OpNode> {
2563   // In AVX no need to add a pattern for 128-bit logical rr ps, because they
2564   // are all promoted to v2i64, and the patterns are covered by the int
2565   // version. This is needed in SSE only, because v2i64 isn't supported on
2566   // SSE1, but only on SSE2.
2567   defm V#NAME#PS : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedSingle,
2568        !strconcat(OpcodeStr, "ps"), f128mem, [],
2569        [(set VR128:$dst, (OpNode (bc_v2i64 (v4f32 VR128:$src1)),
2570                                  (memopv2i64 addr:$src2)))], 0>, TB, VEX_4V;
2571
2572   defm V#NAME#PD : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedDouble,
2573        !strconcat(OpcodeStr, "pd"), f128mem,
2574        [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
2575                                  (bc_v2i64 (v2f64 VR128:$src2))))],
2576        [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
2577                                  (memopv2i64 addr:$src2)))], 0>,
2578                                                  TB, OpSize, VEX_4V;
2579   let Constraints = "$src1 = $dst" in {
2580     defm PS : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedSingle,
2581          !strconcat(OpcodeStr, "ps"), f128mem,
2582          [(set VR128:$dst, (v2i64 (OpNode VR128:$src1, VR128:$src2)))],
2583          [(set VR128:$dst, (OpNode (bc_v2i64 (v4f32 VR128:$src1)),
2584                                    (memopv2i64 addr:$src2)))]>, TB;
2585
2586     defm PD : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedDouble,
2587          !strconcat(OpcodeStr, "pd"), f128mem,
2588          [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
2589                                    (bc_v2i64 (v2f64 VR128:$src2))))],
2590          [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
2591                                    (memopv2i64 addr:$src2)))]>, TB, OpSize;
2592   }
2593 }
2594
2595 /// sse12_fp_packed_logical_y - AVX 256-bit SSE 1 & 2 logical ops forms
2596 ///
2597 multiclass sse12_fp_packed_logical_y<bits<8> opc, string OpcodeStr,
2598                                      SDNode OpNode> {
2599     defm PSY : sse12_fp_packed_logical_rm<opc, VR256, SSEPackedSingle,
2600           !strconcat(OpcodeStr, "ps"), f256mem,
2601           [(set VR256:$dst, (v4i64 (OpNode VR256:$src1, VR256:$src2)))],
2602           [(set VR256:$dst, (OpNode (bc_v4i64 (v8f32 VR256:$src1)),
2603                                     (memopv4i64 addr:$src2)))], 0>, TB, VEX_4V;
2604
2605     defm PDY : sse12_fp_packed_logical_rm<opc, VR256, SSEPackedDouble,
2606           !strconcat(OpcodeStr, "pd"), f256mem,
2607           [(set VR256:$dst, (OpNode (bc_v4i64 (v4f64 VR256:$src1)),
2608                                     (bc_v4i64 (v4f64 VR256:$src2))))],
2609           [(set VR256:$dst, (OpNode (bc_v4i64 (v4f64 VR256:$src1)),
2610                                     (memopv4i64 addr:$src2)))], 0>,
2611                                     TB, OpSize, VEX_4V;
2612 }
2613
2614 // AVX 256-bit packed logical ops forms
2615 defm VAND  : sse12_fp_packed_logical_y<0x54, "and", and>;
2616 defm VOR   : sse12_fp_packed_logical_y<0x56, "or", or>;
2617 defm VXOR  : sse12_fp_packed_logical_y<0x57, "xor", xor>;
2618 defm VANDN : sse12_fp_packed_logical_y<0x55, "andn", X86andnp>;
2619
2620 defm AND  : sse12_fp_packed_logical<0x54, "and", and>;
2621 defm OR   : sse12_fp_packed_logical<0x56, "or", or>;
2622 defm XOR  : sse12_fp_packed_logical<0x57, "xor", xor>;
2623 let isCommutable = 0 in
2624   defm ANDN : sse12_fp_packed_logical<0x55, "andn", X86andnp>;
2625
2626 //===----------------------------------------------------------------------===//
2627 // SSE 1 & 2 - Arithmetic Instructions
2628 //===----------------------------------------------------------------------===//
2629
2630 /// basic_sse12_fp_binop_xxx - SSE 1 & 2 binops come in both scalar and
2631 /// vector forms.
2632 ///
2633 /// In addition, we also have a special variant of the scalar form here to
2634 /// represent the associated intrinsic operation.  This form is unlike the
2635 /// plain scalar form, in that it takes an entire vector (instead of a scalar)
2636 /// and leaves the top elements unmodified (therefore these cannot be commuted).
2637 ///
2638 /// These three forms can each be reg+reg or reg+mem.
2639 ///
2640
2641 /// FIXME: once all 256-bit intrinsics are matched, cleanup and refactor those
2642 /// classes below
2643 multiclass basic_sse12_fp_binop_s<bits<8> opc, string OpcodeStr, SDNode OpNode,
2644                                   bit Is2Addr = 1> {
2645   defm SS : sse12_fp_scalar<opc, !strconcat(OpcodeStr, "ss"),
2646                             OpNode, FR32, f32mem, Is2Addr>, XS;
2647   defm SD : sse12_fp_scalar<opc, !strconcat(OpcodeStr, "sd"),
2648                             OpNode, FR64, f64mem, Is2Addr>, XD;
2649 }
2650
2651 multiclass basic_sse12_fp_binop_p<bits<8> opc, string OpcodeStr, SDNode OpNode,
2652                                    bit Is2Addr = 1> {
2653   let mayLoad = 0 in {
2654   defm PS : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode, VR128,
2655               v4f32, f128mem, memopv4f32, SSEPackedSingle, Is2Addr>, TB;
2656   defm PD : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode, VR128,
2657               v2f64, f128mem, memopv2f64, SSEPackedDouble, Is2Addr>, TB, OpSize;
2658   }
2659 }
2660
2661 multiclass basic_sse12_fp_binop_p_y<bits<8> opc, string OpcodeStr,
2662                                     SDNode OpNode> {
2663   let mayLoad = 0 in {
2664     defm PSY : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode, VR256,
2665                 v8f32, f256mem, memopv8f32, SSEPackedSingle, 0>, TB;
2666     defm PDY : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode, VR256,
2667                 v4f64, f256mem, memopv4f64, SSEPackedDouble, 0>, TB, OpSize;
2668   }
2669 }
2670
2671 multiclass basic_sse12_fp_binop_s_int<bits<8> opc, string OpcodeStr,
2672                                       bit Is2Addr = 1> {
2673   defm SS : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
2674      !strconcat(OpcodeStr, "ss"), "", "_ss", ssmem, sse_load_f32, Is2Addr>, XS;
2675   defm SD : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
2676      !strconcat(OpcodeStr, "sd"), "2", "_sd", sdmem, sse_load_f64, Is2Addr>, XD;
2677 }
2678
2679 multiclass basic_sse12_fp_binop_p_int<bits<8> opc, string OpcodeStr,
2680                                       bit Is2Addr = 1> {
2681   defm PS : sse12_fp_packed_int<opc, OpcodeStr, VR128,
2682      !strconcat(OpcodeStr, "ps"), "sse", "_ps", f128mem, memopv4f32,
2683                                               SSEPackedSingle, Is2Addr>, TB;
2684
2685   defm PD : sse12_fp_packed_int<opc, OpcodeStr, VR128,
2686      !strconcat(OpcodeStr, "pd"), "sse2", "_pd", f128mem, memopv2f64,
2687                                       SSEPackedDouble, Is2Addr>, TB, OpSize;
2688 }
2689
2690 multiclass basic_sse12_fp_binop_p_y_int<bits<8> opc, string OpcodeStr> {
2691   defm PSY : sse12_fp_packed_int<opc, OpcodeStr, VR256,
2692      !strconcat(OpcodeStr, "ps"), "avx", "_ps_256", f256mem, memopv8f32,
2693       SSEPackedSingle, 0>, TB;
2694
2695   defm PDY : sse12_fp_packed_int<opc, OpcodeStr, VR256,
2696      !strconcat(OpcodeStr, "pd"), "avx", "_pd_256", f256mem, memopv4f64,
2697       SSEPackedDouble, 0>, TB, OpSize;
2698 }
2699
2700 // Binary Arithmetic instructions
2701 defm VADD : basic_sse12_fp_binop_s<0x58, "add", fadd, 0>,
2702             basic_sse12_fp_binop_s_int<0x58, "add", 0>,
2703             basic_sse12_fp_binop_p<0x58, "add", fadd, 0>,
2704             basic_sse12_fp_binop_p_y<0x58, "add", fadd>, VEX_4V;
2705 defm VMUL : basic_sse12_fp_binop_s<0x59, "mul", fmul, 0>,
2706             basic_sse12_fp_binop_s_int<0x59, "mul", 0>,
2707             basic_sse12_fp_binop_p<0x59, "mul", fmul, 0>,
2708             basic_sse12_fp_binop_p_y<0x59, "mul", fmul>, VEX_4V;
2709
2710 let isCommutable = 0 in {
2711   defm VSUB : basic_sse12_fp_binop_s<0x5C, "sub", fsub, 0>,
2712               basic_sse12_fp_binop_s_int<0x5C, "sub", 0>,
2713               basic_sse12_fp_binop_p<0x5C, "sub", fsub, 0>,
2714               basic_sse12_fp_binop_p_y<0x5C, "sub", fsub>, VEX_4V;
2715   defm VDIV : basic_sse12_fp_binop_s<0x5E, "div", fdiv, 0>,
2716               basic_sse12_fp_binop_s_int<0x5E, "div", 0>,
2717               basic_sse12_fp_binop_p<0x5E, "div", fdiv, 0>,
2718               basic_sse12_fp_binop_p_y<0x5E, "div", fdiv>, VEX_4V;
2719   defm VMAX : basic_sse12_fp_binop_s<0x5F, "max", X86fmax, 0>,
2720               basic_sse12_fp_binop_s_int<0x5F, "max", 0>,
2721               basic_sse12_fp_binop_p<0x5F, "max", X86fmax, 0>,
2722               basic_sse12_fp_binop_p_int<0x5F, "max", 0>,
2723               basic_sse12_fp_binop_p_y<0x5F, "max", X86fmax>,
2724               basic_sse12_fp_binop_p_y_int<0x5F, "max">, VEX_4V;
2725   defm VMIN : basic_sse12_fp_binop_s<0x5D, "min", X86fmin, 0>,
2726               basic_sse12_fp_binop_s_int<0x5D, "min", 0>,
2727               basic_sse12_fp_binop_p<0x5D, "min", X86fmin, 0>,
2728               basic_sse12_fp_binop_p_int<0x5D, "min", 0>,
2729               basic_sse12_fp_binop_p_y_int<0x5D, "min">,
2730               basic_sse12_fp_binop_p_y<0x5D, "min", X86fmin>, VEX_4V;
2731 }
2732
2733 let Constraints = "$src1 = $dst" in {
2734   defm ADD : basic_sse12_fp_binop_s<0x58, "add", fadd>,
2735              basic_sse12_fp_binop_p<0x58, "add", fadd>,
2736              basic_sse12_fp_binop_s_int<0x58, "add">;
2737   defm MUL : basic_sse12_fp_binop_s<0x59, "mul", fmul>,
2738              basic_sse12_fp_binop_p<0x59, "mul", fmul>,
2739              basic_sse12_fp_binop_s_int<0x59, "mul">;
2740
2741   let isCommutable = 0 in {
2742     defm SUB : basic_sse12_fp_binop_s<0x5C, "sub", fsub>,
2743                basic_sse12_fp_binop_p<0x5C, "sub", fsub>,
2744                basic_sse12_fp_binop_s_int<0x5C, "sub">;
2745     defm DIV : basic_sse12_fp_binop_s<0x5E, "div", fdiv>,
2746                basic_sse12_fp_binop_p<0x5E, "div", fdiv>,
2747                basic_sse12_fp_binop_s_int<0x5E, "div">;
2748     defm MAX : basic_sse12_fp_binop_s<0x5F, "max", X86fmax>,
2749                basic_sse12_fp_binop_p<0x5F, "max", X86fmax>,
2750                basic_sse12_fp_binop_s_int<0x5F, "max">,
2751                basic_sse12_fp_binop_p_int<0x5F, "max">;
2752     defm MIN : basic_sse12_fp_binop_s<0x5D, "min", X86fmin>,
2753                basic_sse12_fp_binop_p<0x5D, "min", X86fmin>,
2754                basic_sse12_fp_binop_s_int<0x5D, "min">,
2755                basic_sse12_fp_binop_p_int<0x5D, "min">;
2756   }
2757 }
2758
2759 /// Unop Arithmetic
2760 /// In addition, we also have a special variant of the scalar form here to
2761 /// represent the associated intrinsic operation.  This form is unlike the
2762 /// plain scalar form, in that it takes an entire vector (instead of a
2763 /// scalar) and leaves the top elements undefined.
2764 ///
2765 /// And, we have a special variant form for a full-vector intrinsic form.
2766
2767 /// sse1_fp_unop_s - SSE1 unops in scalar form.
2768 multiclass sse1_fp_unop_s<bits<8> opc, string OpcodeStr,
2769                           SDNode OpNode, Intrinsic F32Int> {
2770   def SSr : SSI<opc, MRMSrcReg, (outs FR32:$dst), (ins FR32:$src),
2771                 !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
2772                 [(set FR32:$dst, (OpNode FR32:$src))]>;
2773   // For scalar unary operations, fold a load into the operation
2774   // only in OptForSize mode. It eliminates an instruction, but it also
2775   // eliminates a whole-register clobber (the load), so it introduces a
2776   // partial register update condition.
2777   def SSm : I<opc, MRMSrcMem, (outs FR32:$dst), (ins f32mem:$src),
2778                 !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
2779                 [(set FR32:$dst, (OpNode (load addr:$src)))]>, XS,
2780             Requires<[HasSSE1, OptForSize]>;
2781   def SSr_Int : SSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2782                     !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
2783                     [(set VR128:$dst, (F32Int VR128:$src))]>;
2784   def SSm_Int : SSI<opc, MRMSrcMem, (outs VR128:$dst), (ins ssmem:$src),
2785                     !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
2786                     [(set VR128:$dst, (F32Int sse_load_f32:$src))]>;
2787 }
2788
2789 /// sse1_fp_unop_s_avx - AVX SSE1 unops in scalar form.
2790 multiclass sse1_fp_unop_s_avx<bits<8> opc, string OpcodeStr> {
2791   def SSr : SSI<opc, MRMSrcReg, (outs FR32:$dst), (ins FR32:$src1, FR32:$src2),
2792                 !strconcat(OpcodeStr,
2793                            "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"), []>;
2794   def SSm : SSI<opc, MRMSrcMem, (outs FR32:$dst), (ins FR32:$src1,f32mem:$src2),
2795                 !strconcat(OpcodeStr,
2796                            "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"), []>;
2797   def SSm_Int : SSI<opc, MRMSrcMem, (outs VR128:$dst),
2798                 (ins ssmem:$src1, VR128:$src2),
2799                 !strconcat(OpcodeStr,
2800                            "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"), []>;
2801 }
2802
2803 /// sse1_fp_unop_p - SSE1 unops in packed form.
2804 multiclass sse1_fp_unop_p<bits<8> opc, string OpcodeStr, SDNode OpNode> {
2805   def PSr : PSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2806               !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
2807               [(set VR128:$dst, (v4f32 (OpNode VR128:$src)))]>;
2808   def PSm : PSI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2809                 !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
2810                 [(set VR128:$dst, (OpNode (memopv4f32 addr:$src)))]>;
2811 }
2812
2813 /// sse1_fp_unop_p_y - AVX 256-bit SSE1 unops in packed form.
2814 multiclass sse1_fp_unop_p_y<bits<8> opc, string OpcodeStr, SDNode OpNode> {
2815   def PSYr : PSI<opc, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
2816               !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
2817               [(set VR256:$dst, (v8f32 (OpNode VR256:$src)))]>;
2818   def PSYm : PSI<opc, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
2819                 !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
2820                 [(set VR256:$dst, (OpNode (memopv8f32 addr:$src)))]>;
2821 }
2822
2823 /// sse1_fp_unop_p_int - SSE1 intrinsics unops in packed forms.
2824 multiclass sse1_fp_unop_p_int<bits<8> opc, string OpcodeStr,
2825                               Intrinsic V4F32Int> {
2826   def PSr_Int : PSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2827                     !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
2828                     [(set VR128:$dst, (V4F32Int VR128:$src))]>;
2829   def PSm_Int : PSI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2830                     !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
2831                     [(set VR128:$dst, (V4F32Int (memopv4f32 addr:$src)))]>;
2832 }
2833
2834 /// sse1_fp_unop_p_y_int - AVX 256-bit intrinsics unops in packed forms.
2835 multiclass sse1_fp_unop_p_y_int<bits<8> opc, string OpcodeStr,
2836                                 Intrinsic V4F32Int> {
2837   def PSYr_Int : PSI<opc, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
2838                     !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
2839                     [(set VR256:$dst, (V4F32Int VR256:$src))]>;
2840   def PSYm_Int : PSI<opc, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
2841                     !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
2842                     [(set VR256:$dst, (V4F32Int (memopv8f32 addr:$src)))]>;
2843 }
2844
2845 /// sse2_fp_unop_s - SSE2 unops in scalar form.
2846 multiclass sse2_fp_unop_s<bits<8> opc, string OpcodeStr,
2847                           SDNode OpNode, Intrinsic F64Int> {
2848   def SDr : SDI<opc, MRMSrcReg, (outs FR64:$dst), (ins FR64:$src),
2849                 !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
2850                 [(set FR64:$dst, (OpNode FR64:$src))]>;
2851   // See the comments in sse1_fp_unop_s for why this is OptForSize.
2852   def SDm : I<opc, MRMSrcMem, (outs FR64:$dst), (ins f64mem:$src),
2853                 !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
2854                 [(set FR64:$dst, (OpNode (load addr:$src)))]>, XD,
2855             Requires<[HasSSE2, OptForSize]>;
2856   def SDr_Int : SDI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2857                     !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
2858                     [(set VR128:$dst, (F64Int VR128:$src))]>;
2859   def SDm_Int : SDI<opc, MRMSrcMem, (outs VR128:$dst), (ins sdmem:$src),
2860                     !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
2861                     [(set VR128:$dst, (F64Int sse_load_f64:$src))]>;
2862 }
2863
2864 /// sse2_fp_unop_s_avx - AVX SSE2 unops in scalar form.
2865 multiclass sse2_fp_unop_s_avx<bits<8> opc, string OpcodeStr> {
2866   def SDr : SDI<opc, MRMSrcReg, (outs FR64:$dst), (ins FR64:$src1, FR64:$src2),
2867                !strconcat(OpcodeStr,
2868                           "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"), []>;
2869   def SDm : SDI<opc, MRMSrcMem, (outs FR64:$dst), (ins FR64:$src1,f64mem:$src2),
2870                !strconcat(OpcodeStr,
2871                           "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"), []>;
2872   def SDm_Int : SDI<opc, MRMSrcMem, (outs VR128:$dst),
2873                (ins VR128:$src1, sdmem:$src2),
2874                !strconcat(OpcodeStr,
2875                           "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"), []>;
2876 }
2877
2878 /// sse2_fp_unop_p - SSE2 unops in vector forms.
2879 multiclass sse2_fp_unop_p<bits<8> opc, string OpcodeStr,
2880                           SDNode OpNode> {
2881   def PDr : PDI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2882               !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
2883               [(set VR128:$dst, (v2f64 (OpNode VR128:$src)))]>;
2884   def PDm : PDI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2885                 !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
2886                 [(set VR128:$dst, (OpNode (memopv2f64 addr:$src)))]>;
2887 }
2888
2889 /// sse2_fp_unop_p_y - AVX SSE2 256-bit unops in vector forms.
2890 multiclass sse2_fp_unop_p_y<bits<8> opc, string OpcodeStr, SDNode OpNode> {
2891   def PDYr : PDI<opc, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
2892               !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
2893               [(set VR256:$dst, (v4f64 (OpNode VR256:$src)))]>;
2894   def PDYm : PDI<opc, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
2895                 !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
2896                 [(set VR256:$dst, (OpNode (memopv4f64 addr:$src)))]>;
2897 }
2898
2899 /// sse2_fp_unop_p_int - SSE2 intrinsic unops in vector forms.
2900 multiclass sse2_fp_unop_p_int<bits<8> opc, string OpcodeStr,
2901                               Intrinsic V2F64Int> {
2902   def PDr_Int : PDI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2903                     !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
2904                     [(set VR128:$dst, (V2F64Int VR128:$src))]>;
2905   def PDm_Int : PDI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2906                     !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
2907                     [(set VR128:$dst, (V2F64Int (memopv2f64 addr:$src)))]>;
2908 }
2909
2910 /// sse2_fp_unop_p_y_int - AVX 256-bit intrinsic unops in vector forms.
2911 multiclass sse2_fp_unop_p_y_int<bits<8> opc, string OpcodeStr,
2912                                 Intrinsic V2F64Int> {
2913   def PDYr_Int : PDI<opc, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
2914                     !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
2915                     [(set VR256:$dst, (V2F64Int VR256:$src))]>;
2916   def PDYm_Int : PDI<opc, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
2917                     !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
2918                     [(set VR256:$dst, (V2F64Int (memopv4f64 addr:$src)))]>;
2919 }
2920
2921 let Predicates = [HasAVX] in {
2922   // Square root.
2923   defm VSQRT  : sse1_fp_unop_s_avx<0x51, "vsqrt">,
2924                 sse2_fp_unop_s_avx<0x51, "vsqrt">, VEX_4V;
2925
2926   defm VSQRT  : sse1_fp_unop_p<0x51, "vsqrt", fsqrt>,
2927                 sse2_fp_unop_p<0x51, "vsqrt", fsqrt>,
2928                 sse1_fp_unop_p_y<0x51, "vsqrt", fsqrt>,
2929                 sse2_fp_unop_p_y<0x51, "vsqrt", fsqrt>,
2930                 sse1_fp_unop_p_int<0x51, "vsqrt", int_x86_sse_sqrt_ps>,
2931                 sse2_fp_unop_p_int<0x51, "vsqrt", int_x86_sse2_sqrt_pd>,
2932                 sse1_fp_unop_p_y_int<0x51, "vsqrt", int_x86_avx_sqrt_ps_256>,
2933                 sse2_fp_unop_p_y_int<0x51, "vsqrt", int_x86_avx_sqrt_pd_256>,
2934                 VEX;
2935
2936   // Reciprocal approximations. Note that these typically require refinement
2937   // in order to obtain suitable precision.
2938   defm VRSQRT : sse1_fp_unop_s_avx<0x52, "vrsqrt">, VEX_4V;
2939   defm VRSQRT : sse1_fp_unop_p<0x52, "vrsqrt", X86frsqrt>,
2940                 sse1_fp_unop_p_y<0x52, "vrsqrt", X86frsqrt>,
2941                 sse1_fp_unop_p_y_int<0x52, "vrsqrt", int_x86_avx_rsqrt_ps_256>,
2942                 sse1_fp_unop_p_int<0x52, "vrsqrt", int_x86_sse_rsqrt_ps>, VEX;
2943
2944   defm VRCP   : sse1_fp_unop_s_avx<0x53, "vrcp">, VEX_4V;
2945   defm VRCP   : sse1_fp_unop_p<0x53, "vrcp", X86frcp>,
2946                 sse1_fp_unop_p_y<0x53, "vrcp", X86frcp>,
2947                 sse1_fp_unop_p_y_int<0x53, "vrcp", int_x86_avx_rcp_ps_256>,
2948                 sse1_fp_unop_p_int<0x53, "vrcp", int_x86_sse_rcp_ps>, VEX;
2949 }
2950
2951 def : Pat<(f32 (fsqrt FR32:$src)),
2952           (VSQRTSSr (f32 (IMPLICIT_DEF)), FR32:$src)>, Requires<[HasAVX]>;
2953 def : Pat<(f32 (fsqrt (load addr:$src))),
2954           (VSQRTSSm (f32 (IMPLICIT_DEF)), addr:$src)>,
2955           Requires<[HasAVX, OptForSize]>;
2956 def : Pat<(f64 (fsqrt FR64:$src)),
2957           (VSQRTSDr (f64 (IMPLICIT_DEF)), FR64:$src)>, Requires<[HasAVX]>;
2958 def : Pat<(f64 (fsqrt (load addr:$src))),
2959           (VSQRTSDm (f64 (IMPLICIT_DEF)), addr:$src)>,
2960           Requires<[HasAVX, OptForSize]>;
2961
2962 def : Pat<(f32 (X86frsqrt FR32:$src)),
2963           (VRSQRTSSr (f32 (IMPLICIT_DEF)), FR32:$src)>, Requires<[HasAVX]>;
2964 def : Pat<(f32 (X86frsqrt (load addr:$src))),
2965           (VRSQRTSSm (f32 (IMPLICIT_DEF)), addr:$src)>,
2966           Requires<[HasAVX, OptForSize]>;
2967
2968 def : Pat<(f32 (X86frcp FR32:$src)),
2969           (VRCPSSr (f32 (IMPLICIT_DEF)), FR32:$src)>, Requires<[HasAVX]>;
2970 def : Pat<(f32 (X86frcp (load addr:$src))),
2971           (VRCPSSm (f32 (IMPLICIT_DEF)), addr:$src)>,
2972           Requires<[HasAVX, OptForSize]>;
2973
2974 let Predicates = [HasAVX] in {
2975   def : Pat<(int_x86_sse_sqrt_ss VR128:$src),
2976             (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)),
2977                 (VSQRTSSr (f32 (IMPLICIT_DEF)),
2978                           (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss)),
2979                 sub_ss)>;
2980   def : Pat<(int_x86_sse_sqrt_ss sse_load_f32:$src),
2981             (VSQRTSSm_Int (v4f32 (IMPLICIT_DEF)), sse_load_f32:$src)>;
2982
2983   def : Pat<(int_x86_sse2_sqrt_sd VR128:$src),
2984             (INSERT_SUBREG (v2f64 (IMPLICIT_DEF)),
2985                 (VSQRTSDr (f64 (IMPLICIT_DEF)),
2986                           (EXTRACT_SUBREG (v2f64 VR128:$src), sub_sd)),
2987                 sub_sd)>;
2988   def : Pat<(int_x86_sse2_sqrt_sd sse_load_f64:$src),
2989             (VSQRTSDm_Int (v2f64 (IMPLICIT_DEF)), sse_load_f64:$src)>;
2990
2991   def : Pat<(int_x86_sse_rsqrt_ss VR128:$src),
2992             (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)),
2993                 (VRSQRTSSr (f32 (IMPLICIT_DEF)),
2994                           (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss)),
2995                 sub_ss)>;
2996   def : Pat<(int_x86_sse_rsqrt_ss sse_load_f32:$src),
2997             (VRSQRTSSm_Int (v4f32 (IMPLICIT_DEF)), sse_load_f32:$src)>;
2998
2999   def : Pat<(int_x86_sse_rcp_ss VR128:$src),
3000             (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)),
3001                 (VRCPSSr (f32 (IMPLICIT_DEF)),
3002                          (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss)),
3003                 sub_ss)>;
3004   def : Pat<(int_x86_sse_rcp_ss sse_load_f32:$src),
3005             (VRCPSSm_Int (v4f32 (IMPLICIT_DEF)), sse_load_f32:$src)>;
3006 }
3007
3008 // Square root.
3009 defm SQRT  : sse1_fp_unop_s<0x51, "sqrt",  fsqrt, int_x86_sse_sqrt_ss>,
3010              sse1_fp_unop_p<0x51, "sqrt",  fsqrt>,
3011              sse1_fp_unop_p_int<0x51, "sqrt",  int_x86_sse_sqrt_ps>,
3012              sse2_fp_unop_s<0x51, "sqrt",  fsqrt, int_x86_sse2_sqrt_sd>,
3013              sse2_fp_unop_p<0x51, "sqrt",  fsqrt>,
3014              sse2_fp_unop_p_int<0x51, "sqrt", int_x86_sse2_sqrt_pd>;
3015
3016 // Reciprocal approximations. Note that these typically require refinement
3017 // in order to obtain suitable precision.
3018 defm RSQRT : sse1_fp_unop_s<0x52, "rsqrt", X86frsqrt, int_x86_sse_rsqrt_ss>,
3019              sse1_fp_unop_p<0x52, "rsqrt", X86frsqrt>,
3020              sse1_fp_unop_p_int<0x52, "rsqrt", int_x86_sse_rsqrt_ps>;
3021 defm RCP   : sse1_fp_unop_s<0x53, "rcp", X86frcp, int_x86_sse_rcp_ss>,
3022              sse1_fp_unop_p<0x53, "rcp", X86frcp>,
3023              sse1_fp_unop_p_int<0x53, "rcp", int_x86_sse_rcp_ps>;
3024
3025 // There is no f64 version of the reciprocal approximation instructions.
3026
3027 //===----------------------------------------------------------------------===//
3028 // SSE 1 & 2 - Non-temporal stores
3029 //===----------------------------------------------------------------------===//
3030
3031 let AddedComplexity = 400 in { // Prefer non-temporal versions
3032   def VMOVNTPSmr : VPSI<0x2B, MRMDestMem, (outs),
3033                        (ins f128mem:$dst, VR128:$src),
3034                        "movntps\t{$src, $dst|$dst, $src}",
3035                        [(alignednontemporalstore (v4f32 VR128:$src),
3036                                                  addr:$dst)]>, VEX;
3037   def VMOVNTPDmr : VPDI<0x2B, MRMDestMem, (outs),
3038                        (ins f128mem:$dst, VR128:$src),
3039                        "movntpd\t{$src, $dst|$dst, $src}",
3040                        [(alignednontemporalstore (v2f64 VR128:$src),
3041                                                  addr:$dst)]>, VEX;
3042   def VMOVNTDQ_64mr : VPDI<0xE7, MRMDestMem, (outs),
3043                         (ins f128mem:$dst, VR128:$src),
3044                         "movntdq\t{$src, $dst|$dst, $src}",
3045                         [(alignednontemporalstore (v2f64 VR128:$src),
3046                                                   addr:$dst)]>, VEX;
3047
3048   let ExeDomain = SSEPackedInt in
3049   def VMOVNTDQmr    : VPDI<0xE7, MRMDestMem, (outs),
3050                            (ins f128mem:$dst, VR128:$src),
3051                            "movntdq\t{$src, $dst|$dst, $src}",
3052                            [(alignednontemporalstore (v4f32 VR128:$src),
3053                                                      addr:$dst)]>, VEX;
3054
3055   def : Pat<(alignednontemporalstore (v2i64 VR128:$src), addr:$dst),
3056             (VMOVNTDQmr addr:$dst, VR128:$src)>, Requires<[HasAVX]>;
3057
3058   def VMOVNTPSYmr : VPSI<0x2B, MRMDestMem, (outs),
3059                        (ins f256mem:$dst, VR256:$src),
3060                        "movntps\t{$src, $dst|$dst, $src}",
3061                        [(alignednontemporalstore (v8f32 VR256:$src),
3062                                                  addr:$dst)]>, VEX;
3063   def VMOVNTPDYmr : VPDI<0x2B, MRMDestMem, (outs),
3064                        (ins f256mem:$dst, VR256:$src),
3065                        "movntpd\t{$src, $dst|$dst, $src}",
3066                        [(alignednontemporalstore (v4f64 VR256:$src),
3067                                                  addr:$dst)]>, VEX;
3068   def VMOVNTDQY_64mr : VPDI<0xE7, MRMDestMem, (outs),
3069                         (ins f256mem:$dst, VR256:$src),
3070                         "movntdq\t{$src, $dst|$dst, $src}",
3071                         [(alignednontemporalstore (v4f64 VR256:$src),
3072                                                   addr:$dst)]>, VEX;
3073   let ExeDomain = SSEPackedInt in
3074   def VMOVNTDQYmr : VPDI<0xE7, MRMDestMem, (outs),
3075                       (ins f256mem:$dst, VR256:$src),
3076                       "movntdq\t{$src, $dst|$dst, $src}",
3077                       [(alignednontemporalstore (v8f32 VR256:$src),
3078                                                 addr:$dst)]>, VEX;
3079 }
3080
3081 def : Pat<(int_x86_avx_movnt_dq_256 addr:$dst, VR256:$src),
3082           (VMOVNTDQYmr addr:$dst, VR256:$src)>;
3083 def : Pat<(int_x86_avx_movnt_pd_256 addr:$dst, VR256:$src),
3084           (VMOVNTPDYmr addr:$dst, VR256:$src)>;
3085 def : Pat<(int_x86_avx_movnt_ps_256 addr:$dst, VR256:$src),
3086           (VMOVNTPSYmr addr:$dst, VR256:$src)>;
3087
3088 let AddedComplexity = 400 in { // Prefer non-temporal versions
3089 def MOVNTPSmr : PSI<0x2B, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
3090                     "movntps\t{$src, $dst|$dst, $src}",
3091                     [(alignednontemporalstore (v4f32 VR128:$src), addr:$dst)]>;
3092 def MOVNTPDmr : PDI<0x2B, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
3093                     "movntpd\t{$src, $dst|$dst, $src}",
3094                     [(alignednontemporalstore(v2f64 VR128:$src), addr:$dst)]>;
3095
3096 def MOVNTDQ_64mr : PDI<0xE7, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
3097                     "movntdq\t{$src, $dst|$dst, $src}",
3098                     [(alignednontemporalstore (v2f64 VR128:$src), addr:$dst)]>;
3099
3100 let ExeDomain = SSEPackedInt in
3101 def MOVNTDQmr : PDI<0xE7, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
3102                     "movntdq\t{$src, $dst|$dst, $src}",
3103                     [(alignednontemporalstore (v4f32 VR128:$src), addr:$dst)]>;
3104
3105 def : Pat<(alignednontemporalstore (v2i64 VR128:$src), addr:$dst),
3106           (MOVNTDQmr addr:$dst, VR128:$src)>, Requires<[HasSSE2]>;
3107
3108 // There is no AVX form for instructions below this point
3109 def MOVNTImr : I<0xC3, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
3110                  "movnti{l}\t{$src, $dst|$dst, $src}",
3111                  [(nontemporalstore (i32 GR32:$src), addr:$dst)]>,
3112                TB, Requires<[HasSSE2]>;
3113 def MOVNTI_64mr : RI<0xC3, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
3114                      "movnti{q}\t{$src, $dst|$dst, $src}",
3115                      [(nontemporalstore (i64 GR64:$src), addr:$dst)]>,
3116                   TB, Requires<[HasSSE2]>;
3117 }
3118
3119 //===----------------------------------------------------------------------===//
3120 // SSE 1 & 2 - Prefetch and memory fence
3121 //===----------------------------------------------------------------------===//
3122
3123 // Prefetch intrinsic.
3124 def PREFETCHT0   : PSI<0x18, MRM1m, (outs), (ins i8mem:$src),
3125     "prefetcht0\t$src", [(prefetch addr:$src, imm, (i32 3), (i32 1))]>;
3126 def PREFETCHT1   : PSI<0x18, MRM2m, (outs), (ins i8mem:$src),
3127     "prefetcht1\t$src", [(prefetch addr:$src, imm, (i32 2), (i32 1))]>;
3128 def PREFETCHT2   : PSI<0x18, MRM3m, (outs), (ins i8mem:$src),
3129     "prefetcht2\t$src", [(prefetch addr:$src, imm, (i32 1), (i32 1))]>;
3130 def PREFETCHNTA  : PSI<0x18, MRM0m, (outs), (ins i8mem:$src),
3131     "prefetchnta\t$src", [(prefetch addr:$src, imm, (i32 0), (i32 1))]>;
3132
3133 // Flush cache
3134 def CLFLUSH : I<0xAE, MRM7m, (outs), (ins i8mem:$src),
3135                "clflush\t$src", [(int_x86_sse2_clflush addr:$src)]>,
3136               TB, Requires<[HasSSE2]>;
3137
3138 // Pause. This "instruction" is encoded as "rep; nop", so even though it
3139 // was introduced with SSE2, it's backward compatible.
3140 def PAUSE : I<0x90, RawFrm, (outs), (ins), "pause", []>, REP;
3141
3142 // Load, store, and memory fence
3143 def SFENCE : I<0xAE, MRM_F8, (outs), (ins),
3144                "sfence", [(int_x86_sse_sfence)]>, TB, Requires<[HasSSE1]>;
3145 def LFENCE : I<0xAE, MRM_E8, (outs), (ins),
3146                "lfence", [(int_x86_sse2_lfence)]>, TB, Requires<[HasSSE2]>;
3147 def MFENCE : I<0xAE, MRM_F0, (outs), (ins),
3148                "mfence", [(int_x86_sse2_mfence)]>, TB, Requires<[HasSSE2]>;
3149
3150 def : Pat<(X86SFence), (SFENCE)>;
3151 def : Pat<(X86LFence), (LFENCE)>;
3152 def : Pat<(X86MFence), (MFENCE)>;
3153
3154 //===----------------------------------------------------------------------===//
3155 // SSE 1 & 2 - Load/Store XCSR register
3156 //===----------------------------------------------------------------------===//
3157
3158 def VLDMXCSR : VPSI<0xAE, MRM2m, (outs), (ins i32mem:$src),
3159                   "ldmxcsr\t$src", [(int_x86_sse_ldmxcsr addr:$src)]>, VEX;
3160 def VSTMXCSR : VPSI<0xAE, MRM3m, (outs), (ins i32mem:$dst),
3161                   "stmxcsr\t$dst", [(int_x86_sse_stmxcsr addr:$dst)]>, VEX;
3162
3163 def LDMXCSR : PSI<0xAE, MRM2m, (outs), (ins i32mem:$src),
3164                   "ldmxcsr\t$src", [(int_x86_sse_ldmxcsr addr:$src)]>;
3165 def STMXCSR : PSI<0xAE, MRM3m, (outs), (ins i32mem:$dst),
3166                   "stmxcsr\t$dst", [(int_x86_sse_stmxcsr addr:$dst)]>;
3167
3168 //===---------------------------------------------------------------------===//
3169 // SSE2 - Move Aligned/Unaligned Packed Integer Instructions
3170 //===---------------------------------------------------------------------===//
3171
3172 let ExeDomain = SSEPackedInt in { // SSE integer instructions
3173
3174 let neverHasSideEffects = 1 in {
3175 def VMOVDQArr  : VPDI<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3176                     "movdqa\t{$src, $dst|$dst, $src}", []>, VEX;
3177 def VMOVDQAYrr : VPDI<0x6F, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
3178                     "movdqa\t{$src, $dst|$dst, $src}", []>, VEX;
3179 }
3180 def VMOVDQUrr  : VPDI<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3181                     "movdqu\t{$src, $dst|$dst, $src}", []>, XS, VEX;
3182 def VMOVDQUYrr : VPDI<0x6F, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
3183                     "movdqu\t{$src, $dst|$dst, $src}", []>, XS, VEX;
3184
3185 let canFoldAsLoad = 1, mayLoad = 1 in {
3186 def VMOVDQArm  : VPDI<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3187                    "movdqa\t{$src, $dst|$dst, $src}", []>, VEX;
3188 def VMOVDQAYrm : VPDI<0x6F, MRMSrcMem, (outs VR256:$dst), (ins i256mem:$src),
3189                    "movdqa\t{$src, $dst|$dst, $src}", []>, VEX;
3190 let Predicates = [HasAVX] in {
3191   def VMOVDQUrm  : I<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3192                     "vmovdqu\t{$src, $dst|$dst, $src}",[]>, XS, VEX;
3193   def VMOVDQUYrm : I<0x6F, MRMSrcMem, (outs VR256:$dst), (ins i256mem:$src),
3194                     "vmovdqu\t{$src, $dst|$dst, $src}",[]>, XS, VEX;
3195 }
3196 }
3197
3198 let mayStore = 1 in {
3199 def VMOVDQAmr  : VPDI<0x7F, MRMDestMem, (outs),
3200                      (ins i128mem:$dst, VR128:$src),
3201                      "movdqa\t{$src, $dst|$dst, $src}", []>, VEX;
3202 def VMOVDQAYmr : VPDI<0x7F, MRMDestMem, (outs),
3203                      (ins i256mem:$dst, VR256:$src),
3204                      "movdqa\t{$src, $dst|$dst, $src}", []>, VEX;
3205 let Predicates = [HasAVX] in {
3206 def VMOVDQUmr  : I<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
3207                   "vmovdqu\t{$src, $dst|$dst, $src}",[]>, XS, VEX;
3208 def VMOVDQUYmr : I<0x7F, MRMDestMem, (outs), (ins i256mem:$dst, VR256:$src),
3209                   "vmovdqu\t{$src, $dst|$dst, $src}",[]>, XS, VEX;
3210 }
3211 }
3212
3213 let neverHasSideEffects = 1 in
3214 def MOVDQArr : PDI<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3215                    "movdqa\t{$src, $dst|$dst, $src}", []>;
3216
3217 def MOVDQUrr :   I<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3218                    "movdqu\t{$src, $dst|$dst, $src}",
3219                    []>, XS, Requires<[HasSSE2]>;
3220
3221 let canFoldAsLoad = 1, mayLoad = 1 in {
3222 def MOVDQArm : PDI<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3223                    "movdqa\t{$src, $dst|$dst, $src}",
3224                    [/*(set VR128:$dst, (alignedloadv2i64 addr:$src))*/]>;
3225 def MOVDQUrm :   I<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3226                    "movdqu\t{$src, $dst|$dst, $src}",
3227                    [/*(set VR128:$dst, (loadv2i64 addr:$src))*/]>,
3228                  XS, Requires<[HasSSE2]>;
3229 }
3230
3231 let mayStore = 1 in {
3232 def MOVDQAmr : PDI<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
3233                    "movdqa\t{$src, $dst|$dst, $src}",
3234                    [/*(alignedstore (v2i64 VR128:$src), addr:$dst)*/]>;
3235 def MOVDQUmr :   I<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
3236                    "movdqu\t{$src, $dst|$dst, $src}",
3237                    [/*(store (v2i64 VR128:$src), addr:$dst)*/]>,
3238                  XS, Requires<[HasSSE2]>;
3239 }
3240
3241 // Intrinsic forms of MOVDQU load and store
3242 def VMOVDQUmr_Int : I<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
3243                        "vmovdqu\t{$src, $dst|$dst, $src}",
3244                        [(int_x86_sse2_storeu_dq addr:$dst, VR128:$src)]>,
3245                      XS, VEX, Requires<[HasAVX]>;
3246
3247 def MOVDQUmr_Int :   I<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
3248                        "movdqu\t{$src, $dst|$dst, $src}",
3249                        [(int_x86_sse2_storeu_dq addr:$dst, VR128:$src)]>,
3250                      XS, Requires<[HasSSE2]>;
3251
3252 } // ExeDomain = SSEPackedInt
3253
3254 let Predicates = [HasAVX] in {
3255   def : Pat<(int_x86_avx_loadu_dq_256 addr:$src), (VMOVDQUYrm addr:$src)>;
3256   def : Pat<(int_x86_avx_storeu_dq_256 addr:$dst, VR256:$src),
3257             (VMOVDQUYmr addr:$dst, VR256:$src)>;
3258 }
3259
3260 //===---------------------------------------------------------------------===//
3261 // SSE2 - Packed Integer Arithmetic Instructions
3262 //===---------------------------------------------------------------------===//
3263
3264 let ExeDomain = SSEPackedInt in { // SSE integer instructions
3265
3266 multiclass PDI_binop_rm_int<bits<8> opc, string OpcodeStr, Intrinsic IntId,
3267                             bit IsCommutable = 0, bit Is2Addr = 1> {
3268   let isCommutable = IsCommutable in
3269   def rr : PDI<opc, MRMSrcReg, (outs VR128:$dst),
3270        (ins VR128:$src1, VR128:$src2),
3271        !if(Is2Addr,
3272            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3273            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3274        [(set VR128:$dst, (IntId VR128:$src1, VR128:$src2))]>;
3275   def rm : PDI<opc, MRMSrcMem, (outs VR128:$dst),
3276        (ins VR128:$src1, i128mem:$src2),
3277        !if(Is2Addr,
3278            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3279            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3280        [(set VR128:$dst, (IntId VR128:$src1,
3281                                 (bitconvert (memopv2i64 addr:$src2))))]>;
3282 }
3283
3284 multiclass PDI_binop_rmi_int<bits<8> opc, bits<8> opc2, Format ImmForm,
3285                              string OpcodeStr, Intrinsic IntId,
3286                              Intrinsic IntId2, bit Is2Addr = 1> {
3287   def rr : PDI<opc, MRMSrcReg, (outs VR128:$dst),
3288        (ins VR128:$src1, VR128:$src2),
3289        !if(Is2Addr,
3290            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3291            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3292        [(set VR128:$dst, (IntId VR128:$src1, VR128:$src2))]>;
3293   def rm : PDI<opc, MRMSrcMem, (outs VR128:$dst),
3294        (ins VR128:$src1, i128mem:$src2),
3295        !if(Is2Addr,
3296            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3297            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3298        [(set VR128:$dst, (IntId VR128:$src1,
3299                                       (bitconvert (memopv2i64 addr:$src2))))]>;
3300   def ri : PDIi8<opc2, ImmForm, (outs VR128:$dst),
3301        (ins VR128:$src1, i32i8imm:$src2),
3302        !if(Is2Addr,
3303            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3304            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3305        [(set VR128:$dst, (IntId2 VR128:$src1, (i32 imm:$src2)))]>;
3306 }
3307
3308 /// PDI_binop_rm - Simple SSE2 binary operator.
3309 multiclass PDI_binop_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
3310                         ValueType OpVT, bit IsCommutable = 0, bit Is2Addr = 1> {
3311   let isCommutable = IsCommutable in
3312   def rr : PDI<opc, MRMSrcReg, (outs VR128:$dst),
3313        (ins VR128:$src1, VR128:$src2),
3314        !if(Is2Addr,
3315            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3316            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3317        [(set VR128:$dst, (OpVT (OpNode VR128:$src1, VR128:$src2)))]>;
3318   def rm : PDI<opc, MRMSrcMem, (outs VR128:$dst),
3319        (ins VR128:$src1, i128mem:$src2),
3320        !if(Is2Addr,
3321            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3322            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3323        [(set VR128:$dst, (OpVT (OpNode VR128:$src1,
3324                                      (bitconvert (memopv2i64 addr:$src2)))))]>;
3325 }
3326
3327 /// PDI_binop_rm_v2i64 - Simple SSE2 binary operator whose type is v2i64.
3328 ///
3329 /// FIXME: we could eliminate this and use PDI_binop_rm instead if tblgen knew
3330 /// to collapse (bitconvert VT to VT) into its operand.
3331 ///
3332 multiclass PDI_binop_rm_v2i64<bits<8> opc, string OpcodeStr, SDNode OpNode,
3333                               bit IsCommutable = 0, bit Is2Addr = 1> {
3334   let isCommutable = IsCommutable in
3335   def rr : PDI<opc, MRMSrcReg, (outs VR128:$dst),
3336        (ins VR128:$src1, VR128:$src2),
3337        !if(Is2Addr,
3338            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3339            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3340        [(set VR128:$dst, (v2i64 (OpNode VR128:$src1, VR128:$src2)))]>;
3341   def rm : PDI<opc, MRMSrcMem, (outs VR128:$dst),
3342        (ins VR128:$src1, i128mem:$src2),
3343        !if(Is2Addr,
3344            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3345            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3346        [(set VR128:$dst, (OpNode VR128:$src1, (memopv2i64 addr:$src2)))]>;
3347 }
3348
3349 } // ExeDomain = SSEPackedInt
3350
3351 // 128-bit Integer Arithmetic
3352
3353 let Predicates = [HasAVX] in {
3354 defm VPADDB  : PDI_binop_rm<0xFC, "vpaddb", add, v16i8, 1, 0 /*3addr*/>, VEX_4V;
3355 defm VPADDW  : PDI_binop_rm<0xFD, "vpaddw", add, v8i16, 1, 0>, VEX_4V;
3356 defm VPADDD  : PDI_binop_rm<0xFE, "vpaddd", add, v4i32, 1, 0>, VEX_4V;
3357 defm VPADDQ  : PDI_binop_rm_v2i64<0xD4, "vpaddq", add, 1, 0>, VEX_4V;
3358 defm VPMULLW : PDI_binop_rm<0xD5, "vpmullw", mul, v8i16, 1, 0>, VEX_4V;
3359 defm VPSUBB : PDI_binop_rm<0xF8, "vpsubb", sub, v16i8, 0, 0>, VEX_4V;
3360 defm VPSUBW : PDI_binop_rm<0xF9, "vpsubw", sub, v8i16, 0, 0>, VEX_4V;
3361 defm VPSUBD : PDI_binop_rm<0xFA, "vpsubd", sub, v4i32, 0, 0>, VEX_4V;
3362 defm VPSUBQ : PDI_binop_rm_v2i64<0xFB, "vpsubq", sub, 0, 0>, VEX_4V;
3363
3364 // Intrinsic forms
3365 defm VPSUBSB  : PDI_binop_rm_int<0xE8, "vpsubsb" , int_x86_sse2_psubs_b, 0, 0>,
3366                                  VEX_4V;
3367 defm VPSUBSW  : PDI_binop_rm_int<0xE9, "vpsubsw" , int_x86_sse2_psubs_w, 0, 0>,
3368                                  VEX_4V;
3369 defm VPSUBUSB : PDI_binop_rm_int<0xD8, "vpsubusb", int_x86_sse2_psubus_b, 0, 0>,
3370                                  VEX_4V;
3371 defm VPSUBUSW : PDI_binop_rm_int<0xD9, "vpsubusw", int_x86_sse2_psubus_w, 0, 0>,
3372                                  VEX_4V;
3373 defm VPADDSB  : PDI_binop_rm_int<0xEC, "vpaddsb" , int_x86_sse2_padds_b, 1, 0>,
3374                                  VEX_4V;
3375 defm VPADDSW  : PDI_binop_rm_int<0xED, "vpaddsw" , int_x86_sse2_padds_w, 1, 0>,
3376                                  VEX_4V;
3377 defm VPADDUSB : PDI_binop_rm_int<0xDC, "vpaddusb", int_x86_sse2_paddus_b, 1, 0>,
3378                                  VEX_4V;
3379 defm VPADDUSW : PDI_binop_rm_int<0xDD, "vpaddusw", int_x86_sse2_paddus_w, 1, 0>,
3380                                  VEX_4V;
3381 defm VPMULHUW : PDI_binop_rm_int<0xE4, "vpmulhuw", int_x86_sse2_pmulhu_w, 1, 0>,
3382                                  VEX_4V;
3383 defm VPMULHW  : PDI_binop_rm_int<0xE5, "vpmulhw" , int_x86_sse2_pmulh_w, 1, 0>,
3384                                  VEX_4V;
3385 defm VPMULUDQ : PDI_binop_rm_int<0xF4, "vpmuludq", int_x86_sse2_pmulu_dq, 1, 0>,
3386                                  VEX_4V;
3387 defm VPMADDWD : PDI_binop_rm_int<0xF5, "vpmaddwd", int_x86_sse2_pmadd_wd, 1, 0>,
3388                                  VEX_4V;
3389 defm VPAVGB   : PDI_binop_rm_int<0xE0, "vpavgb", int_x86_sse2_pavg_b, 1, 0>,
3390                                  VEX_4V;
3391 defm VPAVGW   : PDI_binop_rm_int<0xE3, "vpavgw", int_x86_sse2_pavg_w, 1, 0>,
3392                                  VEX_4V;
3393 defm VPMINUB  : PDI_binop_rm_int<0xDA, "vpminub", int_x86_sse2_pminu_b, 1, 0>,
3394                                  VEX_4V;
3395 defm VPMINSW  : PDI_binop_rm_int<0xEA, "vpminsw", int_x86_sse2_pmins_w, 1, 0>,
3396                                  VEX_4V;
3397 defm VPMAXUB  : PDI_binop_rm_int<0xDE, "vpmaxub", int_x86_sse2_pmaxu_b, 1, 0>,
3398                                  VEX_4V;
3399 defm VPMAXSW  : PDI_binop_rm_int<0xEE, "vpmaxsw", int_x86_sse2_pmaxs_w, 1, 0>,
3400                                  VEX_4V;
3401 defm VPSADBW  : PDI_binop_rm_int<0xF6, "vpsadbw", int_x86_sse2_psad_bw, 1, 0>,
3402                                  VEX_4V;
3403 }
3404
3405 let Constraints = "$src1 = $dst" in {
3406 defm PADDB  : PDI_binop_rm<0xFC, "paddb", add, v16i8, 1>;
3407 defm PADDW  : PDI_binop_rm<0xFD, "paddw", add, v8i16, 1>;
3408 defm PADDD  : PDI_binop_rm<0xFE, "paddd", add, v4i32, 1>;
3409 defm PADDQ  : PDI_binop_rm_v2i64<0xD4, "paddq", add, 1>;
3410 defm PMULLW : PDI_binop_rm<0xD5, "pmullw", mul, v8i16, 1>;
3411 defm PSUBB : PDI_binop_rm<0xF8, "psubb", sub, v16i8>;
3412 defm PSUBW : PDI_binop_rm<0xF9, "psubw", sub, v8i16>;
3413 defm PSUBD : PDI_binop_rm<0xFA, "psubd", sub, v4i32>;
3414 defm PSUBQ : PDI_binop_rm_v2i64<0xFB, "psubq", sub>;
3415
3416 // Intrinsic forms
3417 defm PSUBSB  : PDI_binop_rm_int<0xE8, "psubsb" , int_x86_sse2_psubs_b>;
3418 defm PSUBSW  : PDI_binop_rm_int<0xE9, "psubsw" , int_x86_sse2_psubs_w>;
3419 defm PSUBUSB : PDI_binop_rm_int<0xD8, "psubusb", int_x86_sse2_psubus_b>;
3420 defm PSUBUSW : PDI_binop_rm_int<0xD9, "psubusw", int_x86_sse2_psubus_w>;
3421 defm PADDSB  : PDI_binop_rm_int<0xEC, "paddsb" , int_x86_sse2_padds_b, 1>;
3422 defm PADDSW  : PDI_binop_rm_int<0xED, "paddsw" , int_x86_sse2_padds_w, 1>;
3423 defm PADDUSB : PDI_binop_rm_int<0xDC, "paddusb", int_x86_sse2_paddus_b, 1>;
3424 defm PADDUSW : PDI_binop_rm_int<0xDD, "paddusw", int_x86_sse2_paddus_w, 1>;
3425 defm PMULHUW : PDI_binop_rm_int<0xE4, "pmulhuw", int_x86_sse2_pmulhu_w, 1>;
3426 defm PMULHW  : PDI_binop_rm_int<0xE5, "pmulhw" , int_x86_sse2_pmulh_w, 1>;
3427 defm PMULUDQ : PDI_binop_rm_int<0xF4, "pmuludq", int_x86_sse2_pmulu_dq, 1>;
3428 defm PMADDWD : PDI_binop_rm_int<0xF5, "pmaddwd", int_x86_sse2_pmadd_wd, 1>;
3429 defm PAVGB   : PDI_binop_rm_int<0xE0, "pavgb", int_x86_sse2_pavg_b, 1>;
3430 defm PAVGW   : PDI_binop_rm_int<0xE3, "pavgw", int_x86_sse2_pavg_w, 1>;
3431 defm PMINUB  : PDI_binop_rm_int<0xDA, "pminub", int_x86_sse2_pminu_b, 1>;
3432 defm PMINSW  : PDI_binop_rm_int<0xEA, "pminsw", int_x86_sse2_pmins_w, 1>;
3433 defm PMAXUB  : PDI_binop_rm_int<0xDE, "pmaxub", int_x86_sse2_pmaxu_b, 1>;
3434 defm PMAXSW  : PDI_binop_rm_int<0xEE, "pmaxsw", int_x86_sse2_pmaxs_w, 1>;
3435 defm PSADBW  : PDI_binop_rm_int<0xF6, "psadbw", int_x86_sse2_psad_bw, 1>;
3436
3437 } // Constraints = "$src1 = $dst"
3438
3439 //===---------------------------------------------------------------------===//
3440 // SSE2 - Packed Integer Logical Instructions
3441 //===---------------------------------------------------------------------===//
3442
3443 let Predicates = [HasAVX] in {
3444 defm VPSLLW : PDI_binop_rmi_int<0xF1, 0x71, MRM6r, "vpsllw",
3445                                 int_x86_sse2_psll_w, int_x86_sse2_pslli_w, 0>,
3446                                 VEX_4V;
3447 defm VPSLLD : PDI_binop_rmi_int<0xF2, 0x72, MRM6r, "vpslld",
3448                                 int_x86_sse2_psll_d, int_x86_sse2_pslli_d, 0>,
3449                                 VEX_4V;
3450 defm VPSLLQ : PDI_binop_rmi_int<0xF3, 0x73, MRM6r, "vpsllq",
3451                                 int_x86_sse2_psll_q, int_x86_sse2_pslli_q, 0>,
3452                                 VEX_4V;
3453
3454 defm VPSRLW : PDI_binop_rmi_int<0xD1, 0x71, MRM2r, "vpsrlw",
3455                                 int_x86_sse2_psrl_w, int_x86_sse2_psrli_w, 0>,
3456                                 VEX_4V;
3457 defm VPSRLD : PDI_binop_rmi_int<0xD2, 0x72, MRM2r, "vpsrld",
3458                                 int_x86_sse2_psrl_d, int_x86_sse2_psrli_d, 0>,
3459                                 VEX_4V;
3460 defm VPSRLQ : PDI_binop_rmi_int<0xD3, 0x73, MRM2r, "vpsrlq",
3461                                 int_x86_sse2_psrl_q, int_x86_sse2_psrli_q, 0>,
3462                                 VEX_4V;
3463
3464 defm VPSRAW : PDI_binop_rmi_int<0xE1, 0x71, MRM4r, "vpsraw",
3465                                 int_x86_sse2_psra_w, int_x86_sse2_psrai_w, 0>,
3466                                 VEX_4V;
3467 defm VPSRAD : PDI_binop_rmi_int<0xE2, 0x72, MRM4r, "vpsrad",
3468                                 int_x86_sse2_psra_d, int_x86_sse2_psrai_d, 0>,
3469                                 VEX_4V;
3470
3471 defm VPAND : PDI_binop_rm_v2i64<0xDB, "vpand", and, 1, 0>, VEX_4V;
3472 defm VPOR  : PDI_binop_rm_v2i64<0xEB, "vpor" , or, 1, 0>, VEX_4V;
3473 defm VPXOR : PDI_binop_rm_v2i64<0xEF, "vpxor", xor, 1, 0>, VEX_4V;
3474
3475 let ExeDomain = SSEPackedInt in {
3476   let neverHasSideEffects = 1 in {
3477     // 128-bit logical shifts.
3478     def VPSLLDQri : PDIi8<0x73, MRM7r,
3479                       (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
3480                       "vpslldq\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>,
3481                       VEX_4V;
3482     def VPSRLDQri : PDIi8<0x73, MRM3r,
3483                       (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
3484                       "vpsrldq\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>,
3485                       VEX_4V;
3486     // PSRADQri doesn't exist in SSE[1-3].
3487   }
3488   def VPANDNrr : PDI<0xDF, MRMSrcReg,
3489                     (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
3490                     "vpandn\t{$src2, $src1, $dst|$dst, $src1, $src2}",
3491                     [(set VR128:$dst,
3492                           (v2i64 (X86andnp VR128:$src1, VR128:$src2)))]>,VEX_4V;
3493
3494   def VPANDNrm : PDI<0xDF, MRMSrcMem,
3495                     (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
3496                     "vpandn\t{$src2, $src1, $dst|$dst, $src1, $src2}",
3497                     [(set VR128:$dst, (X86andnp VR128:$src1,
3498                                             (memopv2i64 addr:$src2)))]>, VEX_4V;
3499 }
3500 }
3501
3502 let Constraints = "$src1 = $dst" in {
3503 defm PSLLW : PDI_binop_rmi_int<0xF1, 0x71, MRM6r, "psllw",
3504                                int_x86_sse2_psll_w, int_x86_sse2_pslli_w>;
3505 defm PSLLD : PDI_binop_rmi_int<0xF2, 0x72, MRM6r, "pslld",
3506                                int_x86_sse2_psll_d, int_x86_sse2_pslli_d>;
3507 defm PSLLQ : PDI_binop_rmi_int<0xF3, 0x73, MRM6r, "psllq",
3508                                int_x86_sse2_psll_q, int_x86_sse2_pslli_q>;
3509
3510 defm PSRLW : PDI_binop_rmi_int<0xD1, 0x71, MRM2r, "psrlw",
3511                                int_x86_sse2_psrl_w, int_x86_sse2_psrli_w>;
3512 defm PSRLD : PDI_binop_rmi_int<0xD2, 0x72, MRM2r, "psrld",
3513                                int_x86_sse2_psrl_d, int_x86_sse2_psrli_d>;
3514 defm PSRLQ : PDI_binop_rmi_int<0xD3, 0x73, MRM2r, "psrlq",
3515                                int_x86_sse2_psrl_q, int_x86_sse2_psrli_q>;
3516
3517 defm PSRAW : PDI_binop_rmi_int<0xE1, 0x71, MRM4r, "psraw",
3518                                int_x86_sse2_psra_w, int_x86_sse2_psrai_w>;
3519 defm PSRAD : PDI_binop_rmi_int<0xE2, 0x72, MRM4r, "psrad",
3520                                int_x86_sse2_psra_d, int_x86_sse2_psrai_d>;
3521
3522 defm PAND : PDI_binop_rm_v2i64<0xDB, "pand", and, 1>;
3523 defm POR  : PDI_binop_rm_v2i64<0xEB, "por" , or, 1>;
3524 defm PXOR : PDI_binop_rm_v2i64<0xEF, "pxor", xor, 1>;
3525
3526 let ExeDomain = SSEPackedInt in {
3527   let neverHasSideEffects = 1 in {
3528     // 128-bit logical shifts.
3529     def PSLLDQri : PDIi8<0x73, MRM7r,
3530                          (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
3531                          "pslldq\t{$src2, $dst|$dst, $src2}", []>;
3532     def PSRLDQri : PDIi8<0x73, MRM3r,
3533                          (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
3534                          "psrldq\t{$src2, $dst|$dst, $src2}", []>;
3535     // PSRADQri doesn't exist in SSE[1-3].
3536   }
3537   def PANDNrr : PDI<0xDF, MRMSrcReg,
3538                     (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
3539                     "pandn\t{$src2, $dst|$dst, $src2}", []>;
3540
3541   def PANDNrm : PDI<0xDF, MRMSrcMem,
3542                     (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
3543                     "pandn\t{$src2, $dst|$dst, $src2}", []>;
3544 }
3545 } // Constraints = "$src1 = $dst"
3546
3547 let Predicates = [HasAVX] in {
3548   def : Pat<(int_x86_sse2_psll_dq VR128:$src1, imm:$src2),
3549             (v2i64 (VPSLLDQri VR128:$src1, (BYTE_imm imm:$src2)))>;
3550   def : Pat<(int_x86_sse2_psrl_dq VR128:$src1, imm:$src2),
3551             (v2i64 (VPSRLDQri VR128:$src1, (BYTE_imm imm:$src2)))>;
3552   def : Pat<(int_x86_sse2_psll_dq_bs VR128:$src1, imm:$src2),
3553             (v2i64 (VPSLLDQri VR128:$src1, imm:$src2))>;
3554   def : Pat<(int_x86_sse2_psrl_dq_bs VR128:$src1, imm:$src2),
3555             (v2i64 (VPSRLDQri VR128:$src1, imm:$src2))>;
3556   def : Pat<(v2f64 (X86fsrl VR128:$src1, i32immSExt8:$src2)),
3557             (v2f64 (VPSRLDQri VR128:$src1, (BYTE_imm imm:$src2)))>;
3558
3559   // Shift up / down and insert zero's.
3560   def : Pat<(v2i64 (X86vshl  VR128:$src, (i8 imm:$amt))),
3561             (v2i64 (VPSLLDQri VR128:$src, (BYTE_imm imm:$amt)))>;
3562   def : Pat<(v2i64 (X86vshr  VR128:$src, (i8 imm:$amt))),
3563             (v2i64 (VPSRLDQri VR128:$src, (BYTE_imm imm:$amt)))>;
3564 }
3565
3566 let Predicates = [HasSSE2] in {
3567   def : Pat<(int_x86_sse2_psll_dq VR128:$src1, imm:$src2),
3568             (v2i64 (PSLLDQri VR128:$src1, (BYTE_imm imm:$src2)))>;
3569   def : Pat<(int_x86_sse2_psrl_dq VR128:$src1, imm:$src2),
3570             (v2i64 (PSRLDQri VR128:$src1, (BYTE_imm imm:$src2)))>;
3571   def : Pat<(int_x86_sse2_psll_dq_bs VR128:$src1, imm:$src2),
3572             (v2i64 (PSLLDQri VR128:$src1, imm:$src2))>;
3573   def : Pat<(int_x86_sse2_psrl_dq_bs VR128:$src1, imm:$src2),
3574             (v2i64 (PSRLDQri VR128:$src1, imm:$src2))>;
3575   def : Pat<(v2f64 (X86fsrl VR128:$src1, i32immSExt8:$src2)),
3576             (v2f64 (PSRLDQri VR128:$src1, (BYTE_imm imm:$src2)))>;
3577
3578   // Shift up / down and insert zero's.
3579   def : Pat<(v2i64 (X86vshl  VR128:$src, (i8 imm:$amt))),
3580             (v2i64 (PSLLDQri VR128:$src, (BYTE_imm imm:$amt)))>;
3581   def : Pat<(v2i64 (X86vshr  VR128:$src, (i8 imm:$amt))),
3582             (v2i64 (PSRLDQri VR128:$src, (BYTE_imm imm:$amt)))>;
3583 }
3584
3585 //===---------------------------------------------------------------------===//
3586 // SSE2 - Packed Integer Comparison Instructions
3587 //===---------------------------------------------------------------------===//
3588
3589 let Predicates = [HasAVX] in {
3590   defm VPCMPEQB  : PDI_binop_rm_int<0x74, "vpcmpeqb", int_x86_sse2_pcmpeq_b, 1,
3591                                     0>, VEX_4V;
3592   defm VPCMPEQW  : PDI_binop_rm_int<0x75, "vpcmpeqw", int_x86_sse2_pcmpeq_w, 1,
3593                                     0>, VEX_4V;
3594   defm VPCMPEQD  : PDI_binop_rm_int<0x76, "vpcmpeqd", int_x86_sse2_pcmpeq_d, 1,
3595                                     0>, VEX_4V;
3596   defm VPCMPGTB  : PDI_binop_rm_int<0x64, "vpcmpgtb", int_x86_sse2_pcmpgt_b, 0,
3597                                     0>, VEX_4V;
3598   defm VPCMPGTW  : PDI_binop_rm_int<0x65, "vpcmpgtw", int_x86_sse2_pcmpgt_w, 0,
3599                                     0>, VEX_4V;
3600   defm VPCMPGTD  : PDI_binop_rm_int<0x66, "vpcmpgtd", int_x86_sse2_pcmpgt_d, 0,
3601                                     0>, VEX_4V;
3602
3603   def : Pat<(v16i8 (X86pcmpeqb VR128:$src1, VR128:$src2)),
3604             (VPCMPEQBrr VR128:$src1, VR128:$src2)>;
3605   def : Pat<(v16i8 (X86pcmpeqb VR128:$src1, (memop addr:$src2))),
3606             (VPCMPEQBrm VR128:$src1, addr:$src2)>;
3607   def : Pat<(v8i16 (X86pcmpeqw VR128:$src1, VR128:$src2)),
3608             (VPCMPEQWrr VR128:$src1, VR128:$src2)>;
3609   def : Pat<(v8i16 (X86pcmpeqw VR128:$src1, (memop addr:$src2))),
3610             (VPCMPEQWrm VR128:$src1, addr:$src2)>;
3611   def : Pat<(v4i32 (X86pcmpeqd VR128:$src1, VR128:$src2)),
3612             (VPCMPEQDrr VR128:$src1, VR128:$src2)>;
3613   def : Pat<(v4i32 (X86pcmpeqd VR128:$src1, (memop addr:$src2))),
3614             (VPCMPEQDrm VR128:$src1, addr:$src2)>;
3615
3616   def : Pat<(v16i8 (X86pcmpgtb VR128:$src1, VR128:$src2)),
3617             (VPCMPGTBrr VR128:$src1, VR128:$src2)>;
3618   def : Pat<(v16i8 (X86pcmpgtb VR128:$src1, (memop addr:$src2))),
3619             (VPCMPGTBrm VR128:$src1, addr:$src2)>;
3620   def : Pat<(v8i16 (X86pcmpgtw VR128:$src1, VR128:$src2)),
3621             (VPCMPGTWrr VR128:$src1, VR128:$src2)>;
3622   def : Pat<(v8i16 (X86pcmpgtw VR128:$src1, (memop addr:$src2))),
3623             (VPCMPGTWrm VR128:$src1, addr:$src2)>;
3624   def : Pat<(v4i32 (X86pcmpgtd VR128:$src1, VR128:$src2)),
3625             (VPCMPGTDrr VR128:$src1, VR128:$src2)>;
3626   def : Pat<(v4i32 (X86pcmpgtd VR128:$src1, (memop addr:$src2))),
3627             (VPCMPGTDrm VR128:$src1, addr:$src2)>;
3628 }
3629
3630 let Constraints = "$src1 = $dst" in {
3631   defm PCMPEQB  : PDI_binop_rm_int<0x74, "pcmpeqb", int_x86_sse2_pcmpeq_b, 1>;
3632   defm PCMPEQW  : PDI_binop_rm_int<0x75, "pcmpeqw", int_x86_sse2_pcmpeq_w, 1>;
3633   defm PCMPEQD  : PDI_binop_rm_int<0x76, "pcmpeqd", int_x86_sse2_pcmpeq_d, 1>;
3634   defm PCMPGTB  : PDI_binop_rm_int<0x64, "pcmpgtb", int_x86_sse2_pcmpgt_b>;
3635   defm PCMPGTW  : PDI_binop_rm_int<0x65, "pcmpgtw", int_x86_sse2_pcmpgt_w>;
3636   defm PCMPGTD  : PDI_binop_rm_int<0x66, "pcmpgtd", int_x86_sse2_pcmpgt_d>;
3637 } // Constraints = "$src1 = $dst"
3638
3639 let Predicates = [HasSSE2] in {
3640   def : Pat<(v16i8 (X86pcmpeqb VR128:$src1, VR128:$src2)),
3641             (PCMPEQBrr VR128:$src1, VR128:$src2)>;
3642   def : Pat<(v16i8 (X86pcmpeqb VR128:$src1, (memop addr:$src2))),
3643             (PCMPEQBrm VR128:$src1, addr:$src2)>;
3644   def : Pat<(v8i16 (X86pcmpeqw VR128:$src1, VR128:$src2)),
3645             (PCMPEQWrr VR128:$src1, VR128:$src2)>;
3646   def : Pat<(v8i16 (X86pcmpeqw VR128:$src1, (memop addr:$src2))),
3647             (PCMPEQWrm VR128:$src1, addr:$src2)>;
3648   def : Pat<(v4i32 (X86pcmpeqd VR128:$src1, VR128:$src2)),
3649             (PCMPEQDrr VR128:$src1, VR128:$src2)>;
3650   def : Pat<(v4i32 (X86pcmpeqd VR128:$src1, (memop addr:$src2))),
3651             (PCMPEQDrm VR128:$src1, addr:$src2)>;
3652
3653   def : Pat<(v16i8 (X86pcmpgtb VR128:$src1, VR128:$src2)),
3654             (PCMPGTBrr VR128:$src1, VR128:$src2)>;
3655   def : Pat<(v16i8 (X86pcmpgtb VR128:$src1, (memop addr:$src2))),
3656             (PCMPGTBrm VR128:$src1, addr:$src2)>;
3657   def : Pat<(v8i16 (X86pcmpgtw VR128:$src1, VR128:$src2)),
3658             (PCMPGTWrr VR128:$src1, VR128:$src2)>;
3659   def : Pat<(v8i16 (X86pcmpgtw VR128:$src1, (memop addr:$src2))),
3660             (PCMPGTWrm VR128:$src1, addr:$src2)>;
3661   def : Pat<(v4i32 (X86pcmpgtd VR128:$src1, VR128:$src2)),
3662             (PCMPGTDrr VR128:$src1, VR128:$src2)>;
3663   def : Pat<(v4i32 (X86pcmpgtd VR128:$src1, (memop addr:$src2))),
3664             (PCMPGTDrm VR128:$src1, addr:$src2)>;
3665 }
3666
3667 //===---------------------------------------------------------------------===//
3668 // SSE2 - Packed Integer Pack Instructions
3669 //===---------------------------------------------------------------------===//
3670
3671 let Predicates = [HasAVX] in {
3672 defm VPACKSSWB : PDI_binop_rm_int<0x63, "vpacksswb", int_x86_sse2_packsswb_128,
3673                                   0, 0>, VEX_4V;
3674 defm VPACKSSDW : PDI_binop_rm_int<0x6B, "vpackssdw", int_x86_sse2_packssdw_128,
3675                                   0, 0>, VEX_4V;
3676 defm VPACKUSWB : PDI_binop_rm_int<0x67, "vpackuswb", int_x86_sse2_packuswb_128,
3677                                   0, 0>, VEX_4V;
3678 }
3679
3680 let Constraints = "$src1 = $dst" in {
3681 defm PACKSSWB : PDI_binop_rm_int<0x63, "packsswb", int_x86_sse2_packsswb_128>;
3682 defm PACKSSDW : PDI_binop_rm_int<0x6B, "packssdw", int_x86_sse2_packssdw_128>;
3683 defm PACKUSWB : PDI_binop_rm_int<0x67, "packuswb", int_x86_sse2_packuswb_128>;
3684 } // Constraints = "$src1 = $dst"
3685
3686 //===---------------------------------------------------------------------===//
3687 // SSE2 - Packed Integer Shuffle Instructions
3688 //===---------------------------------------------------------------------===//
3689
3690 let ExeDomain = SSEPackedInt in {
3691 multiclass sse2_pshuffle<string OpcodeStr, ValueType vt, PatFrag pshuf_frag,
3692                          PatFrag bc_frag> {
3693 def ri : Ii8<0x70, MRMSrcReg,
3694               (outs VR128:$dst), (ins VR128:$src1, i8imm:$src2),
3695               !strconcat(OpcodeStr,
3696                          "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3697               [(set VR128:$dst, (vt (pshuf_frag:$src2 VR128:$src1,
3698                                                       (undef))))]>;
3699 def mi : Ii8<0x70, MRMSrcMem,
3700               (outs VR128:$dst), (ins i128mem:$src1, i8imm:$src2),
3701               !strconcat(OpcodeStr,
3702                          "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3703               [(set VR128:$dst, (vt (pshuf_frag:$src2
3704                                       (bc_frag (memopv2i64 addr:$src1)),
3705                                       (undef))))]>;
3706 }
3707 } // ExeDomain = SSEPackedInt
3708
3709 let Predicates = [HasAVX] in {
3710   let AddedComplexity = 5 in
3711   defm VPSHUFD : sse2_pshuffle<"vpshufd", v4i32, pshufd, bc_v4i32>, TB, OpSize,
3712                                VEX;
3713
3714   // SSE2 with ImmT == Imm8 and XS prefix.
3715   defm VPSHUFHW : sse2_pshuffle<"vpshufhw", v8i16, pshufhw, bc_v8i16>, XS,
3716                                VEX;
3717
3718   // SSE2 with ImmT == Imm8 and XD prefix.
3719   defm VPSHUFLW : sse2_pshuffle<"vpshuflw", v8i16, pshuflw, bc_v8i16>, XD,
3720                                VEX;
3721
3722   let AddedComplexity = 5 in
3723   def : Pat<(v4f32 (pshufd:$src2 VR128:$src1, (undef))),
3724             (VPSHUFDri VR128:$src1, (SHUFFLE_get_shuf_imm VR128:$src2))>;
3725   // Unary v4f32 shuffle with VPSHUF* in order to fold a load.
3726   def : Pat<(pshufd:$src2 (bc_v4i32 (memopv4f32 addr:$src1)), (undef)),
3727             (VPSHUFDmi addr:$src1, (SHUFFLE_get_shuf_imm VR128:$src2))>;
3728
3729   def : Pat<(v4i32 (X86PShufd (bc_v4i32 (memopv2i64 addr:$src1)),
3730                                    (i8 imm:$imm))),
3731             (VPSHUFDmi addr:$src1, imm:$imm)>;
3732   def : Pat<(v4i32 (X86PShufd (bc_v4i32 (memopv4f32 addr:$src1)),
3733                                    (i8 imm:$imm))),
3734             (VPSHUFDmi addr:$src1, imm:$imm)>;
3735   def : Pat<(v4f32 (X86PShufd VR128:$src1, (i8 imm:$imm))),
3736             (VPSHUFDri VR128:$src1, imm:$imm)>;
3737   def : Pat<(v4i32 (X86PShufd VR128:$src1, (i8 imm:$imm))),
3738             (VPSHUFDri VR128:$src1, imm:$imm)>;
3739   def : Pat<(v8i16 (X86PShufhw VR128:$src, (i8 imm:$imm))),
3740             (VPSHUFHWri VR128:$src, imm:$imm)>;
3741   def : Pat<(v8i16 (X86PShufhw (bc_v8i16 (memopv2i64 addr:$src)),
3742                                (i8 imm:$imm))),
3743             (VPSHUFHWmi addr:$src, imm:$imm)>;
3744   def : Pat<(v8i16 (X86PShuflw VR128:$src, (i8 imm:$imm))),
3745             (VPSHUFLWri VR128:$src, imm:$imm)>;
3746   def : Pat<(v8i16 (X86PShuflw (bc_v8i16 (memopv2i64 addr:$src)),
3747                                (i8 imm:$imm))),
3748             (VPSHUFLWmi addr:$src, imm:$imm)>;
3749 }
3750
3751 let Predicates = [HasSSE2] in {
3752   let AddedComplexity = 5 in
3753   defm PSHUFD : sse2_pshuffle<"pshufd", v4i32, pshufd, bc_v4i32>, TB, OpSize;
3754
3755   // SSE2 with ImmT == Imm8 and XS prefix.
3756   defm PSHUFHW : sse2_pshuffle<"pshufhw", v8i16, pshufhw, bc_v8i16>, XS;
3757
3758   // SSE2 with ImmT == Imm8 and XD prefix.
3759   defm PSHUFLW : sse2_pshuffle<"pshuflw", v8i16, pshuflw, bc_v8i16>, XD;
3760
3761   let AddedComplexity = 5 in
3762   def : Pat<(v4f32 (pshufd:$src2 VR128:$src1, (undef))),
3763             (PSHUFDri VR128:$src1, (SHUFFLE_get_shuf_imm VR128:$src2))>;
3764   // Unary v4f32 shuffle with PSHUF* in order to fold a load.
3765   def : Pat<(pshufd:$src2 (bc_v4i32 (memopv4f32 addr:$src1)), (undef)),
3766             (PSHUFDmi addr:$src1, (SHUFFLE_get_shuf_imm VR128:$src2))>;
3767
3768   def : Pat<(v4i32 (X86PShufd (bc_v4i32 (memopv2i64 addr:$src1)),
3769                                    (i8 imm:$imm))),
3770             (PSHUFDmi addr:$src1, imm:$imm)>;
3771   def : Pat<(v4i32 (X86PShufd (bc_v4i32 (memopv4f32 addr:$src1)),
3772                                    (i8 imm:$imm))),
3773             (PSHUFDmi addr:$src1, imm:$imm)>;
3774   def : Pat<(v4f32 (X86PShufd VR128:$src1, (i8 imm:$imm))),
3775             (PSHUFDri VR128:$src1, imm:$imm)>;
3776   def : Pat<(v4i32 (X86PShufd VR128:$src1, (i8 imm:$imm))),
3777             (PSHUFDri VR128:$src1, imm:$imm)>;
3778   def : Pat<(v8i16 (X86PShufhw VR128:$src, (i8 imm:$imm))),
3779             (PSHUFHWri VR128:$src, imm:$imm)>;
3780   def : Pat<(v8i16 (X86PShufhw (bc_v8i16 (memopv2i64 addr:$src)),
3781                                (i8 imm:$imm))),
3782             (PSHUFHWmi addr:$src, imm:$imm)>;
3783   def : Pat<(v8i16 (X86PShuflw VR128:$src, (i8 imm:$imm))),
3784             (PSHUFLWri VR128:$src, imm:$imm)>;
3785   def : Pat<(v8i16 (X86PShuflw (bc_v8i16 (memopv2i64 addr:$src)),
3786                                (i8 imm:$imm))),
3787             (PSHUFLWmi addr:$src, imm:$imm)>;
3788 }
3789
3790 //===---------------------------------------------------------------------===//
3791 // SSE2 - Packed Integer Unpack Instructions
3792 //===---------------------------------------------------------------------===//
3793
3794 let ExeDomain = SSEPackedInt in {
3795 multiclass sse2_unpack<bits<8> opc, string OpcodeStr, ValueType vt,
3796                        SDNode OpNode, PatFrag bc_frag, bit Is2Addr = 1> {
3797   def rr : PDI<opc, MRMSrcReg,
3798       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
3799       !if(Is2Addr,
3800           !strconcat(OpcodeStr,"\t{$src2, $dst|$dst, $src2}"),
3801           !strconcat(OpcodeStr,"\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3802       [(set VR128:$dst, (vt (OpNode VR128:$src1, VR128:$src2)))]>;
3803   def rm : PDI<opc, MRMSrcMem,
3804       (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
3805       !if(Is2Addr,
3806           !strconcat(OpcodeStr,"\t{$src2, $dst|$dst, $src2}"),
3807           !strconcat(OpcodeStr,"\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3808       [(set VR128:$dst, (OpNode VR128:$src1,
3809                                   (bc_frag (memopv2i64
3810                                                addr:$src2))))]>;
3811 }
3812
3813 let Predicates = [HasAVX] in {
3814   defm VPUNPCKLBW  : sse2_unpack<0x60, "vpunpcklbw", v16i8, X86Punpcklbw,
3815                                  bc_v16i8, 0>, VEX_4V;
3816   defm VPUNPCKLWD  : sse2_unpack<0x61, "vpunpcklwd", v8i16, X86Punpcklwd,
3817                                  bc_v8i16, 0>, VEX_4V;
3818   defm VPUNPCKLDQ  : sse2_unpack<0x62, "vpunpckldq", v4i32, X86Punpckldq,
3819                                  bc_v4i32, 0>, VEX_4V;
3820
3821   /// FIXME: we could eliminate this and use sse2_unpack instead if tblgen
3822   /// knew to collapse (bitconvert VT to VT) into its operand.
3823   def VPUNPCKLQDQrr : PDI<0x6C, MRMSrcReg,
3824             (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
3825             "vpunpcklqdq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
3826             [(set VR128:$dst, (v2i64 (X86Punpcklqdq VR128:$src1,
3827                                                     VR128:$src2)))]>, VEX_4V;
3828   def VPUNPCKLQDQrm : PDI<0x6C, MRMSrcMem,
3829             (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
3830             "vpunpcklqdq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
3831             [(set VR128:$dst, (v2i64 (X86Punpcklqdq VR128:$src1,
3832                                         (memopv2i64 addr:$src2))))]>, VEX_4V;
3833
3834   defm VPUNPCKHBW  : sse2_unpack<0x68, "vpunpckhbw", v16i8, X86Punpckhbw,
3835                                  bc_v16i8, 0>, VEX_4V;
3836   defm VPUNPCKHWD  : sse2_unpack<0x69, "vpunpckhwd", v8i16, X86Punpckhwd,
3837                                  bc_v8i16, 0>, VEX_4V;
3838   defm VPUNPCKHDQ  : sse2_unpack<0x6A, "vpunpckhdq", v4i32, X86Punpckhdq,
3839                                  bc_v4i32, 0>, VEX_4V;
3840
3841   /// FIXME: we could eliminate this and use sse2_unpack instead if tblgen
3842   /// knew to collapse (bitconvert VT to VT) into its operand.
3843   def VPUNPCKHQDQrr : PDI<0x6D, MRMSrcReg,
3844              (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
3845              "vpunpckhqdq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
3846              [(set VR128:$dst, (v2i64 (X86Punpckhqdq VR128:$src1,
3847                                                      VR128:$src2)))]>, VEX_4V;
3848   def VPUNPCKHQDQrm : PDI<0x6D, MRMSrcMem,
3849              (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
3850              "vpunpckhqdq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
3851              [(set VR128:$dst, (v2i64 (X86Punpckhqdq VR128:$src1,
3852                                         (memopv2i64 addr:$src2))))]>, VEX_4V;
3853 }
3854
3855 let Constraints = "$src1 = $dst" in {
3856   defm PUNPCKLBW  : sse2_unpack<0x60, "punpcklbw", v16i8, X86Punpcklbw, bc_v16i8>;
3857   defm PUNPCKLWD  : sse2_unpack<0x61, "punpcklwd", v8i16, X86Punpcklwd, bc_v8i16>;
3858   defm PUNPCKLDQ  : sse2_unpack<0x62, "punpckldq", v4i32, X86Punpckldq, bc_v4i32>;
3859
3860   /// FIXME: we could eliminate this and use sse2_unpack instead if tblgen
3861   /// knew to collapse (bitconvert VT to VT) into its operand.
3862   def PUNPCKLQDQrr : PDI<0x6C, MRMSrcReg,
3863                          (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
3864                          "punpcklqdq\t{$src2, $dst|$dst, $src2}",
3865                         [(set VR128:$dst,
3866                           (v2i64 (X86Punpcklqdq VR128:$src1, VR128:$src2)))]>;
3867   def PUNPCKLQDQrm : PDI<0x6C, MRMSrcMem,
3868                          (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
3869                          "punpcklqdq\t{$src2, $dst|$dst, $src2}",
3870                         [(set VR128:$dst,
3871                           (v2i64 (X86Punpcklqdq VR128:$src1,
3872                                          (memopv2i64 addr:$src2))))]>;
3873
3874   defm PUNPCKHBW  : sse2_unpack<0x68, "punpckhbw", v16i8, X86Punpckhbw, bc_v16i8>;
3875   defm PUNPCKHWD  : sse2_unpack<0x69, "punpckhwd", v8i16, X86Punpckhwd, bc_v8i16>;
3876   defm PUNPCKHDQ  : sse2_unpack<0x6A, "punpckhdq", v4i32, X86Punpckhdq, bc_v4i32>;
3877
3878   /// FIXME: we could eliminate this and use sse2_unpack instead if tblgen
3879   /// knew to collapse (bitconvert VT to VT) into its operand.
3880   def PUNPCKHQDQrr : PDI<0x6D, MRMSrcReg,
3881                          (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
3882                          "punpckhqdq\t{$src2, $dst|$dst, $src2}",
3883                         [(set VR128:$dst,
3884                           (v2i64 (X86Punpckhqdq VR128:$src1, VR128:$src2)))]>;
3885   def PUNPCKHQDQrm : PDI<0x6D, MRMSrcMem,
3886                         (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
3887                         "punpckhqdq\t{$src2, $dst|$dst, $src2}",
3888                         [(set VR128:$dst,
3889                           (v2i64 (X86Punpckhqdq VR128:$src1,
3890                                          (memopv2i64 addr:$src2))))]>;
3891 }
3892 } // ExeDomain = SSEPackedInt
3893
3894 // Splat v2f64 / v2i64
3895 let AddedComplexity = 10 in {
3896   def : Pat<(splat_lo (v2i64 VR128:$src), (undef)),
3897             (PUNPCKLQDQrr VR128:$src, VR128:$src)>, Requires<[HasSSE2]>;
3898   def : Pat<(splat_lo (v2i64 VR128:$src), (undef)),
3899             (VPUNPCKLQDQrr VR128:$src, VR128:$src)>, Requires<[HasAVX]>;
3900 }
3901
3902 //===---------------------------------------------------------------------===//
3903 // SSE2 - Packed Integer Extract and Insert
3904 //===---------------------------------------------------------------------===//
3905
3906 let ExeDomain = SSEPackedInt in {
3907 multiclass sse2_pinsrw<bit Is2Addr = 1> {
3908   def rri : Ii8<0xC4, MRMSrcReg,
3909        (outs VR128:$dst), (ins VR128:$src1,
3910         GR32:$src2, i32i8imm:$src3),
3911        !if(Is2Addr,
3912            "pinsrw\t{$src3, $src2, $dst|$dst, $src2, $src3}",
3913            "vpinsrw\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
3914        [(set VR128:$dst,
3915          (X86pinsrw VR128:$src1, GR32:$src2, imm:$src3))]>;
3916   def rmi : Ii8<0xC4, MRMSrcMem,
3917                        (outs VR128:$dst), (ins VR128:$src1,
3918                         i16mem:$src2, i32i8imm:$src3),
3919        !if(Is2Addr,
3920            "pinsrw\t{$src3, $src2, $dst|$dst, $src2, $src3}",
3921            "vpinsrw\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
3922        [(set VR128:$dst,
3923          (X86pinsrw VR128:$src1, (extloadi16 addr:$src2),
3924                     imm:$src3))]>;
3925 }
3926
3927 // Extract
3928 let Predicates = [HasAVX] in
3929 def VPEXTRWri : Ii8<0xC5, MRMSrcReg,
3930                     (outs GR32:$dst), (ins VR128:$src1, i32i8imm:$src2),
3931                     "vpextrw\t{$src2, $src1, $dst|$dst, $src1, $src2}",
3932                     [(set GR32:$dst, (X86pextrw (v8i16 VR128:$src1),
3933                                                 imm:$src2))]>, TB, OpSize, VEX;
3934 def PEXTRWri : PDIi8<0xC5, MRMSrcReg,
3935                     (outs GR32:$dst), (ins VR128:$src1, i32i8imm:$src2),
3936                     "pextrw\t{$src2, $src1, $dst|$dst, $src1, $src2}",
3937                     [(set GR32:$dst, (X86pextrw (v8i16 VR128:$src1),
3938                                                 imm:$src2))]>;
3939
3940 // Insert
3941 let Predicates = [HasAVX] in {
3942   defm VPINSRW : sse2_pinsrw<0>, TB, OpSize, VEX_4V;
3943   def  VPINSRWrr64i : Ii8<0xC4, MRMSrcReg, (outs VR128:$dst),
3944        (ins VR128:$src1, GR64:$src2, i32i8imm:$src3),
3945        "vpinsrw\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
3946        []>, TB, OpSize, VEX_4V;
3947 }
3948
3949 let Constraints = "$src1 = $dst" in
3950   defm PINSRW : sse2_pinsrw, TB, OpSize, Requires<[HasSSE2]>;
3951
3952 } // ExeDomain = SSEPackedInt
3953
3954 //===---------------------------------------------------------------------===//
3955 // SSE2 - Packed Mask Creation
3956 //===---------------------------------------------------------------------===//
3957
3958 let ExeDomain = SSEPackedInt in {
3959
3960 def VPMOVMSKBrr  : VPDI<0xD7, MRMSrcReg, (outs GR32:$dst), (ins VR128:$src),
3961            "pmovmskb\t{$src, $dst|$dst, $src}",
3962            [(set GR32:$dst, (int_x86_sse2_pmovmskb_128 VR128:$src))]>, VEX;
3963 def VPMOVMSKBr64r : VPDI<0xD7, MRMSrcReg, (outs GR64:$dst), (ins VR128:$src),
3964            "pmovmskb\t{$src, $dst|$dst, $src}", []>, VEX;
3965 def PMOVMSKBrr : PDI<0xD7, MRMSrcReg, (outs GR32:$dst), (ins VR128:$src),
3966            "pmovmskb\t{$src, $dst|$dst, $src}",
3967            [(set GR32:$dst, (int_x86_sse2_pmovmskb_128 VR128:$src))]>;
3968
3969 } // ExeDomain = SSEPackedInt
3970
3971 //===---------------------------------------------------------------------===//
3972 // SSE2 - Conditional Store
3973 //===---------------------------------------------------------------------===//
3974
3975 let ExeDomain = SSEPackedInt in {
3976
3977 let Uses = [EDI] in
3978 def VMASKMOVDQU : VPDI<0xF7, MRMSrcReg, (outs),
3979            (ins VR128:$src, VR128:$mask),
3980            "maskmovdqu\t{$mask, $src|$src, $mask}",
3981            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, EDI)]>, VEX;
3982 let Uses = [RDI] in
3983 def VMASKMOVDQU64 : VPDI<0xF7, MRMSrcReg, (outs),
3984            (ins VR128:$src, VR128:$mask),
3985            "maskmovdqu\t{$mask, $src|$src, $mask}",
3986            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, RDI)]>, VEX;
3987
3988 let Uses = [EDI] in
3989 def MASKMOVDQU : PDI<0xF7, MRMSrcReg, (outs), (ins VR128:$src, VR128:$mask),
3990            "maskmovdqu\t{$mask, $src|$src, $mask}",
3991            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, EDI)]>;
3992 let Uses = [RDI] in
3993 def MASKMOVDQU64 : PDI<0xF7, MRMSrcReg, (outs), (ins VR128:$src, VR128:$mask),
3994            "maskmovdqu\t{$mask, $src|$src, $mask}",
3995            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, RDI)]>;
3996
3997 } // ExeDomain = SSEPackedInt
3998
3999 //===---------------------------------------------------------------------===//
4000 // SSE2 - Move Doubleword
4001 //===---------------------------------------------------------------------===//
4002
4003 //===---------------------------------------------------------------------===//
4004 // Move Int Doubleword to Packed Double Int
4005 //
4006 def VMOVDI2PDIrr : VPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR32:$src),
4007                       "movd\t{$src, $dst|$dst, $src}",
4008                       [(set VR128:$dst,
4009                         (v4i32 (scalar_to_vector GR32:$src)))]>, VEX;
4010 def VMOVDI2PDIrm : VPDI<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
4011                       "movd\t{$src, $dst|$dst, $src}",
4012                       [(set VR128:$dst,
4013                         (v4i32 (scalar_to_vector (loadi32 addr:$src))))]>,
4014                       VEX;
4015 def VMOV64toPQIrr : VRPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
4016                         "mov{d|q}\t{$src, $dst|$dst, $src}",
4017                         [(set VR128:$dst,
4018                           (v2i64 (scalar_to_vector GR64:$src)))]>, VEX;
4019 def VMOV64toSDrr : VRPDI<0x6E, MRMSrcReg, (outs FR64:$dst), (ins GR64:$src),
4020                        "mov{d|q}\t{$src, $dst|$dst, $src}",
4021                        [(set FR64:$dst, (bitconvert GR64:$src))]>, VEX;
4022
4023 def MOVDI2PDIrr : PDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR32:$src),
4024                       "movd\t{$src, $dst|$dst, $src}",
4025                       [(set VR128:$dst,
4026                         (v4i32 (scalar_to_vector GR32:$src)))]>;
4027 def MOVDI2PDIrm : PDI<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
4028                       "movd\t{$src, $dst|$dst, $src}",
4029                       [(set VR128:$dst,
4030                         (v4i32 (scalar_to_vector (loadi32 addr:$src))))]>;
4031 def MOV64toPQIrr : RPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
4032                         "mov{d|q}\t{$src, $dst|$dst, $src}",
4033                         [(set VR128:$dst,
4034                           (v2i64 (scalar_to_vector GR64:$src)))]>;
4035 def MOV64toSDrr : RPDI<0x6E, MRMSrcReg, (outs FR64:$dst), (ins GR64:$src),
4036                        "mov{d|q}\t{$src, $dst|$dst, $src}",
4037                        [(set FR64:$dst, (bitconvert GR64:$src))]>;
4038
4039 //===---------------------------------------------------------------------===//
4040 // Move Int Doubleword to Single Scalar
4041 //
4042 def VMOVDI2SSrr  : VPDI<0x6E, MRMSrcReg, (outs FR32:$dst), (ins GR32:$src),
4043                       "movd\t{$src, $dst|$dst, $src}",
4044                       [(set FR32:$dst, (bitconvert GR32:$src))]>, VEX;
4045
4046 def VMOVDI2SSrm  : VPDI<0x6E, MRMSrcMem, (outs FR32:$dst), (ins i32mem:$src),
4047                       "movd\t{$src, $dst|$dst, $src}",
4048                       [(set FR32:$dst, (bitconvert (loadi32 addr:$src)))]>,
4049                       VEX;
4050 def MOVDI2SSrr  : PDI<0x6E, MRMSrcReg, (outs FR32:$dst), (ins GR32:$src),
4051                       "movd\t{$src, $dst|$dst, $src}",
4052                       [(set FR32:$dst, (bitconvert GR32:$src))]>;
4053
4054 def MOVDI2SSrm  : PDI<0x6E, MRMSrcMem, (outs FR32:$dst), (ins i32mem:$src),
4055                       "movd\t{$src, $dst|$dst, $src}",
4056                       [(set FR32:$dst, (bitconvert (loadi32 addr:$src)))]>;
4057
4058 //===---------------------------------------------------------------------===//
4059 // Move Packed Doubleword Int to Packed Double Int
4060 //
4061 def VMOVPDI2DIrr  : VPDI<0x7E, MRMDestReg, (outs GR32:$dst), (ins VR128:$src),
4062                        "movd\t{$src, $dst|$dst, $src}",
4063                        [(set GR32:$dst, (vector_extract (v4i32 VR128:$src),
4064                                         (iPTR 0)))]>, VEX;
4065 def VMOVPDI2DImr  : VPDI<0x7E, MRMDestMem, (outs),
4066                        (ins i32mem:$dst, VR128:$src),
4067                        "movd\t{$src, $dst|$dst, $src}",
4068                        [(store (i32 (vector_extract (v4i32 VR128:$src),
4069                                      (iPTR 0))), addr:$dst)]>, VEX;
4070 def MOVPDI2DIrr  : PDI<0x7E, MRMDestReg, (outs GR32:$dst), (ins VR128:$src),
4071                        "movd\t{$src, $dst|$dst, $src}",
4072                        [(set GR32:$dst, (vector_extract (v4i32 VR128:$src),
4073                                         (iPTR 0)))]>;
4074 def MOVPDI2DImr  : PDI<0x7E, MRMDestMem, (outs), (ins i32mem:$dst, VR128:$src),
4075                        "movd\t{$src, $dst|$dst, $src}",
4076                        [(store (i32 (vector_extract (v4i32 VR128:$src),
4077                                      (iPTR 0))), addr:$dst)]>;
4078
4079 def MOVPQIto64rr  : RPDI<0x7E, MRMDestReg, (outs GR64:$dst), (ins VR128:$src),
4080                          "mov{d|q}\t{$src, $dst|$dst, $src}",
4081                          [(set GR64:$dst, (vector_extract (v2i64 VR128:$src),
4082                                            (iPTR 0)))]>;
4083 def MOV64toSDrm : S3SI<0x7E, MRMSrcMem, (outs FR64:$dst), (ins i64mem:$src),
4084                        "movq\t{$src, $dst|$dst, $src}",
4085                        [(set FR64:$dst, (bitconvert (loadi64 addr:$src)))]>;
4086
4087 def MOVSDto64rr  : RPDI<0x7E, MRMDestReg, (outs GR64:$dst), (ins FR64:$src),
4088                         "mov{d|q}\t{$src, $dst|$dst, $src}",
4089                         [(set GR64:$dst, (bitconvert FR64:$src))]>;
4090 def MOVSDto64mr  : RPDI<0x7E, MRMDestMem, (outs), (ins i64mem:$dst, FR64:$src),
4091                         "movq\t{$src, $dst|$dst, $src}",
4092                         [(store (i64 (bitconvert FR64:$src)), addr:$dst)]>;
4093
4094 //===---------------------------------------------------------------------===//
4095 // Move Scalar Single to Double Int
4096 //
4097 def VMOVSS2DIrr  : VPDI<0x7E, MRMDestReg, (outs GR32:$dst), (ins FR32:$src),
4098                       "movd\t{$src, $dst|$dst, $src}",
4099                       [(set GR32:$dst, (bitconvert FR32:$src))]>, VEX;
4100 def VMOVSS2DImr  : VPDI<0x7E, MRMDestMem, (outs), (ins i32mem:$dst, FR32:$src),
4101                       "movd\t{$src, $dst|$dst, $src}",
4102                       [(store (i32 (bitconvert FR32:$src)), addr:$dst)]>, VEX;
4103 def MOVSS2DIrr  : PDI<0x7E, MRMDestReg, (outs GR32:$dst), (ins FR32:$src),
4104                       "movd\t{$src, $dst|$dst, $src}",
4105                       [(set GR32:$dst, (bitconvert FR32:$src))]>;
4106 def MOVSS2DImr  : PDI<0x7E, MRMDestMem, (outs), (ins i32mem:$dst, FR32:$src),
4107                       "movd\t{$src, $dst|$dst, $src}",
4108                       [(store (i32 (bitconvert FR32:$src)), addr:$dst)]>;
4109
4110 //===---------------------------------------------------------------------===//
4111 // Patterns and instructions to describe movd/movq to XMM register zero-extends
4112 //
4113 let AddedComplexity = 15 in {
4114 def VMOVZDI2PDIrr : VPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR32:$src),
4115                        "movd\t{$src, $dst|$dst, $src}",
4116                        [(set VR128:$dst, (v4i32 (X86vzmovl
4117                                       (v4i32 (scalar_to_vector GR32:$src)))))]>,
4118                                       VEX;
4119 def VMOVZQI2PQIrr : VPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
4120                        "mov{d|q}\t{$src, $dst|$dst, $src}", // X86-64 only
4121                        [(set VR128:$dst, (v2i64 (X86vzmovl
4122                                       (v2i64 (scalar_to_vector GR64:$src)))))]>,
4123                                       VEX, VEX_W;
4124 }
4125 let AddedComplexity = 15 in {
4126 def MOVZDI2PDIrr : PDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR32:$src),
4127                        "movd\t{$src, $dst|$dst, $src}",
4128                        [(set VR128:$dst, (v4i32 (X86vzmovl
4129                                       (v4i32 (scalar_to_vector GR32:$src)))))]>;
4130 def MOVZQI2PQIrr : RPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
4131                        "mov{d|q}\t{$src, $dst|$dst, $src}", // X86-64 only
4132                        [(set VR128:$dst, (v2i64 (X86vzmovl
4133                                       (v2i64 (scalar_to_vector GR64:$src)))))]>;
4134 }
4135
4136 let AddedComplexity = 20 in {
4137 def VMOVZDI2PDIrm : VPDI<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
4138                        "movd\t{$src, $dst|$dst, $src}",
4139                        [(set VR128:$dst,
4140                          (v4i32 (X86vzmovl (v4i32 (scalar_to_vector
4141                                                    (loadi32 addr:$src))))))]>,
4142                                                    VEX;
4143 def MOVZDI2PDIrm : PDI<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
4144                        "movd\t{$src, $dst|$dst, $src}",
4145                        [(set VR128:$dst,
4146                          (v4i32 (X86vzmovl (v4i32 (scalar_to_vector
4147                                                    (loadi32 addr:$src))))))]>;
4148 }
4149
4150 let Predicates = [HasSSE2], AddedComplexity = 20 in {
4151   def : Pat<(v4i32 (X86vzmovl (loadv4i32 addr:$src))),
4152             (MOVZDI2PDIrm addr:$src)>;
4153   def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv4f32 addr:$src)))),
4154             (MOVZDI2PDIrm addr:$src)>;
4155   def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv2i64 addr:$src)))),
4156             (MOVZDI2PDIrm addr:$src)>;
4157 }
4158
4159 let Predicates = [HasAVX] in {
4160   // AVX 128-bit movd/movq instruction write zeros in the high 128-bit part.
4161   let AddedComplexity = 20 in {
4162     def : Pat<(v4i32 (X86vzmovl (loadv4i32 addr:$src))),
4163               (SUBREG_TO_REG (i32 0), (VMOVZDI2PDIrm addr:$src), sub_xmm)>;
4164     def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv4f32 addr:$src)))),
4165               (SUBREG_TO_REG (i32 0), (VMOVZDI2PDIrm addr:$src), sub_xmm)>;
4166     def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv2i64 addr:$src)))),
4167               (SUBREG_TO_REG (i32 0), (VMOVZDI2PDIrm addr:$src), sub_xmm)>;
4168   }
4169   // Use regular 128-bit instructions to match 256-bit scalar_to_vec+zext.
4170   def : Pat<(v8i32 (X86vzmovl (insert_subvector undef,
4171                                 (v4i32 (scalar_to_vector GR32:$src)),(i32 0)))),
4172             (SUBREG_TO_REG (i32 0), (VMOVZDI2PDIrr GR32:$src), sub_xmm)>;
4173   def : Pat<(v4i64 (X86vzmovl (insert_subvector undef,
4174                                 (v2i64 (scalar_to_vector GR64:$src)),(i32 0)))),
4175             (SUBREG_TO_REG (i64 0), (VMOVZQI2PQIrr GR64:$src), sub_xmm)>;
4176 }
4177
4178 // These are the correct encodings of the instructions so that we know how to
4179 // read correct assembly, even though we continue to emit the wrong ones for
4180 // compatibility with Darwin's buggy assembler.
4181 def : InstAlias<"movq\t{$src, $dst|$dst, $src}",
4182                 (MOV64toPQIrr VR128:$dst, GR64:$src), 0>;
4183 def : InstAlias<"movq\t{$src, $dst|$dst, $src}",
4184                 (MOV64toSDrr FR64:$dst, GR64:$src), 0>;
4185 def : InstAlias<"movq\t{$src, $dst|$dst, $src}",
4186                 (MOVPQIto64rr GR64:$dst, VR128:$src), 0>;
4187 def : InstAlias<"movq\t{$src, $dst|$dst, $src}",
4188                 (MOVSDto64rr GR64:$dst, FR64:$src), 0>;
4189 def : InstAlias<"movq\t{$src, $dst|$dst, $src}",
4190                 (VMOVZQI2PQIrr VR128:$dst, GR64:$src), 0>;
4191 def : InstAlias<"movq\t{$src, $dst|$dst, $src}",
4192                 (MOVZQI2PQIrr VR128:$dst, GR64:$src), 0>;
4193
4194 //===---------------------------------------------------------------------===//
4195 // SSE2 - Move Quadword
4196 //===---------------------------------------------------------------------===//
4197
4198 //===---------------------------------------------------------------------===//
4199 // Move Quadword Int to Packed Quadword Int
4200 //
4201 def VMOVQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
4202                     "vmovq\t{$src, $dst|$dst, $src}",
4203                     [(set VR128:$dst,
4204                       (v2i64 (scalar_to_vector (loadi64 addr:$src))))]>, XS,
4205                     VEX, Requires<[HasAVX]>;
4206 def MOVQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
4207                     "movq\t{$src, $dst|$dst, $src}",
4208                     [(set VR128:$dst,
4209                       (v2i64 (scalar_to_vector (loadi64 addr:$src))))]>, XS,
4210                     Requires<[HasSSE2]>; // SSE2 instruction with XS Prefix
4211
4212 //===---------------------------------------------------------------------===//
4213 // Move Packed Quadword Int to Quadword Int
4214 //
4215 def VMOVPQI2QImr : VPDI<0xD6, MRMDestMem, (outs), (ins i64mem:$dst, VR128:$src),
4216                       "movq\t{$src, $dst|$dst, $src}",
4217                       [(store (i64 (vector_extract (v2i64 VR128:$src),
4218                                     (iPTR 0))), addr:$dst)]>, VEX;
4219 def MOVPQI2QImr : PDI<0xD6, MRMDestMem, (outs), (ins i64mem:$dst, VR128:$src),
4220                       "movq\t{$src, $dst|$dst, $src}",
4221                       [(store (i64 (vector_extract (v2i64 VR128:$src),
4222                                     (iPTR 0))), addr:$dst)]>;
4223
4224 //===---------------------------------------------------------------------===//
4225 // Store / copy lower 64-bits of a XMM register.
4226 //
4227 def VMOVLQ128mr : VPDI<0xD6, MRMDestMem, (outs), (ins i64mem:$dst, VR128:$src),
4228                      "movq\t{$src, $dst|$dst, $src}",
4229                      [(int_x86_sse2_storel_dq addr:$dst, VR128:$src)]>, VEX;
4230 def MOVLQ128mr : PDI<0xD6, MRMDestMem, (outs), (ins i64mem:$dst, VR128:$src),
4231                      "movq\t{$src, $dst|$dst, $src}",
4232                      [(int_x86_sse2_storel_dq addr:$dst, VR128:$src)]>;
4233
4234 let AddedComplexity = 20 in
4235 def VMOVZQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
4236                      "vmovq\t{$src, $dst|$dst, $src}",
4237                      [(set VR128:$dst,
4238                        (v2i64 (X86vzmovl (v2i64 (scalar_to_vector
4239                                                  (loadi64 addr:$src))))))]>,
4240                      XS, VEX, Requires<[HasAVX]>;
4241
4242 let AddedComplexity = 20 in
4243 def MOVZQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
4244                      "movq\t{$src, $dst|$dst, $src}",
4245                      [(set VR128:$dst,
4246                        (v2i64 (X86vzmovl (v2i64 (scalar_to_vector
4247                                                  (loadi64 addr:$src))))))]>,
4248                      XS, Requires<[HasSSE2]>;
4249
4250 let Predicates = [HasSSE2], AddedComplexity = 20 in {
4251   def : Pat<(v2i64 (X86vzmovl (loadv2i64 addr:$src))),
4252             (MOVZQI2PQIrm addr:$src)>;
4253   def : Pat<(v2i64 (X86vzmovl (bc_v2i64 (loadv4f32 addr:$src)))),
4254             (MOVZQI2PQIrm addr:$src)>;
4255   def : Pat<(v2i64 (X86vzload addr:$src)), (MOVZQI2PQIrm addr:$src)>;
4256 }
4257
4258 let Predicates = [HasAVX], AddedComplexity = 20 in {
4259   def : Pat<(v2i64 (X86vzmovl (loadv2i64 addr:$src))),
4260             (SUBREG_TO_REG (i64 0), (VMOVZQI2PQIrm addr:$src), sub_xmm)>;
4261   def : Pat<(v2i64 (X86vzmovl (bc_v2i64 (loadv4f32 addr:$src)))),
4262             (SUBREG_TO_REG (i64 0), (VMOVZQI2PQIrm addr:$src), sub_xmm)>;
4263   def : Pat<(v2i64 (X86vzload addr:$src)),
4264             (SUBREG_TO_REG (i64 0), (VMOVZQI2PQIrm addr:$src), sub_xmm)>;
4265 }
4266
4267 //===---------------------------------------------------------------------===//
4268 // Moving from XMM to XMM and clear upper 64 bits. Note, there is a bug in
4269 // IA32 document. movq xmm1, xmm2 does clear the high bits.
4270 //
4271 let AddedComplexity = 15 in
4272 def VMOVZPQILo2PQIrr : I<0x7E, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4273                         "vmovq\t{$src, $dst|$dst, $src}",
4274                     [(set VR128:$dst, (v2i64 (X86vzmovl (v2i64 VR128:$src))))]>,
4275                       XS, VEX, Requires<[HasAVX]>;
4276 let AddedComplexity = 15 in
4277 def MOVZPQILo2PQIrr : I<0x7E, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4278                         "movq\t{$src, $dst|$dst, $src}",
4279                     [(set VR128:$dst, (v2i64 (X86vzmovl (v2i64 VR128:$src))))]>,
4280                       XS, Requires<[HasSSE2]>;
4281
4282 let AddedComplexity = 20 in
4283 def VMOVZPQILo2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
4284                         "vmovq\t{$src, $dst|$dst, $src}",
4285                     [(set VR128:$dst, (v2i64 (X86vzmovl
4286                                              (loadv2i64 addr:$src))))]>,
4287                       XS, VEX, Requires<[HasAVX]>;
4288 let AddedComplexity = 20 in {
4289 def MOVZPQILo2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
4290                         "movq\t{$src, $dst|$dst, $src}",
4291                     [(set VR128:$dst, (v2i64 (X86vzmovl
4292                                              (loadv2i64 addr:$src))))]>,
4293                       XS, Requires<[HasSSE2]>;
4294 }
4295
4296 let AddedComplexity = 20 in {
4297   let Predicates = [HasSSE2] in {
4298     def : Pat<(v2i64 (X86vzmovl (bc_v2i64 (loadv4i32 addr:$src)))),
4299               (MOVZPQILo2PQIrm addr:$src)>;
4300     def : Pat<(v2f64 (X86vzmovl (v2f64 VR128:$src))),
4301               (MOVZPQILo2PQIrr VR128:$src)>;
4302   }
4303   let Predicates = [HasAVX] in {
4304     def : Pat<(v2i64 (X86vzmovl (bc_v2i64 (loadv4i32 addr:$src)))),
4305               (SUBREG_TO_REG (i64 0), (VMOVZPQILo2PQIrm addr:$src), sub_xmm)>;
4306     def : Pat<(v2f64 (X86vzmovl (v2f64 VR128:$src))),
4307               (SUBREG_TO_REG (i64 0), (MOVZPQILo2PQIrr VR128:$src), sub_xmm)>;
4308   }
4309 }
4310
4311 // Instructions to match in the assembler
4312 def VMOVQs64rr : VPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
4313                       "movq\t{$src, $dst|$dst, $src}", []>, VEX, VEX_W;
4314 def VMOVQd64rr : VPDI<0x7E, MRMDestReg, (outs GR64:$dst), (ins VR128:$src),
4315                       "movq\t{$src, $dst|$dst, $src}", []>, VEX, VEX_W;
4316 // Recognize "movd" with GR64 destination, but encode as a "movq"
4317 def VMOVQd64rr_alt : VPDI<0x7E, MRMDestReg, (outs GR64:$dst), (ins VR128:$src),
4318                           "movd\t{$src, $dst|$dst, $src}", []>, VEX, VEX_W;
4319
4320 // Instructions for the disassembler
4321 // xr = XMM register
4322 // xm = mem64
4323
4324 let Predicates = [HasAVX] in
4325 def VMOVQxrxr: I<0x7E, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4326                  "vmovq\t{$src, $dst|$dst, $src}", []>, VEX, XS;
4327 def MOVQxrxr : I<0x7E, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4328                  "movq\t{$src, $dst|$dst, $src}", []>, XS;
4329
4330 //===---------------------------------------------------------------------===//
4331 // SSE3 - Conversion Instructions
4332 //===---------------------------------------------------------------------===//
4333
4334 // Convert Packed Double FP to Packed DW Integers
4335 let Predicates = [HasAVX] in {
4336 // The assembler can recognize rr 256-bit instructions by seeing a ymm
4337 // register, but the same isn't true when using memory operands instead.
4338 // Provide other assembly rr and rm forms to address this explicitly.
4339 def VCVTPD2DQrr  : S3DI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4340                        "vcvtpd2dq\t{$src, $dst|$dst, $src}", []>, VEX;
4341 def VCVTPD2DQXrYr  : S3DI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR256:$src),
4342                        "vcvtpd2dq\t{$src, $dst|$dst, $src}", []>, VEX;
4343
4344 // XMM only
4345 def VCVTPD2DQXrr : S3DI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4346                       "vcvtpd2dqx\t{$src, $dst|$dst, $src}", []>, VEX;
4347 def VCVTPD2DQXrm : S3DI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
4348                       "vcvtpd2dqx\t{$src, $dst|$dst, $src}", []>, VEX;
4349
4350 // YMM only
4351 def VCVTPD2DQYrr : S3DI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR256:$src),
4352                       "vcvtpd2dqy\t{$src, $dst|$dst, $src}", []>, VEX;
4353 def VCVTPD2DQYrm : S3DI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f256mem:$src),
4354                       "vcvtpd2dqy\t{$src, $dst|$dst, $src}", []>, VEX, VEX_L;
4355 }
4356
4357 def CVTPD2DQrm  : S3DI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
4358                        "cvtpd2dq\t{$src, $dst|$dst, $src}", []>;
4359 def CVTPD2DQrr  : S3DI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4360                        "cvtpd2dq\t{$src, $dst|$dst, $src}", []>;
4361
4362 def : Pat<(v4i32 (fp_to_sint (v4f64 VR256:$src))),
4363           (VCVTPD2DQYrr VR256:$src)>;
4364 def : Pat<(v4i32 (fp_to_sint (memopv4f64 addr:$src))),
4365           (VCVTPD2DQYrm addr:$src)>;
4366
4367 // Convert Packed DW Integers to Packed Double FP
4368 let Predicates = [HasAVX] in {
4369 def VCVTDQ2PDrm  : S3SI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
4370                      "vcvtdq2pd\t{$src, $dst|$dst, $src}", []>, VEX;
4371 def VCVTDQ2PDrr  : S3SI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4372                      "vcvtdq2pd\t{$src, $dst|$dst, $src}", []>, VEX;
4373 def VCVTDQ2PDYrm  : S3SI<0xE6, MRMSrcMem, (outs VR256:$dst), (ins f128mem:$src),
4374                      "vcvtdq2pd\t{$src, $dst|$dst, $src}", []>, VEX;
4375 def VCVTDQ2PDYrr  : S3SI<0xE6, MRMSrcReg, (outs VR256:$dst), (ins VR128:$src),
4376                      "vcvtdq2pd\t{$src, $dst|$dst, $src}", []>, VEX;
4377 }
4378
4379 def CVTDQ2PDrm  : S3SI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
4380                        "cvtdq2pd\t{$src, $dst|$dst, $src}", []>;
4381 def CVTDQ2PDrr  : S3SI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4382                        "cvtdq2pd\t{$src, $dst|$dst, $src}", []>;
4383
4384 // AVX 256-bit register conversion intrinsics
4385 def : Pat<(int_x86_avx_cvtdq2_pd_256 VR128:$src),
4386            (VCVTDQ2PDYrr VR128:$src)>;
4387 def : Pat<(int_x86_avx_cvtdq2_pd_256 (memopv4i32 addr:$src)),
4388            (VCVTDQ2PDYrm addr:$src)>;
4389
4390 def : Pat<(int_x86_avx_cvt_pd2dq_256 VR256:$src),
4391           (VCVTPD2DQYrr VR256:$src)>;
4392 def : Pat<(int_x86_avx_cvt_pd2dq_256 (memopv4f64 addr:$src)),
4393           (VCVTPD2DQYrm addr:$src)>;
4394
4395 def : Pat<(v4f64 (sint_to_fp (v4i32 VR128:$src))),
4396           (VCVTDQ2PDYrr VR128:$src)>;
4397 def : Pat<(v4f64 (sint_to_fp (memopv4i32 addr:$src))),
4398           (VCVTDQ2PDYrm addr:$src)>;
4399
4400 //===---------------------------------------------------------------------===//
4401 // SSE3 - Replicate Single FP - MOVSHDUP and MOVSLDUP
4402 //===---------------------------------------------------------------------===//
4403 multiclass sse3_replicate_sfp<bits<8> op, SDNode OpNode, string OpcodeStr,
4404                               ValueType vt, RegisterClass RC, PatFrag mem_frag,
4405                               X86MemOperand x86memop> {
4406 def rr : S3SI<op, MRMSrcReg, (outs RC:$dst), (ins RC:$src),
4407                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
4408                       [(set RC:$dst, (vt (OpNode RC:$src)))]>;
4409 def rm : S3SI<op, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
4410                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
4411                       [(set RC:$dst, (OpNode (mem_frag addr:$src)))]>;
4412 }
4413
4414 let Predicates = [HasAVX] in {
4415   defm VMOVSHDUP  : sse3_replicate_sfp<0x16, X86Movshdup, "vmovshdup",
4416                                        v4f32, VR128, memopv4f32, f128mem>, VEX;
4417   defm VMOVSLDUP  : sse3_replicate_sfp<0x12, X86Movsldup, "vmovsldup",
4418                                        v4f32, VR128, memopv4f32, f128mem>, VEX;
4419   defm VMOVSHDUPY : sse3_replicate_sfp<0x16, X86Movshdup, "vmovshdup",
4420                                        v8f32, VR256, memopv8f32, f256mem>, VEX;
4421   defm VMOVSLDUPY : sse3_replicate_sfp<0x12, X86Movsldup, "vmovsldup",
4422                                        v8f32, VR256, memopv8f32, f256mem>, VEX;
4423 }
4424 defm MOVSHDUP : sse3_replicate_sfp<0x16, X86Movshdup, "movshdup", v4f32, VR128,
4425                                    memopv4f32, f128mem>;
4426 defm MOVSLDUP : sse3_replicate_sfp<0x12, X86Movsldup, "movsldup", v4f32, VR128,
4427                                    memopv4f32, f128mem>;
4428
4429 let Predicates = [HasSSE3] in {
4430   def : Pat<(v4i32 (X86Movshdup VR128:$src)),
4431             (MOVSHDUPrr VR128:$src)>;
4432   def : Pat<(v4i32 (X86Movshdup (bc_v4i32 (memopv2i64 addr:$src)))),
4433             (MOVSHDUPrm addr:$src)>;
4434   def : Pat<(v4i32 (X86Movsldup VR128:$src)),
4435             (MOVSLDUPrr VR128:$src)>;
4436   def : Pat<(v4i32 (X86Movsldup (bc_v4i32 (memopv2i64 addr:$src)))),
4437             (MOVSLDUPrm addr:$src)>;
4438 }
4439
4440 let Predicates = [HasAVX] in {
4441   def : Pat<(v4i32 (X86Movshdup VR128:$src)),
4442             (VMOVSHDUPrr VR128:$src)>;
4443   def : Pat<(v4i32 (X86Movshdup (bc_v4i32 (memopv2i64 addr:$src)))),
4444             (VMOVSHDUPrm addr:$src)>;
4445   def : Pat<(v4i32 (X86Movsldup VR128:$src)),
4446             (VMOVSLDUPrr VR128:$src)>;
4447   def : Pat<(v4i32 (X86Movsldup (bc_v4i32 (memopv2i64 addr:$src)))),
4448             (VMOVSLDUPrm addr:$src)>;
4449   def : Pat<(v8i32 (X86Movshdup VR256:$src)),
4450             (VMOVSHDUPYrr VR256:$src)>;
4451   def : Pat<(v8i32 (X86Movshdup (bc_v8i32 (memopv4i64 addr:$src)))),
4452             (VMOVSHDUPYrm addr:$src)>;
4453   def : Pat<(v8i32 (X86Movsldup VR256:$src)),
4454             (VMOVSLDUPYrr VR256:$src)>;
4455   def : Pat<(v8i32 (X86Movsldup (bc_v8i32 (memopv4i64 addr:$src)))),
4456             (VMOVSLDUPYrm addr:$src)>;
4457 }
4458
4459 //===---------------------------------------------------------------------===//
4460 // SSE3 - Replicate Double FP - MOVDDUP
4461 //===---------------------------------------------------------------------===//
4462
4463 multiclass sse3_replicate_dfp<string OpcodeStr> {
4464 def rr  : S3DI<0x12, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4465                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
4466                     [(set VR128:$dst,(v2f64 (movddup VR128:$src, (undef))))]>;
4467 def rm  : S3DI<0x12, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
4468                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
4469                     [(set VR128:$dst,
4470                       (v2f64 (movddup (scalar_to_vector (loadf64 addr:$src)),
4471                                       (undef))))]>;
4472 }
4473
4474 // FIXME: Merge with above classe when there're patterns for the ymm version
4475 multiclass sse3_replicate_dfp_y<string OpcodeStr> {
4476 let Predicates = [HasAVX] in {
4477   def rr  : S3DI<0x12, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
4478                       !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
4479                       []>;
4480   def rm  : S3DI<0x12, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
4481                       !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
4482                       []>;
4483   }
4484 }
4485
4486 defm MOVDDUP : sse3_replicate_dfp<"movddup">;
4487 defm VMOVDDUP  : sse3_replicate_dfp<"vmovddup">, VEX;
4488 defm VMOVDDUPY : sse3_replicate_dfp_y<"vmovddup">, VEX;
4489
4490 let Predicates = [HasSSE3] in {
4491   def : Pat<(movddup (bc_v2f64 (v2i64 (scalar_to_vector (loadi64 addr:$src)))),
4492                    (undef)),
4493             (MOVDDUPrm addr:$src)>;
4494   let AddedComplexity = 5 in {
4495   def : Pat<(movddup (memopv2f64 addr:$src), (undef)), (MOVDDUPrm addr:$src)>;
4496   def : Pat<(movddup (bc_v4f32 (memopv2f64 addr:$src)), (undef)),
4497             (MOVDDUPrm addr:$src)>;
4498   def : Pat<(movddup (memopv2i64 addr:$src), (undef)), (MOVDDUPrm addr:$src)>;
4499   def : Pat<(movddup (bc_v4i32 (memopv2i64 addr:$src)), (undef)),
4500             (MOVDDUPrm addr:$src)>;
4501   }
4502   def : Pat<(X86Movddup (memopv2f64 addr:$src)),
4503             (MOVDDUPrm addr:$src)>;
4504   def : Pat<(X86Movddup (bc_v2f64 (memopv4f32 addr:$src))),
4505             (MOVDDUPrm addr:$src)>;
4506   def : Pat<(X86Movddup (bc_v2f64 (memopv2i64 addr:$src))),
4507             (MOVDDUPrm addr:$src)>;
4508   def : Pat<(X86Movddup (v2f64 (scalar_to_vector (loadf64 addr:$src)))),
4509             (MOVDDUPrm addr:$src)>;
4510   def : Pat<(X86Movddup (bc_v2f64
4511                              (v2i64 (scalar_to_vector (loadi64 addr:$src))))),
4512             (MOVDDUPrm addr:$src)>;
4513 }
4514
4515 let Predicates = [HasAVX] in {
4516   def : Pat<(movddup (bc_v2f64 (v2i64 (scalar_to_vector (loadi64 addr:$src)))),
4517                    (undef)),
4518             (VMOVDDUPrm addr:$src)>;
4519   let AddedComplexity = 5 in {
4520   def : Pat<(movddup (memopv2f64 addr:$src), (undef)), (VMOVDDUPrm addr:$src)>;
4521   def : Pat<(movddup (bc_v4f32 (memopv2f64 addr:$src)), (undef)),
4522             (VMOVDDUPrm addr:$src)>;
4523   def : Pat<(movddup (memopv2i64 addr:$src), (undef)), (VMOVDDUPrm addr:$src)>;
4524   def : Pat<(movddup (bc_v4i32 (memopv2i64 addr:$src)), (undef)),
4525             (VMOVDDUPrm addr:$src)>;
4526   }
4527   def : Pat<(X86Movddup (memopv2f64 addr:$src)),
4528             (VMOVDDUPrm addr:$src)>, Requires<[HasAVX]>;
4529   def : Pat<(X86Movddup (bc_v2f64 (memopv4f32 addr:$src))),
4530             (VMOVDDUPrm addr:$src)>, Requires<[HasAVX]>;
4531   def : Pat<(X86Movddup (bc_v2f64 (memopv2i64 addr:$src))),
4532             (VMOVDDUPrm addr:$src)>, Requires<[HasAVX]>;
4533   def : Pat<(X86Movddup (v2f64 (scalar_to_vector (loadf64 addr:$src)))),
4534             (VMOVDDUPrm addr:$src)>, Requires<[HasAVX]>;
4535   def : Pat<(X86Movddup (bc_v2f64
4536                              (v2i64 (scalar_to_vector (loadi64 addr:$src))))),
4537             (VMOVDDUPrm addr:$src)>, Requires<[HasAVX]>;
4538
4539   // 256-bit version
4540   def : Pat<(X86Movddup (memopv4f64 addr:$src)),
4541             (VMOVDDUPYrm addr:$src)>;
4542   def : Pat<(X86Movddup (memopv4i64 addr:$src)),
4543             (VMOVDDUPYrm addr:$src)>;
4544   def : Pat<(X86Movddup (v4f64 (scalar_to_vector (loadf64 addr:$src)))),
4545             (VMOVDDUPYrm addr:$src)>;
4546   def : Pat<(X86Movddup (v4i64 (scalar_to_vector (loadi64 addr:$src)))),
4547             (VMOVDDUPYrm addr:$src)>;
4548   def : Pat<(X86Movddup (v4f64 VR256:$src)),
4549             (VMOVDDUPYrr VR256:$src)>;
4550   def : Pat<(X86Movddup (v4i64 VR256:$src)),
4551             (VMOVDDUPYrr VR256:$src)>;
4552 }
4553
4554 //===---------------------------------------------------------------------===//
4555 // SSE3 - Move Unaligned Integer
4556 //===---------------------------------------------------------------------===//
4557
4558 let Predicates = [HasAVX] in {
4559   def VLDDQUrm : S3DI<0xF0, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
4560                    "vlddqu\t{$src, $dst|$dst, $src}",
4561                    [(set VR128:$dst, (int_x86_sse3_ldu_dq addr:$src))]>, VEX;
4562   def VLDDQUYrm : S3DI<0xF0, MRMSrcMem, (outs VR256:$dst), (ins i256mem:$src),
4563                    "vlddqu\t{$src, $dst|$dst, $src}",
4564                    [(set VR256:$dst, (int_x86_avx_ldu_dq_256 addr:$src))]>, VEX;
4565 }
4566 def LDDQUrm : S3DI<0xF0, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
4567                    "lddqu\t{$src, $dst|$dst, $src}",
4568                    [(set VR128:$dst, (int_x86_sse3_ldu_dq addr:$src))]>;
4569
4570 //===---------------------------------------------------------------------===//
4571 // SSE3 - Arithmetic
4572 //===---------------------------------------------------------------------===//
4573
4574 multiclass sse3_addsub<Intrinsic Int, string OpcodeStr, RegisterClass RC,
4575                        X86MemOperand x86memop, bit Is2Addr = 1> {
4576   def rr : I<0xD0, MRMSrcReg,
4577        (outs RC:$dst), (ins RC:$src1, RC:$src2),
4578        !if(Is2Addr,
4579            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4580            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4581        [(set RC:$dst, (Int RC:$src1, RC:$src2))]>;
4582   def rm : I<0xD0, MRMSrcMem,
4583        (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
4584        !if(Is2Addr,
4585            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4586            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4587        [(set RC:$dst, (Int RC:$src1, (memop addr:$src2)))]>;
4588 }
4589
4590 let Predicates = [HasAVX],
4591   ExeDomain = SSEPackedDouble in {
4592   defm VADDSUBPS : sse3_addsub<int_x86_sse3_addsub_ps, "vaddsubps", VR128,
4593                                f128mem, 0>, TB, XD, VEX_4V;
4594   defm VADDSUBPD : sse3_addsub<int_x86_sse3_addsub_pd, "vaddsubpd", VR128,
4595                                f128mem, 0>, TB, OpSize, VEX_4V;
4596   defm VADDSUBPSY : sse3_addsub<int_x86_avx_addsub_ps_256, "vaddsubps", VR256,
4597                                f256mem, 0>, TB, XD, VEX_4V;
4598   defm VADDSUBPDY : sse3_addsub<int_x86_avx_addsub_pd_256, "vaddsubpd", VR256,
4599                                f256mem, 0>, TB, OpSize, VEX_4V;
4600 }
4601 let Constraints = "$src1 = $dst", Predicates = [HasSSE3],
4602     ExeDomain = SSEPackedDouble in {
4603   defm ADDSUBPS : sse3_addsub<int_x86_sse3_addsub_ps, "addsubps", VR128,
4604                               f128mem>, TB, XD;
4605   defm ADDSUBPD : sse3_addsub<int_x86_sse3_addsub_pd, "addsubpd", VR128,
4606                               f128mem>, TB, OpSize;
4607 }
4608
4609 //===---------------------------------------------------------------------===//
4610 // SSE3 Instructions
4611 //===---------------------------------------------------------------------===//
4612
4613 // Horizontal ops
4614 multiclass S3D_Int<bits<8> o, string OpcodeStr, ValueType vt, RegisterClass RC,
4615                    X86MemOperand x86memop, Intrinsic IntId, bit Is2Addr = 1> {
4616   def rr : S3DI<o, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
4617        !if(Is2Addr,
4618          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4619          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4620       [(set RC:$dst, (vt (IntId RC:$src1, RC:$src2)))]>;
4621
4622   def rm : S3DI<o, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
4623        !if(Is2Addr,
4624          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4625          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4626       [(set RC:$dst, (vt (IntId RC:$src1, (memop addr:$src2))))]>;
4627 }
4628 multiclass S3_Int<bits<8> o, string OpcodeStr, ValueType vt, RegisterClass RC,
4629                   X86MemOperand x86memop, Intrinsic IntId, bit Is2Addr = 1> {
4630   def rr : S3I<o, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
4631        !if(Is2Addr,
4632          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4633          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4634       [(set RC:$dst, (vt (IntId RC:$src1, RC:$src2)))]>;
4635
4636   def rm : S3I<o, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
4637        !if(Is2Addr,
4638          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4639          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4640       [(set RC:$dst, (vt (IntId RC:$src1, (memop addr:$src2))))]>;
4641 }
4642
4643 let Predicates = [HasAVX] in {
4644   defm VHADDPS  : S3D_Int<0x7C, "vhaddps", v4f32, VR128, f128mem,
4645                           int_x86_sse3_hadd_ps, 0>, VEX_4V;
4646   defm VHADDPD  : S3_Int <0x7C, "vhaddpd", v2f64, VR128, f128mem,
4647                           int_x86_sse3_hadd_pd, 0>, VEX_4V;
4648   defm VHSUBPS  : S3D_Int<0x7D, "vhsubps", v4f32, VR128, f128mem,
4649                           int_x86_sse3_hsub_ps, 0>, VEX_4V;
4650   defm VHSUBPD  : S3_Int <0x7D, "vhsubpd", v2f64, VR128, f128mem,
4651                           int_x86_sse3_hsub_pd, 0>, VEX_4V;
4652   defm VHADDPSY : S3D_Int<0x7C, "vhaddps", v8f32, VR256, f256mem,
4653                           int_x86_avx_hadd_ps_256, 0>, VEX_4V;
4654   defm VHADDPDY : S3_Int <0x7C, "vhaddpd", v4f64, VR256, f256mem,
4655                           int_x86_avx_hadd_pd_256, 0>, VEX_4V;
4656   defm VHSUBPSY : S3D_Int<0x7D, "vhsubps", v8f32, VR256, f256mem,
4657                           int_x86_avx_hsub_ps_256, 0>, VEX_4V;
4658   defm VHSUBPDY : S3_Int <0x7D, "vhsubpd", v4f64, VR256, f256mem,
4659                           int_x86_avx_hsub_pd_256, 0>, VEX_4V;
4660 }
4661
4662 let Constraints = "$src1 = $dst" in {
4663   defm HADDPS : S3D_Int<0x7C, "haddps", v4f32, VR128, f128mem,
4664                         int_x86_sse3_hadd_ps>;
4665   defm HADDPD : S3_Int<0x7C, "haddpd", v2f64, VR128, f128mem,
4666                        int_x86_sse3_hadd_pd>;
4667   defm HSUBPS : S3D_Int<0x7D, "hsubps", v4f32, VR128, f128mem,
4668                         int_x86_sse3_hsub_ps>;
4669   defm HSUBPD : S3_Int<0x7D, "hsubpd", v2f64, VR128, f128mem,
4670                        int_x86_sse3_hsub_pd>;
4671 }
4672
4673 //===---------------------------------------------------------------------===//
4674 // SSSE3 - Packed Absolute Instructions
4675 //===---------------------------------------------------------------------===//
4676
4677
4678 /// SS3I_unop_rm_int - Simple SSSE3 unary op whose type can be v*{i8,i16,i32}.
4679 multiclass SS3I_unop_rm_int<bits<8> opc, string OpcodeStr,
4680                             PatFrag mem_frag128, Intrinsic IntId128> {
4681   def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
4682                     (ins VR128:$src),
4683                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
4684                     [(set VR128:$dst, (IntId128 VR128:$src))]>,
4685                     OpSize;
4686
4687   def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
4688                     (ins i128mem:$src),
4689                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
4690                     [(set VR128:$dst,
4691                       (IntId128
4692                        (bitconvert (mem_frag128 addr:$src))))]>, OpSize;
4693 }
4694
4695 let Predicates = [HasAVX] in {
4696   defm VPABSB  : SS3I_unop_rm_int<0x1C, "vpabsb", memopv16i8,
4697                                   int_x86_ssse3_pabs_b_128>, VEX;
4698   defm VPABSW  : SS3I_unop_rm_int<0x1D, "vpabsw", memopv8i16,
4699                                   int_x86_ssse3_pabs_w_128>, VEX;
4700   defm VPABSD  : SS3I_unop_rm_int<0x1E, "vpabsd", memopv4i32,
4701                                   int_x86_ssse3_pabs_d_128>, VEX;
4702 }
4703
4704 defm PABSB : SS3I_unop_rm_int<0x1C, "pabsb", memopv16i8,
4705                               int_x86_ssse3_pabs_b_128>;
4706 defm PABSW : SS3I_unop_rm_int<0x1D, "pabsw", memopv8i16,
4707                               int_x86_ssse3_pabs_w_128>;
4708 defm PABSD : SS3I_unop_rm_int<0x1E, "pabsd", memopv4i32,
4709                               int_x86_ssse3_pabs_d_128>;
4710
4711 //===---------------------------------------------------------------------===//
4712 // SSSE3 - Packed Binary Operator Instructions
4713 //===---------------------------------------------------------------------===//
4714
4715 /// SS3I_binop_rm_int - Simple SSSE3 bin op whose type can be v*{i8,i16,i32}.
4716 multiclass SS3I_binop_rm_int<bits<8> opc, string OpcodeStr,
4717                              PatFrag mem_frag128, Intrinsic IntId128,
4718                              bit Is2Addr = 1> {
4719   let isCommutable = 1 in
4720   def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
4721        (ins VR128:$src1, VR128:$src2),
4722        !if(Is2Addr,
4723          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4724          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4725        [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
4726        OpSize;
4727   def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
4728        (ins VR128:$src1, i128mem:$src2),
4729        !if(Is2Addr,
4730          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4731          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4732        [(set VR128:$dst,
4733          (IntId128 VR128:$src1,
4734           (bitconvert (memopv16i8 addr:$src2))))]>, OpSize;
4735 }
4736
4737 let Predicates = [HasAVX] in {
4738 let isCommutable = 0 in {
4739   defm VPHADDW    : SS3I_binop_rm_int<0x01, "vphaddw", memopv8i16,
4740                                       int_x86_ssse3_phadd_w_128, 0>, VEX_4V;
4741   defm VPHADDD    : SS3I_binop_rm_int<0x02, "vphaddd", memopv4i32,
4742                                       int_x86_ssse3_phadd_d_128, 0>, VEX_4V;
4743   defm VPHADDSW   : SS3I_binop_rm_int<0x03, "vphaddsw", memopv8i16,
4744                                       int_x86_ssse3_phadd_sw_128, 0>, VEX_4V;
4745   defm VPHSUBW    : SS3I_binop_rm_int<0x05, "vphsubw", memopv8i16,
4746                                       int_x86_ssse3_phsub_w_128, 0>, VEX_4V;
4747   defm VPHSUBD    : SS3I_binop_rm_int<0x06, "vphsubd", memopv4i32,
4748                                       int_x86_ssse3_phsub_d_128, 0>, VEX_4V;
4749   defm VPHSUBSW   : SS3I_binop_rm_int<0x07, "vphsubsw", memopv8i16,
4750                                       int_x86_ssse3_phsub_sw_128, 0>, VEX_4V;
4751   defm VPMADDUBSW : SS3I_binop_rm_int<0x04, "vpmaddubsw", memopv16i8,
4752                                       int_x86_ssse3_pmadd_ub_sw_128, 0>, VEX_4V;
4753   defm VPSHUFB    : SS3I_binop_rm_int<0x00, "vpshufb", memopv16i8,
4754                                       int_x86_ssse3_pshuf_b_128, 0>, VEX_4V;
4755   defm VPSIGNB    : SS3I_binop_rm_int<0x08, "vpsignb", memopv16i8,
4756                                       int_x86_ssse3_psign_b_128, 0>, VEX_4V;
4757   defm VPSIGNW    : SS3I_binop_rm_int<0x09, "vpsignw", memopv8i16,
4758                                       int_x86_ssse3_psign_w_128, 0>, VEX_4V;
4759   defm VPSIGND    : SS3I_binop_rm_int<0x0A, "vpsignd", memopv4i32,
4760                                       int_x86_ssse3_psign_d_128, 0>, VEX_4V;
4761 }
4762 defm VPMULHRSW    : SS3I_binop_rm_int<0x0B, "vpmulhrsw", memopv8i16,
4763                                       int_x86_ssse3_pmul_hr_sw_128, 0>, VEX_4V;
4764 }
4765
4766 // None of these have i8 immediate fields.
4767 let ImmT = NoImm, Constraints = "$src1 = $dst" in {
4768 let isCommutable = 0 in {
4769   defm PHADDW    : SS3I_binop_rm_int<0x01, "phaddw", memopv8i16,
4770                                      int_x86_ssse3_phadd_w_128>;
4771   defm PHADDD    : SS3I_binop_rm_int<0x02, "phaddd", memopv4i32,
4772                                      int_x86_ssse3_phadd_d_128>;
4773   defm PHADDSW   : SS3I_binop_rm_int<0x03, "phaddsw", memopv8i16,
4774                                      int_x86_ssse3_phadd_sw_128>;
4775   defm PHSUBW    : SS3I_binop_rm_int<0x05, "phsubw", memopv8i16,
4776                                      int_x86_ssse3_phsub_w_128>;
4777   defm PHSUBD    : SS3I_binop_rm_int<0x06, "phsubd", memopv4i32,
4778                                      int_x86_ssse3_phsub_d_128>;
4779   defm PHSUBSW   : SS3I_binop_rm_int<0x07, "phsubsw", memopv8i16,
4780                                      int_x86_ssse3_phsub_sw_128>;
4781   defm PMADDUBSW : SS3I_binop_rm_int<0x04, "pmaddubsw", memopv16i8,
4782                                      int_x86_ssse3_pmadd_ub_sw_128>;
4783   defm PSHUFB    : SS3I_binop_rm_int<0x00, "pshufb", memopv16i8,
4784                                      int_x86_ssse3_pshuf_b_128>;
4785   defm PSIGNB    : SS3I_binop_rm_int<0x08, "psignb", memopv16i8,
4786                                      int_x86_ssse3_psign_b_128>;
4787   defm PSIGNW    : SS3I_binop_rm_int<0x09, "psignw", memopv8i16,
4788                                      int_x86_ssse3_psign_w_128>;
4789   defm PSIGND    : SS3I_binop_rm_int<0x0A, "psignd", memopv4i32,
4790                                        int_x86_ssse3_psign_d_128>;
4791 }
4792 defm PMULHRSW    : SS3I_binop_rm_int<0x0B, "pmulhrsw", memopv8i16,
4793                                      int_x86_ssse3_pmul_hr_sw_128>;
4794 }
4795
4796 let Predicates = [HasSSSE3] in {
4797   def : Pat<(X86pshufb VR128:$src, VR128:$mask),
4798             (PSHUFBrr128 VR128:$src, VR128:$mask)>;
4799   def : Pat<(X86pshufb VR128:$src, (bc_v16i8 (memopv2i64 addr:$mask))),
4800             (PSHUFBrm128 VR128:$src, addr:$mask)>;
4801
4802   def : Pat<(X86psignb VR128:$src1, VR128:$src2),
4803             (PSIGNBrr128 VR128:$src1, VR128:$src2)>;
4804   def : Pat<(X86psignw VR128:$src1, VR128:$src2),
4805             (PSIGNWrr128 VR128:$src1, VR128:$src2)>;
4806   def : Pat<(X86psignd VR128:$src1, VR128:$src2),
4807             (PSIGNDrr128 VR128:$src1, VR128:$src2)>;
4808 }
4809
4810 let Predicates = [HasAVX] in {
4811   def : Pat<(X86pshufb VR128:$src, VR128:$mask),
4812             (VPSHUFBrr128 VR128:$src, VR128:$mask)>;
4813   def : Pat<(X86pshufb VR128:$src, (bc_v16i8 (memopv2i64 addr:$mask))),
4814             (VPSHUFBrm128 VR128:$src, addr:$mask)>;
4815
4816   def : Pat<(X86psignb VR128:$src1, VR128:$src2),
4817             (VPSIGNBrr128 VR128:$src1, VR128:$src2)>;
4818   def : Pat<(X86psignw VR128:$src1, VR128:$src2),
4819             (VPSIGNWrr128 VR128:$src1, VR128:$src2)>;
4820   def : Pat<(X86psignd VR128:$src1, VR128:$src2),
4821             (VPSIGNDrr128 VR128:$src1, VR128:$src2)>;
4822 }
4823
4824 //===---------------------------------------------------------------------===//
4825 // SSSE3 - Packed Align Instruction Patterns
4826 //===---------------------------------------------------------------------===//
4827
4828 multiclass ssse3_palign<string asm, bit Is2Addr = 1> {
4829   def R128rr : SS3AI<0x0F, MRMSrcReg, (outs VR128:$dst),
4830       (ins VR128:$src1, VR128:$src2, i8imm:$src3),
4831       !if(Is2Addr,
4832         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
4833         !strconcat(asm,
4834                   "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
4835       []>, OpSize;
4836   def R128rm : SS3AI<0x0F, MRMSrcMem, (outs VR128:$dst),
4837       (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
4838       !if(Is2Addr,
4839         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
4840         !strconcat(asm,
4841                   "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
4842       []>, OpSize;
4843 }
4844
4845 let Predicates = [HasAVX] in
4846   defm VPALIGN : ssse3_palign<"vpalignr", 0>, VEX_4V;
4847 let Constraints = "$src1 = $dst", Predicates = [HasSSSE3] in
4848   defm PALIGN : ssse3_palign<"palignr">;
4849
4850 let Predicates = [HasSSSE3] in {
4851 def : Pat<(v4i32 (X86PAlign VR128:$src1, VR128:$src2, (i8 imm:$imm))),
4852           (PALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
4853 def : Pat<(v4f32 (X86PAlign VR128:$src1, VR128:$src2, (i8 imm:$imm))),
4854           (PALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
4855 def : Pat<(v8i16 (X86PAlign VR128:$src1, VR128:$src2, (i8 imm:$imm))),
4856           (PALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
4857 def : Pat<(v16i8 (X86PAlign VR128:$src1, VR128:$src2, (i8 imm:$imm))),
4858           (PALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
4859 }
4860
4861 let Predicates = [HasAVX] in {
4862 def : Pat<(v4i32 (X86PAlign VR128:$src1, VR128:$src2, (i8 imm:$imm))),
4863           (VPALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
4864 def : Pat<(v4f32 (X86PAlign VR128:$src1, VR128:$src2, (i8 imm:$imm))),
4865           (VPALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
4866 def : Pat<(v8i16 (X86PAlign VR128:$src1, VR128:$src2, (i8 imm:$imm))),
4867           (VPALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
4868 def : Pat<(v16i8 (X86PAlign VR128:$src1, VR128:$src2, (i8 imm:$imm))),
4869           (VPALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
4870 }
4871
4872 //===---------------------------------------------------------------------===//
4873 // SSSE3 - Thread synchronization
4874 //===---------------------------------------------------------------------===//
4875
4876 let usesCustomInserter = 1 in {
4877 def MONITOR : PseudoI<(outs), (ins i32mem:$src1, GR32:$src2, GR32:$src3),
4878                 [(int_x86_sse3_monitor addr:$src1, GR32:$src2, GR32:$src3)]>;
4879 def MWAIT : PseudoI<(outs), (ins GR32:$src1, GR32:$src2),
4880                 [(int_x86_sse3_mwait GR32:$src1, GR32:$src2)]>;
4881 }
4882
4883 let Uses = [EAX, ECX, EDX] in
4884 def MONITORrrr : I<0x01, MRM_C8, (outs), (ins), "monitor", []>, TB,
4885                  Requires<[HasSSE3]>;
4886 let Uses = [ECX, EAX] in
4887 def MWAITrr   : I<0x01, MRM_C9, (outs), (ins), "mwait", []>, TB,
4888                 Requires<[HasSSE3]>;
4889
4890 def : InstAlias<"mwait %eax, %ecx", (MWAITrr)>, Requires<[In32BitMode]>;
4891 def : InstAlias<"mwait %rax, %rcx", (MWAITrr)>, Requires<[In64BitMode]>;
4892
4893 def : InstAlias<"monitor %eax, %ecx, %edx", (MONITORrrr)>,
4894       Requires<[In32BitMode]>;
4895 def : InstAlias<"monitor %rax, %rcx, %rdx", (MONITORrrr)>,
4896       Requires<[In64BitMode]>;
4897
4898 //===----------------------------------------------------------------------===//
4899 // SSE4.1 - Packed Move with Sign/Zero Extend
4900 //===----------------------------------------------------------------------===//
4901
4902 multiclass SS41I_binop_rm_int8<bits<8> opc, string OpcodeStr, Intrinsic IntId> {
4903   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4904                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
4905                  [(set VR128:$dst, (IntId VR128:$src))]>, OpSize;
4906
4907   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
4908                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
4909        [(set VR128:$dst,
4910          (IntId (bitconvert (v2i64 (scalar_to_vector (loadi64 addr:$src))))))]>,
4911        OpSize;
4912 }
4913
4914 let Predicates = [HasAVX] in {
4915 defm VPMOVSXBW : SS41I_binop_rm_int8<0x20, "vpmovsxbw", int_x86_sse41_pmovsxbw>,
4916                                      VEX;
4917 defm VPMOVSXWD : SS41I_binop_rm_int8<0x23, "vpmovsxwd", int_x86_sse41_pmovsxwd>,
4918                                      VEX;
4919 defm VPMOVSXDQ : SS41I_binop_rm_int8<0x25, "vpmovsxdq", int_x86_sse41_pmovsxdq>,
4920                                      VEX;
4921 defm VPMOVZXBW : SS41I_binop_rm_int8<0x30, "vpmovzxbw", int_x86_sse41_pmovzxbw>,
4922                                      VEX;
4923 defm VPMOVZXWD : SS41I_binop_rm_int8<0x33, "vpmovzxwd", int_x86_sse41_pmovzxwd>,
4924                                      VEX;
4925 defm VPMOVZXDQ : SS41I_binop_rm_int8<0x35, "vpmovzxdq", int_x86_sse41_pmovzxdq>,
4926                                      VEX;
4927 }
4928
4929 defm PMOVSXBW   : SS41I_binop_rm_int8<0x20, "pmovsxbw", int_x86_sse41_pmovsxbw>;
4930 defm PMOVSXWD   : SS41I_binop_rm_int8<0x23, "pmovsxwd", int_x86_sse41_pmovsxwd>;
4931 defm PMOVSXDQ   : SS41I_binop_rm_int8<0x25, "pmovsxdq", int_x86_sse41_pmovsxdq>;
4932 defm PMOVZXBW   : SS41I_binop_rm_int8<0x30, "pmovzxbw", int_x86_sse41_pmovzxbw>;
4933 defm PMOVZXWD   : SS41I_binop_rm_int8<0x33, "pmovzxwd", int_x86_sse41_pmovzxwd>;
4934 defm PMOVZXDQ   : SS41I_binop_rm_int8<0x35, "pmovzxdq", int_x86_sse41_pmovzxdq>;
4935
4936 let Predicates = [HasSSE41] in {
4937   // Common patterns involving scalar load.
4938   def : Pat<(int_x86_sse41_pmovsxbw (vzmovl_v2i64 addr:$src)),
4939             (PMOVSXBWrm addr:$src)>;
4940   def : Pat<(int_x86_sse41_pmovsxbw (vzload_v2i64 addr:$src)),
4941             (PMOVSXBWrm addr:$src)>;
4942
4943   def : Pat<(int_x86_sse41_pmovsxwd (vzmovl_v2i64 addr:$src)),
4944             (PMOVSXWDrm addr:$src)>;
4945   def : Pat<(int_x86_sse41_pmovsxwd (vzload_v2i64 addr:$src)),
4946             (PMOVSXWDrm addr:$src)>;
4947
4948   def : Pat<(int_x86_sse41_pmovsxdq (vzmovl_v2i64 addr:$src)),
4949             (PMOVSXDQrm addr:$src)>;
4950   def : Pat<(int_x86_sse41_pmovsxdq (vzload_v2i64 addr:$src)),
4951             (PMOVSXDQrm addr:$src)>;
4952
4953   def : Pat<(int_x86_sse41_pmovzxbw (vzmovl_v2i64 addr:$src)),
4954             (PMOVZXBWrm addr:$src)>;
4955   def : Pat<(int_x86_sse41_pmovzxbw (vzload_v2i64 addr:$src)),
4956             (PMOVZXBWrm addr:$src)>;
4957
4958   def : Pat<(int_x86_sse41_pmovzxwd (vzmovl_v2i64 addr:$src)),
4959             (PMOVZXWDrm addr:$src)>;
4960   def : Pat<(int_x86_sse41_pmovzxwd (vzload_v2i64 addr:$src)),
4961             (PMOVZXWDrm addr:$src)>;
4962
4963   def : Pat<(int_x86_sse41_pmovzxdq (vzmovl_v2i64 addr:$src)),
4964             (PMOVZXDQrm addr:$src)>;
4965   def : Pat<(int_x86_sse41_pmovzxdq (vzload_v2i64 addr:$src)),
4966             (PMOVZXDQrm addr:$src)>;
4967 }
4968
4969 let Predicates = [HasAVX] in {
4970   // Common patterns involving scalar load.
4971   def : Pat<(int_x86_sse41_pmovsxbw (vzmovl_v2i64 addr:$src)),
4972             (VPMOVSXBWrm addr:$src)>;
4973   def : Pat<(int_x86_sse41_pmovsxbw (vzload_v2i64 addr:$src)),
4974             (VPMOVSXBWrm addr:$src)>;
4975
4976   def : Pat<(int_x86_sse41_pmovsxwd (vzmovl_v2i64 addr:$src)),
4977             (VPMOVSXWDrm addr:$src)>;
4978   def : Pat<(int_x86_sse41_pmovsxwd (vzload_v2i64 addr:$src)),
4979             (VPMOVSXWDrm addr:$src)>;
4980
4981   def : Pat<(int_x86_sse41_pmovsxdq (vzmovl_v2i64 addr:$src)),
4982             (VPMOVSXDQrm addr:$src)>;
4983   def : Pat<(int_x86_sse41_pmovsxdq (vzload_v2i64 addr:$src)),
4984             (VPMOVSXDQrm addr:$src)>;
4985
4986   def : Pat<(int_x86_sse41_pmovzxbw (vzmovl_v2i64 addr:$src)),
4987             (VPMOVZXBWrm addr:$src)>;
4988   def : Pat<(int_x86_sse41_pmovzxbw (vzload_v2i64 addr:$src)),
4989             (VPMOVZXBWrm addr:$src)>;
4990
4991   def : Pat<(int_x86_sse41_pmovzxwd (vzmovl_v2i64 addr:$src)),
4992             (VPMOVZXWDrm addr:$src)>;
4993   def : Pat<(int_x86_sse41_pmovzxwd (vzload_v2i64 addr:$src)),
4994             (VPMOVZXWDrm addr:$src)>;
4995
4996   def : Pat<(int_x86_sse41_pmovzxdq (vzmovl_v2i64 addr:$src)),
4997             (VPMOVZXDQrm addr:$src)>;
4998   def : Pat<(int_x86_sse41_pmovzxdq (vzload_v2i64 addr:$src)),
4999             (VPMOVZXDQrm addr:$src)>;
5000 }
5001
5002
5003 multiclass SS41I_binop_rm_int4<bits<8> opc, string OpcodeStr, Intrinsic IntId> {
5004   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
5005                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5006                  [(set VR128:$dst, (IntId VR128:$src))]>, OpSize;
5007
5008   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
5009                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5010        [(set VR128:$dst,
5011          (IntId (bitconvert (v4i32 (scalar_to_vector (loadi32 addr:$src))))))]>,
5012           OpSize;
5013 }
5014
5015 let Predicates = [HasAVX] in {
5016 defm VPMOVSXBD : SS41I_binop_rm_int4<0x21, "vpmovsxbd", int_x86_sse41_pmovsxbd>,
5017                                      VEX;
5018 defm VPMOVSXWQ : SS41I_binop_rm_int4<0x24, "vpmovsxwq", int_x86_sse41_pmovsxwq>,
5019                                      VEX;
5020 defm VPMOVZXBD : SS41I_binop_rm_int4<0x31, "vpmovzxbd", int_x86_sse41_pmovzxbd>,
5021                                      VEX;
5022 defm VPMOVZXWQ : SS41I_binop_rm_int4<0x34, "vpmovzxwq", int_x86_sse41_pmovzxwq>,
5023                                      VEX;
5024 }
5025
5026 defm PMOVSXBD   : SS41I_binop_rm_int4<0x21, "pmovsxbd", int_x86_sse41_pmovsxbd>;
5027 defm PMOVSXWQ   : SS41I_binop_rm_int4<0x24, "pmovsxwq", int_x86_sse41_pmovsxwq>;
5028 defm PMOVZXBD   : SS41I_binop_rm_int4<0x31, "pmovzxbd", int_x86_sse41_pmovzxbd>;
5029 defm PMOVZXWQ   : SS41I_binop_rm_int4<0x34, "pmovzxwq", int_x86_sse41_pmovzxwq>;
5030
5031 let Predicates = [HasSSE41] in {
5032   // Common patterns involving scalar load
5033   def : Pat<(int_x86_sse41_pmovsxbd (vzmovl_v4i32 addr:$src)),
5034             (PMOVSXBDrm addr:$src)>;
5035   def : Pat<(int_x86_sse41_pmovsxwq (vzmovl_v4i32 addr:$src)),
5036             (PMOVSXWQrm addr:$src)>;
5037
5038   def : Pat<(int_x86_sse41_pmovzxbd (vzmovl_v4i32 addr:$src)),
5039             (PMOVZXBDrm addr:$src)>;
5040   def : Pat<(int_x86_sse41_pmovzxwq (vzmovl_v4i32 addr:$src)),
5041             (PMOVZXWQrm addr:$src)>;
5042 }
5043
5044 let Predicates = [HasAVX] in {
5045   // Common patterns involving scalar load
5046   def : Pat<(int_x86_sse41_pmovsxbd (vzmovl_v4i32 addr:$src)),
5047             (VPMOVSXBDrm addr:$src)>;
5048   def : Pat<(int_x86_sse41_pmovsxwq (vzmovl_v4i32 addr:$src)),
5049             (VPMOVSXWQrm addr:$src)>;
5050
5051   def : Pat<(int_x86_sse41_pmovzxbd (vzmovl_v4i32 addr:$src)),
5052             (VPMOVZXBDrm addr:$src)>;
5053   def : Pat<(int_x86_sse41_pmovzxwq (vzmovl_v4i32 addr:$src)),
5054             (VPMOVZXWQrm addr:$src)>;
5055 }
5056
5057 multiclass SS41I_binop_rm_int2<bits<8> opc, string OpcodeStr, Intrinsic IntId> {
5058   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
5059                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5060                  [(set VR128:$dst, (IntId VR128:$src))]>, OpSize;
5061
5062   // Expecting a i16 load any extended to i32 value.
5063   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst), (ins i16mem:$src),
5064                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5065                  [(set VR128:$dst, (IntId (bitconvert
5066                      (v4i32 (scalar_to_vector (loadi16_anyext addr:$src))))))]>,
5067                  OpSize;
5068 }
5069
5070 let Predicates = [HasAVX] in {
5071 defm VPMOVSXBQ : SS41I_binop_rm_int2<0x22, "vpmovsxbq", int_x86_sse41_pmovsxbq>,
5072                                      VEX;
5073 defm VPMOVZXBQ : SS41I_binop_rm_int2<0x32, "vpmovzxbq", int_x86_sse41_pmovzxbq>,
5074                                      VEX;
5075 }
5076 defm PMOVSXBQ   : SS41I_binop_rm_int2<0x22, "pmovsxbq", int_x86_sse41_pmovsxbq>;
5077 defm PMOVZXBQ   : SS41I_binop_rm_int2<0x32, "pmovzxbq", int_x86_sse41_pmovzxbq>;
5078
5079 let Predicates = [HasSSE41] in {
5080   // Common patterns involving scalar load
5081   def : Pat<(int_x86_sse41_pmovsxbq
5082               (bitconvert (v4i32 (X86vzmovl
5083                             (v4i32 (scalar_to_vector (loadi32 addr:$src))))))),
5084             (PMOVSXBQrm addr:$src)>;
5085
5086   def : Pat<(int_x86_sse41_pmovzxbq
5087               (bitconvert (v4i32 (X86vzmovl
5088                             (v4i32 (scalar_to_vector (loadi32 addr:$src))))))),
5089             (PMOVZXBQrm addr:$src)>;
5090 }
5091
5092 let Predicates = [HasAVX] in {
5093   // Common patterns involving scalar load
5094   def : Pat<(int_x86_sse41_pmovsxbq
5095               (bitconvert (v4i32 (X86vzmovl
5096                             (v4i32 (scalar_to_vector (loadi32 addr:$src))))))),
5097             (VPMOVSXBQrm addr:$src)>;
5098
5099   def : Pat<(int_x86_sse41_pmovzxbq
5100               (bitconvert (v4i32 (X86vzmovl
5101                             (v4i32 (scalar_to_vector (loadi32 addr:$src))))))),
5102             (VPMOVZXBQrm addr:$src)>;
5103 }
5104
5105 //===----------------------------------------------------------------------===//
5106 // SSE4.1 - Extract Instructions
5107 //===----------------------------------------------------------------------===//
5108
5109 /// SS41I_binop_ext8 - SSE 4.1 extract 8 bits to 32 bit reg or 8 bit mem
5110 multiclass SS41I_extract8<bits<8> opc, string OpcodeStr> {
5111   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32:$dst),
5112                  (ins VR128:$src1, i32i8imm:$src2),
5113                  !strconcat(OpcodeStr,
5114                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5115                  [(set GR32:$dst, (X86pextrb (v16i8 VR128:$src1), imm:$src2))]>,
5116                  OpSize;
5117   def mr : SS4AIi8<opc, MRMDestMem, (outs),
5118                  (ins i8mem:$dst, VR128:$src1, i32i8imm:$src2),
5119                  !strconcat(OpcodeStr,
5120                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5121                  []>, OpSize;
5122 // FIXME:
5123 // There's an AssertZext in the way of writing the store pattern
5124 // (store (i8 (trunc (X86pextrb (v16i8 VR128:$src1), imm:$src2))), addr:$dst)
5125 }
5126
5127 let Predicates = [HasAVX] in {
5128   defm VPEXTRB : SS41I_extract8<0x14, "vpextrb">, VEX;
5129   def  VPEXTRBrr64 : SS4AIi8<0x14, MRMDestReg, (outs GR64:$dst),
5130          (ins VR128:$src1, i32i8imm:$src2),
5131          "vpextrb\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>, OpSize, VEX;
5132 }
5133
5134 defm PEXTRB      : SS41I_extract8<0x14, "pextrb">;
5135
5136
5137 /// SS41I_extract16 - SSE 4.1 extract 16 bits to memory destination
5138 multiclass SS41I_extract16<bits<8> opc, string OpcodeStr> {
5139   def mr : SS4AIi8<opc, MRMDestMem, (outs),
5140                  (ins i16mem:$dst, VR128:$src1, i32i8imm:$src2),
5141                  !strconcat(OpcodeStr,
5142                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5143                  []>, OpSize;
5144 // FIXME:
5145 // There's an AssertZext in the way of writing the store pattern
5146 // (store (i16 (trunc (X86pextrw (v16i8 VR128:$src1), imm:$src2))), addr:$dst)
5147 }
5148
5149 let Predicates = [HasAVX] in
5150   defm VPEXTRW : SS41I_extract16<0x15, "vpextrw">, VEX;
5151
5152 defm PEXTRW      : SS41I_extract16<0x15, "pextrw">;
5153
5154
5155 /// SS41I_extract32 - SSE 4.1 extract 32 bits to int reg or memory destination
5156 multiclass SS41I_extract32<bits<8> opc, string OpcodeStr> {
5157   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32:$dst),
5158                  (ins VR128:$src1, i32i8imm:$src2),
5159                  !strconcat(OpcodeStr,
5160                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5161                  [(set GR32:$dst,
5162                   (extractelt (v4i32 VR128:$src1), imm:$src2))]>, OpSize;
5163   def mr : SS4AIi8<opc, MRMDestMem, (outs),
5164                  (ins i32mem:$dst, VR128:$src1, i32i8imm:$src2),
5165                  !strconcat(OpcodeStr,
5166                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5167                  [(store (extractelt (v4i32 VR128:$src1), imm:$src2),
5168                           addr:$dst)]>, OpSize;
5169 }
5170
5171 let Predicates = [HasAVX] in
5172   defm VPEXTRD : SS41I_extract32<0x16, "vpextrd">, VEX;
5173
5174 defm PEXTRD      : SS41I_extract32<0x16, "pextrd">;
5175
5176 /// SS41I_extract32 - SSE 4.1 extract 32 bits to int reg or memory destination
5177 multiclass SS41I_extract64<bits<8> opc, string OpcodeStr> {
5178   def rr : SS4AIi8<opc, MRMDestReg, (outs GR64:$dst),
5179                  (ins VR128:$src1, i32i8imm:$src2),
5180                  !strconcat(OpcodeStr,
5181                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5182                  [(set GR64:$dst,
5183                   (extractelt (v2i64 VR128:$src1), imm:$src2))]>, OpSize, REX_W;
5184   def mr : SS4AIi8<opc, MRMDestMem, (outs),
5185                  (ins i64mem:$dst, VR128:$src1, i32i8imm:$src2),
5186                  !strconcat(OpcodeStr,
5187                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5188                  [(store (extractelt (v2i64 VR128:$src1), imm:$src2),
5189                           addr:$dst)]>, OpSize, REX_W;
5190 }
5191
5192 let Predicates = [HasAVX] in
5193   defm VPEXTRQ : SS41I_extract64<0x16, "vpextrq">, VEX, VEX_W;
5194
5195 defm PEXTRQ      : SS41I_extract64<0x16, "pextrq">;
5196
5197 /// SS41I_extractf32 - SSE 4.1 extract 32 bits fp value to int reg or memory
5198 /// destination
5199 multiclass SS41I_extractf32<bits<8> opc, string OpcodeStr> {
5200   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32:$dst),
5201                  (ins VR128:$src1, i32i8imm:$src2),
5202                  !strconcat(OpcodeStr,
5203                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5204                  [(set GR32:$dst,
5205                     (extractelt (bc_v4i32 (v4f32 VR128:$src1)), imm:$src2))]>,
5206            OpSize;
5207   def mr : SS4AIi8<opc, MRMDestMem, (outs),
5208                  (ins f32mem:$dst, VR128:$src1, i32i8imm:$src2),
5209                  !strconcat(OpcodeStr,
5210                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5211                  [(store (extractelt (bc_v4i32 (v4f32 VR128:$src1)), imm:$src2),
5212                           addr:$dst)]>, OpSize;
5213 }
5214
5215 let Predicates = [HasAVX] in {
5216   defm VEXTRACTPS : SS41I_extractf32<0x17, "vextractps">, VEX;
5217   def VEXTRACTPSrr64 : SS4AIi8<0x17, MRMDestReg, (outs GR64:$dst),
5218                   (ins VR128:$src1, i32i8imm:$src2),
5219                   "vextractps \t{$src2, $src1, $dst|$dst, $src1, $src2}",
5220                   []>, OpSize, VEX;
5221 }
5222 defm EXTRACTPS   : SS41I_extractf32<0x17, "extractps">;
5223
5224 // Also match an EXTRACTPS store when the store is done as f32 instead of i32.
5225 def : Pat<(store (f32 (bitconvert (extractelt (bc_v4i32 (v4f32 VR128:$src1)),
5226                                               imm:$src2))),
5227                  addr:$dst),
5228           (EXTRACTPSmr addr:$dst, VR128:$src1, imm:$src2)>,
5229           Requires<[HasSSE41]>;
5230 def : Pat<(store (f32 (bitconvert (extractelt (bc_v4i32 (v4f32 VR128:$src1)),
5231                                               imm:$src2))),
5232                  addr:$dst),
5233           (VEXTRACTPSmr addr:$dst, VR128:$src1, imm:$src2)>,
5234           Requires<[HasAVX]>;
5235
5236 //===----------------------------------------------------------------------===//
5237 // SSE4.1 - Insert Instructions
5238 //===----------------------------------------------------------------------===//
5239
5240 multiclass SS41I_insert8<bits<8> opc, string asm, bit Is2Addr = 1> {
5241   def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
5242       (ins VR128:$src1, GR32:$src2, i32i8imm:$src3),
5243       !if(Is2Addr,
5244         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
5245         !strconcat(asm,
5246                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
5247       [(set VR128:$dst,
5248         (X86pinsrb VR128:$src1, GR32:$src2, imm:$src3))]>, OpSize;
5249   def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
5250       (ins VR128:$src1, i8mem:$src2, i32i8imm:$src3),
5251       !if(Is2Addr,
5252         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
5253         !strconcat(asm,
5254                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
5255       [(set VR128:$dst,
5256         (X86pinsrb VR128:$src1, (extloadi8 addr:$src2),
5257                    imm:$src3))]>, OpSize;
5258 }
5259
5260 let Predicates = [HasAVX] in
5261   defm VPINSRB : SS41I_insert8<0x20, "vpinsrb", 0>, VEX_4V;
5262 let Constraints = "$src1 = $dst" in
5263   defm PINSRB  : SS41I_insert8<0x20, "pinsrb">;
5264
5265 multiclass SS41I_insert32<bits<8> opc, string asm, bit Is2Addr = 1> {
5266   def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
5267       (ins VR128:$src1, GR32:$src2, i32i8imm:$src3),
5268       !if(Is2Addr,
5269         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
5270         !strconcat(asm,
5271                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
5272       [(set VR128:$dst,
5273         (v4i32 (insertelt VR128:$src1, GR32:$src2, imm:$src3)))]>,
5274       OpSize;
5275   def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
5276       (ins VR128:$src1, i32mem:$src2, i32i8imm:$src3),
5277       !if(Is2Addr,
5278         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
5279         !strconcat(asm,
5280                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
5281       [(set VR128:$dst,
5282         (v4i32 (insertelt VR128:$src1, (loadi32 addr:$src2),
5283                           imm:$src3)))]>, OpSize;
5284 }
5285
5286 let Predicates = [HasAVX] in
5287   defm VPINSRD : SS41I_insert32<0x22, "vpinsrd", 0>, VEX_4V;
5288 let Constraints = "$src1 = $dst" in
5289   defm PINSRD : SS41I_insert32<0x22, "pinsrd">;
5290
5291 multiclass SS41I_insert64<bits<8> opc, string asm, bit Is2Addr = 1> {
5292   def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
5293       (ins VR128:$src1, GR64:$src2, i32i8imm:$src3),
5294       !if(Is2Addr,
5295         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
5296         !strconcat(asm,
5297                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
5298       [(set VR128:$dst,
5299         (v2i64 (insertelt VR128:$src1, GR64:$src2, imm:$src3)))]>,
5300       OpSize;
5301   def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
5302       (ins VR128:$src1, i64mem:$src2, i32i8imm:$src3),
5303       !if(Is2Addr,
5304         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
5305         !strconcat(asm,
5306                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
5307       [(set VR128:$dst,
5308         (v2i64 (insertelt VR128:$src1, (loadi64 addr:$src2),
5309                           imm:$src3)))]>, OpSize;
5310 }
5311
5312 let Predicates = [HasAVX] in
5313   defm VPINSRQ : SS41I_insert64<0x22, "vpinsrq", 0>, VEX_4V, VEX_W;
5314 let Constraints = "$src1 = $dst" in
5315   defm PINSRQ : SS41I_insert64<0x22, "pinsrq">, REX_W;
5316
5317 // insertps has a few different modes, there's the first two here below which
5318 // are optimized inserts that won't zero arbitrary elements in the destination
5319 // vector. The next one matches the intrinsic and could zero arbitrary elements
5320 // in the target vector.
5321 multiclass SS41I_insertf32<bits<8> opc, string asm, bit Is2Addr = 1> {
5322   def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
5323       (ins VR128:$src1, VR128:$src2, u32u8imm:$src3),
5324       !if(Is2Addr,
5325         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
5326         !strconcat(asm,
5327                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
5328       [(set VR128:$dst,
5329         (X86insrtps VR128:$src1, VR128:$src2, imm:$src3))]>,
5330       OpSize;
5331   def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
5332       (ins VR128:$src1, f32mem:$src2, u32u8imm:$src3),
5333       !if(Is2Addr,
5334         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
5335         !strconcat(asm,
5336                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
5337       [(set VR128:$dst,
5338         (X86insrtps VR128:$src1,
5339                    (v4f32 (scalar_to_vector (loadf32 addr:$src2))),
5340                     imm:$src3))]>, OpSize;
5341 }
5342
5343 let Constraints = "$src1 = $dst" in
5344   defm INSERTPS : SS41I_insertf32<0x21, "insertps">;
5345 let Predicates = [HasAVX] in
5346   defm VINSERTPS : SS41I_insertf32<0x21, "vinsertps", 0>, VEX_4V;
5347
5348 def : Pat<(int_x86_sse41_insertps VR128:$src1, VR128:$src2, imm:$src3),
5349           (VINSERTPSrr VR128:$src1, VR128:$src2, imm:$src3)>,
5350           Requires<[HasAVX]>;
5351 def : Pat<(int_x86_sse41_insertps VR128:$src1, VR128:$src2, imm:$src3),
5352           (INSERTPSrr VR128:$src1, VR128:$src2, imm:$src3)>,
5353           Requires<[HasSSE41]>;
5354
5355 //===----------------------------------------------------------------------===//
5356 // SSE4.1 - Round Instructions
5357 //===----------------------------------------------------------------------===//
5358
5359 multiclass sse41_fp_unop_rm<bits<8> opcps, bits<8> opcpd, string OpcodeStr,
5360                             X86MemOperand x86memop, RegisterClass RC,
5361                             PatFrag mem_frag32, PatFrag mem_frag64,
5362                             Intrinsic V4F32Int, Intrinsic V2F64Int> {
5363   // Intrinsic operation, reg.
5364   // Vector intrinsic operation, reg
5365   def PSr : SS4AIi8<opcps, MRMSrcReg,
5366                     (outs RC:$dst), (ins RC:$src1, i32i8imm:$src2),
5367                     !strconcat(OpcodeStr,
5368                     "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5369                     [(set RC:$dst, (V4F32Int RC:$src1, imm:$src2))]>,
5370                     OpSize;
5371
5372   // Vector intrinsic operation, mem
5373   def PSm : Ii8<opcps, MRMSrcMem,
5374                     (outs RC:$dst), (ins f256mem:$src1, i32i8imm:$src2),
5375                     !strconcat(OpcodeStr,
5376                     "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5377                     [(set RC:$dst,
5378                           (V4F32Int (mem_frag32 addr:$src1),imm:$src2))]>,
5379                     TA, OpSize,
5380                 Requires<[HasSSE41]>;
5381
5382   // Vector intrinsic operation, reg
5383   def PDr : SS4AIi8<opcpd, MRMSrcReg,
5384                     (outs RC:$dst), (ins RC:$src1, i32i8imm:$src2),
5385                     !strconcat(OpcodeStr,
5386                     "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5387                     [(set RC:$dst, (V2F64Int RC:$src1, imm:$src2))]>,
5388                     OpSize;
5389
5390   // Vector intrinsic operation, mem
5391   def PDm : SS4AIi8<opcpd, MRMSrcMem,
5392                     (outs RC:$dst), (ins f256mem:$src1, i32i8imm:$src2),
5393                     !strconcat(OpcodeStr,
5394                     "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5395                     [(set RC:$dst,
5396                           (V2F64Int (mem_frag64 addr:$src1),imm:$src2))]>,
5397                     OpSize;
5398 }
5399
5400 multiclass sse41_fp_unop_rm_avx_p<bits<8> opcps, bits<8> opcpd,
5401                    RegisterClass RC, X86MemOperand x86memop, string OpcodeStr> {
5402   // Intrinsic operation, reg.
5403   // Vector intrinsic operation, reg
5404   def PSr_AVX : SS4AIi8<opcps, MRMSrcReg,
5405                     (outs RC:$dst), (ins RC:$src1, i32i8imm:$src2),
5406                     !strconcat(OpcodeStr,
5407                     "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5408                     []>, OpSize;
5409
5410   // Vector intrinsic operation, mem
5411   def PSm_AVX : Ii8<opcps, MRMSrcMem,
5412                     (outs RC:$dst), (ins x86memop:$src1, i32i8imm:$src2),
5413                     !strconcat(OpcodeStr,
5414                     "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5415                     []>, TA, OpSize, Requires<[HasSSE41]>;
5416
5417   // Vector intrinsic operation, reg
5418   def PDr_AVX : SS4AIi8<opcpd, MRMSrcReg,
5419                     (outs RC:$dst), (ins RC:$src1, i32i8imm:$src2),
5420                     !strconcat(OpcodeStr,
5421                     "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5422                     []>, OpSize;
5423
5424   // Vector intrinsic operation, mem
5425   def PDm_AVX : SS4AIi8<opcpd, MRMSrcMem,
5426                     (outs RC:$dst), (ins x86memop:$src1, i32i8imm:$src2),
5427                     !strconcat(OpcodeStr,
5428                     "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5429                     []>, OpSize;
5430 }
5431
5432 multiclass sse41_fp_binop_rm<bits<8> opcss, bits<8> opcsd,
5433                             string OpcodeStr,
5434                             Intrinsic F32Int,
5435                             Intrinsic F64Int, bit Is2Addr = 1> {
5436   // Intrinsic operation, reg.
5437   def SSr : SS4AIi8<opcss, MRMSrcReg,
5438         (outs VR128:$dst), (ins VR128:$src1, VR128:$src2, i32i8imm:$src3),
5439         !if(Is2Addr,
5440             !strconcat(OpcodeStr,
5441                 "ss\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
5442             !strconcat(OpcodeStr,
5443                 "ss\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
5444         [(set VR128:$dst, (F32Int VR128:$src1, VR128:$src2, imm:$src3))]>,
5445         OpSize;
5446
5447   // Intrinsic operation, mem.
5448   def SSm : SS4AIi8<opcss, MRMSrcMem,
5449         (outs VR128:$dst), (ins VR128:$src1, ssmem:$src2, i32i8imm:$src3),
5450         !if(Is2Addr,
5451             !strconcat(OpcodeStr,
5452                 "ss\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
5453             !strconcat(OpcodeStr,
5454                 "ss\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
5455         [(set VR128:$dst,
5456              (F32Int VR128:$src1, sse_load_f32:$src2, imm:$src3))]>,
5457         OpSize;
5458
5459   // Intrinsic operation, reg.
5460   def SDr : SS4AIi8<opcsd, MRMSrcReg,
5461         (outs VR128:$dst), (ins VR128:$src1, VR128:$src2, i32i8imm:$src3),
5462         !if(Is2Addr,
5463             !strconcat(OpcodeStr,
5464                 "sd\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
5465             !strconcat(OpcodeStr,
5466                 "sd\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
5467         [(set VR128:$dst, (F64Int VR128:$src1, VR128:$src2, imm:$src3))]>,
5468         OpSize;
5469
5470   // Intrinsic operation, mem.
5471   def SDm : SS4AIi8<opcsd, MRMSrcMem,
5472         (outs VR128:$dst), (ins VR128:$src1, sdmem:$src2, i32i8imm:$src3),
5473         !if(Is2Addr,
5474             !strconcat(OpcodeStr,
5475                 "sd\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
5476             !strconcat(OpcodeStr,
5477                 "sd\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
5478         [(set VR128:$dst,
5479               (F64Int VR128:$src1, sse_load_f64:$src2, imm:$src3))]>,
5480         OpSize;
5481 }
5482
5483 multiclass sse41_fp_binop_rm_avx_s<bits<8> opcss, bits<8> opcsd,
5484                                    string OpcodeStr> {
5485   // Intrinsic operation, reg.
5486   def SSr_AVX : SS4AIi8<opcss, MRMSrcReg,
5487         (outs VR128:$dst), (ins VR128:$src1, VR128:$src2, i32i8imm:$src3),
5488         !strconcat(OpcodeStr,
5489                 "ss\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
5490         []>, OpSize;
5491
5492   // Intrinsic operation, mem.
5493   def SSm_AVX : SS4AIi8<opcss, MRMSrcMem,
5494         (outs VR128:$dst), (ins VR128:$src1, ssmem:$src2, i32i8imm:$src3),
5495         !strconcat(OpcodeStr,
5496                 "ss\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
5497         []>, OpSize;
5498
5499   // Intrinsic operation, reg.
5500   def SDr_AVX : SS4AIi8<opcsd, MRMSrcReg,
5501         (outs VR128:$dst), (ins VR128:$src1, VR128:$src2, i32i8imm:$src3),
5502             !strconcat(OpcodeStr,
5503                 "sd\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
5504         []>, OpSize;
5505
5506   // Intrinsic operation, mem.
5507   def SDm_AVX : SS4AIi8<opcsd, MRMSrcMem,
5508         (outs VR128:$dst), (ins VR128:$src1, sdmem:$src2, i32i8imm:$src3),
5509             !strconcat(OpcodeStr,
5510                 "sd\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
5511         []>, OpSize;
5512 }
5513
5514 // FP round - roundss, roundps, roundsd, roundpd
5515 let Predicates = [HasAVX] in {
5516   // Intrinsic form
5517   defm VROUND  : sse41_fp_unop_rm<0x08, 0x09, "vround", f128mem, VR128,
5518                                   memopv4f32, memopv2f64,
5519                                   int_x86_sse41_round_ps,
5520                                   int_x86_sse41_round_pd>, VEX;
5521   defm VROUNDY : sse41_fp_unop_rm<0x08, 0x09, "vround", f256mem, VR256,
5522                                   memopv8f32, memopv4f64,
5523                                   int_x86_avx_round_ps_256,
5524                                   int_x86_avx_round_pd_256>, VEX;
5525   defm VROUND  : sse41_fp_binop_rm<0x0A, 0x0B, "vround",
5526                                   int_x86_sse41_round_ss,
5527                                   int_x86_sse41_round_sd, 0>, VEX_4V;
5528
5529   // Instructions for the assembler
5530   defm VROUND  : sse41_fp_unop_rm_avx_p<0x08, 0x09, VR128, f128mem, "vround">,
5531                                         VEX;
5532   defm VROUNDY : sse41_fp_unop_rm_avx_p<0x08, 0x09, VR256, f256mem, "vround">,
5533                                         VEX;
5534   defm VROUND  : sse41_fp_binop_rm_avx_s<0x0A, 0x0B, "vround">, VEX_4V;
5535 }
5536
5537 defm ROUND  : sse41_fp_unop_rm<0x08, 0x09, "round", f128mem, VR128,
5538                                memopv4f32, memopv2f64,
5539                                int_x86_sse41_round_ps, int_x86_sse41_round_pd>;
5540 let Constraints = "$src1 = $dst" in
5541 defm ROUND  : sse41_fp_binop_rm<0x0A, 0x0B, "round",
5542                                int_x86_sse41_round_ss, int_x86_sse41_round_sd>;
5543
5544 //===----------------------------------------------------------------------===//
5545 // SSE4.1 - Packed Bit Test
5546 //===----------------------------------------------------------------------===//
5547
5548 // ptest instruction we'll lower to this in X86ISelLowering primarily from
5549 // the intel intrinsic that corresponds to this.
5550 let Defs = [EFLAGS], Predicates = [HasAVX] in {
5551 def VPTESTrr  : SS48I<0x17, MRMSrcReg, (outs), (ins VR128:$src1, VR128:$src2),
5552                 "vptest\t{$src2, $src1|$src1, $src2}",
5553                 [(set EFLAGS, (X86ptest VR128:$src1, (v4f32 VR128:$src2)))]>,
5554                 OpSize, VEX;
5555 def VPTESTrm  : SS48I<0x17, MRMSrcMem, (outs), (ins VR128:$src1, f128mem:$src2),
5556                 "vptest\t{$src2, $src1|$src1, $src2}",
5557                 [(set EFLAGS,(X86ptest VR128:$src1, (memopv4f32 addr:$src2)))]>,
5558                 OpSize, VEX;
5559
5560 def VPTESTYrr : SS48I<0x17, MRMSrcReg, (outs), (ins VR256:$src1, VR256:$src2),
5561                 "vptest\t{$src2, $src1|$src1, $src2}",
5562                 [(set EFLAGS, (X86ptest VR256:$src1, (v4i64 VR256:$src2)))]>,
5563                 OpSize, VEX;
5564 def VPTESTYrm : SS48I<0x17, MRMSrcMem, (outs), (ins VR256:$src1, i256mem:$src2),
5565                 "vptest\t{$src2, $src1|$src1, $src2}",
5566                 [(set EFLAGS,(X86ptest VR256:$src1, (memopv4i64 addr:$src2)))]>,
5567                 OpSize, VEX;
5568 }
5569
5570 let Defs = [EFLAGS] in {
5571 def PTESTrr : SS48I<0x17, MRMSrcReg, (outs), (ins VR128:$src1, VR128:$src2),
5572               "ptest \t{$src2, $src1|$src1, $src2}",
5573               [(set EFLAGS, (X86ptest VR128:$src1, (v4f32 VR128:$src2)))]>,
5574               OpSize;
5575 def PTESTrm : SS48I<0x17, MRMSrcMem, (outs), (ins VR128:$src1, f128mem:$src2),
5576               "ptest \t{$src2, $src1|$src1, $src2}",
5577               [(set EFLAGS, (X86ptest VR128:$src1, (memopv4f32 addr:$src2)))]>,
5578               OpSize;
5579 }
5580
5581 // The bit test instructions below are AVX only
5582 multiclass avx_bittest<bits<8> opc, string OpcodeStr, RegisterClass RC,
5583                        X86MemOperand x86memop, PatFrag mem_frag, ValueType vt> {
5584   def rr : SS48I<opc, MRMSrcReg, (outs), (ins RC:$src1, RC:$src2),
5585             !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
5586             [(set EFLAGS, (X86testp RC:$src1, (vt RC:$src2)))]>, OpSize, VEX;
5587   def rm : SS48I<opc, MRMSrcMem, (outs), (ins RC:$src1, x86memop:$src2),
5588             !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
5589             [(set EFLAGS, (X86testp RC:$src1, (mem_frag addr:$src2)))]>,
5590             OpSize, VEX;
5591 }
5592
5593 let Defs = [EFLAGS], Predicates = [HasAVX] in {
5594 defm VTESTPS  : avx_bittest<0x0E, "vtestps", VR128, f128mem, memopv4f32, v4f32>;
5595 defm VTESTPSY : avx_bittest<0x0E, "vtestps", VR256, f256mem, memopv8f32, v8f32>;
5596 defm VTESTPD  : avx_bittest<0x0F, "vtestpd", VR128, f128mem, memopv2f64, v2f64>;
5597 defm VTESTPDY : avx_bittest<0x0F, "vtestpd", VR256, f256mem, memopv4f64, v4f64>;
5598 }
5599
5600 //===----------------------------------------------------------------------===//
5601 // SSE4.1 - Misc Instructions
5602 //===----------------------------------------------------------------------===//
5603
5604 def POPCNT16rr : I<0xB8, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
5605                    "popcnt{w}\t{$src, $dst|$dst, $src}",
5606                    [(set GR16:$dst, (ctpop GR16:$src))]>, OpSize, XS;
5607 def POPCNT16rm : I<0xB8, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
5608                    "popcnt{w}\t{$src, $dst|$dst, $src}",
5609                    [(set GR16:$dst, (ctpop (loadi16 addr:$src)))]>, OpSize, XS;
5610
5611 def POPCNT32rr : I<0xB8, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
5612                    "popcnt{l}\t{$src, $dst|$dst, $src}",
5613                    [(set GR32:$dst, (ctpop GR32:$src))]>, XS;
5614 def POPCNT32rm : I<0xB8, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
5615                    "popcnt{l}\t{$src, $dst|$dst, $src}",
5616                    [(set GR32:$dst, (ctpop (loadi32 addr:$src)))]>, XS;
5617
5618 def POPCNT64rr : RI<0xB8, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
5619                     "popcnt{q}\t{$src, $dst|$dst, $src}",
5620                     [(set GR64:$dst, (ctpop GR64:$src))]>, XS;
5621 def POPCNT64rm : RI<0xB8, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
5622                     "popcnt{q}\t{$src, $dst|$dst, $src}",
5623                     [(set GR64:$dst, (ctpop (loadi64 addr:$src)))]>, XS;
5624
5625
5626
5627 // SS41I_unop_rm_int_v16 - SSE 4.1 unary operator whose type is v8i16.
5628 multiclass SS41I_unop_rm_int_v16<bits<8> opc, string OpcodeStr,
5629                                  Intrinsic IntId128> {
5630   def rr128 : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
5631                     (ins VR128:$src),
5632                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5633                     [(set VR128:$dst, (IntId128 VR128:$src))]>, OpSize;
5634   def rm128 : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
5635                      (ins i128mem:$src),
5636                      !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5637                      [(set VR128:$dst,
5638                        (IntId128
5639                        (bitconvert (memopv8i16 addr:$src))))]>, OpSize;
5640 }
5641
5642 let Predicates = [HasAVX] in
5643 defm VPHMINPOSUW : SS41I_unop_rm_int_v16 <0x41, "vphminposuw",
5644                                          int_x86_sse41_phminposuw>, VEX;
5645 defm PHMINPOSUW : SS41I_unop_rm_int_v16 <0x41, "phminposuw",
5646                                          int_x86_sse41_phminposuw>;
5647
5648 /// SS41I_binop_rm_int - Simple SSE 4.1 binary operator
5649 multiclass SS41I_binop_rm_int<bits<8> opc, string OpcodeStr,
5650                               Intrinsic IntId128, bit Is2Addr = 1> {
5651   let isCommutable = 1 in
5652   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
5653        (ins VR128:$src1, VR128:$src2),
5654        !if(Is2Addr,
5655            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5656            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5657        [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>, OpSize;
5658   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
5659        (ins VR128:$src1, i128mem:$src2),
5660        !if(Is2Addr,
5661            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5662            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5663        [(set VR128:$dst,
5664          (IntId128 VR128:$src1,
5665           (bitconvert (memopv16i8 addr:$src2))))]>, OpSize;
5666 }
5667
5668 let Predicates = [HasAVX] in {
5669   let isCommutable = 0 in
5670   defm VPACKUSDW : SS41I_binop_rm_int<0x2B, "vpackusdw", int_x86_sse41_packusdw,
5671                                                          0>, VEX_4V;
5672   defm VPCMPEQQ  : SS41I_binop_rm_int<0x29, "vpcmpeqq",  int_x86_sse41_pcmpeqq,
5673                                                          0>, VEX_4V;
5674   defm VPMINSB   : SS41I_binop_rm_int<0x38, "vpminsb",   int_x86_sse41_pminsb,
5675                                                          0>, VEX_4V;
5676   defm VPMINSD   : SS41I_binop_rm_int<0x39, "vpminsd",   int_x86_sse41_pminsd,
5677                                                          0>, VEX_4V;
5678   defm VPMINUD   : SS41I_binop_rm_int<0x3B, "vpminud",   int_x86_sse41_pminud,
5679                                                          0>, VEX_4V;
5680   defm VPMINUW   : SS41I_binop_rm_int<0x3A, "vpminuw",   int_x86_sse41_pminuw,
5681                                                          0>, VEX_4V;
5682   defm VPMAXSB   : SS41I_binop_rm_int<0x3C, "vpmaxsb",   int_x86_sse41_pmaxsb,
5683                                                          0>, VEX_4V;
5684   defm VPMAXSD   : SS41I_binop_rm_int<0x3D, "vpmaxsd",   int_x86_sse41_pmaxsd,
5685                                                          0>, VEX_4V;
5686   defm VPMAXUD   : SS41I_binop_rm_int<0x3F, "vpmaxud",   int_x86_sse41_pmaxud,
5687                                                          0>, VEX_4V;
5688   defm VPMAXUW   : SS41I_binop_rm_int<0x3E, "vpmaxuw",   int_x86_sse41_pmaxuw,
5689                                                          0>, VEX_4V;
5690   defm VPMULDQ   : SS41I_binop_rm_int<0x28, "vpmuldq",   int_x86_sse41_pmuldq,
5691                                                          0>, VEX_4V;
5692
5693   def : Pat<(v2i64 (X86pcmpeqq VR128:$src1, VR128:$src2)),
5694             (VPCMPEQQrr VR128:$src1, VR128:$src2)>;
5695   def : Pat<(v2i64 (X86pcmpeqq VR128:$src1, (memop addr:$src2))),
5696             (VPCMPEQQrm VR128:$src1, addr:$src2)>;
5697 }
5698
5699 let Constraints = "$src1 = $dst" in {
5700   let isCommutable = 0 in
5701   defm PACKUSDW : SS41I_binop_rm_int<0x2B, "packusdw", int_x86_sse41_packusdw>;
5702   defm PCMPEQQ  : SS41I_binop_rm_int<0x29, "pcmpeqq",  int_x86_sse41_pcmpeqq>;
5703   defm PMINSB   : SS41I_binop_rm_int<0x38, "pminsb",   int_x86_sse41_pminsb>;
5704   defm PMINSD   : SS41I_binop_rm_int<0x39, "pminsd",   int_x86_sse41_pminsd>;
5705   defm PMINUD   : SS41I_binop_rm_int<0x3B, "pminud",   int_x86_sse41_pminud>;
5706   defm PMINUW   : SS41I_binop_rm_int<0x3A, "pminuw",   int_x86_sse41_pminuw>;
5707   defm PMAXSB   : SS41I_binop_rm_int<0x3C, "pmaxsb",   int_x86_sse41_pmaxsb>;
5708   defm PMAXSD   : SS41I_binop_rm_int<0x3D, "pmaxsd",   int_x86_sse41_pmaxsd>;
5709   defm PMAXUD   : SS41I_binop_rm_int<0x3F, "pmaxud",   int_x86_sse41_pmaxud>;
5710   defm PMAXUW   : SS41I_binop_rm_int<0x3E, "pmaxuw",   int_x86_sse41_pmaxuw>;
5711   defm PMULDQ   : SS41I_binop_rm_int<0x28, "pmuldq",   int_x86_sse41_pmuldq>;
5712 }
5713
5714 def : Pat<(v2i64 (X86pcmpeqq VR128:$src1, VR128:$src2)),
5715           (PCMPEQQrr VR128:$src1, VR128:$src2)>;
5716 def : Pat<(v2i64 (X86pcmpeqq VR128:$src1, (memop addr:$src2))),
5717           (PCMPEQQrm VR128:$src1, addr:$src2)>;
5718
5719 /// SS48I_binop_rm - Simple SSE41 binary operator.
5720 multiclass SS48I_binop_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
5721                         ValueType OpVT, bit Is2Addr = 1> {
5722   let isCommutable = 1 in
5723   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
5724        (ins VR128:$src1, VR128:$src2),
5725        !if(Is2Addr,
5726            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5727            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5728        [(set VR128:$dst, (OpVT (OpNode VR128:$src1, VR128:$src2)))]>,
5729        OpSize;
5730   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
5731        (ins VR128:$src1, i128mem:$src2),
5732        !if(Is2Addr,
5733            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5734            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5735        [(set VR128:$dst, (OpNode VR128:$src1,
5736                                   (bc_v4i32 (memopv2i64 addr:$src2))))]>,
5737        OpSize;
5738 }
5739
5740 let Predicates = [HasAVX] in
5741   defm VPMULLD : SS48I_binop_rm<0x40, "vpmulld", mul, v4i32, 0>, VEX_4V;
5742 let Constraints = "$src1 = $dst" in
5743   defm PMULLD : SS48I_binop_rm<0x40, "pmulld", mul, v4i32>;
5744
5745 /// SS41I_binop_rmi_int - SSE 4.1 binary operator with 8-bit immediate
5746 multiclass SS41I_binop_rmi_int<bits<8> opc, string OpcodeStr,
5747                  Intrinsic IntId, RegisterClass RC, PatFrag memop_frag,
5748                  X86MemOperand x86memop, bit Is2Addr = 1> {
5749   let isCommutable = 1 in
5750   def rri : SS4AIi8<opc, MRMSrcReg, (outs RC:$dst),
5751         (ins RC:$src1, RC:$src2, u32u8imm:$src3),
5752         !if(Is2Addr,
5753             !strconcat(OpcodeStr,
5754                 "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
5755             !strconcat(OpcodeStr,
5756                 "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
5757         [(set RC:$dst, (IntId RC:$src1, RC:$src2, imm:$src3))]>,
5758         OpSize;
5759   def rmi : SS4AIi8<opc, MRMSrcMem, (outs RC:$dst),
5760         (ins RC:$src1, x86memop:$src2, u32u8imm:$src3),
5761         !if(Is2Addr,
5762             !strconcat(OpcodeStr,
5763                 "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
5764             !strconcat(OpcodeStr,
5765                 "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
5766         [(set RC:$dst,
5767           (IntId RC:$src1,
5768            (bitconvert (memop_frag addr:$src2)), imm:$src3))]>,
5769         OpSize;
5770 }
5771
5772 let Predicates = [HasAVX] in {
5773   let isCommutable = 0 in {
5774   defm VBLENDPS : SS41I_binop_rmi_int<0x0C, "vblendps", int_x86_sse41_blendps,
5775                                       VR128, memopv16i8, i128mem, 0>, VEX_4V;
5776   defm VBLENDPD : SS41I_binop_rmi_int<0x0D, "vblendpd", int_x86_sse41_blendpd,
5777                                       VR128, memopv16i8, i128mem, 0>, VEX_4V;
5778   defm VBLENDPSY : SS41I_binop_rmi_int<0x0C, "vblendps",
5779             int_x86_avx_blend_ps_256, VR256, memopv32i8, i256mem, 0>, VEX_4V;
5780   defm VBLENDPDY : SS41I_binop_rmi_int<0x0D, "vblendpd",
5781             int_x86_avx_blend_pd_256, VR256, memopv32i8, i256mem, 0>, VEX_4V;
5782   defm VPBLENDW : SS41I_binop_rmi_int<0x0E, "vpblendw", int_x86_sse41_pblendw,
5783                                       VR128, memopv16i8, i128mem, 0>, VEX_4V;
5784   defm VMPSADBW : SS41I_binop_rmi_int<0x42, "vmpsadbw", int_x86_sse41_mpsadbw,
5785                                       VR128, memopv16i8, i128mem, 0>, VEX_4V;
5786   }
5787   defm VDPPS : SS41I_binop_rmi_int<0x40, "vdpps", int_x86_sse41_dpps,
5788                                    VR128, memopv16i8, i128mem, 0>, VEX_4V;
5789   defm VDPPD : SS41I_binop_rmi_int<0x41, "vdppd", int_x86_sse41_dppd,
5790                                    VR128, memopv16i8, i128mem, 0>, VEX_4V;
5791   defm VDPPSY : SS41I_binop_rmi_int<0x40, "vdpps", int_x86_avx_dp_ps_256,
5792                                    VR256, memopv32i8, i256mem, 0>, VEX_4V;
5793 }
5794
5795 let Constraints = "$src1 = $dst" in {
5796   let isCommutable = 0 in {
5797   defm BLENDPS : SS41I_binop_rmi_int<0x0C, "blendps", int_x86_sse41_blendps,
5798                                      VR128, memopv16i8, i128mem>;
5799   defm BLENDPD : SS41I_binop_rmi_int<0x0D, "blendpd", int_x86_sse41_blendpd,
5800                                      VR128, memopv16i8, i128mem>;
5801   defm PBLENDW : SS41I_binop_rmi_int<0x0E, "pblendw", int_x86_sse41_pblendw,
5802                                      VR128, memopv16i8, i128mem>;
5803   defm MPSADBW : SS41I_binop_rmi_int<0x42, "mpsadbw", int_x86_sse41_mpsadbw,
5804                                      VR128, memopv16i8, i128mem>;
5805   }
5806   defm DPPS : SS41I_binop_rmi_int<0x40, "dpps", int_x86_sse41_dpps,
5807                                   VR128, memopv16i8, i128mem>;
5808   defm DPPD : SS41I_binop_rmi_int<0x41, "dppd", int_x86_sse41_dppd,
5809                                   VR128, memopv16i8, i128mem>;
5810 }
5811
5812 /// SS41I_quaternary_int_avx - AVX SSE 4.1 with 4 operators
5813 let Predicates = [HasAVX] in {
5814 multiclass SS41I_quaternary_int_avx<bits<8> opc, string OpcodeStr,
5815                                     RegisterClass RC, X86MemOperand x86memop,
5816                                     PatFrag mem_frag, Intrinsic IntId> {
5817   def rr : I<opc, MRMSrcReg, (outs RC:$dst),
5818                   (ins RC:$src1, RC:$src2, RC:$src3),
5819                   !strconcat(OpcodeStr,
5820                     "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
5821                   [(set RC:$dst, (IntId RC:$src1, RC:$src2, RC:$src3))],
5822                   SSEPackedInt>, OpSize, TA, VEX_4V, VEX_I8IMM;
5823
5824   def rm : I<opc, MRMSrcMem, (outs RC:$dst),
5825                   (ins RC:$src1, x86memop:$src2, RC:$src3),
5826                   !strconcat(OpcodeStr,
5827                     "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
5828                   [(set RC:$dst,
5829                         (IntId RC:$src1, (bitconvert (mem_frag addr:$src2)),
5830                                RC:$src3))],
5831                   SSEPackedInt>, OpSize, TA, VEX_4V, VEX_I8IMM;
5832 }
5833 }
5834
5835 defm VBLENDVPD  : SS41I_quaternary_int_avx<0x4B, "vblendvpd", VR128, i128mem,
5836                                            memopv16i8, int_x86_sse41_blendvpd>;
5837 defm VBLENDVPS  : SS41I_quaternary_int_avx<0x4A, "vblendvps", VR128, i128mem,
5838                                            memopv16i8, int_x86_sse41_blendvps>;
5839 defm VPBLENDVB  : SS41I_quaternary_int_avx<0x4C, "vpblendvb", VR128, i128mem,
5840                                            memopv16i8, int_x86_sse41_pblendvb>;
5841 defm VBLENDVPDY : SS41I_quaternary_int_avx<0x4B, "vblendvpd", VR256, i256mem,
5842                                          memopv32i8, int_x86_avx_blendv_pd_256>;
5843 defm VBLENDVPSY : SS41I_quaternary_int_avx<0x4A, "vblendvps", VR256, i256mem,
5844                                          memopv32i8, int_x86_avx_blendv_ps_256>;
5845
5846 def : Pat<(X86pblendv VR128:$src1, VR128:$src2, VR128:$src3),
5847           (VPBLENDVBrr VR128:$src1, VR128:$src2, VR128:$src3)>,
5848           Requires<[HasAVX]>;
5849
5850 /// SS41I_ternary_int - SSE 4.1 ternary operator
5851 let Uses = [XMM0], Constraints = "$src1 = $dst" in {
5852   multiclass SS41I_ternary_int<bits<8> opc, string OpcodeStr, Intrinsic IntId> {
5853     def rr0 : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
5854                     (ins VR128:$src1, VR128:$src2),
5855                     !strconcat(OpcodeStr,
5856                      "\t{$src2, $dst|$dst, $src2}"),
5857                     [(set VR128:$dst, (IntId VR128:$src1, VR128:$src2, XMM0))]>,
5858                     OpSize;
5859
5860     def rm0 : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
5861                     (ins VR128:$src1, i128mem:$src2),
5862                     !strconcat(OpcodeStr,
5863                      "\t{$src2, $dst|$dst, $src2}"),
5864                     [(set VR128:$dst,
5865                       (IntId VR128:$src1,
5866                        (bitconvert (memopv16i8 addr:$src2)), XMM0))]>, OpSize;
5867   }
5868 }
5869
5870 defm BLENDVPD     : SS41I_ternary_int<0x15, "blendvpd", int_x86_sse41_blendvpd>;
5871 defm BLENDVPS     : SS41I_ternary_int<0x14, "blendvps", int_x86_sse41_blendvps>;
5872 defm PBLENDVB     : SS41I_ternary_int<0x10, "pblendvb", int_x86_sse41_pblendvb>;
5873
5874 def : Pat<(X86pblendv VR128:$src1, VR128:$src2, XMM0),
5875           (PBLENDVBrr0 VR128:$src1, VR128:$src2)>, Requires<[HasSSE41]>;
5876
5877 let Predicates = [HasAVX] in
5878 def VMOVNTDQArm : SS48I<0x2A, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
5879                        "vmovntdqa\t{$src, $dst|$dst, $src}",
5880                        [(set VR128:$dst, (int_x86_sse41_movntdqa addr:$src))]>,
5881                        OpSize, VEX;
5882 def MOVNTDQArm : SS48I<0x2A, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
5883                        "movntdqa\t{$src, $dst|$dst, $src}",
5884                        [(set VR128:$dst, (int_x86_sse41_movntdqa addr:$src))]>,
5885                        OpSize;
5886
5887 //===----------------------------------------------------------------------===//
5888 // SSE4.2 - Compare Instructions
5889 //===----------------------------------------------------------------------===//
5890
5891 /// SS42I_binop_rm_int - Simple SSE 4.2 binary operator
5892 multiclass SS42I_binop_rm_int<bits<8> opc, string OpcodeStr,
5893                               Intrinsic IntId128, bit Is2Addr = 1> {
5894   def rr : SS428I<opc, MRMSrcReg, (outs VR128:$dst),
5895        (ins VR128:$src1, VR128:$src2),
5896        !if(Is2Addr,
5897            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5898            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5899        [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
5900        OpSize;
5901   def rm : SS428I<opc, MRMSrcMem, (outs VR128:$dst),
5902        (ins VR128:$src1, i128mem:$src2),
5903        !if(Is2Addr,
5904            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5905            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5906        [(set VR128:$dst,
5907          (IntId128 VR128:$src1,
5908           (bitconvert (memopv16i8 addr:$src2))))]>, OpSize;
5909 }
5910
5911 let Predicates = [HasAVX] in {
5912   defm VPCMPGTQ : SS42I_binop_rm_int<0x37, "vpcmpgtq", int_x86_sse42_pcmpgtq,
5913                                      0>, VEX_4V;
5914
5915   def : Pat<(v2i64 (X86pcmpgtq VR128:$src1, VR128:$src2)),
5916             (VPCMPGTQrr VR128:$src1, VR128:$src2)>;
5917   def : Pat<(v2i64 (X86pcmpgtq VR128:$src1, (memop addr:$src2))),
5918             (VPCMPGTQrm VR128:$src1, addr:$src2)>;
5919 }
5920
5921 let Constraints = "$src1 = $dst" in
5922   defm PCMPGTQ : SS42I_binop_rm_int<0x37, "pcmpgtq", int_x86_sse42_pcmpgtq>;
5923
5924 def : Pat<(v2i64 (X86pcmpgtq VR128:$src1, VR128:$src2)),
5925           (PCMPGTQrr VR128:$src1, VR128:$src2)>;
5926 def : Pat<(v2i64 (X86pcmpgtq VR128:$src1, (memop addr:$src2))),
5927           (PCMPGTQrm VR128:$src1, addr:$src2)>;
5928
5929 //===----------------------------------------------------------------------===//
5930 // SSE4.2 - String/text Processing Instructions
5931 //===----------------------------------------------------------------------===//
5932
5933 // Packed Compare Implicit Length Strings, Return Mask
5934 multiclass pseudo_pcmpistrm<string asm> {
5935   def REG : PseudoI<(outs VR128:$dst),
5936                     (ins VR128:$src1, VR128:$src2, i8imm:$src3),
5937     [(set VR128:$dst, (int_x86_sse42_pcmpistrm128 VR128:$src1, VR128:$src2,
5938                                                   imm:$src3))]>;
5939   def MEM : PseudoI<(outs VR128:$dst),
5940                     (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
5941     [(set VR128:$dst, (int_x86_sse42_pcmpistrm128
5942                        VR128:$src1, (load addr:$src2), imm:$src3))]>;
5943 }
5944
5945 let Defs = [EFLAGS], usesCustomInserter = 1 in {
5946   defm PCMPISTRM128 : pseudo_pcmpistrm<"#PCMPISTRM128">, Requires<[HasSSE42]>;
5947   defm VPCMPISTRM128 : pseudo_pcmpistrm<"#VPCMPISTRM128">, Requires<[HasAVX]>;
5948 }
5949
5950 let Defs = [XMM0, EFLAGS], Predicates = [HasAVX] in {
5951   def VPCMPISTRM128rr : SS42AI<0x62, MRMSrcReg, (outs),
5952       (ins VR128:$src1, VR128:$src2, i8imm:$src3),
5953       "vpcmpistrm\t{$src3, $src2, $src1|$src1, $src2, $src3}", []>, OpSize, VEX;
5954   def VPCMPISTRM128rm : SS42AI<0x62, MRMSrcMem, (outs),
5955       (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
5956       "vpcmpistrm\t{$src3, $src2, $src1|$src1, $src2, $src3}", []>, OpSize, VEX;
5957 }
5958
5959 let Defs = [XMM0, EFLAGS] in {
5960   def PCMPISTRM128rr : SS42AI<0x62, MRMSrcReg, (outs),
5961       (ins VR128:$src1, VR128:$src2, i8imm:$src3),
5962       "pcmpistrm\t{$src3, $src2, $src1|$src1, $src2, $src3}", []>, OpSize;
5963   def PCMPISTRM128rm : SS42AI<0x62, MRMSrcMem, (outs),
5964       (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
5965       "pcmpistrm\t{$src3, $src2, $src1|$src1, $src2, $src3}", []>, OpSize;
5966 }
5967
5968 // Packed Compare Explicit Length Strings, Return Mask
5969 multiclass pseudo_pcmpestrm<string asm> {
5970   def REG : PseudoI<(outs VR128:$dst),
5971                     (ins VR128:$src1, VR128:$src3, i8imm:$src5),
5972     [(set VR128:$dst, (int_x86_sse42_pcmpestrm128
5973                        VR128:$src1, EAX, VR128:$src3, EDX, imm:$src5))]>;
5974   def MEM : PseudoI<(outs VR128:$dst),
5975                     (ins VR128:$src1, i128mem:$src3, i8imm:$src5),
5976     [(set VR128:$dst, (int_x86_sse42_pcmpestrm128
5977                        VR128:$src1, EAX, (load addr:$src3), EDX, imm:$src5))]>;
5978 }
5979
5980 let Defs = [EFLAGS], Uses = [EAX, EDX], usesCustomInserter = 1 in {
5981   defm PCMPESTRM128 : pseudo_pcmpestrm<"#PCMPESTRM128">, Requires<[HasSSE42]>;
5982   defm VPCMPESTRM128 : pseudo_pcmpestrm<"#VPCMPESTRM128">, Requires<[HasAVX]>;
5983 }
5984
5985 let Predicates = [HasAVX],
5986     Defs = [XMM0, EFLAGS], Uses = [EAX, EDX] in {
5987   def VPCMPESTRM128rr : SS42AI<0x60, MRMSrcReg, (outs),
5988       (ins VR128:$src1, VR128:$src3, i8imm:$src5),
5989       "vpcmpestrm\t{$src5, $src3, $src1|$src1, $src3, $src5}", []>, OpSize, VEX;
5990   def VPCMPESTRM128rm : SS42AI<0x60, MRMSrcMem, (outs),
5991       (ins VR128:$src1, i128mem:$src3, i8imm:$src5),
5992       "vpcmpestrm\t{$src5, $src3, $src1|$src1, $src3, $src5}", []>, OpSize, VEX;
5993 }
5994
5995 let Defs = [XMM0, EFLAGS], Uses = [EAX, EDX] in {
5996   def PCMPESTRM128rr : SS42AI<0x60, MRMSrcReg, (outs),
5997       (ins VR128:$src1, VR128:$src3, i8imm:$src5),
5998       "pcmpestrm\t{$src5, $src3, $src1|$src1, $src3, $src5}", []>, OpSize;
5999   def PCMPESTRM128rm : SS42AI<0x60, MRMSrcMem, (outs),
6000       (ins VR128:$src1, i128mem:$src3, i8imm:$src5),
6001       "pcmpestrm\t{$src5, $src3, $src1|$src1, $src3, $src5}", []>, OpSize;
6002 }
6003
6004 // Packed Compare Implicit Length Strings, Return Index
6005 let Defs = [ECX, EFLAGS] in {
6006   multiclass SS42AI_pcmpistri<Intrinsic IntId128, string asm = "pcmpistri"> {
6007     def rr : SS42AI<0x63, MRMSrcReg, (outs),
6008       (ins VR128:$src1, VR128:$src2, i8imm:$src3),
6009       !strconcat(asm, "\t{$src3, $src2, $src1|$src1, $src2, $src3}"),
6010       [(set ECX, (IntId128 VR128:$src1, VR128:$src2, imm:$src3)),
6011        (implicit EFLAGS)]>, OpSize;
6012     def rm : SS42AI<0x63, MRMSrcMem, (outs),
6013       (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
6014       !strconcat(asm, "\t{$src3, $src2, $src1|$src1, $src2, $src3}"),
6015       [(set ECX, (IntId128 VR128:$src1, (load addr:$src2), imm:$src3)),
6016        (implicit EFLAGS)]>, OpSize;
6017   }
6018 }
6019
6020 let Predicates = [HasAVX] in {
6021 defm VPCMPISTRI  : SS42AI_pcmpistri<int_x86_sse42_pcmpistri128, "vpcmpistri">,
6022                                     VEX;
6023 defm VPCMPISTRIA : SS42AI_pcmpistri<int_x86_sse42_pcmpistria128, "vpcmpistri">,
6024                                     VEX;
6025 defm VPCMPISTRIC : SS42AI_pcmpistri<int_x86_sse42_pcmpistric128, "vpcmpistri">,
6026                                     VEX;
6027 defm VPCMPISTRIO : SS42AI_pcmpistri<int_x86_sse42_pcmpistrio128, "vpcmpistri">,
6028                                     VEX;
6029 defm VPCMPISTRIS : SS42AI_pcmpistri<int_x86_sse42_pcmpistris128, "vpcmpistri">,
6030                                     VEX;
6031 defm VPCMPISTRIZ : SS42AI_pcmpistri<int_x86_sse42_pcmpistriz128, "vpcmpistri">,
6032                                     VEX;
6033 }
6034
6035 defm PCMPISTRI  : SS42AI_pcmpistri<int_x86_sse42_pcmpistri128>;
6036 defm PCMPISTRIA : SS42AI_pcmpistri<int_x86_sse42_pcmpistria128>;
6037 defm PCMPISTRIC : SS42AI_pcmpistri<int_x86_sse42_pcmpistric128>;
6038 defm PCMPISTRIO : SS42AI_pcmpistri<int_x86_sse42_pcmpistrio128>;
6039 defm PCMPISTRIS : SS42AI_pcmpistri<int_x86_sse42_pcmpistris128>;
6040 defm PCMPISTRIZ : SS42AI_pcmpistri<int_x86_sse42_pcmpistriz128>;
6041
6042 // Packed Compare Explicit Length Strings, Return Index
6043 let Defs = [ECX, EFLAGS], Uses = [EAX, EDX] in {
6044   multiclass SS42AI_pcmpestri<Intrinsic IntId128, string asm = "pcmpestri"> {
6045     def rr : SS42AI<0x61, MRMSrcReg, (outs),
6046       (ins VR128:$src1, VR128:$src3, i8imm:$src5),
6047       !strconcat(asm, "\t{$src5, $src3, $src1|$src1, $src3, $src5}"),
6048       [(set ECX, (IntId128 VR128:$src1, EAX, VR128:$src3, EDX, imm:$src5)),
6049        (implicit EFLAGS)]>, OpSize;
6050     def rm : SS42AI<0x61, MRMSrcMem, (outs),
6051       (ins VR128:$src1, i128mem:$src3, i8imm:$src5),
6052       !strconcat(asm, "\t{$src5, $src3, $src1|$src1, $src3, $src5}"),
6053        [(set ECX,
6054              (IntId128 VR128:$src1, EAX, (load addr:$src3), EDX, imm:$src5)),
6055         (implicit EFLAGS)]>, OpSize;
6056   }
6057 }
6058
6059 let Predicates = [HasAVX] in {
6060 defm VPCMPESTRI  : SS42AI_pcmpestri<int_x86_sse42_pcmpestri128, "vpcmpestri">,
6061                                     VEX;
6062 defm VPCMPESTRIA : SS42AI_pcmpestri<int_x86_sse42_pcmpestria128, "vpcmpestri">,
6063                                     VEX;
6064 defm VPCMPESTRIC : SS42AI_pcmpestri<int_x86_sse42_pcmpestric128, "vpcmpestri">,
6065                                     VEX;
6066 defm VPCMPESTRIO : SS42AI_pcmpestri<int_x86_sse42_pcmpestrio128, "vpcmpestri">,
6067                                     VEX;
6068 defm VPCMPESTRIS : SS42AI_pcmpestri<int_x86_sse42_pcmpestris128, "vpcmpestri">,
6069                                     VEX;
6070 defm VPCMPESTRIZ : SS42AI_pcmpestri<int_x86_sse42_pcmpestriz128, "vpcmpestri">,
6071                                     VEX;
6072 }
6073
6074 defm PCMPESTRI  : SS42AI_pcmpestri<int_x86_sse42_pcmpestri128>;
6075 defm PCMPESTRIA : SS42AI_pcmpestri<int_x86_sse42_pcmpestria128>;
6076 defm PCMPESTRIC : SS42AI_pcmpestri<int_x86_sse42_pcmpestric128>;
6077 defm PCMPESTRIO : SS42AI_pcmpestri<int_x86_sse42_pcmpestrio128>;
6078 defm PCMPESTRIS : SS42AI_pcmpestri<int_x86_sse42_pcmpestris128>;
6079 defm PCMPESTRIZ : SS42AI_pcmpestri<int_x86_sse42_pcmpestriz128>;
6080
6081 //===----------------------------------------------------------------------===//
6082 // SSE4.2 - CRC Instructions
6083 //===----------------------------------------------------------------------===//
6084
6085 // No CRC instructions have AVX equivalents
6086
6087 // crc intrinsic instruction
6088 // This set of instructions are only rm, the only difference is the size
6089 // of r and m.
6090 let Constraints = "$src1 = $dst" in {
6091   def CRC32r32m8  : SS42FI<0xF0, MRMSrcMem, (outs GR32:$dst),
6092                       (ins GR32:$src1, i8mem:$src2),
6093                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
6094                        [(set GR32:$dst,
6095                          (int_x86_sse42_crc32_32_8 GR32:$src1,
6096                          (load addr:$src2)))]>;
6097   def CRC32r32r8  : SS42FI<0xF0, MRMSrcReg, (outs GR32:$dst),
6098                       (ins GR32:$src1, GR8:$src2),
6099                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
6100                        [(set GR32:$dst,
6101                          (int_x86_sse42_crc32_32_8 GR32:$src1, GR8:$src2))]>;
6102   def CRC32r32m16  : SS42FI<0xF1, MRMSrcMem, (outs GR32:$dst),
6103                       (ins GR32:$src1, i16mem:$src2),
6104                       "crc32{w} \t{$src2, $src1|$src1, $src2}",
6105                        [(set GR32:$dst,
6106                          (int_x86_sse42_crc32_32_16 GR32:$src1,
6107                          (load addr:$src2)))]>,
6108                          OpSize;
6109   def CRC32r32r16  : SS42FI<0xF1, MRMSrcReg, (outs GR32:$dst),
6110                       (ins GR32:$src1, GR16:$src2),
6111                       "crc32{w} \t{$src2, $src1|$src1, $src2}",
6112                        [(set GR32:$dst,
6113                          (int_x86_sse42_crc32_32_16 GR32:$src1, GR16:$src2))]>,
6114                          OpSize;
6115   def CRC32r32m32  : SS42FI<0xF1, MRMSrcMem, (outs GR32:$dst),
6116                       (ins GR32:$src1, i32mem:$src2),
6117                       "crc32{l} \t{$src2, $src1|$src1, $src2}",
6118                        [(set GR32:$dst,
6119                          (int_x86_sse42_crc32_32_32 GR32:$src1,
6120                          (load addr:$src2)))]>;
6121   def CRC32r32r32  : SS42FI<0xF1, MRMSrcReg, (outs GR32:$dst),
6122                       (ins GR32:$src1, GR32:$src2),
6123                       "crc32{l} \t{$src2, $src1|$src1, $src2}",
6124                        [(set GR32:$dst,
6125                          (int_x86_sse42_crc32_32_32 GR32:$src1, GR32:$src2))]>;
6126   def CRC32r64m8  : SS42FI<0xF0, MRMSrcMem, (outs GR64:$dst),
6127                       (ins GR64:$src1, i8mem:$src2),
6128                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
6129                        [(set GR64:$dst,
6130                          (int_x86_sse42_crc32_64_8 GR64:$src1,
6131                          (load addr:$src2)))]>,
6132                          REX_W;
6133   def CRC32r64r8  : SS42FI<0xF0, MRMSrcReg, (outs GR64:$dst),
6134                       (ins GR64:$src1, GR8:$src2),
6135                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
6136                        [(set GR64:$dst,
6137                          (int_x86_sse42_crc32_64_8 GR64:$src1, GR8:$src2))]>,
6138                          REX_W;
6139   def CRC32r64m64  : SS42FI<0xF1, MRMSrcMem, (outs GR64:$dst),
6140                       (ins GR64:$src1, i64mem:$src2),
6141                       "crc32{q} \t{$src2, $src1|$src1, $src2}",
6142                        [(set GR64:$dst,
6143                          (int_x86_sse42_crc32_64_64 GR64:$src1,
6144                          (load addr:$src2)))]>,
6145                          REX_W;
6146   def CRC32r64r64  : SS42FI<0xF1, MRMSrcReg, (outs GR64:$dst),
6147                       (ins GR64:$src1, GR64:$src2),
6148                       "crc32{q} \t{$src2, $src1|$src1, $src2}",
6149                        [(set GR64:$dst,
6150                          (int_x86_sse42_crc32_64_64 GR64:$src1, GR64:$src2))]>,
6151                          REX_W;
6152 }
6153
6154 //===----------------------------------------------------------------------===//
6155 // AES-NI Instructions
6156 //===----------------------------------------------------------------------===//
6157
6158 multiclass AESI_binop_rm_int<bits<8> opc, string OpcodeStr,
6159                               Intrinsic IntId128, bit Is2Addr = 1> {
6160   def rr : AES8I<opc, MRMSrcReg, (outs VR128:$dst),
6161        (ins VR128:$src1, VR128:$src2),
6162        !if(Is2Addr,
6163            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
6164            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
6165        [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
6166        OpSize;
6167   def rm : AES8I<opc, MRMSrcMem, (outs VR128:$dst),
6168        (ins VR128:$src1, i128mem:$src2),
6169        !if(Is2Addr,
6170            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
6171            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
6172        [(set VR128:$dst,
6173          (IntId128 VR128:$src1,
6174           (bitconvert (memopv16i8 addr:$src2))))]>, OpSize;
6175 }
6176
6177 // Perform One Round of an AES Encryption/Decryption Flow
6178 let Predicates = [HasAVX, HasAES] in {
6179   defm VAESENC          : AESI_binop_rm_int<0xDC, "vaesenc",
6180                          int_x86_aesni_aesenc, 0>, VEX_4V;
6181   defm VAESENCLAST      : AESI_binop_rm_int<0xDD, "vaesenclast",
6182                          int_x86_aesni_aesenclast, 0>, VEX_4V;
6183   defm VAESDEC          : AESI_binop_rm_int<0xDE, "vaesdec",
6184                          int_x86_aesni_aesdec, 0>, VEX_4V;
6185   defm VAESDECLAST      : AESI_binop_rm_int<0xDF, "vaesdeclast",
6186                          int_x86_aesni_aesdeclast, 0>, VEX_4V;
6187 }
6188
6189 let Constraints = "$src1 = $dst" in {
6190   defm AESENC          : AESI_binop_rm_int<0xDC, "aesenc",
6191                          int_x86_aesni_aesenc>;
6192   defm AESENCLAST      : AESI_binop_rm_int<0xDD, "aesenclast",
6193                          int_x86_aesni_aesenclast>;
6194   defm AESDEC          : AESI_binop_rm_int<0xDE, "aesdec",
6195                          int_x86_aesni_aesdec>;
6196   defm AESDECLAST      : AESI_binop_rm_int<0xDF, "aesdeclast",
6197                          int_x86_aesni_aesdeclast>;
6198 }
6199
6200 let Predicates = [HasAES] in {
6201   def : Pat<(v2i64 (int_x86_aesni_aesenc VR128:$src1, VR128:$src2)),
6202             (AESENCrr VR128:$src1, VR128:$src2)>;
6203   def : Pat<(v2i64 (int_x86_aesni_aesenc VR128:$src1, (memop addr:$src2))),
6204             (AESENCrm VR128:$src1, addr:$src2)>;
6205   def : Pat<(v2i64 (int_x86_aesni_aesenclast VR128:$src1, VR128:$src2)),
6206             (AESENCLASTrr VR128:$src1, VR128:$src2)>;
6207   def : Pat<(v2i64 (int_x86_aesni_aesenclast VR128:$src1, (memop addr:$src2))),
6208             (AESENCLASTrm VR128:$src1, addr:$src2)>;
6209   def : Pat<(v2i64 (int_x86_aesni_aesdec VR128:$src1, VR128:$src2)),
6210             (AESDECrr VR128:$src1, VR128:$src2)>;
6211   def : Pat<(v2i64 (int_x86_aesni_aesdec VR128:$src1, (memop addr:$src2))),
6212             (AESDECrm VR128:$src1, addr:$src2)>;
6213   def : Pat<(v2i64 (int_x86_aesni_aesdeclast VR128:$src1, VR128:$src2)),
6214             (AESDECLASTrr VR128:$src1, VR128:$src2)>;
6215   def : Pat<(v2i64 (int_x86_aesni_aesdeclast VR128:$src1, (memop addr:$src2))),
6216             (AESDECLASTrm VR128:$src1, addr:$src2)>;
6217 }
6218
6219 let Predicates = [HasAVX, HasAES], AddedComplexity = 20 in {
6220   def : Pat<(v2i64 (int_x86_aesni_aesenc VR128:$src1, VR128:$src2)),
6221             (VAESENCrr VR128:$src1, VR128:$src2)>;
6222   def : Pat<(v2i64 (int_x86_aesni_aesenc VR128:$src1, (memop addr:$src2))),
6223             (VAESENCrm VR128:$src1, addr:$src2)>;
6224   def : Pat<(v2i64 (int_x86_aesni_aesenclast VR128:$src1, VR128:$src2)),
6225             (VAESENCLASTrr VR128:$src1, VR128:$src2)>;
6226   def : Pat<(v2i64 (int_x86_aesni_aesenclast VR128:$src1, (memop addr:$src2))),
6227             (VAESENCLASTrm VR128:$src1, addr:$src2)>;
6228   def : Pat<(v2i64 (int_x86_aesni_aesdec VR128:$src1, VR128:$src2)),
6229             (VAESDECrr VR128:$src1, VR128:$src2)>;
6230   def : Pat<(v2i64 (int_x86_aesni_aesdec VR128:$src1, (memop addr:$src2))),
6231             (VAESDECrm VR128:$src1, addr:$src2)>;
6232   def : Pat<(v2i64 (int_x86_aesni_aesdeclast VR128:$src1, VR128:$src2)),
6233             (VAESDECLASTrr VR128:$src1, VR128:$src2)>;
6234   def : Pat<(v2i64 (int_x86_aesni_aesdeclast VR128:$src1, (memop addr:$src2))),
6235             (VAESDECLASTrm VR128:$src1, addr:$src2)>;
6236 }
6237
6238 // Perform the AES InvMixColumn Transformation
6239 let Predicates = [HasAVX, HasAES] in {
6240   def VAESIMCrr : AES8I<0xDB, MRMSrcReg, (outs VR128:$dst),
6241       (ins VR128:$src1),
6242       "vaesimc\t{$src1, $dst|$dst, $src1}",
6243       [(set VR128:$dst,
6244         (int_x86_aesni_aesimc VR128:$src1))]>,
6245       OpSize, VEX;
6246   def VAESIMCrm : AES8I<0xDB, MRMSrcMem, (outs VR128:$dst),
6247       (ins i128mem:$src1),
6248       "vaesimc\t{$src1, $dst|$dst, $src1}",
6249       [(set VR128:$dst,
6250         (int_x86_aesni_aesimc (bitconvert (memopv2i64 addr:$src1))))]>,
6251       OpSize, VEX;
6252 }
6253 def AESIMCrr : AES8I<0xDB, MRMSrcReg, (outs VR128:$dst),
6254   (ins VR128:$src1),
6255   "aesimc\t{$src1, $dst|$dst, $src1}",
6256   [(set VR128:$dst,
6257     (int_x86_aesni_aesimc VR128:$src1))]>,
6258   OpSize;
6259 def AESIMCrm : AES8I<0xDB, MRMSrcMem, (outs VR128:$dst),
6260   (ins i128mem:$src1),
6261   "aesimc\t{$src1, $dst|$dst, $src1}",
6262   [(set VR128:$dst,
6263     (int_x86_aesni_aesimc (bitconvert (memopv2i64 addr:$src1))))]>,
6264   OpSize;
6265
6266 // AES Round Key Generation Assist
6267 let Predicates = [HasAVX, HasAES] in {
6268   def VAESKEYGENASSIST128rr : AESAI<0xDF, MRMSrcReg, (outs VR128:$dst),
6269       (ins VR128:$src1, i8imm:$src2),
6270       "vaeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
6271       [(set VR128:$dst,
6272         (int_x86_aesni_aeskeygenassist VR128:$src1, imm:$src2))]>,
6273       OpSize, VEX;
6274   def VAESKEYGENASSIST128rm : AESAI<0xDF, MRMSrcMem, (outs VR128:$dst),
6275       (ins i128mem:$src1, i8imm:$src2),
6276       "vaeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
6277       [(set VR128:$dst,
6278         (int_x86_aesni_aeskeygenassist (bitconvert (memopv2i64 addr:$src1)),
6279                                         imm:$src2))]>,
6280       OpSize, VEX;
6281 }
6282 def AESKEYGENASSIST128rr : AESAI<0xDF, MRMSrcReg, (outs VR128:$dst),
6283   (ins VR128:$src1, i8imm:$src2),
6284   "aeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
6285   [(set VR128:$dst,
6286     (int_x86_aesni_aeskeygenassist VR128:$src1, imm:$src2))]>,
6287   OpSize;
6288 def AESKEYGENASSIST128rm : AESAI<0xDF, MRMSrcMem, (outs VR128:$dst),
6289   (ins i128mem:$src1, i8imm:$src2),
6290   "aeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
6291   [(set VR128:$dst,
6292     (int_x86_aesni_aeskeygenassist (bitconvert (memopv2i64 addr:$src1)),
6293                                     imm:$src2))]>,
6294   OpSize;
6295
6296 //===----------------------------------------------------------------------===//
6297 // CLMUL Instructions
6298 //===----------------------------------------------------------------------===//
6299
6300 // Carry-less Multiplication instructions
6301 let Constraints = "$src1 = $dst" in {
6302 def PCLMULQDQrr : CLMULIi8<0x44, MRMSrcReg, (outs VR128:$dst),
6303            (ins VR128:$src1, VR128:$src2, i8imm:$src3),
6304            "pclmulqdq\t{$src3, $src2, $dst|$dst, $src2, $src3}",
6305            []>;
6306
6307 def PCLMULQDQrm : CLMULIi8<0x44, MRMSrcMem, (outs VR128:$dst),
6308            (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
6309            "pclmulqdq\t{$src3, $src2, $dst|$dst, $src2, $src3}",
6310            []>;
6311 }
6312
6313 // AVX carry-less Multiplication instructions
6314 def VPCLMULQDQrr : AVXCLMULIi8<0x44, MRMSrcReg, (outs VR128:$dst),
6315            (ins VR128:$src1, VR128:$src2, i8imm:$src3),
6316            "vpclmulqdq\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
6317            []>;
6318
6319 def VPCLMULQDQrm : AVXCLMULIi8<0x44, MRMSrcMem, (outs VR128:$dst),
6320            (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
6321            "vpclmulqdq\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
6322            []>;
6323
6324
6325 multiclass pclmul_alias<string asm, int immop> {
6326   def : InstAlias<!strconcat("pclmul", asm, 
6327                            "dq {$src, $dst|$dst, $src}"),
6328                   (PCLMULQDQrr VR128:$dst, VR128:$src, immop)>;
6329
6330   def : InstAlias<!strconcat("pclmul", asm, 
6331                              "dq {$src, $dst|$dst, $src}"),
6332                   (PCLMULQDQrm VR128:$dst, i128mem:$src, immop)>;
6333
6334   def : InstAlias<!strconcat("vpclmul", asm, 
6335                              "dq {$src2, $src1, $dst|$dst, $src1, $src2}"),
6336                   (VPCLMULQDQrr VR128:$dst, VR128:$src1, VR128:$src2, immop)>;
6337
6338   def : InstAlias<!strconcat("vpclmul", asm, 
6339                              "dq {$src2, $src1, $dst|$dst, $src1, $src2}"),
6340                   (VPCLMULQDQrm VR128:$dst, VR128:$src1, i128mem:$src2, immop)>;
6341 }
6342 defm : pclmul_alias<"hqhq", 0x11>;
6343 defm : pclmul_alias<"hqlq", 0x01>;
6344 defm : pclmul_alias<"lqhq", 0x10>;
6345 defm : pclmul_alias<"lqlq", 0x00>;
6346
6347 //===----------------------------------------------------------------------===//
6348 // AVX Instructions
6349 //===----------------------------------------------------------------------===//
6350
6351 //===----------------------------------------------------------------------===//
6352 // VBROADCAST - Load from memory and broadcast to all elements of the
6353 //              destination operand
6354 //
6355 class avx_broadcast<bits<8> opc, string OpcodeStr, RegisterClass RC,
6356                     X86MemOperand x86memop, Intrinsic Int> :
6357   AVX8I<opc, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
6358         !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
6359         [(set RC:$dst, (Int addr:$src))]>, VEX;
6360
6361 def VBROADCASTSS   : avx_broadcast<0x18, "vbroadcastss", VR128, f32mem,
6362                                    int_x86_avx_vbroadcastss>;
6363 def VBROADCASTSSY  : avx_broadcast<0x18, "vbroadcastss", VR256, f32mem,
6364                                    int_x86_avx_vbroadcastss_256>;
6365 def VBROADCASTSD   : avx_broadcast<0x19, "vbroadcastsd", VR256, f64mem,
6366                                    int_x86_avx_vbroadcast_sd_256>;
6367 def VBROADCASTF128 : avx_broadcast<0x1A, "vbroadcastf128", VR256, f128mem,
6368                                    int_x86_avx_vbroadcastf128_pd_256>;
6369
6370 def : Pat<(int_x86_avx_vbroadcastf128_ps_256 addr:$src),
6371           (VBROADCASTF128 addr:$src)>;
6372
6373 def : Pat<(v8i32 (X86VBroadcast (loadi32 addr:$src))),
6374           (VBROADCASTSSY addr:$src)>;
6375 def : Pat<(v4i64 (X86VBroadcast (loadi64 addr:$src))),
6376           (VBROADCASTSD addr:$src)>;
6377 def : Pat<(v8f32 (X86VBroadcast (loadf32 addr:$src))),
6378           (VBROADCASTSSY addr:$src)>;
6379 def : Pat<(v4f64 (X86VBroadcast (loadf64 addr:$src))),
6380           (VBROADCASTSD addr:$src)>;
6381
6382 def : Pat<(v4f32 (X86VBroadcast (loadf32 addr:$src))),
6383           (VBROADCASTSS addr:$src)>;
6384 def : Pat<(v4i32 (X86VBroadcast (loadi32 addr:$src))),
6385           (VBROADCASTSS addr:$src)>;
6386
6387 //===----------------------------------------------------------------------===//
6388 // VINSERTF128 - Insert packed floating-point values
6389 //
6390 def VINSERTF128rr : AVXAIi8<0x18, MRMSrcReg, (outs VR256:$dst),
6391           (ins VR256:$src1, VR128:$src2, i8imm:$src3),
6392           "vinsertf128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
6393           []>, VEX_4V;
6394 def VINSERTF128rm : AVXAIi8<0x18, MRMSrcMem, (outs VR256:$dst),
6395           (ins VR256:$src1, f128mem:$src2, i8imm:$src3),
6396           "vinsertf128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
6397           []>, VEX_4V;
6398
6399 def : Pat<(int_x86_avx_vinsertf128_pd_256 VR256:$src1, VR128:$src2, imm:$src3),
6400           (VINSERTF128rr VR256:$src1, VR128:$src2, imm:$src3)>;
6401 def : Pat<(int_x86_avx_vinsertf128_ps_256 VR256:$src1, VR128:$src2, imm:$src3),
6402           (VINSERTF128rr VR256:$src1, VR128:$src2, imm:$src3)>;
6403 def : Pat<(int_x86_avx_vinsertf128_si_256 VR256:$src1, VR128:$src2, imm:$src3),
6404           (VINSERTF128rr VR256:$src1, VR128:$src2, imm:$src3)>;
6405
6406 def : Pat<(vinsertf128_insert:$ins (v8f32 VR256:$src1), (v4f32 VR128:$src2),
6407                                    (i32 imm)),
6408           (VINSERTF128rr VR256:$src1, VR128:$src2,
6409                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
6410 def : Pat<(vinsertf128_insert:$ins (v4f64 VR256:$src1), (v2f64 VR128:$src2),
6411                                    (i32 imm)),
6412           (VINSERTF128rr VR256:$src1, VR128:$src2,
6413                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
6414 def : Pat<(vinsertf128_insert:$ins (v8i32 VR256:$src1), (v4i32 VR128:$src2),
6415                                    (i32 imm)),
6416           (VINSERTF128rr VR256:$src1, VR128:$src2,
6417                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
6418 def : Pat<(vinsertf128_insert:$ins (v4i64 VR256:$src1), (v2i64 VR128:$src2),
6419                                    (i32 imm)),
6420           (VINSERTF128rr VR256:$src1, VR128:$src2,
6421                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
6422 def : Pat<(vinsertf128_insert:$ins (v32i8 VR256:$src1), (v16i8 VR128:$src2),
6423                                    (i32 imm)),
6424           (VINSERTF128rr VR256:$src1, VR128:$src2,
6425                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
6426 def : Pat<(vinsertf128_insert:$ins (v16i16 VR256:$src1), (v8i16 VR128:$src2),
6427                                    (i32 imm)),
6428           (VINSERTF128rr VR256:$src1, VR128:$src2,
6429                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
6430
6431 //===----------------------------------------------------------------------===//
6432 // VEXTRACTF128 - Extract packed floating-point values
6433 //
6434 def VEXTRACTF128rr : AVXAIi8<0x19, MRMDestReg, (outs VR128:$dst),
6435           (ins VR256:$src1, i8imm:$src2),
6436           "vextractf128\t{$src2, $src1, $dst|$dst, $src1, $src2}",
6437           []>, VEX;
6438 def VEXTRACTF128mr : AVXAIi8<0x19, MRMDestMem, (outs),
6439           (ins f128mem:$dst, VR256:$src1, i8imm:$src2),
6440           "vextractf128\t{$src2, $src1, $dst|$dst, $src1, $src2}",
6441           []>, VEX;
6442
6443 def : Pat<(int_x86_avx_vextractf128_pd_256 VR256:$src1, imm:$src2),
6444           (VEXTRACTF128rr VR256:$src1, imm:$src2)>;
6445 def : Pat<(int_x86_avx_vextractf128_ps_256 VR256:$src1, imm:$src2),
6446           (VEXTRACTF128rr VR256:$src1, imm:$src2)>;
6447 def : Pat<(int_x86_avx_vextractf128_si_256 VR256:$src1, imm:$src2),
6448           (VEXTRACTF128rr VR256:$src1, imm:$src2)>;
6449
6450 def : Pat<(vextractf128_extract:$ext VR256:$src1, (i32 imm)),
6451           (v4f32 (VEXTRACTF128rr
6452                     (v8f32 VR256:$src1),
6453                     (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
6454 def : Pat<(vextractf128_extract:$ext VR256:$src1, (i32 imm)),
6455           (v2f64 (VEXTRACTF128rr
6456                     (v4f64 VR256:$src1),
6457                     (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
6458 def : Pat<(vextractf128_extract:$ext VR256:$src1, (i32 imm)),
6459           (v4i32 (VEXTRACTF128rr
6460                     (v8i32 VR256:$src1),
6461                     (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
6462 def : Pat<(vextractf128_extract:$ext VR256:$src1, (i32 imm)),
6463           (v2i64 (VEXTRACTF128rr
6464                     (v4i64 VR256:$src1),
6465                     (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
6466 def : Pat<(vextractf128_extract:$ext VR256:$src1, (i32 imm)),
6467           (v8i16 (VEXTRACTF128rr
6468                     (v16i16 VR256:$src1),
6469                     (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
6470 def : Pat<(vextractf128_extract:$ext VR256:$src1, (i32 imm)),
6471           (v16i8 (VEXTRACTF128rr
6472                     (v32i8 VR256:$src1),
6473                     (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
6474
6475 //===----------------------------------------------------------------------===//
6476 // VMASKMOV - Conditional SIMD Packed Loads and Stores
6477 //
6478 multiclass avx_movmask_rm<bits<8> opc_rm, bits<8> opc_mr, string OpcodeStr,
6479                           Intrinsic IntLd, Intrinsic IntLd256,
6480                           Intrinsic IntSt, Intrinsic IntSt256,
6481                           PatFrag pf128, PatFrag pf256> {
6482   def rm  : AVX8I<opc_rm, MRMSrcMem, (outs VR128:$dst),
6483              (ins VR128:$src1, f128mem:$src2),
6484              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6485              [(set VR128:$dst, (IntLd addr:$src2, VR128:$src1))]>,
6486              VEX_4V;
6487   def Yrm : AVX8I<opc_rm, MRMSrcMem, (outs VR256:$dst),
6488              (ins VR256:$src1, f256mem:$src2),
6489              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6490              [(set VR256:$dst, (IntLd256 addr:$src2, VR256:$src1))]>,
6491              VEX_4V;
6492   def mr  : AVX8I<opc_mr, MRMDestMem, (outs),
6493              (ins f128mem:$dst, VR128:$src1, VR128:$src2),
6494              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6495              [(IntSt addr:$dst, VR128:$src1, VR128:$src2)]>, VEX_4V;
6496   def Ymr : AVX8I<opc_mr, MRMDestMem, (outs),
6497              (ins f256mem:$dst, VR256:$src1, VR256:$src2),
6498              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6499              [(IntSt256 addr:$dst, VR256:$src1, VR256:$src2)]>, VEX_4V;
6500 }
6501
6502 defm VMASKMOVPS : avx_movmask_rm<0x2C, 0x2E, "vmaskmovps",
6503                                  int_x86_avx_maskload_ps,
6504                                  int_x86_avx_maskload_ps_256,
6505                                  int_x86_avx_maskstore_ps,
6506                                  int_x86_avx_maskstore_ps_256,
6507                                  memopv4f32, memopv8f32>;
6508 defm VMASKMOVPD : avx_movmask_rm<0x2D, 0x2F, "vmaskmovpd",
6509                                  int_x86_avx_maskload_pd,
6510                                  int_x86_avx_maskload_pd_256,
6511                                  int_x86_avx_maskstore_pd,
6512                                  int_x86_avx_maskstore_pd_256,
6513                                  memopv2f64, memopv4f64>;
6514
6515 //===----------------------------------------------------------------------===//
6516 // VPERMIL - Permute Single and Double Floating-Point Values
6517 //
6518 multiclass avx_permil<bits<8> opc_rm, bits<8> opc_rmi, string OpcodeStr,
6519                       RegisterClass RC, X86MemOperand x86memop_f,
6520                       X86MemOperand x86memop_i, PatFrag f_frag, PatFrag i_frag,
6521                       Intrinsic IntVar, Intrinsic IntImm> {
6522   def rr  : AVX8I<opc_rm, MRMSrcReg, (outs RC:$dst),
6523              (ins RC:$src1, RC:$src2),
6524              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6525              [(set RC:$dst, (IntVar RC:$src1, RC:$src2))]>, VEX_4V;
6526   def rm  : AVX8I<opc_rm, MRMSrcMem, (outs RC:$dst),
6527              (ins RC:$src1, x86memop_i:$src2),
6528              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6529              [(set RC:$dst, (IntVar RC:$src1, (i_frag addr:$src2)))]>, VEX_4V;
6530
6531   def ri  : AVXAIi8<opc_rmi, MRMSrcReg, (outs RC:$dst),
6532              (ins RC:$src1, i8imm:$src2),
6533              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6534              [(set RC:$dst, (IntImm RC:$src1, imm:$src2))]>, VEX;
6535   def mi  : AVXAIi8<opc_rmi, MRMSrcMem, (outs RC:$dst),
6536              (ins x86memop_f:$src1, i8imm:$src2),
6537              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6538              [(set RC:$dst, (IntImm (f_frag addr:$src1), imm:$src2))]>, VEX;
6539 }
6540
6541 defm VPERMILPS  : avx_permil<0x0C, 0x04, "vpermilps", VR128, f128mem, i128mem,
6542                              memopv4f32, memopv4i32,
6543                              int_x86_avx_vpermilvar_ps,
6544                              int_x86_avx_vpermil_ps>;
6545 defm VPERMILPSY : avx_permil<0x0C, 0x04, "vpermilps", VR256, f256mem, i256mem,
6546                              memopv8f32, memopv8i32,
6547                              int_x86_avx_vpermilvar_ps_256,
6548                              int_x86_avx_vpermil_ps_256>;
6549 defm VPERMILPD  : avx_permil<0x0D, 0x05, "vpermilpd", VR128, f128mem, i128mem,
6550                              memopv2f64, memopv2i64,
6551                              int_x86_avx_vpermilvar_pd,
6552                              int_x86_avx_vpermil_pd>;
6553 defm VPERMILPDY : avx_permil<0x0D, 0x05, "vpermilpd", VR256, f256mem, i256mem,
6554                              memopv4f64, memopv4i64,
6555                              int_x86_avx_vpermilvar_pd_256,
6556                              int_x86_avx_vpermil_pd_256>;
6557
6558 def : Pat<(v8f32 (X86VPermilpsy VR256:$src1, (i8 imm:$imm))),
6559           (VPERMILPSYri VR256:$src1, imm:$imm)>;
6560 def : Pat<(v4f64 (X86VPermilpdy VR256:$src1, (i8 imm:$imm))),
6561           (VPERMILPDYri VR256:$src1, imm:$imm)>;
6562 def : Pat<(v8i32 (X86VPermilpsy VR256:$src1, (i8 imm:$imm))),
6563           (VPERMILPSYri VR256:$src1, imm:$imm)>;
6564 def : Pat<(v4i64 (X86VPermilpdy VR256:$src1, (i8 imm:$imm))),
6565           (VPERMILPDYri VR256:$src1, imm:$imm)>;
6566
6567 //===----------------------------------------------------------------------===//
6568 // VPERM2F128 - Permute Floating-Point Values in 128-bit chunks
6569 //
6570 def VPERM2F128rr : AVXAIi8<0x06, MRMSrcReg, (outs VR256:$dst),
6571           (ins VR256:$src1, VR256:$src2, i8imm:$src3),
6572           "vperm2f128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
6573           []>, VEX_4V;
6574 def VPERM2F128rm : AVXAIi8<0x06, MRMSrcMem, (outs VR256:$dst),
6575           (ins VR256:$src1, f256mem:$src2, i8imm:$src3),
6576           "vperm2f128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
6577           []>, VEX_4V;
6578
6579 def : Pat<(int_x86_avx_vperm2f128_ps_256 VR256:$src1, VR256:$src2, imm:$src3),
6580           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$src3)>;
6581 def : Pat<(int_x86_avx_vperm2f128_pd_256 VR256:$src1, VR256:$src2, imm:$src3),
6582           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$src3)>;
6583 def : Pat<(int_x86_avx_vperm2f128_si_256 VR256:$src1, VR256:$src2, imm:$src3),
6584           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$src3)>;
6585
6586 def : Pat<(int_x86_avx_vperm2f128_ps_256
6587                   VR256:$src1, (memopv8f32 addr:$src2), imm:$src3),
6588           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$src3)>;
6589 def : Pat<(int_x86_avx_vperm2f128_pd_256
6590                   VR256:$src1, (memopv4f64 addr:$src2), imm:$src3),
6591           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$src3)>;
6592 def : Pat<(int_x86_avx_vperm2f128_si_256
6593                   VR256:$src1, (memopv8i32 addr:$src2), imm:$src3),
6594           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$src3)>;
6595
6596 def : Pat<(v8f32 (X86VPerm2f128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
6597           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
6598 def : Pat<(v8i32 (X86VPerm2f128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
6599           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
6600 def : Pat<(v4i64 (X86VPerm2f128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
6601           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
6602 def : Pat<(v4f64 (X86VPerm2f128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
6603           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
6604 def : Pat<(v32i8 (X86VPerm2f128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
6605           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
6606 def : Pat<(v16i16 (X86VPerm2f128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
6607           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
6608
6609 //===----------------------------------------------------------------------===//
6610 // VZERO - Zero YMM registers
6611 //
6612 let Defs = [YMM0, YMM1, YMM2, YMM3, YMM4, YMM5, YMM6, YMM7,
6613             YMM8, YMM9, YMM10, YMM11, YMM12, YMM13, YMM14, YMM15] in {
6614   // Zero All YMM registers
6615   def VZEROALL : I<0x77, RawFrm, (outs), (ins), "vzeroall",
6616                    [(int_x86_avx_vzeroall)]>, TB, VEX, VEX_L, Requires<[HasAVX]>;
6617
6618   // Zero Upper bits of YMM registers
6619   def VZEROUPPER : I<0x77, RawFrm, (outs), (ins), "vzeroupper",
6620                      [(int_x86_avx_vzeroupper)]>, TB, VEX, Requires<[HasAVX]>;
6621 }
6622