Add target specific ISD node types for SSE/AVX vector shuffle instructions and change...
[oota-llvm.git] / lib / Target / X86 / X86InstrSSE.td
1 //====- X86InstrSSE.td - Describe the X86 Instruction Set --*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the X86 SSE instruction set, defining the instructions,
11 // and properties of the instructions which are needed for code generation,
12 // machine code emission, and analysis.
13 //
14 //===----------------------------------------------------------------------===//
15
16
17 //===----------------------------------------------------------------------===//
18 // SSE 1 & 2 Instructions Classes
19 //===----------------------------------------------------------------------===//
20
21 /// sse12_fp_scalar - SSE 1 & 2 scalar instructions class
22 multiclass sse12_fp_scalar<bits<8> opc, string OpcodeStr, SDNode OpNode,
23                            RegisterClass RC, X86MemOperand x86memop,
24                            bit Is2Addr = 1> {
25   let isCommutable = 1 in {
26     def rr : SI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
27        !if(Is2Addr,
28            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
29            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
30        [(set RC:$dst, (OpNode RC:$src1, RC:$src2))]>;
31   }
32   def rm : SI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
33        !if(Is2Addr,
34            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
35            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
36        [(set RC:$dst, (OpNode RC:$src1, (load addr:$src2)))]>;
37 }
38
39 /// sse12_fp_scalar_int - SSE 1 & 2 scalar instructions intrinsics class
40 multiclass sse12_fp_scalar_int<bits<8> opc, string OpcodeStr, RegisterClass RC,
41                              string asm, string SSEVer, string FPSizeStr,
42                              Operand memopr, ComplexPattern mem_cpat,
43                              bit Is2Addr = 1> {
44   def rr_Int : SI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
45        !if(Is2Addr,
46            !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
47            !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
48        [(set RC:$dst, (!cast<Intrinsic>(
49                  !strconcat("int_x86_sse", SSEVer, "_", OpcodeStr, FPSizeStr))
50              RC:$src1, RC:$src2))]>;
51   def rm_Int : SI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, memopr:$src2),
52        !if(Is2Addr,
53            !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
54            !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
55        [(set RC:$dst, (!cast<Intrinsic>(!strconcat("int_x86_sse",
56                                           SSEVer, "_", OpcodeStr, FPSizeStr))
57              RC:$src1, mem_cpat:$src2))]>;
58 }
59
60 /// sse12_fp_packed - SSE 1 & 2 packed instructions class
61 multiclass sse12_fp_packed<bits<8> opc, string OpcodeStr, SDNode OpNode,
62                            RegisterClass RC, ValueType vt,
63                            X86MemOperand x86memop, PatFrag mem_frag,
64                            Domain d, bit Is2Addr = 1> {
65   let isCommutable = 1 in
66     def rr : PI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
67        !if(Is2Addr,
68            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
69            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
70        [(set RC:$dst, (vt (OpNode RC:$src1, RC:$src2)))], d>;
71   let mayLoad = 1 in
72     def rm : PI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
73        !if(Is2Addr,
74            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
75            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
76        [(set RC:$dst, (OpNode RC:$src1, (mem_frag addr:$src2)))], d>;
77 }
78
79 /// sse12_fp_packed_logical_rm - SSE 1 & 2 packed instructions class
80 multiclass sse12_fp_packed_logical_rm<bits<8> opc, RegisterClass RC, Domain d,
81                                       string OpcodeStr, X86MemOperand x86memop,
82                                       list<dag> pat_rr, list<dag> pat_rm,
83                                       bit Is2Addr = 1,
84                                       bit rr_hasSideEffects = 0> {
85   let isCommutable = 1, neverHasSideEffects = rr_hasSideEffects in
86     def rr : PI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
87        !if(Is2Addr,
88            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
89            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
90        pat_rr, d>;
91   def rm : PI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
92        !if(Is2Addr,
93            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
94            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
95        pat_rm, d>;
96 }
97
98 /// sse12_fp_packed_int - SSE 1 & 2 packed instructions intrinsics class
99 multiclass sse12_fp_packed_int<bits<8> opc, string OpcodeStr, RegisterClass RC,
100                            string asm, string SSEVer, string FPSizeStr,
101                            X86MemOperand x86memop, PatFrag mem_frag,
102                            Domain d, bit Is2Addr = 1> {
103   def rr_Int : PI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
104        !if(Is2Addr,
105            !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
106            !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
107            [(set RC:$dst, (!cast<Intrinsic>(
108                      !strconcat("int_x86_", SSEVer, "_", OpcodeStr, FPSizeStr))
109                  RC:$src1, RC:$src2))], d>;
110   def rm_Int : PI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1,x86memop:$src2),
111        !if(Is2Addr,
112            !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
113            !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
114        [(set RC:$dst, (!cast<Intrinsic>(
115                      !strconcat("int_x86_", SSEVer, "_", OpcodeStr, FPSizeStr))
116              RC:$src1, (mem_frag addr:$src2)))], d>;
117 }
118
119 //===----------------------------------------------------------------------===//
120 //  Non-instruction patterns
121 //===----------------------------------------------------------------------===//
122
123 // A vector extract of the first f32/f64 position is a subregister copy
124 def : Pat<(f32 (vector_extract (v4f32 VR128:$src), (iPTR 0))),
125           (f32 (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss))>;
126 def : Pat<(f64 (vector_extract (v2f64 VR128:$src), (iPTR 0))),
127           (f64 (EXTRACT_SUBREG (v2f64 VR128:$src), sub_sd))>;
128
129 // A 128-bit subvector extract from the first 256-bit vector position
130 // is a subregister copy that needs no instruction.
131 def : Pat<(v4i32 (extract_subvector (v8i32 VR256:$src), (i32 0))),
132           (v4i32 (EXTRACT_SUBREG (v8i32 VR256:$src), sub_xmm))>;
133 def : Pat<(v4f32 (extract_subvector (v8f32 VR256:$src), (i32 0))),
134           (v4f32 (EXTRACT_SUBREG (v8f32 VR256:$src), sub_xmm))>;
135
136 def : Pat<(v2i64 (extract_subvector (v4i64 VR256:$src), (i32 0))),
137           (v2i64 (EXTRACT_SUBREG (v4i64 VR256:$src), sub_xmm))>;
138 def : Pat<(v2f64 (extract_subvector (v4f64 VR256:$src), (i32 0))),
139           (v2f64 (EXTRACT_SUBREG (v4f64 VR256:$src), sub_xmm))>;
140
141 def : Pat<(v8i16 (extract_subvector (v16i16 VR256:$src), (i32 0))),
142           (v8i16 (EXTRACT_SUBREG (v16i16 VR256:$src), sub_xmm))>;
143 def : Pat<(v16i8 (extract_subvector (v32i8 VR256:$src), (i32 0))),
144           (v16i8 (EXTRACT_SUBREG (v32i8 VR256:$src), sub_xmm))>;
145
146 // A 128-bit subvector insert to the first 256-bit vector position
147 // is a subregister copy that needs no instruction.
148 def : Pat<(insert_subvector undef, (v2i64 VR128:$src), (i32 0)),
149           (INSERT_SUBREG (v4i64 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
150 def : Pat<(insert_subvector undef, (v2f64 VR128:$src), (i32 0)),
151           (INSERT_SUBREG (v4f64 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
152 def : Pat<(insert_subvector undef, (v4i32 VR128:$src), (i32 0)),
153           (INSERT_SUBREG (v8i32 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
154 def : Pat<(insert_subvector undef, (v4f32 VR128:$src), (i32 0)),
155           (INSERT_SUBREG (v8f32 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
156 def : Pat<(insert_subvector undef, (v8i16 VR128:$src), (i32 0)),
157           (INSERT_SUBREG (v16i16 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
158 def : Pat<(insert_subvector undef, (v16i8 VR128:$src), (i32 0)),
159           (INSERT_SUBREG (v32i8 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
160
161 // Implicitly promote a 32-bit scalar to a vector.
162 def : Pat<(v4f32 (scalar_to_vector FR32:$src)),
163           (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)), FR32:$src, sub_ss)>;
164 def : Pat<(v8f32 (scalar_to_vector FR32:$src)),
165           (INSERT_SUBREG (v8f32 (IMPLICIT_DEF)), FR32:$src, sub_ss)>;
166 // Implicitly promote a 64-bit scalar to a vector.
167 def : Pat<(v2f64 (scalar_to_vector FR64:$src)),
168           (INSERT_SUBREG (v2f64 (IMPLICIT_DEF)), FR64:$src, sub_sd)>;
169 def : Pat<(v4f64 (scalar_to_vector FR64:$src)),
170           (INSERT_SUBREG (v4f64 (IMPLICIT_DEF)), FR64:$src, sub_sd)>;
171
172 // Bitcasts between 128-bit vector types. Return the original type since
173 // no instruction is needed for the conversion
174 let Predicates = [HasSSE2] in {
175   def : Pat<(v2i64 (bitconvert (v4i32 VR128:$src))), (v2i64 VR128:$src)>;
176   def : Pat<(v2i64 (bitconvert (v8i16 VR128:$src))), (v2i64 VR128:$src)>;
177   def : Pat<(v2i64 (bitconvert (v16i8 VR128:$src))), (v2i64 VR128:$src)>;
178   def : Pat<(v2i64 (bitconvert (v2f64 VR128:$src))), (v2i64 VR128:$src)>;
179   def : Pat<(v2i64 (bitconvert (v4f32 VR128:$src))), (v2i64 VR128:$src)>;
180   def : Pat<(v4i32 (bitconvert (v2i64 VR128:$src))), (v4i32 VR128:$src)>;
181   def : Pat<(v4i32 (bitconvert (v8i16 VR128:$src))), (v4i32 VR128:$src)>;
182   def : Pat<(v4i32 (bitconvert (v16i8 VR128:$src))), (v4i32 VR128:$src)>;
183   def : Pat<(v4i32 (bitconvert (v2f64 VR128:$src))), (v4i32 VR128:$src)>;
184   def : Pat<(v4i32 (bitconvert (v4f32 VR128:$src))), (v4i32 VR128:$src)>;
185   def : Pat<(v8i16 (bitconvert (v2i64 VR128:$src))), (v8i16 VR128:$src)>;
186   def : Pat<(v8i16 (bitconvert (v4i32 VR128:$src))), (v8i16 VR128:$src)>;
187   def : Pat<(v8i16 (bitconvert (v16i8 VR128:$src))), (v8i16 VR128:$src)>;
188   def : Pat<(v8i16 (bitconvert (v2f64 VR128:$src))), (v8i16 VR128:$src)>;
189   def : Pat<(v8i16 (bitconvert (v4f32 VR128:$src))), (v8i16 VR128:$src)>;
190   def : Pat<(v16i8 (bitconvert (v2i64 VR128:$src))), (v16i8 VR128:$src)>;
191   def : Pat<(v16i8 (bitconvert (v4i32 VR128:$src))), (v16i8 VR128:$src)>;
192   def : Pat<(v16i8 (bitconvert (v8i16 VR128:$src))), (v16i8 VR128:$src)>;
193   def : Pat<(v16i8 (bitconvert (v2f64 VR128:$src))), (v16i8 VR128:$src)>;
194   def : Pat<(v16i8 (bitconvert (v4f32 VR128:$src))), (v16i8 VR128:$src)>;
195   def : Pat<(v4f32 (bitconvert (v2i64 VR128:$src))), (v4f32 VR128:$src)>;
196   def : Pat<(v4f32 (bitconvert (v4i32 VR128:$src))), (v4f32 VR128:$src)>;
197   def : Pat<(v4f32 (bitconvert (v8i16 VR128:$src))), (v4f32 VR128:$src)>;
198   def : Pat<(v4f32 (bitconvert (v16i8 VR128:$src))), (v4f32 VR128:$src)>;
199   def : Pat<(v4f32 (bitconvert (v2f64 VR128:$src))), (v4f32 VR128:$src)>;
200   def : Pat<(v2f64 (bitconvert (v2i64 VR128:$src))), (v2f64 VR128:$src)>;
201   def : Pat<(v2f64 (bitconvert (v4i32 VR128:$src))), (v2f64 VR128:$src)>;
202   def : Pat<(v2f64 (bitconvert (v8i16 VR128:$src))), (v2f64 VR128:$src)>;
203   def : Pat<(v2f64 (bitconvert (v16i8 VR128:$src))), (v2f64 VR128:$src)>;
204   def : Pat<(v2f64 (bitconvert (v4f32 VR128:$src))), (v2f64 VR128:$src)>;
205 }
206
207 // Bitcasts between 256-bit vector types. Return the original type since
208 // no instruction is needed for the conversion
209 let Predicates = [HasAVX] in {
210   def : Pat<(v4f64  (bitconvert (v8f32 VR256:$src))),  (v4f64 VR256:$src)>;
211   def : Pat<(v4f64  (bitconvert (v8i32 VR256:$src))),  (v4f64 VR256:$src)>;
212   def : Pat<(v4f64  (bitconvert (v4i64 VR256:$src))),  (v4f64 VR256:$src)>;
213   def : Pat<(v4f64  (bitconvert (v16i16 VR256:$src))), (v4f64 VR256:$src)>;
214   def : Pat<(v4f64  (bitconvert (v32i8 VR256:$src))),  (v4f64 VR256:$src)>;
215   def : Pat<(v8f32  (bitconvert (v8i32 VR256:$src))),  (v8f32 VR256:$src)>;
216   def : Pat<(v8f32  (bitconvert (v4i64 VR256:$src))),  (v8f32 VR256:$src)>;
217   def : Pat<(v8f32  (bitconvert (v4f64 VR256:$src))),  (v8f32 VR256:$src)>;
218   def : Pat<(v8f32  (bitconvert (v32i8 VR256:$src))),  (v8f32 VR256:$src)>;
219   def : Pat<(v8f32  (bitconvert (v16i16 VR256:$src))), (v8f32 VR256:$src)>;
220   def : Pat<(v4i64  (bitconvert (v8f32 VR256:$src))),  (v4i64 VR256:$src)>;
221   def : Pat<(v4i64  (bitconvert (v8i32 VR256:$src))),  (v4i64 VR256:$src)>;
222   def : Pat<(v4i64  (bitconvert (v4f64 VR256:$src))),  (v4i64 VR256:$src)>;
223   def : Pat<(v4i64  (bitconvert (v32i8 VR256:$src))),  (v4i64 VR256:$src)>;
224   def : Pat<(v4i64  (bitconvert (v16i16 VR256:$src))), (v4i64 VR256:$src)>;
225   def : Pat<(v32i8  (bitconvert (v4f64 VR256:$src))),  (v32i8 VR256:$src)>;
226   def : Pat<(v32i8  (bitconvert (v4i64 VR256:$src))),  (v32i8 VR256:$src)>;
227   def : Pat<(v32i8  (bitconvert (v8f32 VR256:$src))),  (v32i8 VR256:$src)>;
228   def : Pat<(v32i8  (bitconvert (v8i32 VR256:$src))),  (v32i8 VR256:$src)>;
229   def : Pat<(v32i8  (bitconvert (v16i16 VR256:$src))), (v32i8 VR256:$src)>;
230   def : Pat<(v8i32  (bitconvert (v32i8 VR256:$src))),  (v8i32 VR256:$src)>;
231   def : Pat<(v8i32  (bitconvert (v16i16 VR256:$src))), (v8i32 VR256:$src)>;
232   def : Pat<(v8i32  (bitconvert (v8f32 VR256:$src))),  (v8i32 VR256:$src)>;
233   def : Pat<(v8i32  (bitconvert (v4i64 VR256:$src))),  (v8i32 VR256:$src)>;
234   def : Pat<(v8i32  (bitconvert (v4f64 VR256:$src))),  (v8i32 VR256:$src)>;
235   def : Pat<(v16i16 (bitconvert (v8f32 VR256:$src))),  (v16i16 VR256:$src)>;
236   def : Pat<(v16i16 (bitconvert (v8i32 VR256:$src))),  (v16i16 VR256:$src)>;
237   def : Pat<(v16i16 (bitconvert (v4i64 VR256:$src))),  (v16i16 VR256:$src)>;
238   def : Pat<(v16i16 (bitconvert (v4f64 VR256:$src))),  (v16i16 VR256:$src)>;
239   def : Pat<(v16i16 (bitconvert (v32i8 VR256:$src))),  (v16i16 VR256:$src)>;
240 }
241
242 // Alias instructions that map fld0 to pxor for sse.
243 // This is expanded by ExpandPostRAPseudos.
244 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
245     isPseudo = 1 in {
246   def FsFLD0SS : I<0, Pseudo, (outs FR32:$dst), (ins), "",
247                    [(set FR32:$dst, fp32imm0)]>, Requires<[HasSSE1]>;
248   def FsFLD0SD : I<0, Pseudo, (outs FR64:$dst), (ins), "",
249                    [(set FR64:$dst, fpimm0)]>, Requires<[HasSSE2]>;
250 }
251
252 //===----------------------------------------------------------------------===//
253 // AVX & SSE - Zero/One Vectors
254 //===----------------------------------------------------------------------===//
255
256 // Alias instruction that maps zero vector to pxor / xorp* for sse.
257 // This is expanded by ExpandPostRAPseudos to an xorps / vxorps, and then
258 // swizzled by ExecutionDepsFix to pxor.
259 // We set canFoldAsLoad because this can be converted to a constant-pool
260 // load of an all-zeros value if folding it would be beneficial.
261 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
262     isPseudo = 1, neverHasSideEffects = 1 in {
263 def V_SET0 : I<0, Pseudo, (outs VR128:$dst), (ins), "", []>;
264 }
265
266 def : Pat<(v4f32 immAllZerosV), (V_SET0)>;
267 def : Pat<(v2f64 immAllZerosV), (V_SET0)>;
268 def : Pat<(v4i32 immAllZerosV), (V_SET0)>;
269 def : Pat<(v2i64 immAllZerosV), (V_SET0)>;
270 def : Pat<(v8i16 immAllZerosV), (V_SET0)>;
271 def : Pat<(v16i8 immAllZerosV), (V_SET0)>;
272
273
274 // The same as done above but for AVX.  The 256-bit ISA does not support PI,
275 // and doesn't need it because on sandy bridge the register is set to zero
276 // at the rename stage without using any execution unit, so SET0PSY
277 // and SET0PDY can be used for vector int instructions without penalty
278 // FIXME: Change encoding to pseudo! This is blocked right now by the x86
279 // JIT implementatioan, it does not expand the instructions below like
280 // X86MCInstLower does.
281 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
282     isCodeGenOnly = 1 in {
283 let Predicates = [HasAVX] in {
284 def AVX_SET0PSY : PSI<0x57, MRMInitReg, (outs VR256:$dst), (ins), "",
285                    [(set VR256:$dst, (v8f32 immAllZerosV))]>, VEX_4V;
286 def AVX_SET0PDY : PDI<0x57, MRMInitReg, (outs VR256:$dst), (ins), "",
287                    [(set VR256:$dst, (v4f64 immAllZerosV))]>, VEX_4V;
288 }
289 let Predicates = [HasAVX2], neverHasSideEffects = 1 in
290 def AVX2_SET0   : PDI<0xef, MRMInitReg, (outs VR256:$dst), (ins), "",
291                    []>, VEX_4V;
292 }
293
294 let Predicates = [HasAVX2], AddedComplexity = 5 in {
295   def : Pat<(v4i64 immAllZerosV), (AVX2_SET0)>;
296   def : Pat<(v8i32 immAllZerosV), (AVX2_SET0)>;
297   def : Pat<(v16i16 immAllZerosV), (AVX2_SET0)>;
298   def : Pat<(v32i8 immAllZerosV), (AVX2_SET0)>;
299 }
300
301 // AVX has no support for 256-bit integer instructions, but since the 128-bit
302 // VPXOR instruction writes zero to its upper part, it's safe build zeros.
303 def : Pat<(v32i8 immAllZerosV), (SUBREG_TO_REG (i8 0), (V_SET0), sub_xmm)>;
304 def : Pat<(bc_v32i8 (v8f32 immAllZerosV)),
305           (SUBREG_TO_REG (i8 0), (V_SET0), sub_xmm)>;
306
307 def : Pat<(v16i16 immAllZerosV), (SUBREG_TO_REG (i16 0), (V_SET0), sub_xmm)>;
308 def : Pat<(bc_v16i16 (v8f32 immAllZerosV)),
309           (SUBREG_TO_REG (i16 0), (V_SET0), sub_xmm)>;
310
311 def : Pat<(v8i32 immAllZerosV), (SUBREG_TO_REG (i32 0), (V_SET0), sub_xmm)>;
312 def : Pat<(bc_v8i32 (v8f32 immAllZerosV)),
313           (SUBREG_TO_REG (i32 0), (V_SET0), sub_xmm)>;
314
315 def : Pat<(v4i64 immAllZerosV), (SUBREG_TO_REG (i64 0), (V_SET0), sub_xmm)>;
316 def : Pat<(bc_v4i64 (v8f32 immAllZerosV)),
317           (SUBREG_TO_REG (i64 0), (V_SET0), sub_xmm)>;
318
319 // We set canFoldAsLoad because this can be converted to a constant-pool
320 // load of an all-ones value if folding it would be beneficial.
321 // FIXME: Change encoding to pseudo! This is blocked right now by the x86
322 // JIT implementation, it does not expand the instructions below like
323 // X86MCInstLower does.
324 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
325     isCodeGenOnly = 1, ExeDomain = SSEPackedInt in {
326   let Predicates = [HasAVX] in
327   def AVX_SETALLONES : PDI<0x76, MRMInitReg, (outs VR128:$dst), (ins), "",
328                          [(set VR128:$dst, (v4i32 immAllOnesV))]>, VEX_4V;
329   def V_SETALLONES : PDI<0x76, MRMInitReg, (outs VR128:$dst), (ins), "",
330                          [(set VR128:$dst, (v4i32 immAllOnesV))]>;
331   let Predicates = [HasAVX2] in
332   def AVX2_SETALLONES : PDI<0x76, MRMInitReg, (outs VR256:$dst), (ins), "",
333                           [(set VR256:$dst, (v8i32 immAllOnesV))]>, VEX_4V;
334 }
335
336
337 //===----------------------------------------------------------------------===//
338 // SSE 1 & 2 - Move FP Scalar Instructions
339 //
340 // Move Instructions. Register-to-register movss/movsd is not used for FR32/64
341 // register copies because it's a partial register update; FsMOVAPSrr/FsMOVAPDrr
342 // is used instead. Register-to-register movss/movsd is not modeled as an
343 // INSERT_SUBREG because INSERT_SUBREG requires that the insert be implementable
344 // in terms of a copy, and just mentioned, we don't use movss/movsd for copies.
345 //===----------------------------------------------------------------------===//
346
347 class sse12_move_rr<RegisterClass RC, ValueType vt, string asm> :
348       SI<0x10, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src1, RC:$src2), asm,
349       [(set (vt VR128:$dst), (movl VR128:$src1, (scalar_to_vector RC:$src2)))]>;
350
351 // Loading from memory automatically zeroing upper bits.
352 class sse12_move_rm<RegisterClass RC, X86MemOperand x86memop,
353                     PatFrag mem_pat, string OpcodeStr> :
354       SI<0x10, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
355          !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
356                         [(set RC:$dst, (mem_pat addr:$src))]>;
357
358 // AVX
359 def VMOVSSrr : sse12_move_rr<FR32, v4f32,
360                 "movss\t{$src2, $src1, $dst|$dst, $src1, $src2}">, XS, VEX_4V,
361                 VEX_LIG;
362 def VMOVSDrr : sse12_move_rr<FR64, v2f64,
363                 "movsd\t{$src2, $src1, $dst|$dst, $src1, $src2}">, XD, VEX_4V,
364                 VEX_LIG;
365
366 // For the disassembler
367 let isCodeGenOnly = 1 in {
368   def VMOVSSrr_REV : SI<0x11, MRMDestReg, (outs VR128:$dst),
369                         (ins VR128:$src1, FR32:$src2),
370                         "movss\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>,
371                         XS, VEX_4V, VEX_LIG;
372   def VMOVSDrr_REV : SI<0x11, MRMDestReg, (outs VR128:$dst),
373                         (ins VR128:$src1, FR64:$src2),
374                         "movsd\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>,
375                         XD, VEX_4V, VEX_LIG;
376 }
377
378 let canFoldAsLoad = 1, isReMaterializable = 1 in {
379   def VMOVSSrm : sse12_move_rm<FR32, f32mem, loadf32, "movss">, XS, VEX,
380                  VEX_LIG;
381   let AddedComplexity = 20 in
382     def VMOVSDrm : sse12_move_rm<FR64, f64mem, loadf64, "movsd">, XD, VEX,
383                    VEX_LIG;
384 }
385
386 def VMOVSSmr : SI<0x11, MRMDestMem, (outs), (ins f32mem:$dst, FR32:$src),
387                   "movss\t{$src, $dst|$dst, $src}",
388                   [(store FR32:$src, addr:$dst)]>, XS, VEX, VEX_LIG;
389 def VMOVSDmr : SI<0x11, MRMDestMem, (outs), (ins f64mem:$dst, FR64:$src),
390                   "movsd\t{$src, $dst|$dst, $src}",
391                   [(store FR64:$src, addr:$dst)]>, XD, VEX, VEX_LIG;
392
393 // SSE1 & 2
394 let Constraints = "$src1 = $dst" in {
395   def MOVSSrr : sse12_move_rr<FR32, v4f32,
396                           "movss\t{$src2, $dst|$dst, $src2}">, XS;
397   def MOVSDrr : sse12_move_rr<FR64, v2f64,
398                           "movsd\t{$src2, $dst|$dst, $src2}">, XD;
399
400   // For the disassembler
401   let isCodeGenOnly = 1 in {
402     def MOVSSrr_REV : SI<0x11, MRMDestReg, (outs VR128:$dst),
403                          (ins VR128:$src1, FR32:$src2),
404                          "movss\t{$src2, $dst|$dst, $src2}", []>, XS;
405     def MOVSDrr_REV : SI<0x11, MRMDestReg, (outs VR128:$dst),
406                          (ins VR128:$src1, FR64:$src2),
407                          "movsd\t{$src2, $dst|$dst, $src2}", []>, XD;
408   }
409 }
410
411 let canFoldAsLoad = 1, isReMaterializable = 1 in {
412   def MOVSSrm : sse12_move_rm<FR32, f32mem, loadf32, "movss">, XS;
413
414   let AddedComplexity = 20 in
415     def MOVSDrm : sse12_move_rm<FR64, f64mem, loadf64, "movsd">, XD;
416 }
417
418 def MOVSSmr : SSI<0x11, MRMDestMem, (outs), (ins f32mem:$dst, FR32:$src),
419                   "movss\t{$src, $dst|$dst, $src}",
420                   [(store FR32:$src, addr:$dst)]>;
421 def MOVSDmr : SDI<0x11, MRMDestMem, (outs), (ins f64mem:$dst, FR64:$src),
422                   "movsd\t{$src, $dst|$dst, $src}",
423                   [(store FR64:$src, addr:$dst)]>;
424
425 // Patterns
426 let Predicates = [HasAVX] in {
427   let AddedComplexity = 15 in {
428   // Extract the low 32-bit value from one vector and insert it into another.
429   def : Pat<(v4f32 (movl VR128:$src1, VR128:$src2)),
430             (VMOVSSrr (v4f32 VR128:$src1),
431                       (EXTRACT_SUBREG (v4f32 VR128:$src2), sub_ss))>;
432   def : Pat<(v4i32 (movl VR128:$src1, VR128:$src2)),
433             (VMOVSSrr (v4i32 VR128:$src1),
434                       (EXTRACT_SUBREG (v4i32 VR128:$src2), sub_ss))>;
435
436   // Extract the low 64-bit value from one vector and insert it into another.
437   def : Pat<(v2f64 (movl VR128:$src1, VR128:$src2)),
438             (VMOVSDrr (v2f64 VR128:$src1),
439                       (EXTRACT_SUBREG (v2f64 VR128:$src2), sub_sd))>;
440   def : Pat<(v2i64 (movl VR128:$src1, VR128:$src2)),
441             (VMOVSDrr (v2i64 VR128:$src1),
442                       (EXTRACT_SUBREG (v2i64 VR128:$src2), sub_sd))>;
443
444   // vector_shuffle v1, v2 <4, 5, 2, 3> using movsd
445   def : Pat<(v4f32 (movlp VR128:$src1, VR128:$src2)),
446             (VMOVSDrr VR128:$src1, (EXTRACT_SUBREG VR128:$src2, sub_sd))>;
447   def : Pat<(v4i32 (movlp VR128:$src1, VR128:$src2)),
448             (VMOVSDrr VR128:$src1, (EXTRACT_SUBREG VR128:$src2, sub_sd))>;
449
450   // Move scalar to XMM zero-extended, zeroing a VR128 then do a
451   // MOVS{S,D} to the lower bits.
452   def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector FR32:$src)))),
453             (VMOVSSrr (v4f32 (V_SET0)), FR32:$src)>;
454   def : Pat<(v4f32 (X86vzmovl (v4f32 VR128:$src))),
455             (VMOVSSrr (v4f32 (V_SET0)),
456                       (f32 (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss)))>;
457   def : Pat<(v4i32 (X86vzmovl (v4i32 VR128:$src))),
458             (VMOVSSrr (v4i32 (V_SET0)),
459                       (EXTRACT_SUBREG (v4i32 VR128:$src), sub_ss))>;
460   def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector FR64:$src)))),
461             (VMOVSDrr (v2f64 (V_SET0)), FR64:$src)>;
462
463   // Move low f32 and clear high bits.
464   def : Pat<(v8f32 (X86vzmovl (v8f32 VR256:$src))),
465             (SUBREG_TO_REG (i32 0),
466               (VMOVSSrr (v4f32 (V_SET0)),
467                         (EXTRACT_SUBREG (v8f32 VR256:$src), sub_ss)), sub_xmm)>;
468   def : Pat<(v8i32 (X86vzmovl (v8i32 VR256:$src))),
469             (SUBREG_TO_REG (i32 0),
470               (VMOVSSrr (v4i32 (V_SET0)),
471                         (EXTRACT_SUBREG (v8i32 VR256:$src), sub_ss)), sub_xmm)>;
472   }
473
474   let AddedComplexity = 20 in {
475   // MOVSSrm zeros the high parts of the register; represent this
476   // with SUBREG_TO_REG. The AVX versions also write: DST[255:128] <- 0
477   def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector (loadf32 addr:$src))))),
478             (SUBREG_TO_REG (i32 0), (VMOVSSrm addr:$src), sub_ss)>;
479   def : Pat<(v4f32 (scalar_to_vector (loadf32 addr:$src))),
480             (SUBREG_TO_REG (i32 0), (VMOVSSrm addr:$src), sub_ss)>;
481   def : Pat<(v4f32 (X86vzmovl (loadv4f32 addr:$src))),
482             (SUBREG_TO_REG (i32 0), (VMOVSSrm addr:$src), sub_ss)>;
483
484   // MOVSDrm zeros the high parts of the register; represent this
485   // with SUBREG_TO_REG. The AVX versions also write: DST[255:128] <- 0
486   def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector (loadf64 addr:$src))))),
487             (SUBREG_TO_REG (i64 0), (VMOVSDrm addr:$src), sub_sd)>;
488   def : Pat<(v2f64 (scalar_to_vector (loadf64 addr:$src))),
489             (SUBREG_TO_REG (i64 0), (VMOVSDrm addr:$src), sub_sd)>;
490   def : Pat<(v2f64 (X86vzmovl (loadv2f64 addr:$src))),
491             (SUBREG_TO_REG (i64 0), (VMOVSDrm addr:$src), sub_sd)>;
492   def : Pat<(v2f64 (X86vzmovl (bc_v2f64 (loadv4f32 addr:$src)))),
493             (SUBREG_TO_REG (i64 0), (VMOVSDrm addr:$src), sub_sd)>;
494   def : Pat<(v2f64 (X86vzload addr:$src)),
495             (SUBREG_TO_REG (i64 0), (VMOVSDrm addr:$src), sub_sd)>;
496
497   // Represent the same patterns above but in the form they appear for
498   // 256-bit types
499   def : Pat<(v8i32 (X86vzmovl (insert_subvector undef,
500                    (v4i32 (scalar_to_vector (loadi32 addr:$src))), (i32 0)))),
501             (SUBREG_TO_REG (i32 0), (VMOVSSrm addr:$src), sub_ss)>;
502   def : Pat<(v8f32 (X86vzmovl (insert_subvector undef,
503                    (v4f32 (scalar_to_vector (loadf32 addr:$src))), (i32 0)))),
504             (SUBREG_TO_REG (i32 0), (VMOVSSrm addr:$src), sub_ss)>;
505   def : Pat<(v4f64 (X86vzmovl (insert_subvector undef,
506                    (v2f64 (scalar_to_vector (loadf64 addr:$src))), (i32 0)))),
507             (SUBREG_TO_REG (i32 0), (VMOVSDrm addr:$src), sub_sd)>;
508   }
509   def : Pat<(v8f32 (X86vzmovl (insert_subvector undef,
510                    (v4f32 (scalar_to_vector FR32:$src)), (i32 0)))),
511             (SUBREG_TO_REG (i32 0),
512                            (v4f32 (VMOVSSrr (v4f32 (V_SET0)), FR32:$src)),
513                            sub_xmm)>;
514   def : Pat<(v4f64 (X86vzmovl (insert_subvector undef,
515                    (v2f64 (scalar_to_vector FR64:$src)), (i32 0)))),
516             (SUBREG_TO_REG (i64 0),
517                            (v2f64 (VMOVSDrr (v2f64 (V_SET0)), FR64:$src)),
518                            sub_xmm)>;
519   def : Pat<(v4i64 (X86vzmovl (insert_subvector undef,
520                    (v2i64 (scalar_to_vector (loadi64 addr:$src))), (i32 0)))),
521             (SUBREG_TO_REG (i64 0), (VMOVSDrm addr:$src), sub_sd)>;
522
523   // Move low f64 and clear high bits.
524   def : Pat<(v4f64 (X86vzmovl (v4f64 VR256:$src))),
525             (SUBREG_TO_REG (i32 0),
526               (VMOVSDrr (v2f64 (V_SET0)),
527                         (EXTRACT_SUBREG (v4f64 VR256:$src), sub_sd)), sub_xmm)>;
528
529   def : Pat<(v4i64 (X86vzmovl (v4i64 VR256:$src))),
530             (SUBREG_TO_REG (i32 0),
531               (VMOVSDrr (v2i64 (V_SET0)),
532                         (EXTRACT_SUBREG (v4i64 VR256:$src), sub_sd)), sub_xmm)>;
533
534 // Extract and store.
535   def : Pat<(store (f32 (vector_extract (v4f32 VR128:$src), (iPTR 0))),
536                    addr:$dst),
537             (VMOVSSmr addr:$dst,
538                      (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss))>;
539   def : Pat<(store (f64 (vector_extract (v2f64 VR128:$src), (iPTR 0))),
540                    addr:$dst),
541             (VMOVSDmr addr:$dst,
542                      (EXTRACT_SUBREG (v2f64 VR128:$src), sub_sd))>;
543
544   // Shuffle with VMOVSS
545   def : Pat<(v4f32 (X86Movss VR128:$src1, (scalar_to_vector FR32:$src2))),
546             (VMOVSSrr VR128:$src1, FR32:$src2)>;
547   def : Pat<(v4i32 (X86Movss VR128:$src1, VR128:$src2)),
548             (VMOVSSrr (v4i32 VR128:$src1),
549                       (EXTRACT_SUBREG (v4i32 VR128:$src2), sub_ss))>;
550   def : Pat<(v4f32 (X86Movss VR128:$src1, VR128:$src2)),
551             (VMOVSSrr (v4f32 VR128:$src1),
552                       (EXTRACT_SUBREG (v4f32 VR128:$src2), sub_ss))>;
553
554   // 256-bit variants
555   def : Pat<(v8i32 (X86Movss VR256:$src1, VR256:$src2)),
556             (SUBREG_TO_REG (i32 0),
557                 (VMOVSSrr (EXTRACT_SUBREG (v8i32 VR256:$src1), sub_ss),
558                           (EXTRACT_SUBREG (v8i32 VR256:$src2), sub_ss)), sub_xmm)>;
559   def : Pat<(v8f32 (X86Movss VR256:$src1, VR256:$src2)),
560             (SUBREG_TO_REG (i32 0),
561                 (VMOVSSrr (EXTRACT_SUBREG (v8f32 VR256:$src1), sub_ss),
562                           (EXTRACT_SUBREG (v8f32 VR256:$src2), sub_ss)), sub_xmm)>;
563
564   // Shuffle with VMOVSD
565   def : Pat<(v2f64 (X86Movsd VR128:$src1, (scalar_to_vector FR64:$src2))),
566             (VMOVSDrr VR128:$src1, FR64:$src2)>;
567   def : Pat<(v2i64 (X86Movsd VR128:$src1, VR128:$src2)),
568             (VMOVSDrr (v2i64 VR128:$src1),
569                      (EXTRACT_SUBREG (v2i64 VR128:$src2), sub_sd))>;
570   def : Pat<(v2f64 (X86Movsd VR128:$src1, VR128:$src2)),
571             (VMOVSDrr (v2f64 VR128:$src1),
572                      (EXTRACT_SUBREG (v2f64 VR128:$src2), sub_sd))>;
573   def : Pat<(v4f32 (X86Movsd VR128:$src1, VR128:$src2)),
574             (VMOVSDrr VR128:$src1, (EXTRACT_SUBREG (v4f32 VR128:$src2),
575                                                    sub_sd))>;
576   def : Pat<(v4i32 (X86Movsd VR128:$src1, VR128:$src2)),
577             (VMOVSDrr VR128:$src1, (EXTRACT_SUBREG (v4i32 VR128:$src2),
578                                                    sub_sd))>;
579
580   // 256-bit variants
581   def : Pat<(v4i64 (X86Movsd VR256:$src1, VR256:$src2)),
582             (SUBREG_TO_REG (i32 0),
583                 (VMOVSDrr (EXTRACT_SUBREG (v4i64 VR256:$src1), sub_sd),
584                           (EXTRACT_SUBREG (v4i64 VR256:$src2), sub_sd)), sub_xmm)>;
585   def : Pat<(v4f64 (X86Movsd VR256:$src1, VR256:$src2)),
586             (SUBREG_TO_REG (i32 0),
587                 (VMOVSDrr (EXTRACT_SUBREG (v4f64 VR256:$src1), sub_sd),
588                           (EXTRACT_SUBREG (v4f64 VR256:$src2), sub_sd)), sub_xmm)>;
589
590
591   // FIXME: Instead of a X86Movlps there should be a X86Movsd here, the problem
592   // is during lowering, where it's not possible to recognize the fold cause
593   // it has two uses through a bitcast. One use disappears at isel time and the
594   // fold opportunity reappears.
595   def : Pat<(v2f64 (X86Movlpd VR128:$src1, VR128:$src2)),
596             (VMOVSDrr VR128:$src1, (EXTRACT_SUBREG (v2f64 VR128:$src2),
597                                                    sub_sd))>;
598   def : Pat<(v2i64 (X86Movlpd VR128:$src1, VR128:$src2)),
599             (VMOVSDrr VR128:$src1, (EXTRACT_SUBREG (v2i64 VR128:$src2),
600                                                    sub_sd))>;
601   def : Pat<(v4f32 (X86Movlps VR128:$src1, VR128:$src2)),
602             (VMOVSDrr VR128:$src1, (EXTRACT_SUBREG (v4f32 VR128:$src2),
603                                                    sub_sd))>;
604   def : Pat<(v4i32 (X86Movlps VR128:$src1, VR128:$src2)),
605             (VMOVSDrr VR128:$src1, (EXTRACT_SUBREG (v4i32 VR128:$src2),
606                                                    sub_sd))>;
607 }
608
609 let Predicates = [HasSSE1] in {
610   let AddedComplexity = 15 in {
611   // Extract the low 32-bit value from one vector and insert it into another.
612   def : Pat<(v4f32 (movl VR128:$src1, VR128:$src2)),
613             (MOVSSrr (v4f32 VR128:$src1),
614                      (EXTRACT_SUBREG (v4f32 VR128:$src2), sub_ss))>;
615   def : Pat<(v4i32 (movl VR128:$src1, VR128:$src2)),
616             (MOVSSrr (v4i32 VR128:$src1),
617                      (EXTRACT_SUBREG (v4i32 VR128:$src2), sub_ss))>;
618
619   // Move scalar to XMM zero-extended, zeroing a VR128 then do a
620   // MOVSS to the lower bits.
621   def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector FR32:$src)))),
622             (MOVSSrr (v4f32 (V_SET0)), FR32:$src)>;
623   def : Pat<(v4f32 (X86vzmovl (v4f32 VR128:$src))),
624             (MOVSSrr (v4f32 (V_SET0)),
625                      (f32 (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss)))>;
626   def : Pat<(v4i32 (X86vzmovl (v4i32 VR128:$src))),
627             (MOVSSrr (v4i32 (V_SET0)),
628                      (EXTRACT_SUBREG (v4i32 VR128:$src), sub_ss))>;
629   }
630
631   let AddedComplexity = 20 in {
632   // MOVSSrm zeros the high parts of the register; represent this
633   // with SUBREG_TO_REG.
634   def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector (loadf32 addr:$src))))),
635             (SUBREG_TO_REG (i32 0), (MOVSSrm addr:$src), sub_ss)>;
636   def : Pat<(v4f32 (scalar_to_vector (loadf32 addr:$src))),
637             (SUBREG_TO_REG (i32 0), (MOVSSrm addr:$src), sub_ss)>;
638   def : Pat<(v4f32 (X86vzmovl (loadv4f32 addr:$src))),
639             (SUBREG_TO_REG (i32 0), (MOVSSrm addr:$src), sub_ss)>;
640   }
641
642   // Extract and store.
643   def : Pat<(store (f32 (vector_extract (v4f32 VR128:$src), (iPTR 0))),
644                    addr:$dst),
645             (MOVSSmr addr:$dst,
646                      (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss))>;
647
648   // Shuffle with MOVSS
649   def : Pat<(v4f32 (X86Movss VR128:$src1, (scalar_to_vector FR32:$src2))),
650             (MOVSSrr VR128:$src1, FR32:$src2)>;
651   def : Pat<(v4i32 (X86Movss VR128:$src1, VR128:$src2)),
652             (MOVSSrr (v4i32 VR128:$src1),
653                      (EXTRACT_SUBREG (v4i32 VR128:$src2), sub_ss))>;
654   def : Pat<(v4f32 (X86Movss VR128:$src1, VR128:$src2)),
655             (MOVSSrr (v4f32 VR128:$src1),
656                      (EXTRACT_SUBREG (v4f32 VR128:$src2), sub_ss))>;
657 }
658
659 let Predicates = [HasSSE2] in {
660   let AddedComplexity = 15 in {
661   // Extract the low 64-bit value from one vector and insert it into another.
662   def : Pat<(v2f64 (movl VR128:$src1, VR128:$src2)),
663             (MOVSDrr (v2f64 VR128:$src1),
664                      (EXTRACT_SUBREG (v2f64 VR128:$src2), sub_sd))>;
665   def : Pat<(v2i64 (movl VR128:$src1, VR128:$src2)),
666             (MOVSDrr (v2i64 VR128:$src1),
667                      (EXTRACT_SUBREG (v2i64 VR128:$src2), sub_sd))>;
668
669   // vector_shuffle v1, v2 <4, 5, 2, 3> using movsd
670   def : Pat<(v4f32 (movlp VR128:$src1, VR128:$src2)),
671             (MOVSDrr VR128:$src1, (EXTRACT_SUBREG VR128:$src2, sub_sd))>;
672   def : Pat<(v4i32 (movlp VR128:$src1, VR128:$src2)),
673             (MOVSDrr VR128:$src1, (EXTRACT_SUBREG VR128:$src2, sub_sd))>;
674
675   // Move scalar to XMM zero-extended, zeroing a VR128 then do a
676   // MOVSD to the lower bits.
677   def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector FR64:$src)))),
678             (MOVSDrr (v2f64 (V_SET0)), FR64:$src)>;
679   }
680
681   let AddedComplexity = 20 in {
682   // MOVSDrm zeros the high parts of the register; represent this
683   // with SUBREG_TO_REG.
684   def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector (loadf64 addr:$src))))),
685             (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), sub_sd)>;
686   def : Pat<(v2f64 (scalar_to_vector (loadf64 addr:$src))),
687             (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), sub_sd)>;
688   def : Pat<(v2f64 (X86vzmovl (loadv2f64 addr:$src))),
689             (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), sub_sd)>;
690   def : Pat<(v2f64 (X86vzmovl (bc_v2f64 (loadv4f32 addr:$src)))),
691             (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), sub_sd)>;
692   def : Pat<(v2f64 (X86vzload addr:$src)),
693             (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), sub_sd)>;
694   }
695
696   // Extract and store.
697   def : Pat<(store (f64 (vector_extract (v2f64 VR128:$src), (iPTR 0))),
698                    addr:$dst),
699             (MOVSDmr addr:$dst,
700                      (EXTRACT_SUBREG (v2f64 VR128:$src), sub_sd))>;
701
702   // Shuffle with MOVSD
703   def : Pat<(v2f64 (X86Movsd VR128:$src1, (scalar_to_vector FR64:$src2))),
704             (MOVSDrr VR128:$src1, FR64:$src2)>;
705   def : Pat<(v2i64 (X86Movsd VR128:$src1, VR128:$src2)),
706             (MOVSDrr (v2i64 VR128:$src1),
707                      (EXTRACT_SUBREG (v2i64 VR128:$src2), sub_sd))>;
708   def : Pat<(v2f64 (X86Movsd VR128:$src1, VR128:$src2)),
709             (MOVSDrr (v2f64 VR128:$src1),
710                      (EXTRACT_SUBREG (v2f64 VR128:$src2), sub_sd))>;
711   def : Pat<(v4f32 (X86Movsd VR128:$src1, VR128:$src2)),
712             (MOVSDrr VR128:$src1, (EXTRACT_SUBREG (v4f32 VR128:$src2),sub_sd))>;
713   def : Pat<(v4i32 (X86Movsd VR128:$src1, VR128:$src2)),
714             (MOVSDrr VR128:$src1, (EXTRACT_SUBREG (v4i32 VR128:$src2),sub_sd))>;
715
716   // FIXME: Instead of a X86Movlps there should be a X86Movsd here, the problem
717   // is during lowering, where it's not possible to recognize the fold cause
718   // it has two uses through a bitcast. One use disappears at isel time and the
719   // fold opportunity reappears.
720   def : Pat<(v2f64 (X86Movlpd VR128:$src1, VR128:$src2)),
721             (MOVSDrr VR128:$src1, (EXTRACT_SUBREG (v2f64 VR128:$src2),sub_sd))>;
722   def : Pat<(v2i64 (X86Movlpd VR128:$src1, VR128:$src2)),
723             (MOVSDrr VR128:$src1, (EXTRACT_SUBREG (v2i64 VR128:$src2),sub_sd))>;
724   def : Pat<(v4f32 (X86Movlps VR128:$src1, VR128:$src2)),
725             (MOVSDrr VR128:$src1, (EXTRACT_SUBREG (v4f32 VR128:$src2),sub_sd))>;
726   def : Pat<(v4i32 (X86Movlps VR128:$src1, VR128:$src2)),
727             (MOVSDrr VR128:$src1, (EXTRACT_SUBREG (v4i32 VR128:$src2),sub_sd))>;
728 }
729
730 //===----------------------------------------------------------------------===//
731 // SSE 1 & 2 - Move Aligned/Unaligned FP Instructions
732 //===----------------------------------------------------------------------===//
733
734 multiclass sse12_mov_packed<bits<8> opc, RegisterClass RC,
735                             X86MemOperand x86memop, PatFrag ld_frag,
736                             string asm, Domain d,
737                             bit IsReMaterializable = 1> {
738 let neverHasSideEffects = 1 in
739   def rr : PI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src),
740               !strconcat(asm, "\t{$src, $dst|$dst, $src}"), [], d>;
741 let canFoldAsLoad = 1, isReMaterializable = IsReMaterializable in
742   def rm : PI<opc, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
743               !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
744                    [(set RC:$dst, (ld_frag addr:$src))], d>;
745 }
746
747 defm VMOVAPS : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv4f32,
748                               "movaps", SSEPackedSingle>, TB, VEX;
749 defm VMOVAPD : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv2f64,
750                               "movapd", SSEPackedDouble>, TB, OpSize, VEX;
751 defm VMOVUPS : sse12_mov_packed<0x10, VR128, f128mem, loadv4f32,
752                               "movups", SSEPackedSingle>, TB, VEX;
753 defm VMOVUPD : sse12_mov_packed<0x10, VR128, f128mem, loadv2f64,
754                               "movupd", SSEPackedDouble, 0>, TB, OpSize, VEX;
755
756 defm VMOVAPSY : sse12_mov_packed<0x28, VR256, f256mem, alignedloadv8f32,
757                               "movaps", SSEPackedSingle>, TB, VEX;
758 defm VMOVAPDY : sse12_mov_packed<0x28, VR256, f256mem, alignedloadv4f64,
759                               "movapd", SSEPackedDouble>, TB, OpSize, VEX;
760 defm VMOVUPSY : sse12_mov_packed<0x10, VR256, f256mem, loadv8f32,
761                               "movups", SSEPackedSingle>, TB, VEX;
762 defm VMOVUPDY : sse12_mov_packed<0x10, VR256, f256mem, loadv4f64,
763                               "movupd", SSEPackedDouble, 0>, TB, OpSize, VEX;
764 defm MOVAPS : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv4f32,
765                               "movaps", SSEPackedSingle>, TB;
766 defm MOVAPD : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv2f64,
767                               "movapd", SSEPackedDouble>, TB, OpSize;
768 defm MOVUPS : sse12_mov_packed<0x10, VR128, f128mem, loadv4f32,
769                               "movups", SSEPackedSingle>, TB;
770 defm MOVUPD : sse12_mov_packed<0x10, VR128, f128mem, loadv2f64,
771                               "movupd", SSEPackedDouble, 0>, TB, OpSize;
772
773 def VMOVAPSmr : VPSI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
774                    "movaps\t{$src, $dst|$dst, $src}",
775                    [(alignedstore (v4f32 VR128:$src), addr:$dst)]>, VEX;
776 def VMOVAPDmr : VPDI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
777                    "movapd\t{$src, $dst|$dst, $src}",
778                    [(alignedstore (v2f64 VR128:$src), addr:$dst)]>, VEX;
779 def VMOVUPSmr : VPSI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
780                    "movups\t{$src, $dst|$dst, $src}",
781                    [(store (v4f32 VR128:$src), addr:$dst)]>, VEX;
782 def VMOVUPDmr : VPDI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
783                    "movupd\t{$src, $dst|$dst, $src}",
784                    [(store (v2f64 VR128:$src), addr:$dst)]>, VEX;
785 def VMOVAPSYmr : VPSI<0x29, MRMDestMem, (outs), (ins f256mem:$dst, VR256:$src),
786                    "movaps\t{$src, $dst|$dst, $src}",
787                    [(alignedstore256 (v8f32 VR256:$src), addr:$dst)]>, VEX;
788 def VMOVAPDYmr : VPDI<0x29, MRMDestMem, (outs), (ins f256mem:$dst, VR256:$src),
789                    "movapd\t{$src, $dst|$dst, $src}",
790                    [(alignedstore256 (v4f64 VR256:$src), addr:$dst)]>, VEX;
791 def VMOVUPSYmr : VPSI<0x11, MRMDestMem, (outs), (ins f256mem:$dst, VR256:$src),
792                    "movups\t{$src, $dst|$dst, $src}",
793                    [(store (v8f32 VR256:$src), addr:$dst)]>, VEX;
794 def VMOVUPDYmr : VPDI<0x11, MRMDestMem, (outs), (ins f256mem:$dst, VR256:$src),
795                    "movupd\t{$src, $dst|$dst, $src}",
796                    [(store (v4f64 VR256:$src), addr:$dst)]>, VEX;
797
798 // For disassembler
799 let isCodeGenOnly = 1 in {
800   def VMOVAPSrr_REV : VPSI<0x29, MRMDestReg, (outs VR128:$dst),
801                           (ins VR128:$src),
802                           "movaps\t{$src, $dst|$dst, $src}", []>, VEX;
803   def VMOVAPDrr_REV : VPDI<0x29, MRMDestReg, (outs VR128:$dst),
804                            (ins VR128:$src),
805                            "movapd\t{$src, $dst|$dst, $src}", []>, VEX;
806   def VMOVUPSrr_REV : VPSI<0x11, MRMDestReg, (outs VR128:$dst),
807                            (ins VR128:$src),
808                            "movups\t{$src, $dst|$dst, $src}", []>, VEX;
809   def VMOVUPDrr_REV : VPDI<0x11, MRMDestReg, (outs VR128:$dst),
810                            (ins VR128:$src),
811                            "movupd\t{$src, $dst|$dst, $src}", []>, VEX;
812   def VMOVAPSYrr_REV : VPSI<0x29, MRMDestReg, (outs VR256:$dst),
813                             (ins VR256:$src),
814                             "movaps\t{$src, $dst|$dst, $src}", []>, VEX;
815   def VMOVAPDYrr_REV : VPDI<0x29, MRMDestReg, (outs VR256:$dst),
816                             (ins VR256:$src),
817                             "movapd\t{$src, $dst|$dst, $src}", []>, VEX;
818   def VMOVUPSYrr_REV : VPSI<0x11, MRMDestReg, (outs VR256:$dst),
819                             (ins VR256:$src),
820                             "movups\t{$src, $dst|$dst, $src}", []>, VEX;
821   def VMOVUPDYrr_REV : VPDI<0x11, MRMDestReg, (outs VR256:$dst),
822                             (ins VR256:$src),
823                             "movupd\t{$src, $dst|$dst, $src}", []>, VEX;
824 }
825
826 let Predicates = [HasAVX] in {
827 def : Pat<(v8i32 (X86vzmovl
828                         (insert_subvector undef, (v4i32 VR128:$src), (i32 0)))),
829           (SUBREG_TO_REG (i32 0), (VMOVAPSrr VR128:$src), sub_xmm)>;
830 def : Pat<(v4i64 (X86vzmovl
831                         (insert_subvector undef, (v2i64 VR128:$src), (i32 0)))),
832           (SUBREG_TO_REG (i32 0), (VMOVAPSrr VR128:$src), sub_xmm)>;
833 def : Pat<(v8f32 (X86vzmovl
834                         (insert_subvector undef, (v4f32 VR128:$src), (i32 0)))),
835           (SUBREG_TO_REG (i32 0), (VMOVAPSrr VR128:$src), sub_xmm)>;
836 def : Pat<(v4f64 (X86vzmovl
837                         (insert_subvector undef, (v2f64 VR128:$src), (i32 0)))),
838           (SUBREG_TO_REG (i32 0), (VMOVAPSrr VR128:$src), sub_xmm)>;
839 }
840
841
842 def : Pat<(int_x86_avx_loadu_ps_256 addr:$src), (VMOVUPSYrm addr:$src)>;
843 def : Pat<(int_x86_avx_storeu_ps_256 addr:$dst, VR256:$src),
844           (VMOVUPSYmr addr:$dst, VR256:$src)>;
845
846 def : Pat<(int_x86_avx_loadu_pd_256 addr:$src), (VMOVUPDYrm addr:$src)>;
847 def : Pat<(int_x86_avx_storeu_pd_256 addr:$dst, VR256:$src),
848           (VMOVUPDYmr addr:$dst, VR256:$src)>;
849
850 def MOVAPSmr : PSI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
851                    "movaps\t{$src, $dst|$dst, $src}",
852                    [(alignedstore (v4f32 VR128:$src), addr:$dst)]>;
853 def MOVAPDmr : PDI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
854                    "movapd\t{$src, $dst|$dst, $src}",
855                    [(alignedstore (v2f64 VR128:$src), addr:$dst)]>;
856 def MOVUPSmr : PSI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
857                    "movups\t{$src, $dst|$dst, $src}",
858                    [(store (v4f32 VR128:$src), addr:$dst)]>;
859 def MOVUPDmr : PDI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
860                    "movupd\t{$src, $dst|$dst, $src}",
861                    [(store (v2f64 VR128:$src), addr:$dst)]>;
862
863 // For disassembler
864 let isCodeGenOnly = 1 in {
865   def MOVAPSrr_REV : PSI<0x29, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
866                          "movaps\t{$src, $dst|$dst, $src}", []>;
867   def MOVAPDrr_REV : PDI<0x29, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
868                          "movapd\t{$src, $dst|$dst, $src}", []>;
869   def MOVUPSrr_REV : PSI<0x11, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
870                          "movups\t{$src, $dst|$dst, $src}", []>;
871   def MOVUPDrr_REV : PDI<0x11, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
872                          "movupd\t{$src, $dst|$dst, $src}", []>;
873 }
874
875 let Predicates = [HasAVX] in {
876   def : Pat<(int_x86_sse_storeu_ps addr:$dst, VR128:$src),
877             (VMOVUPSmr addr:$dst, VR128:$src)>;
878   def : Pat<(int_x86_sse2_storeu_pd addr:$dst, VR128:$src),
879             (VMOVUPDmr addr:$dst, VR128:$src)>;
880 }
881
882 let Predicates = [HasSSE1] in
883   def : Pat<(int_x86_sse_storeu_ps addr:$dst, VR128:$src),
884             (MOVUPSmr addr:$dst, VR128:$src)>;
885 let Predicates = [HasSSE2] in
886   def : Pat<(int_x86_sse2_storeu_pd addr:$dst, VR128:$src),
887             (MOVUPDmr addr:$dst, VR128:$src)>;
888
889 // Use vmovaps/vmovups for AVX integer load/store.
890 let Predicates = [HasAVX] in {
891   // 128-bit load/store
892   def : Pat<(alignedloadv4i32 addr:$src),
893             (VMOVAPSrm addr:$src)>;
894   def : Pat<(loadv4i32 addr:$src),
895             (VMOVUPSrm addr:$src)>;
896   def : Pat<(alignedloadv2i64 addr:$src),
897             (VMOVAPSrm addr:$src)>;
898   def : Pat<(loadv2i64 addr:$src),
899             (VMOVUPSrm addr:$src)>;
900
901   def : Pat<(alignedstore (v2i64 VR128:$src), addr:$dst),
902             (VMOVAPSmr addr:$dst, VR128:$src)>;
903   def : Pat<(alignedstore (v4i32 VR128:$src), addr:$dst),
904             (VMOVAPSmr addr:$dst, VR128:$src)>;
905   def : Pat<(alignedstore (v8i16 VR128:$src), addr:$dst),
906             (VMOVAPSmr addr:$dst, VR128:$src)>;
907   def : Pat<(alignedstore (v16i8 VR128:$src), addr:$dst),
908             (VMOVAPSmr addr:$dst, VR128:$src)>;
909   def : Pat<(store (v2i64 VR128:$src), addr:$dst),
910             (VMOVUPSmr addr:$dst, VR128:$src)>;
911   def : Pat<(store (v4i32 VR128:$src), addr:$dst),
912             (VMOVUPSmr addr:$dst, VR128:$src)>;
913   def : Pat<(store (v8i16 VR128:$src), addr:$dst),
914             (VMOVUPSmr addr:$dst, VR128:$src)>;
915   def : Pat<(store (v16i8 VR128:$src), addr:$dst),
916             (VMOVUPSmr addr:$dst, VR128:$src)>;
917
918   // 256-bit load/store
919   def : Pat<(alignedloadv4i64 addr:$src),
920             (VMOVAPSYrm addr:$src)>;
921   def : Pat<(loadv4i64 addr:$src),
922             (VMOVUPSYrm addr:$src)>;
923   def : Pat<(alignedloadv8i32 addr:$src),
924             (VMOVAPSYrm addr:$src)>;
925   def : Pat<(loadv8i32 addr:$src),
926             (VMOVUPSYrm addr:$src)>;
927   def : Pat<(alignedstore256 (v4i64 VR256:$src), addr:$dst),
928             (VMOVAPSYmr addr:$dst, VR256:$src)>;
929   def : Pat<(alignedstore256 (v8i32 VR256:$src), addr:$dst),
930             (VMOVAPSYmr addr:$dst, VR256:$src)>;
931   def : Pat<(alignedstore256 (v16i16 VR256:$src), addr:$dst),
932             (VMOVAPSYmr addr:$dst, VR256:$src)>;
933   def : Pat<(alignedstore256 (v32i8 VR256:$src), addr:$dst),
934             (VMOVAPSYmr addr:$dst, VR256:$src)>;
935   def : Pat<(store (v4i64 VR256:$src), addr:$dst),
936             (VMOVUPSYmr addr:$dst, VR256:$src)>;
937   def : Pat<(store (v8i32 VR256:$src), addr:$dst),
938             (VMOVUPSYmr addr:$dst, VR256:$src)>;
939   def : Pat<(store (v16i16 VR256:$src), addr:$dst),
940             (VMOVUPSYmr addr:$dst, VR256:$src)>;
941   def : Pat<(store (v32i8 VR256:$src), addr:$dst),
942             (VMOVUPSYmr addr:$dst, VR256:$src)>;
943 }
944
945 // Use movaps / movups for SSE integer load / store (one byte shorter).
946 // The instructions selected below are then converted to MOVDQA/MOVDQU
947 // during the SSE domain pass.
948 let Predicates = [HasSSE1] in {
949   def : Pat<(alignedloadv4i32 addr:$src),
950             (MOVAPSrm addr:$src)>;
951   def : Pat<(loadv4i32 addr:$src),
952             (MOVUPSrm addr:$src)>;
953   def : Pat<(alignedloadv2i64 addr:$src),
954             (MOVAPSrm addr:$src)>;
955   def : Pat<(loadv2i64 addr:$src),
956             (MOVUPSrm addr:$src)>;
957
958   def : Pat<(alignedstore (v2i64 VR128:$src), addr:$dst),
959             (MOVAPSmr addr:$dst, VR128:$src)>;
960   def : Pat<(alignedstore (v4i32 VR128:$src), addr:$dst),
961             (MOVAPSmr addr:$dst, VR128:$src)>;
962   def : Pat<(alignedstore (v8i16 VR128:$src), addr:$dst),
963             (MOVAPSmr addr:$dst, VR128:$src)>;
964   def : Pat<(alignedstore (v16i8 VR128:$src), addr:$dst),
965             (MOVAPSmr addr:$dst, VR128:$src)>;
966   def : Pat<(store (v2i64 VR128:$src), addr:$dst),
967             (MOVUPSmr addr:$dst, VR128:$src)>;
968   def : Pat<(store (v4i32 VR128:$src), addr:$dst),
969             (MOVUPSmr addr:$dst, VR128:$src)>;
970   def : Pat<(store (v8i16 VR128:$src), addr:$dst),
971             (MOVUPSmr addr:$dst, VR128:$src)>;
972   def : Pat<(store (v16i8 VR128:$src), addr:$dst),
973             (MOVUPSmr addr:$dst, VR128:$src)>;
974 }
975
976 // Alias instruction to do FR32 or FR64 reg-to-reg copy using movaps. Upper
977 // bits are disregarded. FIXME: Set encoding to pseudo!
978 let neverHasSideEffects = 1 in {
979 def FsVMOVAPSrr : VPSI<0x28, MRMSrcReg, (outs FR32:$dst), (ins FR32:$src),
980                        "movaps\t{$src, $dst|$dst, $src}", []>, VEX;
981 def FsVMOVAPDrr : VPDI<0x28, MRMSrcReg, (outs FR64:$dst), (ins FR64:$src),
982                        "movapd\t{$src, $dst|$dst, $src}", []>, VEX;
983 def FsMOVAPSrr : PSI<0x28, MRMSrcReg, (outs FR32:$dst), (ins FR32:$src),
984                      "movaps\t{$src, $dst|$dst, $src}", []>;
985 def FsMOVAPDrr : PDI<0x28, MRMSrcReg, (outs FR64:$dst), (ins FR64:$src),
986                      "movapd\t{$src, $dst|$dst, $src}", []>;
987 }
988
989 // Alias instruction to load FR32 or FR64 from f128mem using movaps. Upper
990 // bits are disregarded. FIXME: Set encoding to pseudo!
991 let canFoldAsLoad = 1, isReMaterializable = 1 in {
992 let isCodeGenOnly = 1 in {
993   def FsVMOVAPSrm : VPSI<0x28, MRMSrcMem, (outs FR32:$dst), (ins f128mem:$src),
994                          "movaps\t{$src, $dst|$dst, $src}",
995                          [(set FR32:$dst, (alignedloadfsf32 addr:$src))]>, VEX;
996   def FsVMOVAPDrm : VPDI<0x28, MRMSrcMem, (outs FR64:$dst), (ins f128mem:$src),
997                          "movapd\t{$src, $dst|$dst, $src}",
998                          [(set FR64:$dst, (alignedloadfsf64 addr:$src))]>, VEX;
999 }
1000 def FsMOVAPSrm : PSI<0x28, MRMSrcMem, (outs FR32:$dst), (ins f128mem:$src),
1001                      "movaps\t{$src, $dst|$dst, $src}",
1002                      [(set FR32:$dst, (alignedloadfsf32 addr:$src))]>;
1003 def FsMOVAPDrm : PDI<0x28, MRMSrcMem, (outs FR64:$dst), (ins f128mem:$src),
1004                      "movapd\t{$src, $dst|$dst, $src}",
1005                      [(set FR64:$dst, (alignedloadfsf64 addr:$src))]>;
1006 }
1007
1008 //===----------------------------------------------------------------------===//
1009 // SSE 1 & 2 - Move Low packed FP Instructions
1010 //===----------------------------------------------------------------------===//
1011
1012 multiclass sse12_mov_hilo_packed<bits<8>opc, RegisterClass RC,
1013                                  PatFrag mov_frag, string base_opc,
1014                                  string asm_opr> {
1015   def PSrm : PI<opc, MRMSrcMem,
1016          (outs VR128:$dst), (ins VR128:$src1, f64mem:$src2),
1017          !strconcat(base_opc, "s", asm_opr),
1018      [(set RC:$dst,
1019        (mov_frag RC:$src1,
1020               (bc_v4f32 (v2f64 (scalar_to_vector (loadf64 addr:$src2))))))],
1021               SSEPackedSingle>, TB;
1022
1023   def PDrm : PI<opc, MRMSrcMem,
1024          (outs RC:$dst), (ins RC:$src1, f64mem:$src2),
1025          !strconcat(base_opc, "d", asm_opr),
1026      [(set RC:$dst, (v2f64 (mov_frag RC:$src1,
1027                               (scalar_to_vector (loadf64 addr:$src2)))))],
1028               SSEPackedDouble>, TB, OpSize;
1029 }
1030
1031 let AddedComplexity = 20 in {
1032   defm VMOVL : sse12_mov_hilo_packed<0x12, VR128, movlp, "movlp",
1033                      "\t{$src2, $src1, $dst|$dst, $src1, $src2}">, VEX_4V;
1034 }
1035 let Constraints = "$src1 = $dst", AddedComplexity = 20 in {
1036   defm MOVL : sse12_mov_hilo_packed<0x12, VR128, movlp, "movlp",
1037                                    "\t{$src2, $dst|$dst, $src2}">;
1038 }
1039
1040 def VMOVLPSmr : VPSI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1041                    "movlps\t{$src, $dst|$dst, $src}",
1042                    [(store (f64 (vector_extract (bc_v2f64 (v4f32 VR128:$src)),
1043                                  (iPTR 0))), addr:$dst)]>, VEX;
1044 def VMOVLPDmr : VPDI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1045                    "movlpd\t{$src, $dst|$dst, $src}",
1046                    [(store (f64 (vector_extract (v2f64 VR128:$src),
1047                                  (iPTR 0))), addr:$dst)]>, VEX;
1048 def MOVLPSmr : PSI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1049                    "movlps\t{$src, $dst|$dst, $src}",
1050                    [(store (f64 (vector_extract (bc_v2f64 (v4f32 VR128:$src)),
1051                                  (iPTR 0))), addr:$dst)]>;
1052 def MOVLPDmr : PDI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1053                    "movlpd\t{$src, $dst|$dst, $src}",
1054                    [(store (f64 (vector_extract (v2f64 VR128:$src),
1055                                  (iPTR 0))), addr:$dst)]>;
1056
1057 let Predicates = [HasAVX] in {
1058   let AddedComplexity = 20 in {
1059     // vector_shuffle v1, (load v2) <4, 5, 2, 3> using MOVLPS
1060     def : Pat<(v4f32 (movlp VR128:$src1, (load addr:$src2))),
1061               (VMOVLPSrm VR128:$src1, addr:$src2)>;
1062     def : Pat<(v4i32 (movlp VR128:$src1, (load addr:$src2))),
1063               (VMOVLPSrm VR128:$src1, addr:$src2)>;
1064     // vector_shuffle v1, (load v2) <2, 1> using MOVLPS
1065     def : Pat<(v2f64 (movlp VR128:$src1, (load addr:$src2))),
1066               (VMOVLPDrm VR128:$src1, addr:$src2)>;
1067     def : Pat<(v2i64 (movlp VR128:$src1, (load addr:$src2))),
1068               (VMOVLPDrm VR128:$src1, addr:$src2)>;
1069   }
1070
1071   // (store (vector_shuffle (load addr), v2, <4, 5, 2, 3>), addr) using MOVLPS
1072   def : Pat<(store (v4f32 (movlp (load addr:$src1), VR128:$src2)), addr:$src1),
1073             (VMOVLPSmr addr:$src1, VR128:$src2)>;
1074   def : Pat<(store (v4i32 (movlp (bc_v4i32 (loadv2i64 addr:$src1)),
1075                                  VR128:$src2)), addr:$src1),
1076             (VMOVLPSmr addr:$src1, VR128:$src2)>;
1077
1078   // (store (vector_shuffle (load addr), v2, <2, 1>), addr) using MOVLPS
1079   def : Pat<(store (v2f64 (movlp (load addr:$src1), VR128:$src2)), addr:$src1),
1080             (VMOVLPDmr addr:$src1, VR128:$src2)>;
1081   def : Pat<(store (v2i64 (movlp (load addr:$src1), VR128:$src2)), addr:$src1),
1082             (VMOVLPDmr addr:$src1, VR128:$src2)>;
1083
1084   // Shuffle with VMOVLPS
1085   def : Pat<(v4f32 (X86Movlps VR128:$src1, (load addr:$src2))),
1086             (VMOVLPSrm VR128:$src1, addr:$src2)>;
1087   def : Pat<(v4i32 (X86Movlps VR128:$src1, (load addr:$src2))),
1088             (VMOVLPSrm VR128:$src1, addr:$src2)>;
1089   def : Pat<(X86Movlps VR128:$src1,
1090                       (bc_v4f32 (v2f64 (scalar_to_vector (loadf64 addr:$src2))))),
1091             (VMOVLPSrm VR128:$src1, addr:$src2)>;
1092
1093   // Shuffle with VMOVLPD
1094   def : Pat<(v2f64 (X86Movlpd VR128:$src1, (load addr:$src2))),
1095             (VMOVLPDrm VR128:$src1, addr:$src2)>;
1096   def : Pat<(v2i64 (X86Movlpd VR128:$src1, (load addr:$src2))),
1097             (VMOVLPDrm VR128:$src1, addr:$src2)>;
1098   def : Pat<(v2f64 (X86Movlpd VR128:$src1,
1099                               (scalar_to_vector (loadf64 addr:$src2)))),
1100             (VMOVLPDrm VR128:$src1, addr:$src2)>;
1101
1102   // Store patterns
1103   def : Pat<(store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)),
1104                    addr:$src1),
1105             (VMOVLPSmr addr:$src1, VR128:$src2)>;
1106   def : Pat<(store (v4i32 (X86Movlps
1107                    (bc_v4i32 (loadv2i64 addr:$src1)), VR128:$src2)), addr:$src1),
1108             (VMOVLPSmr addr:$src1, VR128:$src2)>;
1109   def : Pat<(store (v2f64 (X86Movlpd (load addr:$src1), VR128:$src2)),
1110                    addr:$src1),
1111             (VMOVLPDmr addr:$src1, VR128:$src2)>;
1112   def : Pat<(store (v2i64 (X86Movlpd (load addr:$src1), VR128:$src2)),
1113                    addr:$src1),
1114             (VMOVLPDmr addr:$src1, VR128:$src2)>;
1115 }
1116
1117 let Predicates = [HasSSE1] in {
1118   let AddedComplexity = 20 in {
1119     // vector_shuffle v1, (load v2) <4, 5, 2, 3> using MOVLPS
1120     def : Pat<(v4f32 (movlp VR128:$src1, (load addr:$src2))),
1121               (MOVLPSrm VR128:$src1, addr:$src2)>;
1122     def : Pat<(v4i32 (movlp VR128:$src1, (load addr:$src2))),
1123               (MOVLPSrm VR128:$src1, addr:$src2)>;
1124   }
1125
1126   // (store (vector_shuffle (load addr), v2, <4, 5, 2, 3>), addr) using MOVLPS
1127   def : Pat<(store (i64 (vector_extract (bc_v2i64 (v4f32 VR128:$src2)),
1128                                  (iPTR 0))), addr:$src1),
1129             (MOVLPSmr addr:$src1, VR128:$src2)>;
1130   def : Pat<(store (v4f32 (movlp (load addr:$src1), VR128:$src2)), addr:$src1),
1131             (MOVLPSmr addr:$src1, VR128:$src2)>;
1132   def : Pat<(store (v4i32 (movlp (bc_v4i32 (loadv2i64 addr:$src1)),
1133                                  VR128:$src2)), addr:$src1),
1134             (MOVLPSmr addr:$src1, VR128:$src2)>;
1135
1136   // Shuffle with MOVLPS
1137   def : Pat<(v4f32 (X86Movlps VR128:$src1, (load addr:$src2))),
1138             (MOVLPSrm VR128:$src1, addr:$src2)>;
1139   def : Pat<(v4i32 (X86Movlps VR128:$src1, (load addr:$src2))),
1140             (MOVLPSrm VR128:$src1, addr:$src2)>;
1141   def : Pat<(X86Movlps VR128:$src1,
1142                       (bc_v4f32 (v2f64 (scalar_to_vector (loadf64 addr:$src2))))),
1143             (MOVLPSrm VR128:$src1, addr:$src2)>;
1144   def : Pat<(X86Movlps VR128:$src1,
1145                       (bc_v4f32 (v2i64 (scalar_to_vector (loadi64 addr:$src2))))),
1146             (MOVLPSrm VR128:$src1, addr:$src2)>;
1147
1148   // Store patterns
1149   def : Pat<(store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)),
1150                                       addr:$src1),
1151             (MOVLPSmr addr:$src1, VR128:$src2)>;
1152   def : Pat<(store (v4i32 (X86Movlps
1153                    (bc_v4i32 (loadv2i64 addr:$src1)), VR128:$src2)),
1154                               addr:$src1),
1155             (MOVLPSmr addr:$src1, VR128:$src2)>;
1156 }
1157
1158 let Predicates = [HasSSE2] in {
1159   let AddedComplexity = 20 in {
1160     // vector_shuffle v1, (load v2) <2, 1> using MOVLPS
1161     def : Pat<(v2f64 (movlp VR128:$src1, (load addr:$src2))),
1162               (MOVLPDrm VR128:$src1, addr:$src2)>;
1163     def : Pat<(v2i64 (movlp VR128:$src1, (load addr:$src2))),
1164               (MOVLPDrm VR128:$src1, addr:$src2)>;
1165   }
1166
1167   // (store (vector_shuffle (load addr), v2, <2, 1>), addr) using MOVLPS
1168   def : Pat<(store (v2f64 (movlp (load addr:$src1), VR128:$src2)), addr:$src1),
1169             (MOVLPDmr addr:$src1, VR128:$src2)>;
1170   def : Pat<(store (v2i64 (movlp (load addr:$src1), VR128:$src2)), addr:$src1),
1171             (MOVLPDmr addr:$src1, VR128:$src2)>;
1172
1173   // Shuffle with MOVLPD
1174   def : Pat<(v2f64 (X86Movlpd VR128:$src1, (load addr:$src2))),
1175             (MOVLPDrm VR128:$src1, addr:$src2)>;
1176   def : Pat<(v2i64 (X86Movlpd VR128:$src1, (load addr:$src2))),
1177             (MOVLPDrm VR128:$src1, addr:$src2)>;
1178   def : Pat<(v2f64 (X86Movlpd VR128:$src1,
1179                               (scalar_to_vector (loadf64 addr:$src2)))),
1180             (MOVLPDrm VR128:$src1, addr:$src2)>;
1181
1182   // Store patterns
1183   def : Pat<(store (v2f64 (X86Movlpd (load addr:$src1), VR128:$src2)),
1184                            addr:$src1),
1185             (MOVLPDmr addr:$src1, VR128:$src2)>;
1186   def : Pat<(store (v2i64 (X86Movlpd (load addr:$src1), VR128:$src2)),
1187                            addr:$src1),
1188             (MOVLPDmr addr:$src1, VR128:$src2)>;
1189 }
1190
1191 //===----------------------------------------------------------------------===//
1192 // SSE 1 & 2 - Move Hi packed FP Instructions
1193 //===----------------------------------------------------------------------===//
1194
1195 let AddedComplexity = 20 in {
1196   defm VMOVH : sse12_mov_hilo_packed<0x16, VR128, movlhps, "movhp",
1197                      "\t{$src2, $src1, $dst|$dst, $src1, $src2}">, VEX_4V;
1198 }
1199 let Constraints = "$src1 = $dst", AddedComplexity = 20 in {
1200   defm MOVH : sse12_mov_hilo_packed<0x16, VR128, movlhps, "movhp",
1201                                    "\t{$src2, $dst|$dst, $src2}">;
1202 }
1203
1204 // v2f64 extract element 1 is always custom lowered to unpack high to low
1205 // and extract element 0 so the non-store version isn't too horrible.
1206 def VMOVHPSmr : VPSI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1207                    "movhps\t{$src, $dst|$dst, $src}",
1208                    [(store (f64 (vector_extract
1209                                  (unpckh (bc_v2f64 (v4f32 VR128:$src)),
1210                                          (undef)), (iPTR 0))), addr:$dst)]>,
1211                    VEX;
1212 def VMOVHPDmr : VPDI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1213                    "movhpd\t{$src, $dst|$dst, $src}",
1214                    [(store (f64 (vector_extract
1215                                  (v2f64 (unpckh VR128:$src, (undef))),
1216                                  (iPTR 0))), addr:$dst)]>,
1217                    VEX;
1218 def MOVHPSmr : PSI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1219                    "movhps\t{$src, $dst|$dst, $src}",
1220                    [(store (f64 (vector_extract
1221                                  (unpckh (bc_v2f64 (v4f32 VR128:$src)),
1222                                          (undef)), (iPTR 0))), addr:$dst)]>;
1223 def MOVHPDmr : PDI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1224                    "movhpd\t{$src, $dst|$dst, $src}",
1225                    [(store (f64 (vector_extract
1226                                  (v2f64 (unpckh VR128:$src, (undef))),
1227                                  (iPTR 0))), addr:$dst)]>;
1228
1229 let Predicates = [HasAVX] in {
1230   // VMOVHPS patterns
1231   def : Pat<(movlhps VR128:$src1, (bc_v4i32 (v2i64 (X86vzload addr:$src2)))),
1232             (VMOVHPSrm (v4i32 VR128:$src1), addr:$src2)>;
1233   def : Pat<(X86Movlhps VR128:$src1,
1234                  (bc_v4f32 (v2f64 (scalar_to_vector (loadf64 addr:$src2))))),
1235             (VMOVHPSrm VR128:$src1, addr:$src2)>;
1236   def : Pat<(X86Movlhps VR128:$src1,
1237                  (bc_v4f32 (v2i64 (scalar_to_vector (loadi64 addr:$src2))))),
1238             (VMOVHPSrm VR128:$src1, addr:$src2)>;
1239   def : Pat<(X86Movlhps VR128:$src1,
1240                  (bc_v4i32 (v2i64 (X86vzload addr:$src2)))),
1241             (VMOVHPSrm VR128:$src1, addr:$src2)>;
1242
1243   // FIXME: Instead of X86Unpckl, there should be a X86Movlhpd here, the problem
1244   // is during lowering, where it's not possible to recognize the load fold 
1245   // cause it has two uses through a bitcast. One use disappears at isel time
1246   // and the fold opportunity reappears.
1247   def : Pat<(v2f64 (X86Unpckl VR128:$src1,
1248                       (scalar_to_vector (loadf64 addr:$src2)))),
1249             (VMOVHPDrm VR128:$src1, addr:$src2)>;
1250
1251   // FIXME: This should be matched by a X86Movhpd instead. Same as above
1252   def : Pat<(v2f64 (X86Movlhpd VR128:$src1,
1253                       (scalar_to_vector (loadf64 addr:$src2)))),
1254             (VMOVHPDrm VR128:$src1, addr:$src2)>;
1255
1256   // Store patterns
1257   def : Pat<(store (f64 (vector_extract
1258             (X86Unpckh (bc_v2f64 (v4f32 VR128:$src)),
1259                        (bc_v2f64 (v4f32 VR128:$src))), (iPTR 0))), addr:$dst),
1260             (VMOVHPSmr addr:$dst, VR128:$src)>;
1261   def : Pat<(store (f64 (vector_extract
1262             (v2f64 (X86Unpckh VR128:$src, VR128:$src)), (iPTR 0))), addr:$dst),
1263             (VMOVHPDmr addr:$dst, VR128:$src)>;
1264 }
1265
1266 let Predicates = [HasSSE1] in {
1267   // MOVHPS patterns
1268   def : Pat<(movlhps VR128:$src1, (bc_v4i32 (v2i64 (X86vzload addr:$src2)))),
1269             (MOVHPSrm (v4i32 VR128:$src1), addr:$src2)>;
1270   def : Pat<(X86Movlhps VR128:$src1,
1271                  (bc_v4f32 (v2f64 (scalar_to_vector (loadf64 addr:$src2))))),
1272             (MOVHPSrm VR128:$src1, addr:$src2)>;
1273   def : Pat<(X86Movlhps VR128:$src1,
1274                  (bc_v4f32 (v2i64 (scalar_to_vector (loadi64 addr:$src2))))),
1275             (MOVHPSrm VR128:$src1, addr:$src2)>;
1276   def : Pat<(X86Movlhps VR128:$src1,
1277                  (bc_v4f32 (v2i64 (X86vzload addr:$src2)))),
1278             (MOVHPSrm VR128:$src1, addr:$src2)>;
1279
1280   // Store patterns
1281   def : Pat<(store (f64 (vector_extract
1282             (X86Unpckh (bc_v2f64 (v4f32 VR128:$src)),
1283                        (bc_v2f64 (v4f32 VR128:$src))), (iPTR 0))), addr:$dst),
1284             (MOVHPSmr addr:$dst, VR128:$src)>;
1285 }
1286
1287 let Predicates = [HasSSE2] in {
1288   // FIXME: Instead of X86Unpckl, there should be a X86Movlhpd here, the problem
1289   // is during lowering, where it's not possible to recognize the load fold 
1290   // cause it has two uses through a bitcast. One use disappears at isel time
1291   // and the fold opportunity reappears.
1292   def : Pat<(v2f64 (X86Unpckl VR128:$src1,
1293                       (scalar_to_vector (loadf64 addr:$src2)))),
1294             (MOVHPDrm VR128:$src1, addr:$src2)>;
1295
1296   // FIXME: This should be matched by a X86Movhpd instead. Same as above
1297   def : Pat<(v2f64 (X86Movlhpd VR128:$src1,
1298                       (scalar_to_vector (loadf64 addr:$src2)))),
1299             (MOVHPDrm VR128:$src1, addr:$src2)>;
1300
1301   // Store patterns
1302   def : Pat<(store (f64 (vector_extract
1303             (v2f64 (X86Unpckh VR128:$src, VR128:$src)), (iPTR 0))),addr:$dst),
1304             (MOVHPDmr addr:$dst, VR128:$src)>;
1305 }
1306
1307 //===----------------------------------------------------------------------===//
1308 // SSE 1 & 2 - Move Low to High and High to Low packed FP Instructions
1309 //===----------------------------------------------------------------------===//
1310
1311 let AddedComplexity = 20 in {
1312   def VMOVLHPSrr : VPSI<0x16, MRMSrcReg, (outs VR128:$dst),
1313                                        (ins VR128:$src1, VR128:$src2),
1314                       "movlhps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1315                       [(set VR128:$dst,
1316                         (v4f32 (movlhps VR128:$src1, VR128:$src2)))]>,
1317                       VEX_4V;
1318   def VMOVHLPSrr : VPSI<0x12, MRMSrcReg, (outs VR128:$dst),
1319                                        (ins VR128:$src1, VR128:$src2),
1320                       "movhlps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1321                       [(set VR128:$dst,
1322                         (v4f32 (movhlps VR128:$src1, VR128:$src2)))]>,
1323                       VEX_4V;
1324 }
1325 let Constraints = "$src1 = $dst", AddedComplexity = 20 in {
1326   def MOVLHPSrr : PSI<0x16, MRMSrcReg, (outs VR128:$dst),
1327                                        (ins VR128:$src1, VR128:$src2),
1328                       "movlhps\t{$src2, $dst|$dst, $src2}",
1329                       [(set VR128:$dst,
1330                         (v4f32 (movlhps VR128:$src1, VR128:$src2)))]>;
1331   def MOVHLPSrr : PSI<0x12, MRMSrcReg, (outs VR128:$dst),
1332                                        (ins VR128:$src1, VR128:$src2),
1333                       "movhlps\t{$src2, $dst|$dst, $src2}",
1334                       [(set VR128:$dst,
1335                         (v4f32 (movhlps VR128:$src1, VR128:$src2)))]>;
1336 }
1337
1338 let Predicates = [HasAVX] in {
1339   // MOVLHPS patterns
1340   let AddedComplexity = 20 in {
1341     def : Pat<(v4f32 (movddup VR128:$src, (undef))),
1342               (VMOVLHPSrr (v4f32 VR128:$src), (v4f32 VR128:$src))>;
1343     def : Pat<(v2i64 (movddup VR128:$src, (undef))),
1344               (VMOVLHPSrr (v2i64 VR128:$src), (v2i64 VR128:$src))>;
1345
1346     // vector_shuffle v1, v2 <0, 1, 4, 5> using MOVLHPS
1347     def : Pat<(v4i32 (movlhps VR128:$src1, VR128:$src2)),
1348               (VMOVLHPSrr VR128:$src1, VR128:$src2)>;
1349   }
1350   def : Pat<(v4f32 (X86Movlhps VR128:$src1, VR128:$src2)),
1351             (VMOVLHPSrr VR128:$src1, VR128:$src2)>;
1352   def : Pat<(v4i32 (X86Movlhps VR128:$src1, VR128:$src2)),
1353             (VMOVLHPSrr VR128:$src1, VR128:$src2)>;
1354   def : Pat<(v2i64 (X86Movlhps VR128:$src1, VR128:$src2)),
1355             (VMOVLHPSrr (v2i64 VR128:$src1), VR128:$src2)>;
1356
1357   // MOVHLPS patterns
1358   let AddedComplexity = 20 in {
1359     // vector_shuffle v1, v2 <6, 7, 2, 3> using MOVHLPS
1360     def : Pat<(v4i32 (movhlps VR128:$src1, VR128:$src2)),
1361               (VMOVHLPSrr VR128:$src1, VR128:$src2)>;
1362
1363     // vector_shuffle v1, undef <2, ?, ?, ?> using MOVHLPS
1364     def : Pat<(v4f32 (movhlps_undef VR128:$src1, (undef))),
1365               (VMOVHLPSrr VR128:$src1, VR128:$src1)>;
1366     def : Pat<(v4i32 (movhlps_undef VR128:$src1, (undef))),
1367               (VMOVHLPSrr VR128:$src1, VR128:$src1)>;
1368   }
1369
1370   def : Pat<(v4f32 (X86Movhlps VR128:$src1, VR128:$src2)),
1371             (VMOVHLPSrr VR128:$src1, VR128:$src2)>;
1372   def : Pat<(v4i32 (X86Movhlps VR128:$src1, VR128:$src2)),
1373             (VMOVHLPSrr VR128:$src1, VR128:$src2)>;
1374 }
1375
1376 let Predicates = [HasSSE1] in {
1377   // MOVLHPS patterns
1378   let AddedComplexity = 20 in {
1379     def : Pat<(v4f32 (movddup VR128:$src, (undef))),
1380               (MOVLHPSrr (v4f32 VR128:$src), (v4f32 VR128:$src))>;
1381     def : Pat<(v2i64 (movddup VR128:$src, (undef))),
1382               (MOVLHPSrr (v2i64 VR128:$src), (v2i64 VR128:$src))>;
1383
1384     // vector_shuffle v1, v2 <0, 1, 4, 5> using MOVLHPS
1385     def : Pat<(v4i32 (movlhps VR128:$src1, VR128:$src2)),
1386               (MOVLHPSrr VR128:$src1, VR128:$src2)>;
1387   }
1388   def : Pat<(v4f32 (X86Movlhps VR128:$src1, VR128:$src2)),
1389             (MOVLHPSrr VR128:$src1, VR128:$src2)>;
1390   def : Pat<(v4i32 (X86Movlhps VR128:$src1, VR128:$src2)),
1391             (MOVLHPSrr VR128:$src1, VR128:$src2)>;
1392   def : Pat<(v2i64 (X86Movlhps VR128:$src1, VR128:$src2)),
1393             (MOVLHPSrr (v2i64 VR128:$src1), VR128:$src2)>;
1394
1395   // MOVHLPS patterns
1396   let AddedComplexity = 20 in {
1397     // vector_shuffle v1, v2 <6, 7, 2, 3> using MOVHLPS
1398     def : Pat<(v4i32 (movhlps VR128:$src1, VR128:$src2)),
1399               (MOVHLPSrr VR128:$src1, VR128:$src2)>;
1400
1401     // vector_shuffle v1, undef <2, ?, ?, ?> using MOVHLPS
1402     def : Pat<(v4f32 (movhlps_undef VR128:$src1, (undef))),
1403               (MOVHLPSrr VR128:$src1, VR128:$src1)>;
1404     def : Pat<(v4i32 (movhlps_undef VR128:$src1, (undef))),
1405               (MOVHLPSrr VR128:$src1, VR128:$src1)>;
1406   }
1407
1408   def : Pat<(v4f32 (X86Movhlps VR128:$src1, VR128:$src2)),
1409             (MOVHLPSrr VR128:$src1, VR128:$src2)>;
1410   def : Pat<(v4i32 (X86Movhlps VR128:$src1, VR128:$src2)),
1411             (MOVHLPSrr VR128:$src1, VR128:$src2)>;
1412 }
1413
1414 //===----------------------------------------------------------------------===//
1415 // SSE 1 & 2 - Conversion Instructions
1416 //===----------------------------------------------------------------------===//
1417
1418 multiclass sse12_cvt_s<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
1419                      SDNode OpNode, X86MemOperand x86memop, PatFrag ld_frag,
1420                      string asm> {
1421   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src), asm,
1422                         [(set DstRC:$dst, (OpNode SrcRC:$src))]>;
1423   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst), (ins x86memop:$src), asm,
1424                         [(set DstRC:$dst, (OpNode (ld_frag addr:$src)))]>;
1425 }
1426
1427 multiclass sse12_cvt_s_np<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
1428                           X86MemOperand x86memop, string asm> {
1429 let neverHasSideEffects = 1 in {
1430   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src), asm, []>;
1431   let mayLoad = 1 in
1432   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst), (ins x86memop:$src), asm, []>;
1433 } // neverHasSideEffects = 1
1434 }
1435
1436 multiclass sse12_cvt_p<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
1437                          SDNode OpNode, X86MemOperand x86memop, PatFrag ld_frag,
1438                          string asm, Domain d> {
1439   def rr : PI<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src), asm,
1440                         [(set DstRC:$dst, (OpNode SrcRC:$src))], d>;
1441   def rm : PI<opc, MRMSrcMem, (outs DstRC:$dst), (ins x86memop:$src), asm,
1442                         [(set DstRC:$dst, (OpNode (ld_frag addr:$src)))], d>;
1443 }
1444
1445 multiclass sse12_vcvt_avx<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
1446                           X86MemOperand x86memop, string asm> {
1447 let neverHasSideEffects = 1 in {
1448   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins DstRC:$src1, SrcRC:$src),
1449               !strconcat(asm,"\t{$src, $src1, $dst|$dst, $src1, $src}"), []>;
1450   let mayLoad = 1 in
1451   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst),
1452               (ins DstRC:$src1, x86memop:$src),
1453               !strconcat(asm,"\t{$src, $src1, $dst|$dst, $src1, $src}"), []>;
1454 } // neverHasSideEffects = 1
1455 }
1456
1457 defm VCVTTSS2SI   : sse12_cvt_s<0x2C, FR32, GR32, fp_to_sint, f32mem, loadf32,
1458                                 "cvttss2si\t{$src, $dst|$dst, $src}">, XS, VEX,
1459                                 VEX_LIG;
1460 defm VCVTTSS2SI64 : sse12_cvt_s<0x2C, FR32, GR64, fp_to_sint, f32mem, loadf32,
1461                                 "cvttss2si\t{$src, $dst|$dst, $src}">, XS, VEX,
1462                                 VEX_W, VEX_LIG;
1463 defm VCVTTSD2SI   : sse12_cvt_s<0x2C, FR64, GR32, fp_to_sint, f64mem, loadf64,
1464                                 "cvttsd2si\t{$src, $dst|$dst, $src}">, XD, VEX,
1465                                 VEX_LIG;
1466 defm VCVTTSD2SI64 : sse12_cvt_s<0x2C, FR64, GR64, fp_to_sint, f64mem, loadf64,
1467                                 "cvttsd2si\t{$src, $dst|$dst, $src}">, XD,
1468                                 VEX, VEX_W, VEX_LIG;
1469
1470 // The assembler can recognize rr 64-bit instructions by seeing a rxx
1471 // register, but the same isn't true when only using memory operands,
1472 // provide other assembly "l" and "q" forms to address this explicitly
1473 // where appropriate to do so.
1474 defm VCVTSI2SS   : sse12_vcvt_avx<0x2A, GR32, FR32, i32mem, "cvtsi2ss">, XS,
1475                                   VEX_4V, VEX_LIG;
1476 defm VCVTSI2SS64 : sse12_vcvt_avx<0x2A, GR64, FR32, i64mem, "cvtsi2ss{q}">, XS,
1477                                   VEX_4V, VEX_W, VEX_LIG;
1478 defm VCVTSI2SD   : sse12_vcvt_avx<0x2A, GR32, FR64, i32mem, "cvtsi2sd">, XD,
1479                                   VEX_4V, VEX_LIG;
1480 defm VCVTSI2SDL  : sse12_vcvt_avx<0x2A, GR32, FR64, i32mem, "cvtsi2sd{l}">, XD,
1481                                   VEX_4V, VEX_LIG;
1482 defm VCVTSI2SD64 : sse12_vcvt_avx<0x2A, GR64, FR64, i64mem, "cvtsi2sd{q}">, XD,
1483                                   VEX_4V, VEX_W, VEX_LIG;
1484
1485 let Predicates = [HasAVX], AddedComplexity = 1 in {
1486   def : Pat<(f32 (sint_to_fp (loadi32 addr:$src))),
1487             (VCVTSI2SSrm (f32 (IMPLICIT_DEF)), addr:$src)>;
1488   def : Pat<(f32 (sint_to_fp (loadi64 addr:$src))),
1489             (VCVTSI2SS64rm (f32 (IMPLICIT_DEF)), addr:$src)>;
1490   def : Pat<(f64 (sint_to_fp (loadi32 addr:$src))),
1491             (VCVTSI2SDrm (f64 (IMPLICIT_DEF)), addr:$src)>;
1492   def : Pat<(f64 (sint_to_fp (loadi64 addr:$src))),
1493             (VCVTSI2SD64rm (f64 (IMPLICIT_DEF)), addr:$src)>;
1494
1495   def : Pat<(f32 (sint_to_fp GR32:$src)),
1496             (VCVTSI2SSrr (f32 (IMPLICIT_DEF)), GR32:$src)>;
1497   def : Pat<(f32 (sint_to_fp GR64:$src)),
1498             (VCVTSI2SS64rr (f32 (IMPLICIT_DEF)), GR64:$src)>;
1499   def : Pat<(f64 (sint_to_fp GR32:$src)),
1500             (VCVTSI2SDrr (f64 (IMPLICIT_DEF)), GR32:$src)>;
1501   def : Pat<(f64 (sint_to_fp GR64:$src)),
1502             (VCVTSI2SD64rr (f64 (IMPLICIT_DEF)), GR64:$src)>;
1503 }
1504
1505 defm CVTTSS2SI : sse12_cvt_s<0x2C, FR32, GR32, fp_to_sint, f32mem, loadf32,
1506                       "cvttss2si\t{$src, $dst|$dst, $src}">, XS;
1507 defm CVTTSS2SI64 : sse12_cvt_s<0x2C, FR32, GR64, fp_to_sint, f32mem, loadf32,
1508                       "cvttss2si{q}\t{$src, $dst|$dst, $src}">, XS, REX_W;
1509 defm CVTTSD2SI : sse12_cvt_s<0x2C, FR64, GR32, fp_to_sint, f64mem, loadf64,
1510                       "cvttsd2si\t{$src, $dst|$dst, $src}">, XD;
1511 defm CVTTSD2SI64 : sse12_cvt_s<0x2C, FR64, GR64, fp_to_sint, f64mem, loadf64,
1512                       "cvttsd2si{q}\t{$src, $dst|$dst, $src}">, XD, REX_W;
1513 defm CVTSI2SS  : sse12_cvt_s<0x2A, GR32, FR32, sint_to_fp, i32mem, loadi32,
1514                       "cvtsi2ss\t{$src, $dst|$dst, $src}">, XS;
1515 defm CVTSI2SS64 : sse12_cvt_s<0x2A, GR64, FR32, sint_to_fp, i64mem, loadi64,
1516                       "cvtsi2ss{q}\t{$src, $dst|$dst, $src}">, XS, REX_W;
1517 defm CVTSI2SD  : sse12_cvt_s<0x2A, GR32, FR64, sint_to_fp, i32mem, loadi32,
1518                       "cvtsi2sd\t{$src, $dst|$dst, $src}">, XD;
1519 defm CVTSI2SD64 : sse12_cvt_s<0x2A, GR64, FR64, sint_to_fp, i64mem, loadi64,
1520                       "cvtsi2sd{q}\t{$src, $dst|$dst, $src}">, XD, REX_W;
1521
1522 // Conversion Instructions Intrinsics - Match intrinsics which expect MM
1523 // and/or XMM operand(s).
1524
1525 multiclass sse12_cvt_sint<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
1526                          Intrinsic Int, X86MemOperand x86memop, PatFrag ld_frag,
1527                          string asm> {
1528   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src),
1529               !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
1530               [(set DstRC:$dst, (Int SrcRC:$src))]>;
1531   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst), (ins x86memop:$src),
1532               !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
1533               [(set DstRC:$dst, (Int (ld_frag addr:$src)))]>;
1534 }
1535
1536 multiclass sse12_cvt_sint_3addr<bits<8> opc, RegisterClass SrcRC,
1537                     RegisterClass DstRC, Intrinsic Int, X86MemOperand x86memop,
1538                     PatFrag ld_frag, string asm, bit Is2Addr = 1> {
1539   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins DstRC:$src1, SrcRC:$src2),
1540               !if(Is2Addr,
1541                   !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
1542                   !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
1543               [(set DstRC:$dst, (Int DstRC:$src1, SrcRC:$src2))]>;
1544   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst),
1545               (ins DstRC:$src1, x86memop:$src2),
1546               !if(Is2Addr,
1547                   !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
1548                   !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
1549               [(set DstRC:$dst, (Int DstRC:$src1, (ld_frag addr:$src2)))]>;
1550 }
1551
1552 defm Int_VCVTSD2SI : sse12_cvt_sint<0x2D, VR128, GR32, int_x86_sse2_cvtsd2si,
1553                       f128mem, load, "cvtsd2si">, XD, VEX;
1554 defm Int_VCVTSD2SI64 : sse12_cvt_sint<0x2D, VR128, GR64,
1555                       int_x86_sse2_cvtsd2si64, f128mem, load, "cvtsd2si">,
1556                       XD, VEX, VEX_W;
1557
1558 // FIXME: The asm matcher has a hack to ignore instructions with _Int and Int_
1559 // Get rid of this hack or rename the intrinsics, there are several
1560 // intructions that only match with the intrinsic form, why create duplicates
1561 // to let them be recognized by the assembler?
1562 defm VCVTSD2SI     : sse12_cvt_s_np<0x2D, FR64, GR32, f64mem,
1563                       "cvtsd2si\t{$src, $dst|$dst, $src}">, XD, VEX, VEX_LIG;
1564 defm VCVTSD2SI64   : sse12_cvt_s_np<0x2D, FR64, GR64, f64mem,
1565                       "cvtsd2si\t{$src, $dst|$dst, $src}">, XD, VEX, VEX_W,
1566                       VEX_LIG;
1567
1568 defm CVTSD2SI : sse12_cvt_sint<0x2D, VR128, GR32, int_x86_sse2_cvtsd2si,
1569                 f128mem, load, "cvtsd2si{l}">, XD;
1570 defm CVTSD2SI64 : sse12_cvt_sint<0x2D, VR128, GR64, int_x86_sse2_cvtsd2si64,
1571                   f128mem, load, "cvtsd2si{q}">, XD, REX_W;
1572
1573
1574 defm Int_VCVTSI2SS : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
1575           int_x86_sse_cvtsi2ss, i32mem, loadi32, "cvtsi2ss", 0>, XS, VEX_4V;
1576 defm Int_VCVTSI2SS64 : sse12_cvt_sint_3addr<0x2A, GR64, VR128,
1577           int_x86_sse_cvtsi642ss, i64mem, loadi64, "cvtsi2ss", 0>, XS, VEX_4V,
1578           VEX_W;
1579 defm Int_VCVTSI2SD : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
1580           int_x86_sse2_cvtsi2sd, i32mem, loadi32, "cvtsi2sd", 0>, XD, VEX_4V;
1581 defm Int_VCVTSI2SD64 : sse12_cvt_sint_3addr<0x2A, GR64, VR128,
1582           int_x86_sse2_cvtsi642sd, i64mem, loadi64, "cvtsi2sd", 0>, XD,
1583           VEX_4V, VEX_W;
1584
1585 let Constraints = "$src1 = $dst" in {
1586   defm Int_CVTSI2SS : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
1587                         int_x86_sse_cvtsi2ss, i32mem, loadi32,
1588                         "cvtsi2ss">, XS;
1589   defm Int_CVTSI2SS64 : sse12_cvt_sint_3addr<0x2A, GR64, VR128,
1590                         int_x86_sse_cvtsi642ss, i64mem, loadi64,
1591                         "cvtsi2ss{q}">, XS, REX_W;
1592   defm Int_CVTSI2SD : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
1593                         int_x86_sse2_cvtsi2sd, i32mem, loadi32,
1594                         "cvtsi2sd">, XD;
1595   defm Int_CVTSI2SD64 : sse12_cvt_sint_3addr<0x2A, GR64, VR128,
1596                         int_x86_sse2_cvtsi642sd, i64mem, loadi64,
1597                         "cvtsi2sd">, XD, REX_W;
1598 }
1599
1600 /// SSE 1 Only
1601
1602 // Aliases for intrinsics
1603 defm Int_VCVTTSS2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse_cvttss2si,
1604                                     f32mem, load, "cvttss2si">, XS, VEX;
1605 defm Int_VCVTTSS2SI64 : sse12_cvt_sint<0x2C, VR128, GR64,
1606                                     int_x86_sse_cvttss2si64, f32mem, load,
1607                                     "cvttss2si">, XS, VEX, VEX_W;
1608 defm Int_VCVTTSD2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse2_cvttsd2si,
1609                                     f128mem, load, "cvttsd2si">, XD, VEX;
1610 defm Int_VCVTTSD2SI64 : sse12_cvt_sint<0x2C, VR128, GR64,
1611                                     int_x86_sse2_cvttsd2si64, f128mem, load,
1612                                     "cvttsd2si">, XD, VEX, VEX_W;
1613 defm Int_CVTTSS2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse_cvttss2si,
1614                                     f32mem, load, "cvttss2si">, XS;
1615 defm Int_CVTTSS2SI64 : sse12_cvt_sint<0x2C, VR128, GR64,
1616                                     int_x86_sse_cvttss2si64, f32mem, load,
1617                                     "cvttss2si{q}">, XS, REX_W;
1618 defm Int_CVTTSD2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse2_cvttsd2si,
1619                                     f128mem, load, "cvttsd2si">, XD;
1620 defm Int_CVTTSD2SI64 : sse12_cvt_sint<0x2C, VR128, GR64,
1621                                     int_x86_sse2_cvttsd2si64, f128mem, load,
1622                                     "cvttsd2si{q}">, XD, REX_W;
1623
1624 let Pattern = []<dag> in {
1625 defm VCVTSS2SI   : sse12_cvt_s<0x2D, FR32, GR32, undef, f32mem, load,
1626                                "cvtss2si{l}\t{$src, $dst|$dst, $src}">, XS,
1627                                VEX, VEX_LIG;
1628 defm VCVTSS2SI64 : sse12_cvt_s<0x2D, FR32, GR64, undef, f32mem, load,
1629                                "cvtss2si\t{$src, $dst|$dst, $src}">, XS, VEX,
1630                                VEX_W, VEX_LIG;
1631 defm VCVTDQ2PS   : sse12_cvt_p<0x5B, VR128, VR128, undef, i128mem, load,
1632                                "cvtdq2ps\t{$src, $dst|$dst, $src}",
1633                                SSEPackedSingle>, TB, VEX;
1634 defm VCVTDQ2PSY  : sse12_cvt_p<0x5B, VR256, VR256, undef, i256mem, load,
1635                                "cvtdq2ps\t{$src, $dst|$dst, $src}",
1636                                SSEPackedSingle>, TB, VEX;
1637 }
1638
1639 let Pattern = []<dag> in {
1640 defm CVTSS2SI : sse12_cvt_s<0x2D, FR32, GR32, undef, f32mem, load /*dummy*/,
1641                           "cvtss2si{l}\t{$src, $dst|$dst, $src}">, XS;
1642 defm CVTSS2SI64 : sse12_cvt_s<0x2D, FR32, GR64, undef, f32mem, load /*dummy*/,
1643                           "cvtss2si{q}\t{$src, $dst|$dst, $src}">, XS, REX_W;
1644 defm CVTDQ2PS : sse12_cvt_p<0x5B, VR128, VR128, undef, i128mem, load /*dummy*/,
1645                             "cvtdq2ps\t{$src, $dst|$dst, $src}",
1646                             SSEPackedSingle>, TB; /* PD SSE3 form is avaiable */
1647 }
1648
1649 let Predicates = [HasAVX] in {
1650   def : Pat<(int_x86_sse_cvtss2si VR128:$src),
1651             (VCVTSS2SIrr (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss))>;
1652   def : Pat<(int_x86_sse_cvtss2si (load addr:$src)),
1653             (VCVTSS2SIrm addr:$src)>;
1654   def : Pat<(int_x86_sse_cvtss2si64 VR128:$src),
1655             (VCVTSS2SI64rr (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss))>;
1656   def : Pat<(int_x86_sse_cvtss2si64 (load addr:$src)),
1657             (VCVTSS2SI64rm addr:$src)>;
1658 }
1659
1660 let Predicates = [HasSSE1] in {
1661   def : Pat<(int_x86_sse_cvtss2si VR128:$src),
1662             (CVTSS2SIrr (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss))>;
1663   def : Pat<(int_x86_sse_cvtss2si (load addr:$src)),
1664             (CVTSS2SIrm addr:$src)>;
1665   def : Pat<(int_x86_sse_cvtss2si64 VR128:$src),
1666             (CVTSS2SI64rr (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss))>;
1667   def : Pat<(int_x86_sse_cvtss2si64 (load addr:$src)),
1668             (CVTSS2SI64rm addr:$src)>;
1669 }
1670
1671 /// SSE 2 Only
1672
1673 // Convert scalar double to scalar single
1674 def VCVTSD2SSrr  : VSDI<0x5A, MRMSrcReg, (outs FR32:$dst),
1675                        (ins FR64:$src1, FR64:$src2),
1676                       "cvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>,
1677                       VEX_4V, VEX_LIG;
1678 let mayLoad = 1 in
1679 def VCVTSD2SSrm  : I<0x5A, MRMSrcMem, (outs FR32:$dst),
1680                        (ins FR64:$src1, f64mem:$src2),
1681                       "vcvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1682                       []>, XD, Requires<[HasAVX, OptForSize]>, VEX_4V, VEX_LIG;
1683
1684 def : Pat<(f32 (fround FR64:$src)), (VCVTSD2SSrr FR64:$src, FR64:$src)>,
1685           Requires<[HasAVX]>;
1686
1687 def CVTSD2SSrr  : SDI<0x5A, MRMSrcReg, (outs FR32:$dst), (ins FR64:$src),
1688                       "cvtsd2ss\t{$src, $dst|$dst, $src}",
1689                       [(set FR32:$dst, (fround FR64:$src))]>;
1690 def CVTSD2SSrm  : I<0x5A, MRMSrcMem, (outs FR32:$dst), (ins f64mem:$src),
1691                       "cvtsd2ss\t{$src, $dst|$dst, $src}",
1692                       [(set FR32:$dst, (fround (loadf64 addr:$src)))]>, XD,
1693                   Requires<[HasSSE2, OptForSize]>;
1694
1695 defm Int_VCVTSD2SS: sse12_cvt_sint_3addr<0x5A, VR128, VR128,
1696                       int_x86_sse2_cvtsd2ss, f64mem, load, "cvtsd2ss", 0>,
1697                       XS, VEX_4V;
1698 let Constraints = "$src1 = $dst" in
1699 defm Int_CVTSD2SS: sse12_cvt_sint_3addr<0x5A, VR128, VR128,
1700                       int_x86_sse2_cvtsd2ss, f64mem, load, "cvtsd2ss">, XS;
1701
1702 // Convert scalar single to scalar double
1703 // SSE2 instructions with XS prefix
1704 def VCVTSS2SDrr : I<0x5A, MRMSrcReg, (outs FR64:$dst),
1705                     (ins FR32:$src1, FR32:$src2),
1706                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1707                     []>, XS, Requires<[HasAVX]>, VEX_4V, VEX_LIG;
1708 let mayLoad = 1 in
1709 def VCVTSS2SDrm : I<0x5A, MRMSrcMem, (outs FR64:$dst),
1710                     (ins FR32:$src1, f32mem:$src2),
1711                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1712                     []>, XS, VEX_4V, VEX_LIG, Requires<[HasAVX, OptForSize]>;
1713
1714 let Predicates = [HasAVX] in {
1715   def : Pat<(f64 (fextend FR32:$src)),
1716             (VCVTSS2SDrr FR32:$src, FR32:$src)>;
1717   def : Pat<(fextend (loadf32 addr:$src)),
1718             (VCVTSS2SDrm (f32 (IMPLICIT_DEF)), addr:$src)>;
1719   def : Pat<(extloadf32 addr:$src),
1720             (VCVTSS2SDrm (f32 (IMPLICIT_DEF)), addr:$src)>;
1721 }
1722
1723 def : Pat<(extloadf32 addr:$src),
1724           (VCVTSS2SDrr (f32 (IMPLICIT_DEF)), (MOVSSrm addr:$src))>,
1725           Requires<[HasAVX, OptForSpeed]>;
1726
1727 def CVTSS2SDrr : I<0x5A, MRMSrcReg, (outs FR64:$dst), (ins FR32:$src),
1728                    "cvtss2sd\t{$src, $dst|$dst, $src}",
1729                    [(set FR64:$dst, (fextend FR32:$src))]>, XS,
1730                  Requires<[HasSSE2]>;
1731 def CVTSS2SDrm : I<0x5A, MRMSrcMem, (outs FR64:$dst), (ins f32mem:$src),
1732                    "cvtss2sd\t{$src, $dst|$dst, $src}",
1733                    [(set FR64:$dst, (extloadf32 addr:$src))]>, XS,
1734                  Requires<[HasSSE2, OptForSize]>;
1735
1736 // extload f32 -> f64.  This matches load+fextend because we have a hack in
1737 // the isel (PreprocessForFPConvert) that can introduce loads after dag
1738 // combine.
1739 // Since these loads aren't folded into the fextend, we have to match it
1740 // explicitly here.
1741 def : Pat<(fextend (loadf32 addr:$src)),
1742           (CVTSS2SDrm addr:$src)>, Requires<[HasSSE2]>;
1743 def : Pat<(extloadf32 addr:$src),
1744           (CVTSS2SDrr (MOVSSrm addr:$src))>, Requires<[HasSSE2, OptForSpeed]>;
1745
1746 def Int_VCVTSS2SDrr: I<0x5A, MRMSrcReg,
1747                       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1748                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1749                     [(set VR128:$dst, (int_x86_sse2_cvtss2sd VR128:$src1,
1750                                        VR128:$src2))]>, XS, VEX_4V,
1751                     Requires<[HasAVX]>;
1752 def Int_VCVTSS2SDrm: I<0x5A, MRMSrcMem,
1753                       (outs VR128:$dst), (ins VR128:$src1, f32mem:$src2),
1754                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1755                     [(set VR128:$dst, (int_x86_sse2_cvtss2sd VR128:$src1,
1756                                        (load addr:$src2)))]>, XS, VEX_4V,
1757                     Requires<[HasAVX]>;
1758 let Constraints = "$src1 = $dst" in { // SSE2 instructions with XS prefix
1759 def Int_CVTSS2SDrr: I<0x5A, MRMSrcReg,
1760                       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1761                     "cvtss2sd\t{$src2, $dst|$dst, $src2}",
1762                     [(set VR128:$dst, (int_x86_sse2_cvtss2sd VR128:$src1,
1763                                        VR128:$src2))]>, XS,
1764                     Requires<[HasSSE2]>;
1765 def Int_CVTSS2SDrm: I<0x5A, MRMSrcMem,
1766                       (outs VR128:$dst), (ins VR128:$src1, f32mem:$src2),
1767                     "cvtss2sd\t{$src2, $dst|$dst, $src2}",
1768                     [(set VR128:$dst, (int_x86_sse2_cvtss2sd VR128:$src1,
1769                                        (load addr:$src2)))]>, XS,
1770                     Requires<[HasSSE2]>;
1771 }
1772
1773 // Convert doubleword to packed single/double fp
1774 // SSE2 instructions without OpSize prefix
1775 def Int_VCVTDQ2PSrr : I<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1776                        "vcvtdq2ps\t{$src, $dst|$dst, $src}",
1777                        [(set VR128:$dst, (int_x86_sse2_cvtdq2ps VR128:$src))]>,
1778                      TB, VEX, Requires<[HasAVX]>;
1779 def Int_VCVTDQ2PSrm : I<0x5B, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
1780                       "vcvtdq2ps\t{$src, $dst|$dst, $src}",
1781                       [(set VR128:$dst, (int_x86_sse2_cvtdq2ps
1782                                         (bitconvert (memopv2i64 addr:$src))))]>,
1783                      TB, VEX, Requires<[HasAVX]>;
1784 def Int_CVTDQ2PSrr : I<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1785                        "cvtdq2ps\t{$src, $dst|$dst, $src}",
1786                        [(set VR128:$dst, (int_x86_sse2_cvtdq2ps VR128:$src))]>,
1787                      TB, Requires<[HasSSE2]>;
1788 def Int_CVTDQ2PSrm : I<0x5B, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
1789                       "cvtdq2ps\t{$src, $dst|$dst, $src}",
1790                       [(set VR128:$dst, (int_x86_sse2_cvtdq2ps
1791                                         (bitconvert (memopv2i64 addr:$src))))]>,
1792                      TB, Requires<[HasSSE2]>;
1793
1794 // FIXME: why the non-intrinsic version is described as SSE3?
1795 // SSE2 instructions with XS prefix
1796 def Int_VCVTDQ2PDrr : I<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1797                        "vcvtdq2pd\t{$src, $dst|$dst, $src}",
1798                        [(set VR128:$dst, (int_x86_sse2_cvtdq2pd VR128:$src))]>,
1799                      XS, VEX, Requires<[HasAVX]>;
1800 def Int_VCVTDQ2PDrm : I<0xE6, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
1801                        "vcvtdq2pd\t{$src, $dst|$dst, $src}",
1802                        [(set VR128:$dst, (int_x86_sse2_cvtdq2pd
1803                                         (bitconvert (memopv2i64 addr:$src))))]>,
1804                      XS, VEX, Requires<[HasAVX]>;
1805 def Int_CVTDQ2PDrr : I<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1806                        "cvtdq2pd\t{$src, $dst|$dst, $src}",
1807                        [(set VR128:$dst, (int_x86_sse2_cvtdq2pd VR128:$src))]>,
1808                      XS, Requires<[HasSSE2]>;
1809 def Int_CVTDQ2PDrm : I<0xE6, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
1810                      "cvtdq2pd\t{$src, $dst|$dst, $src}",
1811                      [(set VR128:$dst, (int_x86_sse2_cvtdq2pd
1812                                         (bitconvert (memopv2i64 addr:$src))))]>,
1813                      XS, Requires<[HasSSE2]>;
1814
1815
1816 // Convert packed single/double fp to doubleword
1817 def VCVTPS2DQrr : VPDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1818                        "cvtps2dq\t{$src, $dst|$dst, $src}", []>, VEX;
1819 def VCVTPS2DQrm : VPDI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1820                        "cvtps2dq\t{$src, $dst|$dst, $src}", []>, VEX;
1821 def VCVTPS2DQYrr : VPDI<0x5B, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
1822                         "cvtps2dq\t{$src, $dst|$dst, $src}", []>, VEX;
1823 def VCVTPS2DQYrm : VPDI<0x5B, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
1824                         "cvtps2dq\t{$src, $dst|$dst, $src}", []>, VEX;
1825 def CVTPS2DQrr : PDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1826                      "cvtps2dq\t{$src, $dst|$dst, $src}", []>;
1827 def CVTPS2DQrm : PDI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1828                      "cvtps2dq\t{$src, $dst|$dst, $src}", []>;
1829
1830 def Int_VCVTPS2DQrr : VPDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1831                         "cvtps2dq\t{$src, $dst|$dst, $src}",
1832                         [(set VR128:$dst, (int_x86_sse2_cvtps2dq VR128:$src))]>,
1833                         VEX;
1834 def Int_VCVTPS2DQrm : VPDI<0x5B, MRMSrcMem, (outs VR128:$dst),
1835                          (ins f128mem:$src),
1836                          "cvtps2dq\t{$src, $dst|$dst, $src}",
1837                          [(set VR128:$dst, (int_x86_sse2_cvtps2dq
1838                                             (memop addr:$src)))]>, VEX;
1839 def Int_CVTPS2DQrr : PDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1840                         "cvtps2dq\t{$src, $dst|$dst, $src}",
1841                         [(set VR128:$dst, (int_x86_sse2_cvtps2dq VR128:$src))]>;
1842 def Int_CVTPS2DQrm : PDI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1843                          "cvtps2dq\t{$src, $dst|$dst, $src}",
1844                          [(set VR128:$dst, (int_x86_sse2_cvtps2dq
1845                                             (memop addr:$src)))]>;
1846
1847 // SSE2 packed instructions with XD prefix
1848 def Int_VCVTPD2DQrr : I<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1849                        "vcvtpd2dq\t{$src, $dst|$dst, $src}",
1850                        [(set VR128:$dst, (int_x86_sse2_cvtpd2dq VR128:$src))]>,
1851                      XD, VEX, Requires<[HasAVX]>;
1852 def Int_VCVTPD2DQrm : I<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1853                        "vcvtpd2dq\t{$src, $dst|$dst, $src}",
1854                        [(set VR128:$dst, (int_x86_sse2_cvtpd2dq
1855                                           (memop addr:$src)))]>,
1856                      XD, VEX, Requires<[HasAVX]>;
1857 def Int_CVTPD2DQrr : I<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1858                        "cvtpd2dq\t{$src, $dst|$dst, $src}",
1859                        [(set VR128:$dst, (int_x86_sse2_cvtpd2dq VR128:$src))]>,
1860                      XD, Requires<[HasSSE2]>;
1861 def Int_CVTPD2DQrm : I<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1862                        "cvtpd2dq\t{$src, $dst|$dst, $src}",
1863                        [(set VR128:$dst, (int_x86_sse2_cvtpd2dq
1864                                           (memop addr:$src)))]>,
1865                      XD, Requires<[HasSSE2]>;
1866
1867
1868 // Convert with truncation packed single/double fp to doubleword
1869 // SSE2 packed instructions with XS prefix
1870 def VCVTTPS2DQrr : VSSI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1871                         "cvttps2dq\t{$src, $dst|$dst, $src}",
1872                         [(set VR128:$dst,
1873                           (int_x86_sse2_cvttps2dq VR128:$src))]>, VEX;
1874 def VCVTTPS2DQrm : VSSI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1875                         "cvttps2dq\t{$src, $dst|$dst, $src}",
1876                         [(set VR128:$dst, (int_x86_sse2_cvttps2dq
1877                                            (memop addr:$src)))]>, VEX;
1878 def VCVTTPS2DQYrr : VSSI<0x5B, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
1879                          "cvttps2dq\t{$src, $dst|$dst, $src}",
1880                          [(set VR256:$dst,
1881                            (int_x86_avx_cvtt_ps2dq_256 VR256:$src))]>, VEX;
1882 def VCVTTPS2DQYrm : VSSI<0x5B, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
1883                          "cvttps2dq\t{$src, $dst|$dst, $src}",
1884                          [(set VR256:$dst, (int_x86_avx_cvtt_ps2dq_256
1885                                             (memopv8f32 addr:$src)))]>, VEX;
1886
1887 def CVTTPS2DQrr : SSI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1888                       "cvttps2dq\t{$src, $dst|$dst, $src}",
1889                       [(set VR128:$dst,
1890                             (int_x86_sse2_cvttps2dq VR128:$src))]>;
1891 def CVTTPS2DQrm : SSI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1892                       "cvttps2dq\t{$src, $dst|$dst, $src}",
1893                       [(set VR128:$dst,
1894                             (int_x86_sse2_cvttps2dq (memop addr:$src)))]>;
1895
1896 let Predicates = [HasAVX] in {
1897   def : Pat<(v4f32 (sint_to_fp (v4i32 VR128:$src))),
1898             (Int_VCVTDQ2PSrr VR128:$src)>;
1899   def : Pat<(v4f32 (sint_to_fp (bc_v4i32 (memopv2i64 addr:$src)))),
1900             (Int_VCVTDQ2PSrm addr:$src)>;
1901
1902   def : Pat<(v4i32 (fp_to_sint (v4f32 VR128:$src))),
1903             (VCVTTPS2DQrr VR128:$src)>;
1904   def : Pat<(v4i32 (fp_to_sint (memopv4f32 addr:$src))),
1905             (VCVTTPS2DQrm addr:$src)>;
1906
1907   def : Pat<(v8f32 (sint_to_fp (v8i32 VR256:$src))),
1908             (VCVTDQ2PSYrr VR256:$src)>;
1909   def : Pat<(v8f32 (sint_to_fp (bc_v8i32 (memopv4i64 addr:$src)))),
1910             (VCVTDQ2PSYrm addr:$src)>;
1911
1912   def : Pat<(v8i32 (fp_to_sint (v8f32 VR256:$src))),
1913             (VCVTTPS2DQYrr VR256:$src)>;
1914   def : Pat<(v8i32 (fp_to_sint (memopv8f32 addr:$src))),
1915             (VCVTTPS2DQYrm addr:$src)>;
1916 }
1917
1918 let Predicates = [HasSSE2] in {
1919   def : Pat<(v4f32 (sint_to_fp (v4i32 VR128:$src))),
1920             (Int_CVTDQ2PSrr VR128:$src)>;
1921   def : Pat<(v4f32 (sint_to_fp (bc_v4i32 (memopv2i64 addr:$src)))),
1922             (Int_CVTDQ2PSrm addr:$src)>;
1923
1924   def : Pat<(v4i32 (fp_to_sint (v4f32 VR128:$src))),
1925             (CVTTPS2DQrr VR128:$src)>;
1926   def : Pat<(v4i32 (fp_to_sint (memopv4f32 addr:$src))),
1927             (CVTTPS2DQrm addr:$src)>;
1928 }
1929
1930 def VCVTTPD2DQrr : VPDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1931                         "cvttpd2dq\t{$src, $dst|$dst, $src}",
1932                         [(set VR128:$dst,
1933                               (int_x86_sse2_cvttpd2dq VR128:$src))]>, VEX;
1934 let isCodeGenOnly = 1 in
1935 def VCVTTPD2DQrm : VPDI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1936                         "cvttpd2dq\t{$src, $dst|$dst, $src}",
1937                         [(set VR128:$dst, (int_x86_sse2_cvttpd2dq
1938                                                (memop addr:$src)))]>, VEX;
1939 def CVTTPD2DQrr : PDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1940                       "cvttpd2dq\t{$src, $dst|$dst, $src}",
1941                       [(set VR128:$dst, (int_x86_sse2_cvttpd2dq VR128:$src))]>;
1942 def CVTTPD2DQrm : PDI<0xE6, MRMSrcMem, (outs VR128:$dst),(ins f128mem:$src),
1943                       "cvttpd2dq\t{$src, $dst|$dst, $src}",
1944                       [(set VR128:$dst, (int_x86_sse2_cvttpd2dq
1945                                         (memop addr:$src)))]>;
1946
1947 // The assembler can recognize rr 256-bit instructions by seeing a ymm
1948 // register, but the same isn't true when using memory operands instead.
1949 // Provide other assembly rr and rm forms to address this explicitly.
1950 def VCVTTPD2DQXrYr : VPDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR256:$src),
1951                           "cvttpd2dq\t{$src, $dst|$dst, $src}", []>, VEX;
1952
1953 // XMM only
1954 def VCVTTPD2DQXrr : VPDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1955                          "cvttpd2dqx\t{$src, $dst|$dst, $src}", []>, VEX;
1956 def VCVTTPD2DQXrm : VPDI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1957                          "cvttpd2dqx\t{$src, $dst|$dst, $src}", []>, VEX;
1958
1959 // YMM only
1960 def VCVTTPD2DQYrr : VPDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR256:$src),
1961                          "cvttpd2dqy\t{$src, $dst|$dst, $src}", []>, VEX;
1962 def VCVTTPD2DQYrm : VPDI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f256mem:$src),
1963                          "cvttpd2dqy\t{$src, $dst|$dst, $src}", []>, VEX, VEX_L;
1964
1965 // Convert packed single to packed double
1966 let Predicates = [HasAVX] in {
1967                   // SSE2 instructions without OpSize prefix
1968 def VCVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1969                      "vcvtps2pd\t{$src, $dst|$dst, $src}", []>, TB, VEX;
1970 def VCVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
1971                      "vcvtps2pd\t{$src, $dst|$dst, $src}", []>, TB, VEX;
1972 def VCVTPS2PDYrr : I<0x5A, MRMSrcReg, (outs VR256:$dst), (ins VR128:$src),
1973                      "vcvtps2pd\t{$src, $dst|$dst, $src}", []>, TB, VEX;
1974 def VCVTPS2PDYrm : I<0x5A, MRMSrcMem, (outs VR256:$dst), (ins f128mem:$src),
1975                      "vcvtps2pd\t{$src, $dst|$dst, $src}", []>, TB, VEX;
1976 }
1977 def CVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1978                        "cvtps2pd\t{$src, $dst|$dst, $src}", []>, TB;
1979 def CVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
1980                        "cvtps2pd\t{$src, $dst|$dst, $src}", []>, TB;
1981
1982 def Int_VCVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1983                        "vcvtps2pd\t{$src, $dst|$dst, $src}",
1984                        [(set VR128:$dst, (int_x86_sse2_cvtps2pd VR128:$src))]>,
1985                      TB, VEX, Requires<[HasAVX]>;
1986 def Int_VCVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
1987                        "vcvtps2pd\t{$src, $dst|$dst, $src}",
1988                        [(set VR128:$dst, (int_x86_sse2_cvtps2pd
1989                                           (load addr:$src)))]>,
1990                      TB, VEX, Requires<[HasAVX]>;
1991 def Int_CVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1992                        "cvtps2pd\t{$src, $dst|$dst, $src}",
1993                        [(set VR128:$dst, (int_x86_sse2_cvtps2pd VR128:$src))]>,
1994                      TB, Requires<[HasSSE2]>;
1995 def Int_CVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
1996                        "cvtps2pd\t{$src, $dst|$dst, $src}",
1997                        [(set VR128:$dst, (int_x86_sse2_cvtps2pd
1998                                           (load addr:$src)))]>,
1999                      TB, Requires<[HasSSE2]>;
2000
2001 // Convert packed double to packed single
2002 // The assembler can recognize rr 256-bit instructions by seeing a ymm
2003 // register, but the same isn't true when using memory operands instead.
2004 // Provide other assembly rr and rm forms to address this explicitly.
2005 def VCVTPD2PSrr : VPDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2006                        "cvtpd2ps\t{$src, $dst|$dst, $src}", []>, VEX;
2007 def VCVTPD2PSXrYr : VPDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR256:$src),
2008                          "cvtpd2ps\t{$src, $dst|$dst, $src}", []>, VEX;
2009
2010 // XMM only
2011 def VCVTPD2PSXrr : VPDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2012                         "cvtpd2psx\t{$src, $dst|$dst, $src}", []>, VEX;
2013 def VCVTPD2PSXrm : VPDI<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2014                         "cvtpd2psx\t{$src, $dst|$dst, $src}", []>, VEX;
2015
2016 // YMM only
2017 def VCVTPD2PSYrr : VPDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR256:$src),
2018                         "cvtpd2psy\t{$src, $dst|$dst, $src}", []>, VEX;
2019 def VCVTPD2PSYrm : VPDI<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f256mem:$src),
2020                         "cvtpd2psy\t{$src, $dst|$dst, $src}", []>, VEX, VEX_L;
2021 def CVTPD2PSrr : PDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2022                      "cvtpd2ps\t{$src, $dst|$dst, $src}", []>;
2023 def CVTPD2PSrm : PDI<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2024                      "cvtpd2ps\t{$src, $dst|$dst, $src}", []>;
2025
2026
2027 def Int_VCVTPD2PSrr : VPDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2028                          "cvtpd2ps\t{$src, $dst|$dst, $src}",
2029                         [(set VR128:$dst, (int_x86_sse2_cvtpd2ps VR128:$src))]>;
2030 def Int_VCVTPD2PSrm : VPDI<0x5A, MRMSrcMem, (outs VR128:$dst),
2031                          (ins f128mem:$src),
2032                          "cvtpd2ps\t{$src, $dst|$dst, $src}",
2033                          [(set VR128:$dst, (int_x86_sse2_cvtpd2ps
2034                                             (memop addr:$src)))]>;
2035 def Int_CVTPD2PSrr : PDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2036                          "cvtpd2ps\t{$src, $dst|$dst, $src}",
2037                         [(set VR128:$dst, (int_x86_sse2_cvtpd2ps VR128:$src))]>;
2038 def Int_CVTPD2PSrm : PDI<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2039                          "cvtpd2ps\t{$src, $dst|$dst, $src}",
2040                          [(set VR128:$dst, (int_x86_sse2_cvtpd2ps
2041                                             (memop addr:$src)))]>;
2042
2043 // AVX 256-bit register conversion intrinsics
2044 // FIXME: Migrate SSE conversion intrinsics matching to use patterns as below
2045 // whenever possible to avoid declaring two versions of each one.
2046 def : Pat<(int_x86_avx_cvtdq2_ps_256 VR256:$src),
2047           (VCVTDQ2PSYrr VR256:$src)>;
2048 def : Pat<(int_x86_avx_cvtdq2_ps_256 (bitconvert (memopv4i64 addr:$src))),
2049           (VCVTDQ2PSYrm addr:$src)>;
2050
2051 def : Pat<(int_x86_avx_cvt_pd2_ps_256 VR256:$src),
2052           (VCVTPD2PSYrr VR256:$src)>;
2053 def : Pat<(int_x86_avx_cvt_pd2_ps_256 (memopv4f64 addr:$src)),
2054           (VCVTPD2PSYrm addr:$src)>;
2055
2056 def : Pat<(int_x86_avx_cvt_ps2dq_256 VR256:$src),
2057           (VCVTPS2DQYrr VR256:$src)>;
2058 def : Pat<(int_x86_avx_cvt_ps2dq_256 (memopv8f32 addr:$src)),
2059           (VCVTPS2DQYrm addr:$src)>;
2060
2061 def : Pat<(int_x86_avx_cvt_ps2_pd_256 VR128:$src),
2062           (VCVTPS2PDYrr VR128:$src)>;
2063 def : Pat<(int_x86_avx_cvt_ps2_pd_256 (memopv4f32 addr:$src)),
2064           (VCVTPS2PDYrm addr:$src)>;
2065
2066 def : Pat<(int_x86_avx_cvtt_pd2dq_256 VR256:$src),
2067           (VCVTTPD2DQYrr VR256:$src)>;
2068 def : Pat<(int_x86_avx_cvtt_pd2dq_256 (memopv4f64 addr:$src)),
2069           (VCVTTPD2DQYrm addr:$src)>;
2070
2071 // Match fround and fextend for 128/256-bit conversions
2072 def : Pat<(v4f32 (fround (v4f64 VR256:$src))),
2073           (VCVTPD2PSYrr VR256:$src)>;
2074 def : Pat<(v4f32 (fround (loadv4f64 addr:$src))),
2075           (VCVTPD2PSYrm addr:$src)>;
2076
2077 def : Pat<(v4f64 (fextend (v4f32 VR128:$src))),
2078           (VCVTPS2PDYrr VR128:$src)>;
2079 def : Pat<(v4f64 (fextend (loadv4f32 addr:$src))),
2080           (VCVTPS2PDYrm addr:$src)>;
2081
2082 //===----------------------------------------------------------------------===//
2083 // SSE 1 & 2 - Compare Instructions
2084 //===----------------------------------------------------------------------===//
2085
2086 // sse12_cmp_scalar - sse 1 & 2 compare scalar instructions
2087 multiclass sse12_cmp_scalar<RegisterClass RC, X86MemOperand x86memop,
2088                             SDNode OpNode, ValueType VT, PatFrag ld_frag,
2089                             string asm, string asm_alt> {
2090   def rr : SIi8<0xC2, MRMSrcReg,
2091                 (outs RC:$dst), (ins RC:$src1, RC:$src2, SSECC:$cc), asm,
2092                 [(set RC:$dst, (OpNode (VT RC:$src1), RC:$src2, imm:$cc))]>;
2093   def rm : SIi8<0xC2, MRMSrcMem,
2094                 (outs RC:$dst), (ins RC:$src1, x86memop:$src2, SSECC:$cc), asm,
2095                 [(set RC:$dst, (OpNode (VT RC:$src1),
2096                                          (ld_frag addr:$src2), imm:$cc))]>;
2097
2098   // Accept explicit immediate argument form instead of comparison code.
2099   let neverHasSideEffects = 1 in {
2100     def rr_alt : SIi8<0xC2, MRMSrcReg, (outs RC:$dst),
2101                       (ins RC:$src1, RC:$src2, i8imm:$cc), asm_alt, []>;
2102     let mayLoad = 1 in
2103     def rm_alt : SIi8<0xC2, MRMSrcMem, (outs RC:$dst),
2104                       (ins RC:$src1, x86memop:$src2, i8imm:$cc), asm_alt, []>;
2105   }
2106 }
2107
2108 defm VCMPSS : sse12_cmp_scalar<FR32, f32mem, X86cmpss, f32, loadf32,
2109                  "cmp${cc}ss\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2110                  "cmpss\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}">,
2111                  XS, VEX_4V, VEX_LIG;
2112 defm VCMPSD : sse12_cmp_scalar<FR64, f64mem, X86cmpsd, f64, loadf64,
2113                  "cmp${cc}sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2114                  "cmpsd\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}">,
2115                  XD, VEX_4V, VEX_LIG;
2116
2117 let Constraints = "$src1 = $dst" in {
2118   defm CMPSS : sse12_cmp_scalar<FR32, f32mem, X86cmpss, f32, loadf32,
2119                   "cmp${cc}ss\t{$src2, $dst|$dst, $src2}",
2120                   "cmpss\t{$cc, $src2, $dst|$dst, $src2, $cc}">,
2121                   XS;
2122   defm CMPSD : sse12_cmp_scalar<FR64, f64mem, X86cmpsd, f64, loadf64,
2123                   "cmp${cc}sd\t{$src2, $dst|$dst, $src2}",
2124                   "cmpsd\t{$cc, $src2, $dst|$dst, $src2, $cc}">,
2125                   XD;
2126 }
2127
2128 multiclass sse12_cmp_scalar_int<RegisterClass RC, X86MemOperand x86memop,
2129                          Intrinsic Int, string asm> {
2130   def rr : SIi8<0xC2, MRMSrcReg, (outs VR128:$dst),
2131                       (ins VR128:$src1, VR128:$src, SSECC:$cc), asm,
2132                         [(set VR128:$dst, (Int VR128:$src1,
2133                                                VR128:$src, imm:$cc))]>;
2134   def rm : SIi8<0xC2, MRMSrcMem, (outs VR128:$dst),
2135                       (ins VR128:$src1, x86memop:$src, SSECC:$cc), asm,
2136                         [(set VR128:$dst, (Int VR128:$src1,
2137                                                (load addr:$src), imm:$cc))]>;
2138 }
2139
2140 // Aliases to match intrinsics which expect XMM operand(s).
2141 defm Int_VCMPSS  : sse12_cmp_scalar_int<VR128, f32mem, int_x86_sse_cmp_ss,
2142                      "cmp${cc}ss\t{$src, $src1, $dst|$dst, $src1, $src}">,
2143                      XS, VEX_4V;
2144 defm Int_VCMPSD  : sse12_cmp_scalar_int<VR128, f64mem, int_x86_sse2_cmp_sd,
2145                      "cmp${cc}sd\t{$src, $src1, $dst|$dst, $src1, $src}">,
2146                      XD, VEX_4V;
2147 let Constraints = "$src1 = $dst" in {
2148   defm Int_CMPSS  : sse12_cmp_scalar_int<VR128, f32mem, int_x86_sse_cmp_ss,
2149                        "cmp${cc}ss\t{$src, $dst|$dst, $src}">, XS;
2150   defm Int_CMPSD  : sse12_cmp_scalar_int<VR128, f64mem, int_x86_sse2_cmp_sd,
2151                        "cmp${cc}sd\t{$src, $dst|$dst, $src}">, XD;
2152 }
2153
2154
2155 // sse12_ord_cmp - Unordered/Ordered scalar fp compare and set EFLAGS
2156 multiclass sse12_ord_cmp<bits<8> opc, RegisterClass RC, SDNode OpNode,
2157                             ValueType vt, X86MemOperand x86memop,
2158                             PatFrag ld_frag, string OpcodeStr, Domain d> {
2159   def rr: PI<opc, MRMSrcReg, (outs), (ins RC:$src1, RC:$src2),
2160                      !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
2161                      [(set EFLAGS, (OpNode (vt RC:$src1), RC:$src2))], d>;
2162   def rm: PI<opc, MRMSrcMem, (outs), (ins RC:$src1, x86memop:$src2),
2163                      !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
2164                      [(set EFLAGS, (OpNode (vt RC:$src1),
2165                                            (ld_frag addr:$src2)))], d>;
2166 }
2167
2168 let Defs = [EFLAGS] in {
2169   defm VUCOMISS : sse12_ord_cmp<0x2E, FR32, X86cmp, f32, f32mem, loadf32,
2170                                   "ucomiss", SSEPackedSingle>, TB, VEX, VEX_LIG;
2171   defm VUCOMISD : sse12_ord_cmp<0x2E, FR64, X86cmp, f64, f64mem, loadf64,
2172                                   "ucomisd", SSEPackedDouble>, TB, OpSize, VEX,
2173                                   VEX_LIG;
2174   let Pattern = []<dag> in {
2175     defm VCOMISS  : sse12_ord_cmp<0x2F, VR128, undef, v4f32, f128mem, load,
2176                                     "comiss", SSEPackedSingle>, TB, VEX,
2177                                     VEX_LIG;
2178     defm VCOMISD  : sse12_ord_cmp<0x2F, VR128, undef, v2f64, f128mem, load,
2179                                     "comisd", SSEPackedDouble>, TB, OpSize, VEX,
2180                                     VEX_LIG;
2181   }
2182
2183   defm Int_VUCOMISS  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v4f32, f128mem,
2184                             load, "ucomiss", SSEPackedSingle>, TB, VEX;
2185   defm Int_VUCOMISD  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v2f64, f128mem,
2186                             load, "ucomisd", SSEPackedDouble>, TB, OpSize, VEX;
2187
2188   defm Int_VCOMISS  : sse12_ord_cmp<0x2F, VR128, X86comi, v4f32, f128mem,
2189                             load, "comiss", SSEPackedSingle>, TB, VEX;
2190   defm Int_VCOMISD  : sse12_ord_cmp<0x2F, VR128, X86comi, v2f64, f128mem,
2191                             load, "comisd", SSEPackedDouble>, TB, OpSize, VEX;
2192   defm UCOMISS  : sse12_ord_cmp<0x2E, FR32, X86cmp, f32, f32mem, loadf32,
2193                                   "ucomiss", SSEPackedSingle>, TB;
2194   defm UCOMISD  : sse12_ord_cmp<0x2E, FR64, X86cmp, f64, f64mem, loadf64,
2195                                   "ucomisd", SSEPackedDouble>, TB, OpSize;
2196
2197   let Pattern = []<dag> in {
2198     defm COMISS  : sse12_ord_cmp<0x2F, VR128, undef, v4f32, f128mem, load,
2199                                     "comiss", SSEPackedSingle>, TB;
2200     defm COMISD  : sse12_ord_cmp<0x2F, VR128, undef, v2f64, f128mem, load,
2201                                     "comisd", SSEPackedDouble>, TB, OpSize;
2202   }
2203
2204   defm Int_UCOMISS  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v4f32, f128mem,
2205                               load, "ucomiss", SSEPackedSingle>, TB;
2206   defm Int_UCOMISD  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v2f64, f128mem,
2207                               load, "ucomisd", SSEPackedDouble>, TB, OpSize;
2208
2209   defm Int_COMISS  : sse12_ord_cmp<0x2F, VR128, X86comi, v4f32, f128mem, load,
2210                                   "comiss", SSEPackedSingle>, TB;
2211   defm Int_COMISD  : sse12_ord_cmp<0x2F, VR128, X86comi, v2f64, f128mem, load,
2212                                   "comisd", SSEPackedDouble>, TB, OpSize;
2213 } // Defs = [EFLAGS]
2214
2215 // sse12_cmp_packed - sse 1 & 2 compared packed instructions
2216 multiclass sse12_cmp_packed<RegisterClass RC, X86MemOperand x86memop,
2217                             Intrinsic Int, string asm, string asm_alt,
2218                             Domain d> {
2219   let isAsmParserOnly = 1 in {
2220     def rri : PIi8<0xC2, MRMSrcReg,
2221                (outs RC:$dst), (ins RC:$src1, RC:$src2, SSECC:$cc), asm,
2222                [(set RC:$dst, (Int RC:$src1, RC:$src2, imm:$cc))], d>;
2223     def rmi : PIi8<0xC2, MRMSrcMem,
2224                (outs RC:$dst), (ins RC:$src1, x86memop:$src2, SSECC:$cc), asm,
2225                [(set RC:$dst, (Int RC:$src1, (memop addr:$src2), imm:$cc))], d>;
2226   }
2227
2228   // Accept explicit immediate argument form instead of comparison code.
2229   def rri_alt : PIi8<0xC2, MRMSrcReg,
2230              (outs RC:$dst), (ins RC:$src1, RC:$src2, i8imm:$cc),
2231              asm_alt, [], d>;
2232   def rmi_alt : PIi8<0xC2, MRMSrcMem,
2233              (outs RC:$dst), (ins RC:$src1, x86memop:$src2, i8imm:$cc),
2234              asm_alt, [], d>;
2235 }
2236
2237 defm VCMPPS : sse12_cmp_packed<VR128, f128mem, int_x86_sse_cmp_ps,
2238                "cmp${cc}ps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2239                "cmpps\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}",
2240                SSEPackedSingle>, TB, VEX_4V;
2241 defm VCMPPD : sse12_cmp_packed<VR128, f128mem, int_x86_sse2_cmp_pd,
2242                "cmp${cc}pd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2243                "cmppd\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}",
2244                SSEPackedDouble>, TB, OpSize, VEX_4V;
2245 defm VCMPPSY : sse12_cmp_packed<VR256, f256mem, int_x86_avx_cmp_ps_256,
2246                "cmp${cc}ps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2247                "cmpps\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}",
2248                SSEPackedSingle>, TB, VEX_4V;
2249 defm VCMPPDY : sse12_cmp_packed<VR256, f256mem, int_x86_avx_cmp_pd_256,
2250                "cmp${cc}pd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2251                "cmppd\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}",
2252                SSEPackedDouble>, TB, OpSize, VEX_4V;
2253 let Constraints = "$src1 = $dst" in {
2254   defm CMPPS : sse12_cmp_packed<VR128, f128mem, int_x86_sse_cmp_ps,
2255                  "cmp${cc}ps\t{$src2, $dst|$dst, $src2}",
2256                  "cmpps\t{$cc, $src2, $dst|$dst, $src2, $cc}",
2257                  SSEPackedSingle>, TB;
2258   defm CMPPD : sse12_cmp_packed<VR128, f128mem, int_x86_sse2_cmp_pd,
2259                  "cmp${cc}pd\t{$src2, $dst|$dst, $src2}",
2260                  "cmppd\t{$cc, $src2, $dst|$dst, $src2, $cc}",
2261                  SSEPackedDouble>, TB, OpSize;
2262 }
2263
2264 let Predicates = [HasAVX] in {
2265 def : Pat<(v4i32 (X86cmpps (v4f32 VR128:$src1), VR128:$src2, imm:$cc)),
2266           (VCMPPSrri (v4f32 VR128:$src1), (v4f32 VR128:$src2), imm:$cc)>;
2267 def : Pat<(v4i32 (X86cmpps (v4f32 VR128:$src1), (memop addr:$src2), imm:$cc)),
2268           (VCMPPSrmi (v4f32 VR128:$src1), addr:$src2, imm:$cc)>;
2269 def : Pat<(v2i64 (X86cmppd (v2f64 VR128:$src1), VR128:$src2, imm:$cc)),
2270           (VCMPPDrri VR128:$src1, VR128:$src2, imm:$cc)>;
2271 def : Pat<(v2i64 (X86cmppd (v2f64 VR128:$src1), (memop addr:$src2), imm:$cc)),
2272           (VCMPPDrmi VR128:$src1, addr:$src2, imm:$cc)>;
2273
2274 def : Pat<(v8i32 (X86cmpps (v8f32 VR256:$src1), VR256:$src2, imm:$cc)),
2275           (VCMPPSYrri (v8f32 VR256:$src1), (v8f32 VR256:$src2), imm:$cc)>;
2276 def : Pat<(v8i32 (X86cmpps (v8f32 VR256:$src1), (memop addr:$src2), imm:$cc)),
2277           (VCMPPSYrmi (v8f32 VR256:$src1), addr:$src2, imm:$cc)>;
2278 def : Pat<(v4i64 (X86cmppd (v4f64 VR256:$src1), VR256:$src2, imm:$cc)),
2279           (VCMPPDYrri VR256:$src1, VR256:$src2, imm:$cc)>;
2280 def : Pat<(v4i64 (X86cmppd (v4f64 VR256:$src1), (memop addr:$src2), imm:$cc)),
2281           (VCMPPDYrmi VR256:$src1, addr:$src2, imm:$cc)>;
2282 }
2283
2284 let Predicates = [HasSSE1] in {
2285 def : Pat<(v4i32 (X86cmpps (v4f32 VR128:$src1), VR128:$src2, imm:$cc)),
2286           (CMPPSrri (v4f32 VR128:$src1), (v4f32 VR128:$src2), imm:$cc)>;
2287 def : Pat<(v4i32 (X86cmpps (v4f32 VR128:$src1), (memop addr:$src2), imm:$cc)),
2288           (CMPPSrmi (v4f32 VR128:$src1), addr:$src2, imm:$cc)>;
2289 }
2290
2291 let Predicates = [HasSSE2] in {
2292 def : Pat<(v2i64 (X86cmppd (v2f64 VR128:$src1), VR128:$src2, imm:$cc)),
2293           (CMPPDrri VR128:$src1, VR128:$src2, imm:$cc)>;
2294 def : Pat<(v2i64 (X86cmppd (v2f64 VR128:$src1), (memop addr:$src2), imm:$cc)),
2295           (CMPPDrmi VR128:$src1, addr:$src2, imm:$cc)>;
2296 }
2297
2298 //===----------------------------------------------------------------------===//
2299 // SSE 1 & 2 - Shuffle Instructions
2300 //===----------------------------------------------------------------------===//
2301
2302 /// sse12_shuffle - sse 1 & 2 shuffle instructions
2303 multiclass sse12_shuffle<RegisterClass RC, X86MemOperand x86memop,
2304                          ValueType vt, string asm, PatFrag mem_frag,
2305                          Domain d, bit IsConvertibleToThreeAddress = 0> {
2306   def rmi : PIi8<0xC6, MRMSrcMem, (outs RC:$dst),
2307                    (ins RC:$src1, x86memop:$src2, i8imm:$src3), asm,
2308                    [(set RC:$dst, (vt (shufp:$src3
2309                             RC:$src1, (mem_frag addr:$src2))))], d>;
2310   let isConvertibleToThreeAddress = IsConvertibleToThreeAddress in
2311     def rri : PIi8<0xC6, MRMSrcReg, (outs RC:$dst),
2312                    (ins RC:$src1, RC:$src2, i8imm:$src3), asm,
2313                    [(set RC:$dst,
2314                             (vt (shufp:$src3 RC:$src1, RC:$src2)))], d>;
2315 }
2316
2317 defm VSHUFPS  : sse12_shuffle<VR128, f128mem, v4f32,
2318            "shufps\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
2319            memopv4f32, SSEPackedSingle>, TB, VEX_4V;
2320 defm VSHUFPSY : sse12_shuffle<VR256, f256mem, v8f32,
2321            "shufps\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
2322            memopv8f32, SSEPackedSingle>, TB, VEX_4V;
2323 defm VSHUFPD  : sse12_shuffle<VR128, f128mem, v2f64,
2324            "shufpd\t{$src3, $src2, $src1, $dst|$dst, $src2, $src2, $src3}",
2325            memopv2f64, SSEPackedDouble>, TB, OpSize, VEX_4V;
2326 defm VSHUFPDY : sse12_shuffle<VR256, f256mem, v4f64,
2327            "shufpd\t{$src3, $src2, $src1, $dst|$dst, $src2, $src2, $src3}",
2328            memopv4f64, SSEPackedDouble>, TB, OpSize, VEX_4V;
2329
2330 let Constraints = "$src1 = $dst" in {
2331   defm SHUFPS : sse12_shuffle<VR128, f128mem, v4f32,
2332                     "shufps\t{$src3, $src2, $dst|$dst, $src2, $src3}",
2333                     memopv4f32, SSEPackedSingle, 1 /* cvt to pshufd */>,
2334                     TB;
2335   defm SHUFPD : sse12_shuffle<VR128, f128mem, v2f64,
2336                     "shufpd\t{$src3, $src2, $dst|$dst, $src2, $src3}",
2337                     memopv2f64, SSEPackedDouble, 1 /* cvt to pshufd */>,
2338                     TB, OpSize;
2339 }
2340
2341 let Predicates = [HasAVX] in {
2342   def : Pat<(v4f32 (X86Shufp VR128:$src1,
2343                        (memopv4f32 addr:$src2), (i8 imm:$imm))),
2344             (VSHUFPSrmi VR128:$src1, addr:$src2, imm:$imm)>;
2345   def : Pat<(v4f32 (X86Shufp VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2346             (VSHUFPSrri VR128:$src1, VR128:$src2, imm:$imm)>;
2347   def : Pat<(v4i32 (X86Shufp VR128:$src1,
2348                        (bc_v4i32 (memopv2i64 addr:$src2)), (i8 imm:$imm))),
2349             (VSHUFPSrmi VR128:$src1, addr:$src2, imm:$imm)>;
2350   def : Pat<(v4i32 (X86Shufp VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2351             (VSHUFPSrri VR128:$src1, VR128:$src2, imm:$imm)>;
2352   // vector_shuffle v1, v2 <4, 5, 2, 3> using SHUFPSrri (we prefer movsd, but
2353   // fall back to this for SSE1)
2354   def : Pat<(v4f32 (movlp:$src3 VR128:$src1, (v4f32 VR128:$src2))),
2355             (VSHUFPSrri VR128:$src2, VR128:$src1,
2356                         (SHUFFLE_get_shuf_imm VR128:$src3))>;
2357   // Special unary SHUFPSrri case.
2358   def : Pat<(v4f32 (pshufd:$src3 VR128:$src1, (undef))),
2359             (VSHUFPSrri VR128:$src1, VR128:$src1,
2360                         (SHUFFLE_get_shuf_imm VR128:$src3))>;
2361   // Special binary v4i32 shuffle cases with SHUFPS.
2362   def : Pat<(v4i32 (shufp:$src3 VR128:$src1, (v4i32 VR128:$src2))),
2363             (VSHUFPSrri VR128:$src1, VR128:$src2,
2364                         (SHUFFLE_get_shuf_imm VR128:$src3))>;
2365   def : Pat<(v4i32 (shufp:$src3 VR128:$src1,
2366                                 (bc_v4i32 (memopv2i64 addr:$src2)))),
2367             (VSHUFPSrmi VR128:$src1, addr:$src2,
2368                         (SHUFFLE_get_shuf_imm VR128:$src3))>;
2369   // Special unary SHUFPDrri cases.
2370   def : Pat<(v2i64 (pshufd:$src3 VR128:$src1, (undef))),
2371             (VSHUFPDrri VR128:$src1, VR128:$src1,
2372                         (SHUFFLE_get_shuf_imm VR128:$src3))>;
2373   def : Pat<(v2f64 (pshufd:$src3 VR128:$src1, (undef))),
2374             (VSHUFPDrri VR128:$src1, VR128:$src1,
2375                         (SHUFFLE_get_shuf_imm VR128:$src3))>;
2376   // Special binary v2i64 shuffle cases using SHUFPDrri.
2377   def : Pat<(v2i64 (shufp:$src3 VR128:$src1, VR128:$src2)),
2378             (VSHUFPDrri VR128:$src1, VR128:$src2,
2379                         (SHUFFLE_get_shuf_imm VR128:$src3))>;
2380
2381   def : Pat<(v2i64 (X86Shufp VR128:$src1,
2382                        (memopv2i64 addr:$src2), (i8 imm:$imm))),
2383             (VSHUFPDrmi VR128:$src1, addr:$src2, imm:$imm)>;
2384   def : Pat<(v2f64 (X86Shufp VR128:$src1,
2385                        (memopv2f64 addr:$src2), (i8 imm:$imm))),
2386             (VSHUFPDrmi VR128:$src1, addr:$src2, imm:$imm)>;
2387   def : Pat<(v2i64 (X86Shufp VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2388             (VSHUFPDrri VR128:$src1, VR128:$src2, imm:$imm)>;
2389   def : Pat<(v2f64 (X86Shufp VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2390             (VSHUFPDrri VR128:$src1, VR128:$src2, imm:$imm)>;
2391
2392   // 256-bit patterns
2393   def : Pat<(v8i32 (X86Shufp VR256:$src1, VR256:$src2, (i8 imm:$imm))),
2394             (VSHUFPSYrri VR256:$src1, VR256:$src2, imm:$imm)>;
2395   def : Pat<(v8i32 (X86Shufp VR256:$src1,
2396                       (bc_v8i32 (memopv4i64 addr:$src2)), (i8 imm:$imm))),
2397             (VSHUFPSYrmi VR256:$src1, addr:$src2, imm:$imm)>;
2398
2399   def : Pat<(v8f32 (X86Shufp VR256:$src1, VR256:$src2, (i8 imm:$imm))),
2400             (VSHUFPSYrri VR256:$src1, VR256:$src2, imm:$imm)>;
2401   def : Pat<(v8f32 (X86Shufp VR256:$src1,
2402                               (memopv8f32 addr:$src2), (i8 imm:$imm))),
2403             (VSHUFPSYrmi VR256:$src1, addr:$src2, imm:$imm)>;
2404
2405   def : Pat<(v4i64 (X86Shufp VR256:$src1, VR256:$src2, (i8 imm:$imm))),
2406             (VSHUFPDYrri VR256:$src1, VR256:$src2, imm:$imm)>;
2407   def : Pat<(v4i64 (X86Shufp VR256:$src1,
2408                               (memopv4i64 addr:$src2), (i8 imm:$imm))),
2409             (VSHUFPDYrmi VR256:$src1, addr:$src2, imm:$imm)>;
2410
2411   def : Pat<(v4f64 (X86Shufp VR256:$src1, VR256:$src2, (i8 imm:$imm))),
2412             (VSHUFPDYrri VR256:$src1, VR256:$src2, imm:$imm)>;
2413   def : Pat<(v4f64 (X86Shufp VR256:$src1,
2414                               (memopv4f64 addr:$src2), (i8 imm:$imm))),
2415             (VSHUFPDYrmi VR256:$src1, addr:$src2, imm:$imm)>;
2416 }
2417
2418 let Predicates = [HasSSE1] in {
2419   def : Pat<(v4f32 (X86Shufp VR128:$src1,
2420                        (memopv4f32 addr:$src2), (i8 imm:$imm))),
2421             (SHUFPSrmi VR128:$src1, addr:$src2, imm:$imm)>;
2422   def : Pat<(v4f32 (X86Shufp VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2423             (SHUFPSrri VR128:$src1, VR128:$src2, imm:$imm)>;
2424   def : Pat<(v4i32 (X86Shufp VR128:$src1,
2425                        (bc_v4i32 (memopv2i64 addr:$src2)), (i8 imm:$imm))),
2426             (SHUFPSrmi VR128:$src1, addr:$src2, imm:$imm)>;
2427   def : Pat<(v4i32 (X86Shufp VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2428             (SHUFPSrri VR128:$src1, VR128:$src2, imm:$imm)>;
2429   // vector_shuffle v1, v2 <4, 5, 2, 3> using SHUFPSrri (we prefer movsd, but
2430   // fall back to this for SSE1)
2431   def : Pat<(v4f32 (movlp:$src3 VR128:$src1, (v4f32 VR128:$src2))),
2432             (SHUFPSrri VR128:$src2, VR128:$src1,
2433                        (SHUFFLE_get_shuf_imm VR128:$src3))>;
2434   // Special unary SHUFPSrri case.
2435   def : Pat<(v4f32 (pshufd:$src3 VR128:$src1, (undef))),
2436             (SHUFPSrri VR128:$src1, VR128:$src1,
2437                        (SHUFFLE_get_shuf_imm VR128:$src3))>;
2438 }
2439
2440 let Predicates = [HasSSE2] in {
2441   // Special binary v4i32 shuffle cases with SHUFPS.
2442   def : Pat<(v4i32 (shufp:$src3 VR128:$src1, (v4i32 VR128:$src2))),
2443             (SHUFPSrri VR128:$src1, VR128:$src2,
2444                        (SHUFFLE_get_shuf_imm VR128:$src3))>;
2445   def : Pat<(v4i32 (shufp:$src3 VR128:$src1,
2446                                 (bc_v4i32 (memopv2i64 addr:$src2)))),
2447             (SHUFPSrmi VR128:$src1, addr:$src2,
2448                       (SHUFFLE_get_shuf_imm VR128:$src3))>;
2449   // Special unary SHUFPDrri cases.
2450   def : Pat<(v2i64 (pshufd:$src3 VR128:$src1, (undef))),
2451             (SHUFPDrri VR128:$src1, VR128:$src1,
2452                        (SHUFFLE_get_shuf_imm VR128:$src3))>;
2453   def : Pat<(v2f64 (pshufd:$src3 VR128:$src1, (undef))),
2454             (SHUFPDrri VR128:$src1, VR128:$src1,
2455                        (SHUFFLE_get_shuf_imm VR128:$src3))>;
2456   // Special binary v2i64 shuffle cases using SHUFPDrri.
2457   def : Pat<(v2i64 (shufp:$src3 VR128:$src1, VR128:$src2)),
2458             (SHUFPDrri VR128:$src1, VR128:$src2,
2459                        (SHUFFLE_get_shuf_imm VR128:$src3))>;
2460   // Generic SHUFPD patterns
2461   def : Pat<(v2i64 (X86Shufp VR128:$src1,
2462                        (memopv2i64 addr:$src2), (i8 imm:$imm))),
2463             (SHUFPDrmi VR128:$src1, addr:$src2, imm:$imm)>;
2464   def : Pat<(v2f64 (X86Shufp VR128:$src1,
2465                        (memopv2f64 addr:$src2), (i8 imm:$imm))),
2466             (SHUFPDrmi VR128:$src1, addr:$src2, imm:$imm)>;
2467   def : Pat<(v2i64 (X86Shufp VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2468             (SHUFPDrri VR128:$src1, VR128:$src2, imm:$imm)>;
2469   def : Pat<(v2f64 (X86Shufp VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2470             (SHUFPDrri VR128:$src1, VR128:$src2, imm:$imm)>;
2471 }
2472
2473 //===----------------------------------------------------------------------===//
2474 // SSE 1 & 2 - Unpack Instructions
2475 //===----------------------------------------------------------------------===//
2476
2477 /// sse12_unpack_interleave - sse 1 & 2 unpack and interleave
2478 multiclass sse12_unpack_interleave<bits<8> opc, PatFrag OpNode, ValueType vt,
2479                                    PatFrag mem_frag, RegisterClass RC,
2480                                    X86MemOperand x86memop, string asm,
2481                                    Domain d> {
2482     def rr : PI<opc, MRMSrcReg,
2483                 (outs RC:$dst), (ins RC:$src1, RC:$src2),
2484                 asm, [(set RC:$dst,
2485                            (vt (OpNode RC:$src1, RC:$src2)))], d>;
2486     def rm : PI<opc, MRMSrcMem,
2487                 (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
2488                 asm, [(set RC:$dst,
2489                            (vt (OpNode RC:$src1,
2490                                        (mem_frag addr:$src2))))], d>;
2491 }
2492
2493 let AddedComplexity = 10 in {
2494   defm VUNPCKHPS: sse12_unpack_interleave<0x15, unpckh, v4f32, memopv4f32,
2495         VR128, f128mem, "unpckhps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2496                        SSEPackedSingle>, TB, VEX_4V;
2497   defm VUNPCKHPD: sse12_unpack_interleave<0x15, unpckh, v2f64, memopv2f64,
2498         VR128, f128mem, "unpckhpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2499                        SSEPackedDouble>, TB, OpSize, VEX_4V;
2500   defm VUNPCKLPS: sse12_unpack_interleave<0x14, unpckl, v4f32, memopv4f32,
2501         VR128, f128mem, "unpcklps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2502                        SSEPackedSingle>, TB, VEX_4V;
2503   defm VUNPCKLPD: sse12_unpack_interleave<0x14, unpckl, v2f64, memopv2f64,
2504         VR128, f128mem, "unpcklpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2505                        SSEPackedDouble>, TB, OpSize, VEX_4V;
2506
2507   defm VUNPCKHPSY: sse12_unpack_interleave<0x15, unpckh, v8f32, memopv8f32,
2508         VR256, f256mem, "unpckhps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2509                        SSEPackedSingle>, TB, VEX_4V;
2510   defm VUNPCKHPDY: sse12_unpack_interleave<0x15, unpckh, v4f64, memopv4f64,
2511         VR256, f256mem, "unpckhpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2512                        SSEPackedDouble>, TB, OpSize, VEX_4V;
2513   defm VUNPCKLPSY: sse12_unpack_interleave<0x14, unpckl, v8f32, memopv8f32,
2514         VR256, f256mem, "unpcklps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2515                        SSEPackedSingle>, TB, VEX_4V;
2516   defm VUNPCKLPDY: sse12_unpack_interleave<0x14, unpckl, v4f64, memopv4f64,
2517         VR256, f256mem, "unpcklpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2518                        SSEPackedDouble>, TB, OpSize, VEX_4V;
2519
2520   let Constraints = "$src1 = $dst" in {
2521     defm UNPCKHPS: sse12_unpack_interleave<0x15, unpckh, v4f32, memopv4f32,
2522           VR128, f128mem, "unpckhps\t{$src2, $dst|$dst, $src2}",
2523                          SSEPackedSingle>, TB;
2524     defm UNPCKHPD: sse12_unpack_interleave<0x15, unpckh, v2f64, memopv2f64,
2525           VR128, f128mem, "unpckhpd\t{$src2, $dst|$dst, $src2}",
2526                          SSEPackedDouble>, TB, OpSize;
2527     defm UNPCKLPS: sse12_unpack_interleave<0x14, unpckl, v4f32, memopv4f32,
2528           VR128, f128mem, "unpcklps\t{$src2, $dst|$dst, $src2}",
2529                          SSEPackedSingle>, TB;
2530     defm UNPCKLPD: sse12_unpack_interleave<0x14, unpckl, v2f64, memopv2f64,
2531           VR128, f128mem, "unpcklpd\t{$src2, $dst|$dst, $src2}",
2532                          SSEPackedDouble>, TB, OpSize;
2533   } // Constraints = "$src1 = $dst"
2534 } // AddedComplexity
2535
2536 let Predicates = [HasAVX], AddedComplexity = 1 in {
2537   def : Pat<(v4f32 (X86Unpckl VR128:$src1, (memopv4f32 addr:$src2))),
2538             (VUNPCKLPSrm VR128:$src1, addr:$src2)>;
2539   def : Pat<(v4f32 (X86Unpckl VR128:$src1, VR128:$src2)),
2540             (VUNPCKLPSrr VR128:$src1, VR128:$src2)>;
2541   def : Pat<(v4f32 (X86Unpckh VR128:$src1, (memopv4f32 addr:$src2))),
2542             (VUNPCKHPSrm VR128:$src1, addr:$src2)>;
2543   def : Pat<(v4f32 (X86Unpckh VR128:$src1, VR128:$src2)),
2544             (VUNPCKHPSrr VR128:$src1, VR128:$src2)>;
2545
2546   def : Pat<(v8f32 (X86Unpckl VR256:$src1, (memopv8f32 addr:$src2))),
2547             (VUNPCKLPSYrm VR256:$src1, addr:$src2)>;
2548   def : Pat<(v8f32 (X86Unpckl VR256:$src1, VR256:$src2)),
2549             (VUNPCKLPSYrr VR256:$src1, VR256:$src2)>;
2550   def : Pat<(v8f32 (X86Unpckh VR256:$src1, (memopv8f32 addr:$src2))),
2551             (VUNPCKHPSYrm VR256:$src1, addr:$src2)>;
2552   def : Pat<(v8f32 (X86Unpckh VR256:$src1, VR256:$src2)),
2553             (VUNPCKHPSYrr VR256:$src1, VR256:$src2)>;
2554
2555   def : Pat<(v2f64 (X86Unpckl VR128:$src1, (memopv2f64 addr:$src2))),
2556             (VUNPCKLPDrm VR128:$src1, addr:$src2)>;
2557   def : Pat<(v2f64 (X86Unpckl VR128:$src1, VR128:$src2)),
2558             (VUNPCKLPDrr VR128:$src1, VR128:$src2)>;
2559   def : Pat<(v2f64 (X86Unpckh VR128:$src1, (memopv2f64 addr:$src2))),
2560             (VUNPCKHPDrm VR128:$src1, addr:$src2)>;
2561   def : Pat<(v2f64 (X86Unpckh VR128:$src1, VR128:$src2)),
2562             (VUNPCKHPDrr VR128:$src1, VR128:$src2)>;
2563
2564   def : Pat<(v4f64 (X86Unpckl VR256:$src1, (memopv4f64 addr:$src2))),
2565             (VUNPCKLPDYrm VR256:$src1, addr:$src2)>;
2566   def : Pat<(v4f64 (X86Unpckl VR256:$src1, VR256:$src2)),
2567             (VUNPCKLPDYrr VR256:$src1, VR256:$src2)>;
2568   def : Pat<(v4f64 (X86Unpckh VR256:$src1, (memopv4f64 addr:$src2))),
2569             (VUNPCKHPDYrm VR256:$src1, addr:$src2)>;
2570   def : Pat<(v4f64 (X86Unpckh VR256:$src1, VR256:$src2)),
2571             (VUNPCKHPDYrr VR256:$src1, VR256:$src2)>;
2572
2573   // FIXME: Instead of X86Movddup, there should be a X86Unpckl here, the
2574   // problem is during lowering, where it's not possible to recognize the load
2575   // fold cause it has two uses through a bitcast. One use disappears at isel
2576   // time and the fold opportunity reappears.
2577   def : Pat<(v2f64 (X86Movddup VR128:$src)),
2578             (VUNPCKLPDrr VR128:$src, VR128:$src)>;
2579   let AddedComplexity = 10 in
2580   def : Pat<(splat_lo (v2f64 VR128:$src), (undef)),
2581             (VUNPCKLPDrr VR128:$src, VR128:$src)>;
2582 }
2583
2584 let Predicates = [HasSSE1] in {
2585   def : Pat<(v4f32 (X86Unpckl VR128:$src1, (memopv4f32 addr:$src2))),
2586             (UNPCKLPSrm VR128:$src1, addr:$src2)>;
2587   def : Pat<(v4f32 (X86Unpckl VR128:$src1, VR128:$src2)),
2588             (UNPCKLPSrr VR128:$src1, VR128:$src2)>;
2589   def : Pat<(v4f32 (X86Unpckh VR128:$src1, (memopv4f32 addr:$src2))),
2590             (UNPCKHPSrm VR128:$src1, addr:$src2)>;
2591   def : Pat<(v4f32 (X86Unpckh VR128:$src1, VR128:$src2)),
2592             (UNPCKHPSrr VR128:$src1, VR128:$src2)>;
2593 }
2594
2595 let Predicates = [HasSSE2] in {
2596   def : Pat<(v2f64 (X86Unpckl VR128:$src1, (memopv2f64 addr:$src2))),
2597             (UNPCKLPDrm VR128:$src1, addr:$src2)>;
2598   def : Pat<(v2f64 (X86Unpckl VR128:$src1, VR128:$src2)),
2599             (UNPCKLPDrr VR128:$src1, VR128:$src2)>;
2600   def : Pat<(v2f64 (X86Unpckh VR128:$src1, (memopv2f64 addr:$src2))),
2601             (UNPCKHPDrm VR128:$src1, addr:$src2)>;
2602   def : Pat<(v2f64 (X86Unpckh VR128:$src1, VR128:$src2)),
2603             (UNPCKHPDrr VR128:$src1, VR128:$src2)>;
2604
2605   // FIXME: Instead of X86Movddup, there should be a X86Unpckl here, the
2606   // problem is during lowering, where it's not possible to recognize the load
2607   // fold cause it has two uses through a bitcast. One use disappears at isel
2608   // time and the fold opportunity reappears.
2609   def : Pat<(v2f64 (X86Movddup VR128:$src)),
2610             (UNPCKLPDrr VR128:$src, VR128:$src)>;
2611
2612   let AddedComplexity = 10 in
2613   def : Pat<(splat_lo (v2f64 VR128:$src), (undef)),
2614             (UNPCKLPDrr VR128:$src, VR128:$src)>;
2615 }
2616
2617 //===----------------------------------------------------------------------===//
2618 // SSE 1 & 2 - Extract Floating-Point Sign mask
2619 //===----------------------------------------------------------------------===//
2620
2621 /// sse12_extr_sign_mask - sse 1 & 2 unpack and interleave
2622 multiclass sse12_extr_sign_mask<RegisterClass RC, Intrinsic Int, string asm,
2623                                 Domain d> {
2624   def rr32 : PI<0x50, MRMSrcReg, (outs GR32:$dst), (ins RC:$src),
2625                 !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
2626                      [(set GR32:$dst, (Int RC:$src))], d>;
2627   def rr64 : PI<0x50, MRMSrcReg, (outs GR64:$dst), (ins RC:$src),
2628                 !strconcat(asm, "\t{$src, $dst|$dst, $src}"), [], d>, REX_W;
2629 }
2630
2631 let Predicates = [HasAVX] in {
2632   defm VMOVMSKPS : sse12_extr_sign_mask<VR128, int_x86_sse_movmsk_ps,
2633                                         "movmskps", SSEPackedSingle>, TB, VEX;
2634   defm VMOVMSKPD : sse12_extr_sign_mask<VR128, int_x86_sse2_movmsk_pd,
2635                                         "movmskpd", SSEPackedDouble>, TB,
2636                                         OpSize, VEX;
2637   defm VMOVMSKPSY : sse12_extr_sign_mask<VR256, int_x86_avx_movmsk_ps_256,
2638                                         "movmskps", SSEPackedSingle>, TB, VEX;
2639   defm VMOVMSKPDY : sse12_extr_sign_mask<VR256, int_x86_avx_movmsk_pd_256,
2640                                         "movmskpd", SSEPackedDouble>, TB,
2641                                         OpSize, VEX;
2642
2643   def : Pat<(i32 (X86fgetsign FR32:$src)),
2644             (VMOVMSKPSrr32 (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)), FR32:$src,
2645                                           sub_ss))>;
2646   def : Pat<(i64 (X86fgetsign FR32:$src)),
2647             (VMOVMSKPSrr64 (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)), FR32:$src,
2648                                           sub_ss))>;
2649   def : Pat<(i32 (X86fgetsign FR64:$src)),
2650             (VMOVMSKPDrr32 (INSERT_SUBREG (v2f64 (IMPLICIT_DEF)), FR64:$src,
2651                                           sub_sd))>;
2652   def : Pat<(i64 (X86fgetsign FR64:$src)),
2653             (VMOVMSKPDrr64 (INSERT_SUBREG (v2f64 (IMPLICIT_DEF)), FR64:$src,
2654                                           sub_sd))>;
2655
2656   // Assembler Only
2657   def VMOVMSKPSr64r : PI<0x50, MRMSrcReg, (outs GR64:$dst), (ins VR128:$src),
2658              "movmskps\t{$src, $dst|$dst, $src}", [], SSEPackedSingle>, TB, VEX;
2659   def VMOVMSKPDr64r : PI<0x50, MRMSrcReg, (outs GR64:$dst), (ins VR128:$src),
2660              "movmskpd\t{$src, $dst|$dst, $src}", [], SSEPackedDouble>, TB,
2661              OpSize, VEX;
2662   def VMOVMSKPSYr64r : PI<0x50, MRMSrcReg, (outs GR64:$dst), (ins VR256:$src),
2663              "movmskps\t{$src, $dst|$dst, $src}", [], SSEPackedSingle>, TB, VEX;
2664   def VMOVMSKPDYr64r : PI<0x50, MRMSrcReg, (outs GR64:$dst), (ins VR256:$src),
2665              "movmskpd\t{$src, $dst|$dst, $src}", [], SSEPackedDouble>, TB,
2666              OpSize, VEX;
2667 }
2668
2669 defm MOVMSKPS : sse12_extr_sign_mask<VR128, int_x86_sse_movmsk_ps, "movmskps",
2670                                      SSEPackedSingle>, TB;
2671 defm MOVMSKPD : sse12_extr_sign_mask<VR128, int_x86_sse2_movmsk_pd, "movmskpd",
2672                                      SSEPackedDouble>, TB, OpSize;
2673
2674 def : Pat<(i32 (X86fgetsign FR32:$src)),
2675           (MOVMSKPSrr32 (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)), FR32:$src,
2676                                        sub_ss))>, Requires<[HasSSE1]>;
2677 def : Pat<(i64 (X86fgetsign FR32:$src)),
2678           (MOVMSKPSrr64 (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)), FR32:$src,
2679                                        sub_ss))>, Requires<[HasSSE1]>;
2680 def : Pat<(i32 (X86fgetsign FR64:$src)),
2681           (MOVMSKPDrr32 (INSERT_SUBREG (v2f64 (IMPLICIT_DEF)), FR64:$src,
2682                                        sub_sd))>, Requires<[HasSSE2]>;
2683 def : Pat<(i64 (X86fgetsign FR64:$src)),
2684           (MOVMSKPDrr64 (INSERT_SUBREG (v2f64 (IMPLICIT_DEF)), FR64:$src,
2685                                        sub_sd))>, Requires<[HasSSE2]>;
2686
2687 //===---------------------------------------------------------------------===//
2688 // SSE2 - Packed Integer Logical Instructions
2689 //===---------------------------------------------------------------------===//
2690
2691 let ExeDomain = SSEPackedInt in { // SSE integer instructions
2692
2693 /// PDI_binop_rm - Simple SSE2 binary operator.
2694 multiclass PDI_binop_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
2695                         ValueType OpVT, RegisterClass RC, PatFrag memop_frag,
2696                         X86MemOperand x86memop, bit IsCommutable = 0,
2697                         bit Is2Addr = 1> {
2698   let isCommutable = IsCommutable in
2699   def rr : PDI<opc, MRMSrcReg, (outs RC:$dst),
2700        (ins RC:$src1, RC:$src2),
2701        !if(Is2Addr,
2702            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2703            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
2704        [(set RC:$dst, (OpVT (OpNode RC:$src1, RC:$src2)))]>;
2705   def rm : PDI<opc, MRMSrcMem, (outs RC:$dst),
2706        (ins RC:$src1, x86memop:$src2),
2707        !if(Is2Addr,
2708            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2709            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
2710        [(set RC:$dst, (OpVT (OpNode RC:$src1,
2711                                      (bitconvert (memop_frag addr:$src2)))))]>;
2712 }
2713 } // ExeDomain = SSEPackedInt
2714
2715 // These are ordered here for pattern ordering requirements with the fp versions
2716
2717 let Predicates = [HasAVX] in {
2718 defm VPAND : PDI_binop_rm<0xDB, "vpand", and, v2i64, VR128, memopv2i64,
2719                           i128mem, 1, 0>, VEX_4V;
2720 defm VPOR  : PDI_binop_rm<0xEB, "vpor" , or, v2i64, VR128, memopv2i64,
2721                           i128mem, 1, 0>, VEX_4V;
2722 defm VPXOR : PDI_binop_rm<0xEF, "vpxor", xor, v2i64, VR128, memopv2i64,
2723                           i128mem, 1, 0>, VEX_4V;
2724 defm VPANDN : PDI_binop_rm<0xDF, "vpandn", X86andnp, v2i64, VR128, memopv2i64,
2725                           i128mem, 0, 0>, VEX_4V;
2726 }
2727
2728 let Constraints = "$src1 = $dst" in {
2729 defm PAND : PDI_binop_rm<0xDB, "pand", and, v2i64, VR128, memopv2i64,
2730                          i128mem, 1>;
2731 defm POR  : PDI_binop_rm<0xEB, "por" , or, v2i64, VR128, memopv2i64,
2732                          i128mem, 1>;
2733 defm PXOR : PDI_binop_rm<0xEF, "pxor", xor, v2i64, VR128, memopv2i64,
2734                          i128mem, 1>;
2735 defm PANDN : PDI_binop_rm<0xDF, "pandn", X86andnp, v2i64, VR128, memopv2i64,
2736                           i128mem, 0>;
2737 } // Constraints = "$src1 = $dst"
2738
2739 let Predicates = [HasAVX2] in {
2740 defm VPANDY : PDI_binop_rm<0xDB, "vpand", and, v4i64, VR256, memopv4i64,
2741                            i256mem, 1, 0>, VEX_4V;
2742 defm VPORY  : PDI_binop_rm<0xEB, "vpor", or, v4i64, VR256, memopv4i64,
2743                            i256mem, 1, 0>, VEX_4V;
2744 defm VPXORY : PDI_binop_rm<0xEF, "vpxor", xor, v4i64, VR256, memopv4i64,
2745                            i256mem, 1, 0>, VEX_4V;
2746 defm VPANDNY : PDI_binop_rm<0xDF, "vpandn", X86andnp, v4i64, VR256, memopv4i64,
2747                             i256mem, 0, 0>, VEX_4V;
2748 }
2749
2750 //===----------------------------------------------------------------------===//
2751 // SSE 1 & 2 - Logical Instructions
2752 //===----------------------------------------------------------------------===//
2753
2754 /// sse12_fp_alias_pack_logical - SSE 1 & 2 aliased packed FP logical ops
2755 ///
2756 multiclass sse12_fp_alias_pack_logical<bits<8> opc, string OpcodeStr,
2757                                        SDNode OpNode> {
2758   defm V#NAME#PS : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode,
2759               FR32, f32, f128mem, memopfsf32, SSEPackedSingle, 0>, TB, VEX_4V;
2760
2761   defm V#NAME#PD : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode,
2762         FR64, f64, f128mem, memopfsf64, SSEPackedDouble, 0>, TB, OpSize, VEX_4V;
2763
2764   let Constraints = "$src1 = $dst" in {
2765     defm PS : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode, FR32,
2766                 f32, f128mem, memopfsf32, SSEPackedSingle>, TB;
2767
2768     defm PD : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode, FR64,
2769                 f64, f128mem, memopfsf64, SSEPackedDouble>, TB, OpSize;
2770   }
2771 }
2772
2773 // Alias bitwise logical operations using SSE logical ops on packed FP values.
2774 let mayLoad = 0 in {
2775   defm FsAND  : sse12_fp_alias_pack_logical<0x54, "and", X86fand>;
2776   defm FsOR   : sse12_fp_alias_pack_logical<0x56, "or", X86for>;
2777   defm FsXOR  : sse12_fp_alias_pack_logical<0x57, "xor", X86fxor>;
2778 }
2779
2780 let neverHasSideEffects = 1, Pattern = []<dag>, isCommutable = 0 in
2781   defm FsANDN : sse12_fp_alias_pack_logical<0x55, "andn", undef>;
2782
2783 /// sse12_fp_packed_logical - SSE 1 & 2 packed FP logical ops
2784 ///
2785 multiclass sse12_fp_packed_logical<bits<8> opc, string OpcodeStr,
2786                                    SDNode OpNode> {
2787   // In AVX no need to add a pattern for 128-bit logical rr ps, because they
2788   // are all promoted to v2i64, and the patterns are covered by the int
2789   // version. This is needed in SSE only, because v2i64 isn't supported on
2790   // SSE1, but only on SSE2.
2791   defm V#NAME#PS : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedSingle,
2792        !strconcat(OpcodeStr, "ps"), f128mem, [],
2793        [(set VR128:$dst, (OpNode (bc_v2i64 (v4f32 VR128:$src1)),
2794                                  (memopv2i64 addr:$src2)))], 0, 1>, TB, VEX_4V;
2795
2796   defm V#NAME#PD : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedDouble,
2797        !strconcat(OpcodeStr, "pd"), f128mem,
2798        [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
2799                                  (bc_v2i64 (v2f64 VR128:$src2))))],
2800        [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
2801                                  (memopv2i64 addr:$src2)))], 0>,
2802                                                  TB, OpSize, VEX_4V;
2803   let Constraints = "$src1 = $dst" in {
2804     defm PS : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedSingle,
2805          !strconcat(OpcodeStr, "ps"), f128mem,
2806          [(set VR128:$dst, (v2i64 (OpNode VR128:$src1, VR128:$src2)))],
2807          [(set VR128:$dst, (OpNode (bc_v2i64 (v4f32 VR128:$src1)),
2808                                    (memopv2i64 addr:$src2)))]>, TB;
2809
2810     defm PD : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedDouble,
2811          !strconcat(OpcodeStr, "pd"), f128mem,
2812          [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
2813                                    (bc_v2i64 (v2f64 VR128:$src2))))],
2814          [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
2815                                    (memopv2i64 addr:$src2)))]>, TB, OpSize;
2816   }
2817 }
2818
2819 /// sse12_fp_packed_logical_y - AVX 256-bit SSE 1 & 2 logical ops forms
2820 ///
2821 multiclass sse12_fp_packed_logical_y<bits<8> opc, string OpcodeStr,
2822                                      SDNode OpNode> {
2823     defm PSY : sse12_fp_packed_logical_rm<opc, VR256, SSEPackedSingle,
2824           !strconcat(OpcodeStr, "ps"), f256mem,
2825           [(set VR256:$dst, (v4i64 (OpNode VR256:$src1, VR256:$src2)))],
2826           [(set VR256:$dst, (OpNode (bc_v4i64 (v8f32 VR256:$src1)),
2827                                     (memopv4i64 addr:$src2)))], 0>, TB, VEX_4V;
2828
2829     defm PDY : sse12_fp_packed_logical_rm<opc, VR256, SSEPackedDouble,
2830           !strconcat(OpcodeStr, "pd"), f256mem,
2831           [(set VR256:$dst, (OpNode (bc_v4i64 (v4f64 VR256:$src1)),
2832                                     (bc_v4i64 (v4f64 VR256:$src2))))],
2833           [(set VR256:$dst, (OpNode (bc_v4i64 (v4f64 VR256:$src1)),
2834                                     (memopv4i64 addr:$src2)))], 0>,
2835                                     TB, OpSize, VEX_4V;
2836 }
2837
2838 // AVX 256-bit packed logical ops forms
2839 defm VAND  : sse12_fp_packed_logical_y<0x54, "and", and>;
2840 defm VOR   : sse12_fp_packed_logical_y<0x56, "or", or>;
2841 defm VXOR  : sse12_fp_packed_logical_y<0x57, "xor", xor>;
2842 defm VANDN : sse12_fp_packed_logical_y<0x55, "andn", X86andnp>;
2843
2844 defm AND  : sse12_fp_packed_logical<0x54, "and", and>;
2845 defm OR   : sse12_fp_packed_logical<0x56, "or", or>;
2846 defm XOR  : sse12_fp_packed_logical<0x57, "xor", xor>;
2847 let isCommutable = 0 in
2848   defm ANDN : sse12_fp_packed_logical<0x55, "andn", X86andnp>;
2849
2850 //===----------------------------------------------------------------------===//
2851 // SSE 1 & 2 - Arithmetic Instructions
2852 //===----------------------------------------------------------------------===//
2853
2854 /// basic_sse12_fp_binop_xxx - SSE 1 & 2 binops come in both scalar and
2855 /// vector forms.
2856 ///
2857 /// In addition, we also have a special variant of the scalar form here to
2858 /// represent the associated intrinsic operation.  This form is unlike the
2859 /// plain scalar form, in that it takes an entire vector (instead of a scalar)
2860 /// and leaves the top elements unmodified (therefore these cannot be commuted).
2861 ///
2862 /// These three forms can each be reg+reg or reg+mem.
2863 ///
2864
2865 /// FIXME: once all 256-bit intrinsics are matched, cleanup and refactor those
2866 /// classes below
2867 multiclass basic_sse12_fp_binop_s<bits<8> opc, string OpcodeStr, SDNode OpNode,
2868                                   bit Is2Addr = 1> {
2869   defm SS : sse12_fp_scalar<opc, !strconcat(OpcodeStr, "ss"),
2870                             OpNode, FR32, f32mem, Is2Addr>, XS;
2871   defm SD : sse12_fp_scalar<opc, !strconcat(OpcodeStr, "sd"),
2872                             OpNode, FR64, f64mem, Is2Addr>, XD;
2873 }
2874
2875 multiclass basic_sse12_fp_binop_p<bits<8> opc, string OpcodeStr, SDNode OpNode,
2876                                    bit Is2Addr = 1> {
2877   let mayLoad = 0 in {
2878   defm PS : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode, VR128,
2879               v4f32, f128mem, memopv4f32, SSEPackedSingle, Is2Addr>, TB;
2880   defm PD : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode, VR128,
2881               v2f64, f128mem, memopv2f64, SSEPackedDouble, Is2Addr>, TB, OpSize;
2882   }
2883 }
2884
2885 multiclass basic_sse12_fp_binop_p_y<bits<8> opc, string OpcodeStr,
2886                                     SDNode OpNode> {
2887   let mayLoad = 0 in {
2888     defm PSY : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode, VR256,
2889                 v8f32, f256mem, memopv8f32, SSEPackedSingle, 0>, TB;
2890     defm PDY : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode, VR256,
2891                 v4f64, f256mem, memopv4f64, SSEPackedDouble, 0>, TB, OpSize;
2892   }
2893 }
2894
2895 multiclass basic_sse12_fp_binop_s_int<bits<8> opc, string OpcodeStr,
2896                                       bit Is2Addr = 1> {
2897   defm SS : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
2898      !strconcat(OpcodeStr, "ss"), "", "_ss", ssmem, sse_load_f32, Is2Addr>, XS;
2899   defm SD : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
2900      !strconcat(OpcodeStr, "sd"), "2", "_sd", sdmem, sse_load_f64, Is2Addr>, XD;
2901 }
2902
2903 multiclass basic_sse12_fp_binop_p_int<bits<8> opc, string OpcodeStr,
2904                                       bit Is2Addr = 1> {
2905   defm PS : sse12_fp_packed_int<opc, OpcodeStr, VR128,
2906      !strconcat(OpcodeStr, "ps"), "sse", "_ps", f128mem, memopv4f32,
2907                                               SSEPackedSingle, Is2Addr>, TB;
2908
2909   defm PD : sse12_fp_packed_int<opc, OpcodeStr, VR128,
2910      !strconcat(OpcodeStr, "pd"), "sse2", "_pd", f128mem, memopv2f64,
2911                                       SSEPackedDouble, Is2Addr>, TB, OpSize;
2912 }
2913
2914 multiclass basic_sse12_fp_binop_p_y_int<bits<8> opc, string OpcodeStr> {
2915   defm PSY : sse12_fp_packed_int<opc, OpcodeStr, VR256,
2916      !strconcat(OpcodeStr, "ps"), "avx", "_ps_256", f256mem, memopv8f32,
2917       SSEPackedSingle, 0>, TB;
2918
2919   defm PDY : sse12_fp_packed_int<opc, OpcodeStr, VR256,
2920      !strconcat(OpcodeStr, "pd"), "avx", "_pd_256", f256mem, memopv4f64,
2921       SSEPackedDouble, 0>, TB, OpSize;
2922 }
2923
2924 // Binary Arithmetic instructions
2925 defm VADD : basic_sse12_fp_binop_s<0x58, "add", fadd, 0>,
2926             basic_sse12_fp_binop_s_int<0x58, "add", 0>, VEX_4V, VEX_LIG;
2927 defm VADD : basic_sse12_fp_binop_p<0x58, "add", fadd, 0>,
2928             basic_sse12_fp_binop_p_y<0x58, "add", fadd>, VEX_4V;
2929 defm VMUL : basic_sse12_fp_binop_s<0x59, "mul", fmul, 0>,
2930             basic_sse12_fp_binop_s_int<0x59, "mul", 0>, VEX_4V, VEX_LIG;
2931 defm VMUL : basic_sse12_fp_binop_p<0x59, "mul", fmul, 0>,
2932             basic_sse12_fp_binop_p_y<0x59, "mul", fmul>, VEX_4V;
2933
2934 let isCommutable = 0 in {
2935   defm VSUB : basic_sse12_fp_binop_s<0x5C, "sub", fsub, 0>,
2936               basic_sse12_fp_binop_s_int<0x5C, "sub", 0>, VEX_4V, VEX_LIG;
2937   defm VSUB : basic_sse12_fp_binop_p<0x5C, "sub", fsub, 0>,
2938               basic_sse12_fp_binop_p_y<0x5C, "sub", fsub>, VEX_4V;
2939   defm VDIV : basic_sse12_fp_binop_s<0x5E, "div", fdiv, 0>,
2940               basic_sse12_fp_binop_s_int<0x5E, "div", 0>, VEX_4V, VEX_LIG;
2941   defm VDIV : basic_sse12_fp_binop_p<0x5E, "div", fdiv, 0>,
2942               basic_sse12_fp_binop_p_y<0x5E, "div", fdiv>, VEX_4V;
2943   defm VMAX : basic_sse12_fp_binop_s<0x5F, "max", X86fmax, 0>,
2944               basic_sse12_fp_binop_s_int<0x5F, "max", 0>, VEX_4V, VEX_LIG;
2945   defm VMAX : basic_sse12_fp_binop_p<0x5F, "max", X86fmax, 0>,
2946               basic_sse12_fp_binop_p_int<0x5F, "max", 0>,
2947               basic_sse12_fp_binop_p_y<0x5F, "max", X86fmax>,
2948               basic_sse12_fp_binop_p_y_int<0x5F, "max">, VEX_4V;
2949   defm VMIN : basic_sse12_fp_binop_s<0x5D, "min", X86fmin, 0>,
2950               basic_sse12_fp_binop_s_int<0x5D, "min", 0>, VEX_4V, VEX_LIG;
2951   defm VMIN : basic_sse12_fp_binop_p<0x5D, "min", X86fmin, 0>,
2952               basic_sse12_fp_binop_p_int<0x5D, "min", 0>,
2953               basic_sse12_fp_binop_p_y_int<0x5D, "min">,
2954               basic_sse12_fp_binop_p_y<0x5D, "min", X86fmin>, VEX_4V;
2955 }
2956
2957 let Constraints = "$src1 = $dst" in {
2958   defm ADD : basic_sse12_fp_binop_s<0x58, "add", fadd>,
2959              basic_sse12_fp_binop_p<0x58, "add", fadd>,
2960              basic_sse12_fp_binop_s_int<0x58, "add">;
2961   defm MUL : basic_sse12_fp_binop_s<0x59, "mul", fmul>,
2962              basic_sse12_fp_binop_p<0x59, "mul", fmul>,
2963              basic_sse12_fp_binop_s_int<0x59, "mul">;
2964
2965   let isCommutable = 0 in {
2966     defm SUB : basic_sse12_fp_binop_s<0x5C, "sub", fsub>,
2967                basic_sse12_fp_binop_p<0x5C, "sub", fsub>,
2968                basic_sse12_fp_binop_s_int<0x5C, "sub">;
2969     defm DIV : basic_sse12_fp_binop_s<0x5E, "div", fdiv>,
2970                basic_sse12_fp_binop_p<0x5E, "div", fdiv>,
2971                basic_sse12_fp_binop_s_int<0x5E, "div">;
2972     defm MAX : basic_sse12_fp_binop_s<0x5F, "max", X86fmax>,
2973                basic_sse12_fp_binop_p<0x5F, "max", X86fmax>,
2974                basic_sse12_fp_binop_s_int<0x5F, "max">,
2975                basic_sse12_fp_binop_p_int<0x5F, "max">;
2976     defm MIN : basic_sse12_fp_binop_s<0x5D, "min", X86fmin>,
2977                basic_sse12_fp_binop_p<0x5D, "min", X86fmin>,
2978                basic_sse12_fp_binop_s_int<0x5D, "min">,
2979                basic_sse12_fp_binop_p_int<0x5D, "min">;
2980   }
2981 }
2982
2983 /// Unop Arithmetic
2984 /// In addition, we also have a special variant of the scalar form here to
2985 /// represent the associated intrinsic operation.  This form is unlike the
2986 /// plain scalar form, in that it takes an entire vector (instead of a
2987 /// scalar) and leaves the top elements undefined.
2988 ///
2989 /// And, we have a special variant form for a full-vector intrinsic form.
2990
2991 /// sse1_fp_unop_s - SSE1 unops in scalar form.
2992 multiclass sse1_fp_unop_s<bits<8> opc, string OpcodeStr,
2993                           SDNode OpNode, Intrinsic F32Int> {
2994   def SSr : SSI<opc, MRMSrcReg, (outs FR32:$dst), (ins FR32:$src),
2995                 !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
2996                 [(set FR32:$dst, (OpNode FR32:$src))]>;
2997   // For scalar unary operations, fold a load into the operation
2998   // only in OptForSize mode. It eliminates an instruction, but it also
2999   // eliminates a whole-register clobber (the load), so it introduces a
3000   // partial register update condition.
3001   def SSm : I<opc, MRMSrcMem, (outs FR32:$dst), (ins f32mem:$src),
3002                 !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
3003                 [(set FR32:$dst, (OpNode (load addr:$src)))]>, XS,
3004             Requires<[HasSSE1, OptForSize]>;
3005   def SSr_Int : SSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3006                     !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
3007                     [(set VR128:$dst, (F32Int VR128:$src))]>;
3008   def SSm_Int : SSI<opc, MRMSrcMem, (outs VR128:$dst), (ins ssmem:$src),
3009                     !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
3010                     [(set VR128:$dst, (F32Int sse_load_f32:$src))]>;
3011 }
3012
3013 /// sse1_fp_unop_s_avx - AVX SSE1 unops in scalar form.
3014 multiclass sse1_fp_unop_s_avx<bits<8> opc, string OpcodeStr> {
3015   def SSr : SSI<opc, MRMSrcReg, (outs FR32:$dst), (ins FR32:$src1, FR32:$src2),
3016                 !strconcat(OpcodeStr,
3017                            "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"), []>;
3018   let mayLoad = 1 in
3019   def SSm : SSI<opc, MRMSrcMem, (outs FR32:$dst), (ins FR32:$src1,f32mem:$src2),
3020                 !strconcat(OpcodeStr,
3021                            "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"), []>;
3022   def SSm_Int : SSI<opc, MRMSrcMem, (outs VR128:$dst),
3023                 (ins VR128:$src1, ssmem:$src2),
3024                 !strconcat(OpcodeStr,
3025                            "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"), []>;
3026 }
3027
3028 /// sse1_fp_unop_p - SSE1 unops in packed form.
3029 multiclass sse1_fp_unop_p<bits<8> opc, string OpcodeStr, SDNode OpNode> {
3030   def PSr : PSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3031               !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
3032               [(set VR128:$dst, (v4f32 (OpNode VR128:$src)))]>;
3033   def PSm : PSI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3034                 !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
3035                 [(set VR128:$dst, (OpNode (memopv4f32 addr:$src)))]>;
3036 }
3037
3038 /// sse1_fp_unop_p_y - AVX 256-bit SSE1 unops in packed form.
3039 multiclass sse1_fp_unop_p_y<bits<8> opc, string OpcodeStr, SDNode OpNode> {
3040   def PSYr : PSI<opc, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
3041               !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
3042               [(set VR256:$dst, (v8f32 (OpNode VR256:$src)))]>;
3043   def PSYm : PSI<opc, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
3044                 !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
3045                 [(set VR256:$dst, (OpNode (memopv8f32 addr:$src)))]>;
3046 }
3047
3048 /// sse1_fp_unop_p_int - SSE1 intrinsics unops in packed forms.
3049 multiclass sse1_fp_unop_p_int<bits<8> opc, string OpcodeStr,
3050                               Intrinsic V4F32Int> {
3051   def PSr_Int : PSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3052                     !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
3053                     [(set VR128:$dst, (V4F32Int VR128:$src))]>;
3054   def PSm_Int : PSI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3055                     !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
3056                     [(set VR128:$dst, (V4F32Int (memopv4f32 addr:$src)))]>;
3057 }
3058
3059 /// sse1_fp_unop_p_y_int - AVX 256-bit intrinsics unops in packed forms.
3060 multiclass sse1_fp_unop_p_y_int<bits<8> opc, string OpcodeStr,
3061                                 Intrinsic V4F32Int> {
3062   def PSYr_Int : PSI<opc, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
3063                     !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
3064                     [(set VR256:$dst, (V4F32Int VR256:$src))]>;
3065   def PSYm_Int : PSI<opc, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
3066                     !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
3067                     [(set VR256:$dst, (V4F32Int (memopv8f32 addr:$src)))]>;
3068 }
3069
3070 /// sse2_fp_unop_s - SSE2 unops in scalar form.
3071 multiclass sse2_fp_unop_s<bits<8> opc, string OpcodeStr,
3072                           SDNode OpNode, Intrinsic F64Int> {
3073   def SDr : SDI<opc, MRMSrcReg, (outs FR64:$dst), (ins FR64:$src),
3074                 !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
3075                 [(set FR64:$dst, (OpNode FR64:$src))]>;
3076   // See the comments in sse1_fp_unop_s for why this is OptForSize.
3077   def SDm : I<opc, MRMSrcMem, (outs FR64:$dst), (ins f64mem:$src),
3078                 !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
3079                 [(set FR64:$dst, (OpNode (load addr:$src)))]>, XD,
3080             Requires<[HasSSE2, OptForSize]>;
3081   def SDr_Int : SDI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3082                     !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
3083                     [(set VR128:$dst, (F64Int VR128:$src))]>;
3084   def SDm_Int : SDI<opc, MRMSrcMem, (outs VR128:$dst), (ins sdmem:$src),
3085                     !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
3086                     [(set VR128:$dst, (F64Int sse_load_f64:$src))]>;
3087 }
3088
3089 /// sse2_fp_unop_s_avx - AVX SSE2 unops in scalar form.
3090 multiclass sse2_fp_unop_s_avx<bits<8> opc, string OpcodeStr> {
3091   let neverHasSideEffects = 1 in {
3092   def SDr : SDI<opc, MRMSrcReg, (outs FR64:$dst), (ins FR64:$src1, FR64:$src2),
3093                !strconcat(OpcodeStr,
3094                           "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"), []>;
3095   let mayLoad = 1 in
3096   def SDm : SDI<opc, MRMSrcMem, (outs FR64:$dst), (ins FR64:$src1,f64mem:$src2),
3097                !strconcat(OpcodeStr,
3098                           "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"), []>;
3099   }
3100   def SDm_Int : SDI<opc, MRMSrcMem, (outs VR128:$dst),
3101                (ins VR128:$src1, sdmem:$src2),
3102                !strconcat(OpcodeStr,
3103                           "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"), []>;
3104 }
3105
3106 /// sse2_fp_unop_p - SSE2 unops in vector forms.
3107 multiclass sse2_fp_unop_p<bits<8> opc, string OpcodeStr,
3108                           SDNode OpNode> {
3109   def PDr : PDI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3110               !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
3111               [(set VR128:$dst, (v2f64 (OpNode VR128:$src)))]>;
3112   def PDm : PDI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3113                 !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
3114                 [(set VR128:$dst, (OpNode (memopv2f64 addr:$src)))]>;
3115 }
3116
3117 /// sse2_fp_unop_p_y - AVX SSE2 256-bit unops in vector forms.
3118 multiclass sse2_fp_unop_p_y<bits<8> opc, string OpcodeStr, SDNode OpNode> {
3119   def PDYr : PDI<opc, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
3120               !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
3121               [(set VR256:$dst, (v4f64 (OpNode VR256:$src)))]>;
3122   def PDYm : PDI<opc, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
3123                 !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
3124                 [(set VR256:$dst, (OpNode (memopv4f64 addr:$src)))]>;
3125 }
3126
3127 /// sse2_fp_unop_p_int - SSE2 intrinsic unops in vector forms.
3128 multiclass sse2_fp_unop_p_int<bits<8> opc, string OpcodeStr,
3129                               Intrinsic V2F64Int> {
3130   def PDr_Int : PDI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3131                     !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
3132                     [(set VR128:$dst, (V2F64Int VR128:$src))]>;
3133   def PDm_Int : PDI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3134                     !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
3135                     [(set VR128:$dst, (V2F64Int (memopv2f64 addr:$src)))]>;
3136 }
3137
3138 /// sse2_fp_unop_p_y_int - AVX 256-bit intrinsic unops in vector forms.
3139 multiclass sse2_fp_unop_p_y_int<bits<8> opc, string OpcodeStr,
3140                                 Intrinsic V2F64Int> {
3141   def PDYr_Int : PDI<opc, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
3142                     !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
3143                     [(set VR256:$dst, (V2F64Int VR256:$src))]>;
3144   def PDYm_Int : PDI<opc, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
3145                     !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
3146                     [(set VR256:$dst, (V2F64Int (memopv4f64 addr:$src)))]>;
3147 }
3148
3149 let Predicates = [HasAVX] in {
3150   // Square root.
3151   defm VSQRT  : sse1_fp_unop_s_avx<0x51, "vsqrt">,
3152                 sse2_fp_unop_s_avx<0x51, "vsqrt">, VEX_4V, VEX_LIG;
3153
3154   defm VSQRT  : sse1_fp_unop_p<0x51, "vsqrt", fsqrt>,
3155                 sse2_fp_unop_p<0x51, "vsqrt", fsqrt>,
3156                 sse1_fp_unop_p_y<0x51, "vsqrt", fsqrt>,
3157                 sse2_fp_unop_p_y<0x51, "vsqrt", fsqrt>,
3158                 sse1_fp_unop_p_int<0x51, "vsqrt", int_x86_sse_sqrt_ps>,
3159                 sse2_fp_unop_p_int<0x51, "vsqrt", int_x86_sse2_sqrt_pd>,
3160                 sse1_fp_unop_p_y_int<0x51, "vsqrt", int_x86_avx_sqrt_ps_256>,
3161                 sse2_fp_unop_p_y_int<0x51, "vsqrt", int_x86_avx_sqrt_pd_256>,
3162                 VEX;
3163
3164   // Reciprocal approximations. Note that these typically require refinement
3165   // in order to obtain suitable precision.
3166   defm VRSQRT : sse1_fp_unop_s_avx<0x52, "vrsqrt">, VEX_4V, VEX_LIG;
3167   defm VRSQRT : sse1_fp_unop_p<0x52, "vrsqrt", X86frsqrt>,
3168                 sse1_fp_unop_p_y<0x52, "vrsqrt", X86frsqrt>,
3169                 sse1_fp_unop_p_y_int<0x52, "vrsqrt", int_x86_avx_rsqrt_ps_256>,
3170                 sse1_fp_unop_p_int<0x52, "vrsqrt", int_x86_sse_rsqrt_ps>, VEX;
3171
3172   defm VRCP   : sse1_fp_unop_s_avx<0x53, "vrcp">, VEX_4V, VEX_LIG;
3173   defm VRCP   : sse1_fp_unop_p<0x53, "vrcp", X86frcp>,
3174                 sse1_fp_unop_p_y<0x53, "vrcp", X86frcp>,
3175                 sse1_fp_unop_p_y_int<0x53, "vrcp", int_x86_avx_rcp_ps_256>,
3176                 sse1_fp_unop_p_int<0x53, "vrcp", int_x86_sse_rcp_ps>, VEX;
3177 }
3178
3179 let AddedComplexity = 1 in {
3180 def : Pat<(f32 (fsqrt FR32:$src)),
3181           (VSQRTSSr (f32 (IMPLICIT_DEF)), FR32:$src)>, Requires<[HasAVX]>;
3182 def : Pat<(f32 (fsqrt (load addr:$src))),
3183           (VSQRTSSm (f32 (IMPLICIT_DEF)), addr:$src)>,
3184           Requires<[HasAVX, OptForSize]>;
3185 def : Pat<(f64 (fsqrt FR64:$src)),
3186           (VSQRTSDr (f64 (IMPLICIT_DEF)), FR64:$src)>, Requires<[HasAVX]>;
3187 def : Pat<(f64 (fsqrt (load addr:$src))),
3188           (VSQRTSDm (f64 (IMPLICIT_DEF)), addr:$src)>,
3189           Requires<[HasAVX, OptForSize]>;
3190
3191 def : Pat<(f32 (X86frsqrt FR32:$src)),
3192           (VRSQRTSSr (f32 (IMPLICIT_DEF)), FR32:$src)>, Requires<[HasAVX]>;
3193 def : Pat<(f32 (X86frsqrt (load addr:$src))),
3194           (VRSQRTSSm (f32 (IMPLICIT_DEF)), addr:$src)>,
3195           Requires<[HasAVX, OptForSize]>;
3196
3197 def : Pat<(f32 (X86frcp FR32:$src)),
3198           (VRCPSSr (f32 (IMPLICIT_DEF)), FR32:$src)>, Requires<[HasAVX]>;
3199 def : Pat<(f32 (X86frcp (load addr:$src))),
3200           (VRCPSSm (f32 (IMPLICIT_DEF)), addr:$src)>,
3201           Requires<[HasAVX, OptForSize]>;
3202 }
3203
3204 let Predicates = [HasAVX], AddedComplexity = 1 in {
3205   def : Pat<(int_x86_sse_sqrt_ss VR128:$src),
3206             (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)),
3207                 (VSQRTSSr (f32 (IMPLICIT_DEF)),
3208                           (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss)),
3209                 sub_ss)>;
3210   def : Pat<(int_x86_sse_sqrt_ss sse_load_f32:$src),
3211             (VSQRTSSm_Int (v4f32 (IMPLICIT_DEF)), sse_load_f32:$src)>;
3212
3213   def : Pat<(int_x86_sse2_sqrt_sd VR128:$src),
3214             (INSERT_SUBREG (v2f64 (IMPLICIT_DEF)),
3215                 (VSQRTSDr (f64 (IMPLICIT_DEF)),
3216                           (EXTRACT_SUBREG (v2f64 VR128:$src), sub_sd)),
3217                 sub_sd)>;
3218   def : Pat<(int_x86_sse2_sqrt_sd sse_load_f64:$src),
3219             (VSQRTSDm_Int (v2f64 (IMPLICIT_DEF)), sse_load_f64:$src)>;
3220
3221   def : Pat<(int_x86_sse_rsqrt_ss VR128:$src),
3222             (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)),
3223                 (VRSQRTSSr (f32 (IMPLICIT_DEF)),
3224                           (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss)),
3225                 sub_ss)>;
3226   def : Pat<(int_x86_sse_rsqrt_ss sse_load_f32:$src),
3227             (VRSQRTSSm_Int (v4f32 (IMPLICIT_DEF)), sse_load_f32:$src)>;
3228
3229   def : Pat<(int_x86_sse_rcp_ss VR128:$src),
3230             (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)),
3231                 (VRCPSSr (f32 (IMPLICIT_DEF)),
3232                          (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss)),
3233                 sub_ss)>;
3234   def : Pat<(int_x86_sse_rcp_ss sse_load_f32:$src),
3235             (VRCPSSm_Int (v4f32 (IMPLICIT_DEF)), sse_load_f32:$src)>;
3236 }
3237
3238 // Square root.
3239 defm SQRT  : sse1_fp_unop_s<0x51, "sqrt",  fsqrt, int_x86_sse_sqrt_ss>,
3240              sse1_fp_unop_p<0x51, "sqrt",  fsqrt>,
3241              sse1_fp_unop_p_int<0x51, "sqrt",  int_x86_sse_sqrt_ps>,
3242              sse2_fp_unop_s<0x51, "sqrt",  fsqrt, int_x86_sse2_sqrt_sd>,
3243              sse2_fp_unop_p<0x51, "sqrt",  fsqrt>,
3244              sse2_fp_unop_p_int<0x51, "sqrt", int_x86_sse2_sqrt_pd>;
3245
3246 // Reciprocal approximations. Note that these typically require refinement
3247 // in order to obtain suitable precision.
3248 defm RSQRT : sse1_fp_unop_s<0x52, "rsqrt", X86frsqrt, int_x86_sse_rsqrt_ss>,
3249              sse1_fp_unop_p<0x52, "rsqrt", X86frsqrt>,
3250              sse1_fp_unop_p_int<0x52, "rsqrt", int_x86_sse_rsqrt_ps>;
3251 defm RCP   : sse1_fp_unop_s<0x53, "rcp", X86frcp, int_x86_sse_rcp_ss>,
3252              sse1_fp_unop_p<0x53, "rcp", X86frcp>,
3253              sse1_fp_unop_p_int<0x53, "rcp", int_x86_sse_rcp_ps>;
3254
3255 // There is no f64 version of the reciprocal approximation instructions.
3256
3257 //===----------------------------------------------------------------------===//
3258 // SSE 1 & 2 - Non-temporal stores
3259 //===----------------------------------------------------------------------===//
3260
3261 let AddedComplexity = 400 in { // Prefer non-temporal versions
3262   def VMOVNTPSmr : VPSI<0x2B, MRMDestMem, (outs),
3263                        (ins f128mem:$dst, VR128:$src),
3264                        "movntps\t{$src, $dst|$dst, $src}",
3265                        [(alignednontemporalstore (v4f32 VR128:$src),
3266                                                  addr:$dst)]>, VEX;
3267   def VMOVNTPDmr : VPDI<0x2B, MRMDestMem, (outs),
3268                        (ins f128mem:$dst, VR128:$src),
3269                        "movntpd\t{$src, $dst|$dst, $src}",
3270                        [(alignednontemporalstore (v2f64 VR128:$src),
3271                                                  addr:$dst)]>, VEX;
3272
3273   let ExeDomain = SSEPackedInt in
3274   def VMOVNTDQmr    : VPDI<0xE7, MRMDestMem, (outs),
3275                            (ins f128mem:$dst, VR128:$src),
3276                            "movntdq\t{$src, $dst|$dst, $src}",
3277                            [(alignednontemporalstore (v2i64 VR128:$src),
3278                                                      addr:$dst)]>, VEX;
3279
3280   def : Pat<(alignednontemporalstore (v2i64 VR128:$src), addr:$dst),
3281             (VMOVNTDQmr addr:$dst, VR128:$src)>, Requires<[HasAVX]>;
3282
3283   def VMOVNTPSYmr : VPSI<0x2B, MRMDestMem, (outs),
3284                        (ins f256mem:$dst, VR256:$src),
3285                        "movntps\t{$src, $dst|$dst, $src}",
3286                        [(alignednontemporalstore (v8f32 VR256:$src),
3287                                                  addr:$dst)]>, VEX;
3288   def VMOVNTPDYmr : VPDI<0x2B, MRMDestMem, (outs),
3289                        (ins f256mem:$dst, VR256:$src),
3290                        "movntpd\t{$src, $dst|$dst, $src}",
3291                        [(alignednontemporalstore (v4f64 VR256:$src),
3292                                                  addr:$dst)]>, VEX;
3293   let ExeDomain = SSEPackedInt in
3294   def VMOVNTDQYmr : VPDI<0xE7, MRMDestMem, (outs),
3295                       (ins f256mem:$dst, VR256:$src),
3296                       "movntdq\t{$src, $dst|$dst, $src}",
3297                       [(alignednontemporalstore (v4i64 VR256:$src),
3298                                                 addr:$dst)]>, VEX;
3299 }
3300
3301 def : Pat<(int_x86_avx_movnt_dq_256 addr:$dst, VR256:$src),
3302           (VMOVNTDQYmr addr:$dst, VR256:$src)>;
3303 def : Pat<(int_x86_avx_movnt_pd_256 addr:$dst, VR256:$src),
3304           (VMOVNTPDYmr addr:$dst, VR256:$src)>;
3305 def : Pat<(int_x86_avx_movnt_ps_256 addr:$dst, VR256:$src),
3306           (VMOVNTPSYmr addr:$dst, VR256:$src)>;
3307
3308 let AddedComplexity = 400 in { // Prefer non-temporal versions
3309 def MOVNTPSmr : PSI<0x2B, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
3310                     "movntps\t{$src, $dst|$dst, $src}",
3311                     [(alignednontemporalstore (v4f32 VR128:$src), addr:$dst)]>;
3312 def MOVNTPDmr : PDI<0x2B, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
3313                     "movntpd\t{$src, $dst|$dst, $src}",
3314                     [(alignednontemporalstore(v2f64 VR128:$src), addr:$dst)]>;
3315
3316 let ExeDomain = SSEPackedInt in
3317 def MOVNTDQmr : PDI<0xE7, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
3318                     "movntdq\t{$src, $dst|$dst, $src}",
3319                     [(alignednontemporalstore (v2i64 VR128:$src), addr:$dst)]>;
3320
3321 def : Pat<(alignednontemporalstore (v2i64 VR128:$src), addr:$dst),
3322           (MOVNTDQmr addr:$dst, VR128:$src)>, Requires<[HasSSE2]>;
3323
3324 // There is no AVX form for instructions below this point
3325 def MOVNTImr : I<0xC3, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
3326                  "movnti{l}\t{$src, $dst|$dst, $src}",
3327                  [(nontemporalstore (i32 GR32:$src), addr:$dst)]>,
3328                TB, Requires<[HasSSE2]>;
3329 def MOVNTI_64mr : RI<0xC3, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
3330                      "movnti{q}\t{$src, $dst|$dst, $src}",
3331                      [(nontemporalstore (i64 GR64:$src), addr:$dst)]>,
3332                   TB, Requires<[HasSSE2]>;
3333 }
3334
3335 //===----------------------------------------------------------------------===//
3336 // SSE 1 & 2 - Prefetch and memory fence
3337 //===----------------------------------------------------------------------===//
3338
3339 // Prefetch intrinsic.
3340 let Predicates = [HasSSE1] in {
3341 def PREFETCHT0   : I<0x18, MRM1m, (outs), (ins i8mem:$src),
3342     "prefetcht0\t$src", [(prefetch addr:$src, imm, (i32 3), (i32 1))]>, TB;
3343 def PREFETCHT1   : I<0x18, MRM2m, (outs), (ins i8mem:$src),
3344     "prefetcht1\t$src", [(prefetch addr:$src, imm, (i32 2), (i32 1))]>, TB;
3345 def PREFETCHT2   : I<0x18, MRM3m, (outs), (ins i8mem:$src),
3346     "prefetcht2\t$src", [(prefetch addr:$src, imm, (i32 1), (i32 1))]>, TB;
3347 def PREFETCHNTA  : I<0x18, MRM0m, (outs), (ins i8mem:$src),
3348     "prefetchnta\t$src", [(prefetch addr:$src, imm, (i32 0), (i32 1))]>, TB;
3349 }
3350
3351 // Flush cache
3352 def CLFLUSH : I<0xAE, MRM7m, (outs), (ins i8mem:$src),
3353                "clflush\t$src", [(int_x86_sse2_clflush addr:$src)]>,
3354               TB, Requires<[HasSSE2]>;
3355
3356 // Pause. This "instruction" is encoded as "rep; nop", so even though it
3357 // was introduced with SSE2, it's backward compatible.
3358 def PAUSE : I<0x90, RawFrm, (outs), (ins), "pause", []>, REP;
3359
3360 // Load, store, and memory fence
3361 def SFENCE : I<0xAE, MRM_F8, (outs), (ins),
3362                "sfence", [(int_x86_sse_sfence)]>, TB, Requires<[HasSSE1]>;
3363 def LFENCE : I<0xAE, MRM_E8, (outs), (ins),
3364                "lfence", [(int_x86_sse2_lfence)]>, TB, Requires<[HasSSE2]>;
3365 def MFENCE : I<0xAE, MRM_F0, (outs), (ins),
3366                "mfence", [(int_x86_sse2_mfence)]>, TB, Requires<[HasSSE2]>;
3367
3368 def : Pat<(X86SFence), (SFENCE)>;
3369 def : Pat<(X86LFence), (LFENCE)>;
3370 def : Pat<(X86MFence), (MFENCE)>;
3371
3372 //===----------------------------------------------------------------------===//
3373 // SSE 1 & 2 - Load/Store XCSR register
3374 //===----------------------------------------------------------------------===//
3375
3376 def VLDMXCSR : VPSI<0xAE, MRM2m, (outs), (ins i32mem:$src),
3377                   "ldmxcsr\t$src", [(int_x86_sse_ldmxcsr addr:$src)]>, VEX;
3378 def VSTMXCSR : VPSI<0xAE, MRM3m, (outs), (ins i32mem:$dst),
3379                   "stmxcsr\t$dst", [(int_x86_sse_stmxcsr addr:$dst)]>, VEX;
3380
3381 def LDMXCSR : PSI<0xAE, MRM2m, (outs), (ins i32mem:$src),
3382                   "ldmxcsr\t$src", [(int_x86_sse_ldmxcsr addr:$src)]>;
3383 def STMXCSR : PSI<0xAE, MRM3m, (outs), (ins i32mem:$dst),
3384                   "stmxcsr\t$dst", [(int_x86_sse_stmxcsr addr:$dst)]>;
3385
3386 //===---------------------------------------------------------------------===//
3387 // SSE2 - Move Aligned/Unaligned Packed Integer Instructions
3388 //===---------------------------------------------------------------------===//
3389
3390 let ExeDomain = SSEPackedInt in { // SSE integer instructions
3391
3392 let neverHasSideEffects = 1 in {
3393 def VMOVDQArr  : VPDI<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3394                     "movdqa\t{$src, $dst|$dst, $src}", []>, VEX;
3395 def VMOVDQAYrr : VPDI<0x6F, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
3396                     "movdqa\t{$src, $dst|$dst, $src}", []>, VEX;
3397 }
3398 def VMOVDQUrr  : VSSI<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3399                     "movdqu\t{$src, $dst|$dst, $src}", []>, VEX;
3400 def VMOVDQUYrr : VSSI<0x6F, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
3401                     "movdqu\t{$src, $dst|$dst, $src}", []>, VEX;
3402
3403 // For Disassembler
3404 let isCodeGenOnly = 1 in {
3405 def VMOVDQArr_REV  : VPDI<0x7F, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
3406                         "movdqa\t{$src, $dst|$dst, $src}", []>, VEX;
3407 def VMOVDQAYrr_REV : VPDI<0x7F, MRMDestReg, (outs VR256:$dst), (ins VR256:$src),
3408                         "movdqa\t{$src, $dst|$dst, $src}", []>, VEX;
3409 def VMOVDQUrr_REV  : VSSI<0x7F, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
3410                         "movdqu\t{$src, $dst|$dst, $src}", []>, VEX;
3411 def VMOVDQUYrr_REV : VSSI<0x7F, MRMDestReg, (outs VR256:$dst), (ins VR256:$src),
3412                         "movdqu\t{$src, $dst|$dst, $src}", []>, VEX;
3413 }
3414
3415 let canFoldAsLoad = 1, mayLoad = 1 in {
3416 def VMOVDQArm  : VPDI<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3417                    "movdqa\t{$src, $dst|$dst, $src}", []>, VEX;
3418 def VMOVDQAYrm : VPDI<0x6F, MRMSrcMem, (outs VR256:$dst), (ins i256mem:$src),
3419                    "movdqa\t{$src, $dst|$dst, $src}", []>, VEX;
3420 let Predicates = [HasAVX] in {
3421   def VMOVDQUrm  : I<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3422                     "vmovdqu\t{$src, $dst|$dst, $src}",[]>, XS, VEX;
3423   def VMOVDQUYrm : I<0x6F, MRMSrcMem, (outs VR256:$dst), (ins i256mem:$src),
3424                     "vmovdqu\t{$src, $dst|$dst, $src}",[]>, XS, VEX;
3425 }
3426 }
3427
3428 let mayStore = 1 in {
3429 def VMOVDQAmr  : VPDI<0x7F, MRMDestMem, (outs),
3430                      (ins i128mem:$dst, VR128:$src),
3431                      "movdqa\t{$src, $dst|$dst, $src}", []>, VEX;
3432 def VMOVDQAYmr : VPDI<0x7F, MRMDestMem, (outs),
3433                      (ins i256mem:$dst, VR256:$src),
3434                      "movdqa\t{$src, $dst|$dst, $src}", []>, VEX;
3435 let Predicates = [HasAVX] in {
3436 def VMOVDQUmr  : I<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
3437                   "vmovdqu\t{$src, $dst|$dst, $src}",[]>, XS, VEX;
3438 def VMOVDQUYmr : I<0x7F, MRMDestMem, (outs), (ins i256mem:$dst, VR256:$src),
3439                   "vmovdqu\t{$src, $dst|$dst, $src}",[]>, XS, VEX;
3440 }
3441 }
3442
3443 let neverHasSideEffects = 1 in
3444 def MOVDQArr : PDI<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3445                    "movdqa\t{$src, $dst|$dst, $src}", []>;
3446
3447 def MOVDQUrr :   I<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3448                    "movdqu\t{$src, $dst|$dst, $src}",
3449                    []>, XS, Requires<[HasSSE2]>;
3450
3451 // For Disassembler
3452 let isCodeGenOnly = 1 in {
3453 def MOVDQArr_REV : PDI<0x7F, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
3454                        "movdqa\t{$src, $dst|$dst, $src}", []>;
3455
3456 def MOVDQUrr_REV :   I<0x7F, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
3457                        "movdqu\t{$src, $dst|$dst, $src}",
3458                        []>, XS, Requires<[HasSSE2]>;
3459 }
3460
3461 let canFoldAsLoad = 1, mayLoad = 1 in {
3462 def MOVDQArm : PDI<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3463                    "movdqa\t{$src, $dst|$dst, $src}",
3464                    [/*(set VR128:$dst, (alignedloadv2i64 addr:$src))*/]>;
3465 def MOVDQUrm :   I<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3466                    "movdqu\t{$src, $dst|$dst, $src}",
3467                    [/*(set VR128:$dst, (loadv2i64 addr:$src))*/]>,
3468                  XS, Requires<[HasSSE2]>;
3469 }
3470
3471 let mayStore = 1 in {
3472 def MOVDQAmr : PDI<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
3473                    "movdqa\t{$src, $dst|$dst, $src}",
3474                    [/*(alignedstore (v2i64 VR128:$src), addr:$dst)*/]>;
3475 def MOVDQUmr :   I<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
3476                    "movdqu\t{$src, $dst|$dst, $src}",
3477                    [/*(store (v2i64 VR128:$src), addr:$dst)*/]>,
3478                  XS, Requires<[HasSSE2]>;
3479 }
3480
3481 // Intrinsic forms of MOVDQU load and store
3482 def VMOVDQUmr_Int : I<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
3483                        "vmovdqu\t{$src, $dst|$dst, $src}",
3484                        [(int_x86_sse2_storeu_dq addr:$dst, VR128:$src)]>,
3485                      XS, VEX, Requires<[HasAVX]>;
3486
3487 def MOVDQUmr_Int :   I<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
3488                        "movdqu\t{$src, $dst|$dst, $src}",
3489                        [(int_x86_sse2_storeu_dq addr:$dst, VR128:$src)]>,
3490                      XS, Requires<[HasSSE2]>;
3491
3492 } // ExeDomain = SSEPackedInt
3493
3494 let Predicates = [HasAVX] in {
3495   def : Pat<(int_x86_avx_loadu_dq_256 addr:$src), (VMOVDQUYrm addr:$src)>;
3496   def : Pat<(int_x86_avx_storeu_dq_256 addr:$dst, VR256:$src),
3497             (VMOVDQUYmr addr:$dst, VR256:$src)>;
3498 }
3499
3500 //===---------------------------------------------------------------------===//
3501 // SSE2 - Packed Integer Arithmetic Instructions
3502 //===---------------------------------------------------------------------===//
3503
3504 let ExeDomain = SSEPackedInt in { // SSE integer instructions
3505
3506 multiclass PDI_binop_rm_int<bits<8> opc, string OpcodeStr, Intrinsic IntId,
3507                             RegisterClass RC, PatFrag memop_frag,
3508                             X86MemOperand x86memop, bit IsCommutable = 0,
3509                             bit Is2Addr = 1> {
3510   let isCommutable = IsCommutable in
3511   def rr : PDI<opc, MRMSrcReg, (outs RC:$dst),
3512        (ins RC:$src1, RC:$src2),
3513        !if(Is2Addr,
3514            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3515            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3516        [(set RC:$dst, (IntId RC:$src1, RC:$src2))]>;
3517   def rm : PDI<opc, MRMSrcMem, (outs RC:$dst),
3518        (ins RC:$src1, x86memop:$src2),
3519        !if(Is2Addr,
3520            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3521            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3522        [(set RC:$dst, (IntId RC:$src1, (bitconvert (memop_frag addr:$src2))))]>;
3523 }
3524
3525 multiclass PDI_binop_rmi_int<bits<8> opc, bits<8> opc2, Format ImmForm,
3526                              string OpcodeStr, Intrinsic IntId,
3527                              Intrinsic IntId2, RegisterClass RC,
3528                              bit Is2Addr = 1> {
3529   // src2 is always 128-bit
3530   def rr : PDI<opc, MRMSrcReg, (outs RC:$dst),
3531        (ins RC:$src1, VR128:$src2),
3532        !if(Is2Addr,
3533            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3534            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3535        [(set RC:$dst, (IntId RC:$src1, VR128:$src2))]>;
3536   def rm : PDI<opc, MRMSrcMem, (outs RC:$dst),
3537        (ins RC:$src1, i128mem:$src2),
3538        !if(Is2Addr,
3539            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3540            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3541        [(set RC:$dst, (IntId RC:$src1, (bitconvert (memopv2i64 addr:$src2))))]>;
3542   def ri : PDIi8<opc2, ImmForm, (outs RC:$dst),
3543        (ins RC:$src1, i32i8imm:$src2),
3544        !if(Is2Addr,
3545            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3546            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3547        [(set RC:$dst, (IntId2 RC:$src1, (i32 imm:$src2)))]>;
3548 }
3549
3550 } // ExeDomain = SSEPackedInt
3551
3552 // 128-bit Integer Arithmetic
3553
3554 let Predicates = [HasAVX] in {
3555 defm VPADDB  : PDI_binop_rm<0xFC, "vpaddb", add, v16i8, VR128, memopv2i64,
3556                             i128mem, 1, 0 /*3addr*/>, VEX_4V;
3557 defm VPADDW  : PDI_binop_rm<0xFD, "vpaddw", add, v8i16, VR128, memopv2i64,
3558                             i128mem, 1, 0>, VEX_4V;
3559 defm VPADDD  : PDI_binop_rm<0xFE, "vpaddd", add, v4i32, VR128, memopv2i64,
3560                             i128mem, 1, 0>, VEX_4V;
3561 defm VPADDQ  : PDI_binop_rm<0xD4, "vpaddq", add, v2i64, VR128, memopv2i64,
3562                             i128mem, 1, 0>, VEX_4V;
3563 defm VPMULLW : PDI_binop_rm<0xD5, "vpmullw", mul, v8i16, VR128, memopv2i64,
3564                             i128mem, 1, 0>, VEX_4V;
3565 defm VPSUBB : PDI_binop_rm<0xF8, "vpsubb", sub, v16i8, VR128, memopv2i64,
3566                             i128mem, 0, 0>, VEX_4V;
3567 defm VPSUBW : PDI_binop_rm<0xF9, "vpsubw", sub, v8i16, VR128, memopv2i64,
3568                             i128mem, 0, 0>, VEX_4V;
3569 defm VPSUBD : PDI_binop_rm<0xFA, "vpsubd", sub, v4i32, VR128, memopv2i64,
3570                             i128mem, 0, 0>, VEX_4V;
3571 defm VPSUBQ : PDI_binop_rm<0xFB, "vpsubq", sub, v2i64, VR128, memopv2i64,
3572                             i128mem, 0, 0>, VEX_4V;
3573
3574 // Intrinsic forms
3575 defm VPSUBSB  : PDI_binop_rm_int<0xE8, "vpsubsb" , int_x86_sse2_psubs_b,
3576                                  VR128, memopv2i64, i128mem, 0, 0>, VEX_4V;
3577 defm VPSUBSW  : PDI_binop_rm_int<0xE9, "vpsubsw" , int_x86_sse2_psubs_w,
3578                                  VR128, memopv2i64, i128mem, 0, 0>, VEX_4V;
3579 defm VPSUBUSB : PDI_binop_rm_int<0xD8, "vpsubusb", int_x86_sse2_psubus_b,
3580                                  VR128, memopv2i64, i128mem, 0, 0>, VEX_4V;
3581 defm VPSUBUSW : PDI_binop_rm_int<0xD9, "vpsubusw", int_x86_sse2_psubus_w,
3582                                  VR128, memopv2i64, i128mem, 0, 0>, VEX_4V;
3583 defm VPADDSB  : PDI_binop_rm_int<0xEC, "vpaddsb" , int_x86_sse2_padds_b,
3584                                  VR128, memopv2i64, i128mem, 1, 0>, VEX_4V;
3585 defm VPADDSW  : PDI_binop_rm_int<0xED, "vpaddsw" , int_x86_sse2_padds_w,
3586                                  VR128, memopv2i64, i128mem, 1, 0>, VEX_4V;
3587 defm VPADDUSB : PDI_binop_rm_int<0xDC, "vpaddusb", int_x86_sse2_paddus_b,
3588                                  VR128, memopv2i64, i128mem, 1, 0>, VEX_4V;
3589 defm VPADDUSW : PDI_binop_rm_int<0xDD, "vpaddusw", int_x86_sse2_paddus_w,
3590                                  VR128, memopv2i64, i128mem, 1, 0>, VEX_4V;
3591 defm VPMULHUW : PDI_binop_rm_int<0xE4, "vpmulhuw", int_x86_sse2_pmulhu_w,
3592                                  VR128, memopv2i64, i128mem, 1, 0>, VEX_4V;
3593 defm VPMULHW  : PDI_binop_rm_int<0xE5, "vpmulhw" , int_x86_sse2_pmulh_w,
3594                                  VR128, memopv2i64, i128mem, 1, 0>, VEX_4V;
3595 defm VPMULUDQ : PDI_binop_rm_int<0xF4, "vpmuludq", int_x86_sse2_pmulu_dq,
3596                                  VR128, memopv2i64, i128mem, 1, 0>, VEX_4V;
3597 defm VPMADDWD : PDI_binop_rm_int<0xF5, "vpmaddwd", int_x86_sse2_pmadd_wd,
3598                                  VR128, memopv2i64, i128mem, 1, 0>, VEX_4V;
3599 defm VPAVGB   : PDI_binop_rm_int<0xE0, "vpavgb", int_x86_sse2_pavg_b,
3600                                  VR128, memopv2i64, i128mem, 1, 0>, VEX_4V;
3601 defm VPAVGW   : PDI_binop_rm_int<0xE3, "vpavgw", int_x86_sse2_pavg_w,
3602                                  VR128, memopv2i64, i128mem, 1, 0>, VEX_4V;
3603 defm VPMINUB  : PDI_binop_rm_int<0xDA, "vpminub", int_x86_sse2_pminu_b,
3604                                  VR128, memopv2i64, i128mem, 1, 0>, VEX_4V;
3605 defm VPMINSW  : PDI_binop_rm_int<0xEA, "vpminsw", int_x86_sse2_pmins_w,
3606                                  VR128, memopv2i64, i128mem, 1, 0>, VEX_4V;
3607 defm VPMAXUB  : PDI_binop_rm_int<0xDE, "vpmaxub", int_x86_sse2_pmaxu_b,
3608                                  VR128, memopv2i64, i128mem, 1, 0>, VEX_4V;
3609 defm VPMAXSW  : PDI_binop_rm_int<0xEE, "vpmaxsw", int_x86_sse2_pmaxs_w,
3610                                  VR128, memopv2i64, i128mem, 1, 0>, VEX_4V;
3611 defm VPSADBW  : PDI_binop_rm_int<0xF6, "vpsadbw", int_x86_sse2_psad_bw,
3612                                  VR128, memopv2i64, i128mem, 1, 0>, VEX_4V;
3613 }
3614
3615 let Predicates = [HasAVX2] in {
3616 defm VPADDBY  : PDI_binop_rm<0xFC, "vpaddb", add, v32i8, VR256, memopv4i64,
3617                              i256mem, 1, 0>, VEX_4V;
3618 defm VPADDWY  : PDI_binop_rm<0xFD, "vpaddw", add, v16i16, VR256, memopv4i64,
3619                              i256mem, 1, 0>, VEX_4V;
3620 defm VPADDDY  : PDI_binop_rm<0xFE, "vpaddd", add, v8i32, VR256, memopv4i64,
3621                              i256mem, 1, 0>, VEX_4V;
3622 defm VPADDQY  : PDI_binop_rm<0xD4, "vpaddq", add, v4i64, VR256, memopv4i64,
3623                              i256mem, 1, 0>, VEX_4V;
3624 defm VPMULLWY : PDI_binop_rm<0xD5, "vpmullw", mul, v16i16, VR256, memopv4i64,
3625                              i256mem, 1, 0>, VEX_4V;
3626 defm VPSUBBY  : PDI_binop_rm<0xF8, "vpsubb", sub, v32i8, VR256, memopv4i64,
3627                              i256mem, 0, 0>, VEX_4V;
3628 defm VPSUBWY  : PDI_binop_rm<0xF9, "vpsubw", sub, v16i16,VR256, memopv4i64,
3629                              i256mem, 0, 0>, VEX_4V;
3630 defm VPSUBDY  : PDI_binop_rm<0xFA, "vpsubd", sub, v8i32, VR256, memopv4i64,
3631                              i256mem, 0, 0>, VEX_4V;
3632 defm VPSUBQY  : PDI_binop_rm<0xFB, "vpsubq", sub, v4i64, VR256, memopv4i64,
3633                              i256mem, 0, 0>, VEX_4V;
3634
3635 // Intrinsic forms
3636 defm VPSUBSBY  : PDI_binop_rm_int<0xE8, "vpsubsb" , int_x86_avx2_psubs_b,
3637                                   VR256, memopv4i64, i256mem, 0, 0>, VEX_4V;
3638 defm VPSUBSWY  : PDI_binop_rm_int<0xE9, "vpsubsw" , int_x86_avx2_psubs_w,
3639                                   VR256, memopv4i64, i256mem, 0, 0>, VEX_4V;
3640 defm VPSUBUSBY : PDI_binop_rm_int<0xD8, "vpsubusb", int_x86_avx2_psubus_b,
3641                                   VR256, memopv4i64, i256mem, 0, 0>, VEX_4V;
3642 defm VPSUBUSWY : PDI_binop_rm_int<0xD9, "vpsubusw", int_x86_avx2_psubus_w,
3643                                   VR256, memopv4i64, i256mem, 0, 0>, VEX_4V;
3644 defm VPADDSBY  : PDI_binop_rm_int<0xEC, "vpaddsb" , int_x86_avx2_padds_b,
3645                                   VR256, memopv4i64, i256mem, 1, 0>, VEX_4V;
3646 defm VPADDSWY  : PDI_binop_rm_int<0xED, "vpaddsw" , int_x86_avx2_padds_w,
3647                                   VR256, memopv4i64, i256mem, 1, 0>, VEX_4V;
3648 defm VPADDUSBY : PDI_binop_rm_int<0xDC, "vpaddusb", int_x86_avx2_paddus_b,
3649                                   VR256, memopv4i64, i256mem, 1, 0>, VEX_4V;
3650 defm VPADDUSWY : PDI_binop_rm_int<0xDD, "vpaddusw", int_x86_avx2_paddus_w,
3651                                   VR256, memopv4i64, i256mem, 1, 0>, VEX_4V;
3652 defm VPMULHUWY : PDI_binop_rm_int<0xE4, "vpmulhuw", int_x86_avx2_pmulhu_w,
3653                                   VR256, memopv4i64, i256mem, 1, 0>, VEX_4V;
3654 defm VPMULHWY  : PDI_binop_rm_int<0xE5, "vpmulhw" , int_x86_avx2_pmulh_w,
3655                                   VR256, memopv4i64, i256mem, 1, 0>, VEX_4V;
3656 defm VPMULUDQY : PDI_binop_rm_int<0xF4, "vpmuludq", int_x86_avx2_pmulu_dq,
3657                                   VR256, memopv4i64, i256mem, 1, 0>, VEX_4V;
3658 defm VPMADDWDY : PDI_binop_rm_int<0xF5, "vpmaddwd", int_x86_avx2_pmadd_wd,
3659                                   VR256, memopv4i64, i256mem, 1, 0>, VEX_4V;
3660 defm VPAVGBY   : PDI_binop_rm_int<0xE0, "vpavgb", int_x86_avx2_pavg_b,
3661                                   VR256, memopv4i64, i256mem, 1, 0>, VEX_4V;
3662 defm VPAVGWY   : PDI_binop_rm_int<0xE3, "vpavgw", int_x86_avx2_pavg_w,
3663                                   VR256, memopv4i64, i256mem, 1, 0>, VEX_4V;
3664 defm VPMINUBY  : PDI_binop_rm_int<0xDA, "vpminub", int_x86_avx2_pminu_b,
3665                                   VR256, memopv4i64, i256mem, 1, 0>, VEX_4V;
3666 defm VPMINSWY  : PDI_binop_rm_int<0xEA, "vpminsw", int_x86_avx2_pmins_w,
3667                                   VR256, memopv4i64, i256mem, 1, 0>, VEX_4V;
3668 defm VPMAXUBY  : PDI_binop_rm_int<0xDE, "vpmaxub", int_x86_avx2_pmaxu_b,
3669                                   VR256, memopv4i64, i256mem, 1, 0>, VEX_4V;
3670 defm VPMAXSWY  : PDI_binop_rm_int<0xEE, "vpmaxsw", int_x86_avx2_pmaxs_w,
3671                                   VR256, memopv4i64, i256mem, 1, 0>, VEX_4V;
3672 defm VPSADBWY  : PDI_binop_rm_int<0xF6, "vpsadbw", int_x86_avx2_psad_bw,
3673                                   VR256, memopv4i64, i256mem, 1, 0>, VEX_4V;
3674 }
3675
3676 let Constraints = "$src1 = $dst" in {
3677 defm PADDB  : PDI_binop_rm<0xFC, "paddb", add, v16i8, VR128, memopv2i64,
3678                            i128mem, 1>;
3679 defm PADDW  : PDI_binop_rm<0xFD, "paddw", add, v8i16, VR128, memopv2i64,
3680                            i128mem, 1>;
3681 defm PADDD  : PDI_binop_rm<0xFE, "paddd", add, v4i32, VR128, memopv2i64,
3682                            i128mem, 1>;
3683 defm PADDQ  : PDI_binop_rm<0xD4, "paddq", add, v2i64, VR128, memopv2i64,
3684                            i128mem, 1>;
3685 defm PMULLW : PDI_binop_rm<0xD5, "pmullw", mul, v8i16, VR128, memopv2i64,
3686                            i128mem, 1>;
3687 defm PSUBB : PDI_binop_rm<0xF8, "psubb", sub, v16i8, VR128, memopv2i64,
3688                           i128mem>;
3689 defm PSUBW : PDI_binop_rm<0xF9, "psubw", sub, v8i16, VR128, memopv2i64,
3690                           i128mem>;
3691 defm PSUBD : PDI_binop_rm<0xFA, "psubd", sub, v4i32, VR128, memopv2i64,
3692                           i128mem>;
3693 defm PSUBQ : PDI_binop_rm<0xFB, "psubq", sub, v2i64, VR128, memopv2i64,
3694                           i128mem>;
3695
3696 // Intrinsic forms
3697 defm PSUBSB  : PDI_binop_rm_int<0xE8, "psubsb" , int_x86_sse2_psubs_b,
3698                                 VR128, memopv2i64, i128mem>;
3699 defm PSUBSW  : PDI_binop_rm_int<0xE9, "psubsw" , int_x86_sse2_psubs_w,
3700                                 VR128, memopv2i64, i128mem>;
3701 defm PSUBUSB : PDI_binop_rm_int<0xD8, "psubusb", int_x86_sse2_psubus_b,
3702                                 VR128, memopv2i64, i128mem>;
3703 defm PSUBUSW : PDI_binop_rm_int<0xD9, "psubusw", int_x86_sse2_psubus_w,
3704                                 VR128, memopv2i64, i128mem>;
3705 defm PADDSB  : PDI_binop_rm_int<0xEC, "paddsb" , int_x86_sse2_padds_b,
3706                                 VR128, memopv2i64, i128mem, 1>;
3707 defm PADDSW  : PDI_binop_rm_int<0xED, "paddsw" , int_x86_sse2_padds_w,
3708                                 VR128, memopv2i64, i128mem, 1>;
3709 defm PADDUSB : PDI_binop_rm_int<0xDC, "paddusb", int_x86_sse2_paddus_b,
3710                                 VR128, memopv2i64, i128mem, 1>;
3711 defm PADDUSW : PDI_binop_rm_int<0xDD, "paddusw", int_x86_sse2_paddus_w,
3712                                 VR128, memopv2i64, i128mem, 1>;
3713 defm PMULHUW : PDI_binop_rm_int<0xE4, "pmulhuw", int_x86_sse2_pmulhu_w,
3714                                 VR128, memopv2i64, i128mem, 1>;
3715 defm PMULHW  : PDI_binop_rm_int<0xE5, "pmulhw" , int_x86_sse2_pmulh_w,
3716                                 VR128, memopv2i64, i128mem, 1>;
3717 defm PMULUDQ : PDI_binop_rm_int<0xF4, "pmuludq", int_x86_sse2_pmulu_dq,
3718                                 VR128, memopv2i64, i128mem, 1>;
3719 defm PMADDWD : PDI_binop_rm_int<0xF5, "pmaddwd", int_x86_sse2_pmadd_wd,
3720                                 VR128, memopv2i64, i128mem, 1>;
3721 defm PAVGB   : PDI_binop_rm_int<0xE0, "pavgb", int_x86_sse2_pavg_b,
3722                                 VR128, memopv2i64, i128mem, 1>;
3723 defm PAVGW   : PDI_binop_rm_int<0xE3, "pavgw", int_x86_sse2_pavg_w,
3724                                 VR128, memopv2i64, i128mem, 1>;
3725 defm PMINUB  : PDI_binop_rm_int<0xDA, "pminub", int_x86_sse2_pminu_b,
3726                                 VR128, memopv2i64, i128mem, 1>;
3727 defm PMINSW  : PDI_binop_rm_int<0xEA, "pminsw", int_x86_sse2_pmins_w,
3728                                 VR128, memopv2i64, i128mem, 1>;
3729 defm PMAXUB  : PDI_binop_rm_int<0xDE, "pmaxub", int_x86_sse2_pmaxu_b,
3730                                 VR128, memopv2i64, i128mem, 1>;
3731 defm PMAXSW  : PDI_binop_rm_int<0xEE, "pmaxsw", int_x86_sse2_pmaxs_w,
3732                                 VR128, memopv2i64, i128mem, 1>;
3733 defm PSADBW  : PDI_binop_rm_int<0xF6, "psadbw", int_x86_sse2_psad_bw,
3734                                 VR128, memopv2i64, i128mem, 1>;
3735
3736 } // Constraints = "$src1 = $dst"
3737
3738 //===---------------------------------------------------------------------===//
3739 // SSE2 - Packed Integer Logical Instructions
3740 //===---------------------------------------------------------------------===//
3741
3742 let Predicates = [HasAVX] in {
3743 defm VPSLLW : PDI_binop_rmi_int<0xF1, 0x71, MRM6r, "vpsllw",
3744                                 int_x86_sse2_psll_w, int_x86_sse2_pslli_w,
3745                                 VR128, 0>, VEX_4V;
3746 defm VPSLLD : PDI_binop_rmi_int<0xF2, 0x72, MRM6r, "vpslld",
3747                                 int_x86_sse2_psll_d, int_x86_sse2_pslli_d,
3748                                 VR128, 0>, VEX_4V;
3749 defm VPSLLQ : PDI_binop_rmi_int<0xF3, 0x73, MRM6r, "vpsllq",
3750                                 int_x86_sse2_psll_q, int_x86_sse2_pslli_q,
3751                                 VR128, 0>, VEX_4V;
3752
3753 defm VPSRLW : PDI_binop_rmi_int<0xD1, 0x71, MRM2r, "vpsrlw",
3754                                 int_x86_sse2_psrl_w, int_x86_sse2_psrli_w,
3755                                 VR128, 0>, VEX_4V;
3756 defm VPSRLD : PDI_binop_rmi_int<0xD2, 0x72, MRM2r, "vpsrld",
3757                                 int_x86_sse2_psrl_d, int_x86_sse2_psrli_d,
3758                                 VR128, 0>, VEX_4V;
3759 defm VPSRLQ : PDI_binop_rmi_int<0xD3, 0x73, MRM2r, "vpsrlq",
3760                                 int_x86_sse2_psrl_q, int_x86_sse2_psrli_q,
3761                                 VR128, 0>, VEX_4V;
3762
3763 defm VPSRAW : PDI_binop_rmi_int<0xE1, 0x71, MRM4r, "vpsraw",
3764                                 int_x86_sse2_psra_w, int_x86_sse2_psrai_w,
3765                                 VR128, 0>, VEX_4V;
3766 defm VPSRAD : PDI_binop_rmi_int<0xE2, 0x72, MRM4r, "vpsrad",
3767                                 int_x86_sse2_psra_d, int_x86_sse2_psrai_d,
3768                                 VR128, 0>, VEX_4V;
3769
3770 let ExeDomain = SSEPackedInt in {
3771   // 128-bit logical shifts.
3772   def VPSLLDQri : PDIi8<0x73, MRM7r,
3773                     (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
3774                     "vpslldq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
3775                     [(set VR128:$dst,
3776                       (int_x86_sse2_psll_dq_bs VR128:$src1, imm:$src2))]>,
3777                     VEX_4V;
3778   def VPSRLDQri : PDIi8<0x73, MRM3r,
3779                     (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
3780                     "vpsrldq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
3781                     [(set VR128:$dst,
3782                       (int_x86_sse2_psrl_dq_bs VR128:$src1, imm:$src2))]>,
3783                     VEX_4V;
3784   // PSRADQri doesn't exist in SSE[1-3].
3785 }
3786 } // Predicates = [HasAVX]
3787
3788 let Predicates = [HasAVX2] in {
3789 defm VPSLLWY : PDI_binop_rmi_int<0xF1, 0x71, MRM6r, "vpsllw",
3790                                  int_x86_avx2_psll_w, int_x86_avx2_pslli_w,
3791                                  VR256, 0>, VEX_4V;
3792 defm VPSLLDY : PDI_binop_rmi_int<0xF2, 0x72, MRM6r, "vpslld",
3793                                  int_x86_avx2_psll_d, int_x86_avx2_pslli_d,
3794                                  VR256, 0>, VEX_4V;
3795 defm VPSLLQY : PDI_binop_rmi_int<0xF3, 0x73, MRM6r, "vpsllq",
3796                                  int_x86_avx2_psll_q, int_x86_avx2_pslli_q,
3797                                  VR256, 0>, VEX_4V;
3798
3799 defm VPSRLWY : PDI_binop_rmi_int<0xD1, 0x71, MRM2r, "vpsrlw",
3800                                  int_x86_avx2_psrl_w, int_x86_avx2_psrli_w,
3801                                  VR256, 0>, VEX_4V;
3802 defm VPSRLDY : PDI_binop_rmi_int<0xD2, 0x72, MRM2r, "vpsrld",
3803                                  int_x86_avx2_psrl_d, int_x86_avx2_psrli_d,
3804                                  VR256, 0>, VEX_4V;
3805 defm VPSRLQY : PDI_binop_rmi_int<0xD3, 0x73, MRM2r, "vpsrlq",
3806                                  int_x86_avx2_psrl_q, int_x86_avx2_psrli_q,
3807                                  VR256, 0>, VEX_4V;
3808
3809 defm VPSRAWY : PDI_binop_rmi_int<0xE1, 0x71, MRM4r, "vpsraw",
3810                                  int_x86_avx2_psra_w, int_x86_avx2_psrai_w,
3811                                  VR256, 0>, VEX_4V;
3812 defm VPSRADY : PDI_binop_rmi_int<0xE2, 0x72, MRM4r, "vpsrad",
3813                                  int_x86_avx2_psra_d, int_x86_avx2_psrai_d,
3814                                  VR256, 0>, VEX_4V;
3815
3816 let ExeDomain = SSEPackedInt in {
3817   // 256-bit logical shifts.
3818   def VPSLLDQYri : PDIi8<0x73, MRM7r,
3819                     (outs VR256:$dst), (ins VR256:$src1, i32i8imm:$src2),
3820                     "vpslldq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
3821                     [(set VR256:$dst,
3822                       (int_x86_avx2_psll_dq_bs VR256:$src1, imm:$src2))]>,
3823                     VEX_4V;
3824   def VPSRLDQYri : PDIi8<0x73, MRM3r,
3825                     (outs VR256:$dst), (ins VR256:$src1, i32i8imm:$src2),
3826                     "vpsrldq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
3827                     [(set VR256:$dst,
3828                       (int_x86_avx2_psrl_dq_bs VR256:$src1, imm:$src2))]>,
3829                     VEX_4V;
3830   // PSRADQYri doesn't exist in SSE[1-3].
3831 }
3832 } // Predicates = [HasAVX2]
3833
3834 let Constraints = "$src1 = $dst" in {
3835 defm PSLLW : PDI_binop_rmi_int<0xF1, 0x71, MRM6r, "psllw",
3836                                int_x86_sse2_psll_w, int_x86_sse2_pslli_w,
3837                                VR128>;
3838 defm PSLLD : PDI_binop_rmi_int<0xF2, 0x72, MRM6r, "pslld",
3839                                int_x86_sse2_psll_d, int_x86_sse2_pslli_d,
3840                                VR128>;
3841 defm PSLLQ : PDI_binop_rmi_int<0xF3, 0x73, MRM6r, "psllq",
3842                                int_x86_sse2_psll_q, int_x86_sse2_pslli_q,
3843                                VR128>;
3844
3845 defm PSRLW : PDI_binop_rmi_int<0xD1, 0x71, MRM2r, "psrlw",
3846                                int_x86_sse2_psrl_w, int_x86_sse2_psrli_w,
3847                                VR128>;
3848 defm PSRLD : PDI_binop_rmi_int<0xD2, 0x72, MRM2r, "psrld",
3849                                int_x86_sse2_psrl_d, int_x86_sse2_psrli_d,
3850                                VR128>;
3851 defm PSRLQ : PDI_binop_rmi_int<0xD3, 0x73, MRM2r, "psrlq",
3852                                int_x86_sse2_psrl_q, int_x86_sse2_psrli_q,
3853                                VR128>;
3854
3855 defm PSRAW : PDI_binop_rmi_int<0xE1, 0x71, MRM4r, "psraw",
3856                                int_x86_sse2_psra_w, int_x86_sse2_psrai_w,
3857                                VR128>;
3858 defm PSRAD : PDI_binop_rmi_int<0xE2, 0x72, MRM4r, "psrad",
3859                                int_x86_sse2_psra_d, int_x86_sse2_psrai_d,
3860                                VR128>;
3861
3862 let ExeDomain = SSEPackedInt in {
3863   // 128-bit logical shifts.
3864   def PSLLDQri : PDIi8<0x73, MRM7r,
3865                        (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
3866                        "pslldq\t{$src2, $dst|$dst, $src2}",
3867                        [(set VR128:$dst,
3868                          (int_x86_sse2_psll_dq_bs VR128:$src1, imm:$src2))]>;
3869   def PSRLDQri : PDIi8<0x73, MRM3r,
3870                        (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
3871                        "psrldq\t{$src2, $dst|$dst, $src2}",
3872                        [(set VR128:$dst,
3873                          (int_x86_sse2_psrl_dq_bs VR128:$src1, imm:$src2))]>;
3874   // PSRADQri doesn't exist in SSE[1-3].
3875 }
3876 } // Constraints = "$src1 = $dst"
3877
3878 let Predicates = [HasAVX] in {
3879   def : Pat<(int_x86_sse2_psll_dq VR128:$src1, imm:$src2),
3880             (VPSLLDQri VR128:$src1, (BYTE_imm imm:$src2))>;
3881   def : Pat<(int_x86_sse2_psrl_dq VR128:$src1, imm:$src2),
3882             (VPSRLDQri VR128:$src1, (BYTE_imm imm:$src2))>;
3883   def : Pat<(v2f64 (X86fsrl VR128:$src1, i32immSExt8:$src2)),
3884             (VPSRLDQri VR128:$src1, (BYTE_imm imm:$src2))>;
3885
3886   // Shift up / down and insert zero's.
3887   def : Pat<(v2i64 (X86vshldq VR128:$src, (i8 imm:$amt))),
3888             (VPSLLDQri VR128:$src, (BYTE_imm imm:$amt))>;
3889   def : Pat<(v2i64 (X86vshrdq VR128:$src, (i8 imm:$amt))),
3890             (VPSRLDQri VR128:$src, (BYTE_imm imm:$amt))>;
3891
3892   def : Pat<(v8i16 (X86vshli VR128:$src1, (i32 imm:$src2))),
3893             (VPSLLWri VR128:$src1, imm:$src2)>;
3894   def : Pat<(v4i32 (X86vshli VR128:$src1, (i32 imm:$src2))),
3895             (VPSLLDri VR128:$src1, imm:$src2)>;
3896   def : Pat<(v2i64 (X86vshli VR128:$src1, (i32 imm:$src2))),
3897             (VPSLLQri VR128:$src1, imm:$src2)>;
3898
3899   def : Pat<(v8i16 (X86vsrli VR128:$src1, (i32 imm:$src2))),
3900             (VPSRLWri VR128:$src1, imm:$src2)>;
3901   def : Pat<(v4i32 (X86vsrli VR128:$src1, (i32 imm:$src2))),
3902             (VPSRLDri VR128:$src1, imm:$src2)>;
3903   def : Pat<(v2i64 (X86vsrli VR128:$src1, (i32 imm:$src2))),
3904             (VPSRLQri VR128:$src1, imm:$src2)>;
3905
3906   def : Pat<(v8i16 (X86vsrai VR128:$src1, (i32 imm:$src2))),
3907             (VPSRAWri VR128:$src1, imm:$src2)>;
3908   def : Pat<(v4i32 (X86vsrai VR128:$src1, (i32 imm:$src2))),
3909             (VPSRADri VR128:$src1, imm:$src2)>;
3910
3911   def : Pat<(v8i16 (X86vshl VR128:$src1, (v8i16 VR128:$src2))),
3912             (VPSLLWrr VR128:$src1, VR128:$src2)>;
3913   def : Pat<(v8i16 (X86vshl VR128:$src1, (bc_v8i16 (memopv2i64 addr:$src2)))),
3914             (VPSLLWrm VR128:$src1, addr:$src2)>;
3915   def : Pat<(v4i32 (X86vshl VR128:$src1, (v4i32 VR128:$src2))),
3916             (VPSLLDrr VR128:$src1, VR128:$src2)>;
3917   def : Pat<(v4i32 (X86vshl VR128:$src1, (bc_v4i32 (memopv2i64 addr:$src2)))),
3918             (VPSLLDrm VR128:$src1, addr:$src2)>;
3919   def : Pat<(v2i64 (X86vshl VR128:$src1, (v2i64 VR128:$src2))),
3920             (VPSLLQrr VR128:$src1, VR128:$src2)>;
3921   def : Pat<(v2i64 (X86vshl VR128:$src1, (memopv2i64 addr:$src2))),
3922             (VPSLLQrm VR128:$src1, addr:$src2)>;
3923
3924   def : Pat<(v8i16 (X86vsrl VR128:$src1, (v8i16 VR128:$src2))),
3925             (VPSRLWrr VR128:$src1, VR128:$src2)>;
3926   def : Pat<(v8i16 (X86vsrl VR128:$src1, (bc_v8i16 (memopv2i64 addr:$src2)))),
3927             (VPSRLWrm VR128:$src1, addr:$src2)>;
3928   def : Pat<(v4i32 (X86vsrl VR128:$src1, (v4i32 VR128:$src2))),
3929             (VPSRLDrr VR128:$src1, VR128:$src2)>;
3930   def : Pat<(v4i32 (X86vsrl VR128:$src1, (bc_v4i32 (memopv2i64 addr:$src2)))),
3931             (VPSRLDrm VR128:$src1, addr:$src2)>;
3932   def : Pat<(v2i64 (X86vsrl VR128:$src1, (v2i64 VR128:$src2))),
3933             (VPSRLQrr VR128:$src1, VR128:$src2)>;
3934   def : Pat<(v2i64 (X86vsrl VR128:$src1, (memopv2i64 addr:$src2))),
3935             (VPSRLQrm VR128:$src1, addr:$src2)>;
3936
3937   def : Pat<(v8i16 (X86vsra VR128:$src1, (v8i16 VR128:$src2))),
3938             (VPSRAWrr VR128:$src1, VR128:$src2)>;
3939   def : Pat<(v8i16 (X86vsra VR128:$src1, (bc_v8i16 (memopv2i64 addr:$src2)))),
3940             (VPSRAWrm VR128:$src1, addr:$src2)>;
3941   def : Pat<(v4i32 (X86vsra VR128:$src1, (v4i32 VR128:$src2))),
3942             (VPSRADrr VR128:$src1, VR128:$src2)>;
3943   def : Pat<(v4i32 (X86vsra VR128:$src1, (bc_v4i32 (memopv2i64 addr:$src2)))),
3944             (VPSRADrm VR128:$src1, addr:$src2)>;
3945 }
3946
3947 let Predicates = [HasAVX2] in {
3948   def : Pat<(int_x86_avx2_psll_dq VR256:$src1, imm:$src2),
3949             (VPSLLDQYri VR256:$src1, (BYTE_imm imm:$src2))>;
3950   def : Pat<(int_x86_avx2_psrl_dq VR256:$src1, imm:$src2),
3951             (VPSRLDQYri VR256:$src1, (BYTE_imm imm:$src2))>;
3952
3953   def : Pat<(v16i16 (X86vshli VR256:$src1, (i32 imm:$src2))),
3954             (VPSLLWYri VR256:$src1, imm:$src2)>;
3955   def : Pat<(v8i32 (X86vshli VR256:$src1, (i32 imm:$src2))),
3956             (VPSLLDYri VR256:$src1, imm:$src2)>;
3957   def : Pat<(v4i64 (X86vshli VR256:$src1, (i32 imm:$src2))),
3958             (VPSLLQYri VR256:$src1, imm:$src2)>;
3959
3960   def : Pat<(v16i16 (X86vsrli VR256:$src1, (i32 imm:$src2))),
3961             (VPSRLWYri VR256:$src1, imm:$src2)>;
3962   def : Pat<(v8i32 (X86vsrli VR256:$src1, (i32 imm:$src2))),
3963             (VPSRLDYri VR256:$src1, imm:$src2)>;
3964   def : Pat<(v4i64 (X86vsrli VR256:$src1, (i32 imm:$src2))),
3965             (VPSRLQYri VR256:$src1, imm:$src2)>;
3966
3967   def : Pat<(v16i16 (X86vsrai VR256:$src1, (i32 imm:$src2))),
3968             (VPSRAWYri VR256:$src1, imm:$src2)>;
3969   def : Pat<(v8i32 (X86vsrai VR256:$src1, (i32 imm:$src2))),
3970             (VPSRADYri VR256:$src1, imm:$src2)>;
3971
3972   def : Pat<(v16i16 (X86vshl VR256:$src1, (v8i16 VR128:$src2))),
3973             (VPSLLWYrr VR256:$src1, VR128:$src2)>;
3974   def : Pat<(v16i16 (X86vshl VR256:$src1, (bc_v8i16 (memopv2i64 addr:$src2)))),
3975             (VPSLLWYrm VR256:$src1, addr:$src2)>;
3976   def : Pat<(v8i32 (X86vshl VR256:$src1, (v4i32 VR128:$src2))),
3977             (VPSLLDYrr VR256:$src1, VR128:$src2)>;
3978   def : Pat<(v8i32 (X86vshl VR256:$src1, (bc_v4i32 (memopv2i64 addr:$src2)))),
3979             (VPSLLDYrm VR256:$src1, addr:$src2)>;
3980   def : Pat<(v4i64 (X86vshl VR256:$src1, (v2i64 VR128:$src2))),
3981             (VPSLLQYrr VR256:$src1, VR128:$src2)>;
3982   def : Pat<(v4i64 (X86vshl VR256:$src1, (memopv2i64 addr:$src2))),
3983             (VPSLLQYrm VR256:$src1, addr:$src2)>;
3984
3985   def : Pat<(v16i16 (X86vsrl VR256:$src1, (v8i16 VR128:$src2))),
3986             (VPSRLWYrr VR256:$src1, VR128:$src2)>;
3987   def : Pat<(v16i16 (X86vsrl VR256:$src1, (bc_v8i16 (memopv2i64 addr:$src2)))),
3988             (VPSRLWYrm VR256:$src1, addr:$src2)>;
3989   def : Pat<(v8i32 (X86vsrl VR256:$src1, (v4i32 VR128:$src2))),
3990             (VPSRLDYrr VR256:$src1, VR128:$src2)>;
3991   def : Pat<(v8i32 (X86vsrl VR256:$src1, (bc_v4i32 (memopv2i64 addr:$src2)))),
3992             (VPSRLDYrm VR256:$src1, addr:$src2)>;
3993   def : Pat<(v4i64 (X86vsrl VR256:$src1, (v2i64 VR128:$src2))),
3994             (VPSRLQYrr VR256:$src1, VR128:$src2)>;
3995   def : Pat<(v4i64 (X86vsrl VR256:$src1, (memopv2i64 addr:$src2))),
3996             (VPSRLQYrm VR256:$src1, addr:$src2)>;
3997
3998   def : Pat<(v16i16 (X86vsra VR256:$src1, (v8i16 VR128:$src2))),
3999             (VPSRAWYrr VR256:$src1, VR128:$src2)>;
4000   def : Pat<(v16i16 (X86vsra VR256:$src1, (bc_v8i16 (memopv2i64 addr:$src2)))),
4001             (VPSRAWYrm VR256:$src1, addr:$src2)>;
4002   def : Pat<(v8i32 (X86vsra VR256:$src1, (v4i32 VR128:$src2))),
4003             (VPSRADYrr VR256:$src1, VR128:$src2)>;
4004   def : Pat<(v8i32 (X86vsra VR256:$src1, (bc_v4i32 (memopv2i64 addr:$src2)))),
4005             (VPSRADYrm VR256:$src1, addr:$src2)>;
4006 }
4007
4008 let Predicates = [HasSSE2] in {
4009   def : Pat<(int_x86_sse2_psll_dq VR128:$src1, imm:$src2),
4010             (PSLLDQri VR128:$src1, (BYTE_imm imm:$src2))>;
4011   def : Pat<(int_x86_sse2_psrl_dq VR128:$src1, imm:$src2),
4012             (PSRLDQri VR128:$src1, (BYTE_imm imm:$src2))>;
4013   def : Pat<(v2f64 (X86fsrl VR128:$src1, i32immSExt8:$src2)),
4014             (PSRLDQri VR128:$src1, (BYTE_imm imm:$src2))>;
4015
4016   // Shift up / down and insert zero's.
4017   def : Pat<(v2i64 (X86vshldq VR128:$src, (i8 imm:$amt))),
4018             (PSLLDQri VR128:$src, (BYTE_imm imm:$amt))>;
4019   def : Pat<(v2i64 (X86vshrdq VR128:$src, (i8 imm:$amt))),
4020             (PSRLDQri VR128:$src, (BYTE_imm imm:$amt))>;
4021
4022   def : Pat<(v8i16 (X86vshli VR128:$src1, (i32 imm:$src2))),
4023             (PSLLWri VR128:$src1, imm:$src2)>;
4024   def : Pat<(v4i32 (X86vshli VR128:$src1, (i32 imm:$src2))),
4025             (PSLLDri VR128:$src1, imm:$src2)>;
4026   def : Pat<(v2i64 (X86vshli VR128:$src1, (i32 imm:$src2))),
4027             (PSLLQri VR128:$src1, imm:$src2)>;
4028
4029   def : Pat<(v8i16 (X86vsrli VR128:$src1, (i32 imm:$src2))),
4030             (PSRLWri VR128:$src1, imm:$src2)>;
4031   def : Pat<(v4i32 (X86vsrli VR128:$src1, (i32 imm:$src2))),
4032             (PSRLDri VR128:$src1, imm:$src2)>;
4033   def : Pat<(v2i64 (X86vsrli VR128:$src1, (i32 imm:$src2))),
4034             (PSRLQri VR128:$src1, imm:$src2)>;
4035
4036   def : Pat<(v8i16 (X86vsrai VR128:$src1, (i32 imm:$src2))),
4037             (PSRAWri VR128:$src1, imm:$src2)>;
4038   def : Pat<(v4i32 (X86vsrai VR128:$src1, (i32 imm:$src2))),
4039             (PSRADri VR128:$src1, imm:$src2)>;
4040
4041   def : Pat<(v8i16 (X86vshl VR128:$src1, (v8i16 VR128:$src2))),
4042             (PSLLWrr VR128:$src1, VR128:$src2)>;
4043   def : Pat<(v8i16 (X86vshl VR128:$src1, (bc_v8i16 (memopv2i64 addr:$src2)))),
4044             (PSLLWrm VR128:$src1, addr:$src2)>;
4045   def : Pat<(v4i32 (X86vshl VR128:$src1, (v4i32 VR128:$src2))),
4046             (PSLLDrr VR128:$src1, VR128:$src2)>;
4047   def : Pat<(v4i32 (X86vshl VR128:$src1, (bc_v4i32 (memopv2i64 addr:$src2)))),
4048             (PSLLDrm VR128:$src1, addr:$src2)>;
4049   def : Pat<(v2i64 (X86vshl VR128:$src1, (v2i64 VR128:$src2))),
4050             (PSLLQrr VR128:$src1, VR128:$src2)>;
4051   def : Pat<(v2i64 (X86vshl VR128:$src1, (memopv2i64 addr:$src2))),
4052             (PSLLQrm VR128:$src1, addr:$src2)>;
4053
4054   def : Pat<(v8i16 (X86vsrl VR128:$src1, (v8i16 VR128:$src2))),
4055             (PSRLWrr VR128:$src1, VR128:$src2)>;
4056   def : Pat<(v8i16 (X86vsrl VR128:$src1, (bc_v8i16 (memopv2i64 addr:$src2)))),
4057             (PSRLWrm VR128:$src1, addr:$src2)>;
4058   def : Pat<(v4i32 (X86vsrl VR128:$src1, (v4i32 VR128:$src2))),
4059             (PSRLDrr VR128:$src1, VR128:$src2)>;
4060   def : Pat<(v4i32 (X86vsrl VR128:$src1, (bc_v4i32 (memopv2i64 addr:$src2)))),
4061             (PSRLDrm VR128:$src1, addr:$src2)>;
4062   def : Pat<(v2i64 (X86vsrl VR128:$src1, (v2i64 VR128:$src2))),
4063             (PSRLQrr VR128:$src1, VR128:$src2)>;
4064   def : Pat<(v2i64 (X86vsrl VR128:$src1, (memopv2i64 addr:$src2))),
4065             (PSRLQrm VR128:$src1, addr:$src2)>;
4066
4067   def : Pat<(v8i16 (X86vsra VR128:$src1, (v8i16 VR128:$src2))),
4068             (PSRAWrr VR128:$src1, VR128:$src2)>;
4069   def : Pat<(v8i16 (X86vsra VR128:$src1, (bc_v8i16 (memopv2i64 addr:$src2)))),
4070             (PSRAWrm VR128:$src1, addr:$src2)>;
4071   def : Pat<(v4i32 (X86vsra VR128:$src1, (v4i32 VR128:$src2))),
4072             (PSRADrr VR128:$src1, VR128:$src2)>;
4073   def : Pat<(v4i32 (X86vsra VR128:$src1, (bc_v4i32 (memopv2i64 addr:$src2)))),
4074             (PSRADrm VR128:$src1, addr:$src2)>;
4075 }
4076
4077 //===---------------------------------------------------------------------===//
4078 // SSE2 - Packed Integer Comparison Instructions
4079 //===---------------------------------------------------------------------===//
4080
4081 let Predicates = [HasAVX] in {
4082   defm VPCMPEQB  : PDI_binop_rm_int<0x74, "vpcmpeqb", int_x86_sse2_pcmpeq_b,
4083                                     VR128, memopv2i64, i128mem, 1, 0>, VEX_4V;
4084   defm VPCMPEQW  : PDI_binop_rm_int<0x75, "vpcmpeqw", int_x86_sse2_pcmpeq_w,
4085                                     VR128, memopv2i64, i128mem, 1, 0>, VEX_4V;
4086   defm VPCMPEQD  : PDI_binop_rm_int<0x76, "vpcmpeqd", int_x86_sse2_pcmpeq_d,
4087                                     VR128, memopv2i64, i128mem, 1, 0>, VEX_4V;
4088   defm VPCMPGTB  : PDI_binop_rm_int<0x64, "vpcmpgtb", int_x86_sse2_pcmpgt_b,
4089                                     VR128, memopv2i64, i128mem, 0, 0>, VEX_4V;
4090   defm VPCMPGTW  : PDI_binop_rm_int<0x65, "vpcmpgtw", int_x86_sse2_pcmpgt_w,
4091                                     VR128, memopv2i64, i128mem, 0, 0>, VEX_4V;
4092   defm VPCMPGTD  : PDI_binop_rm_int<0x66, "vpcmpgtd", int_x86_sse2_pcmpgt_d,
4093                                     VR128, memopv2i64, i128mem, 0, 0>, VEX_4V;
4094
4095   def : Pat<(v16i8 (X86pcmpeqb VR128:$src1, VR128:$src2)),
4096             (VPCMPEQBrr VR128:$src1, VR128:$src2)>;
4097   def : Pat<(v16i8 (X86pcmpeqb VR128:$src1,
4098                     (bc_v16i8 (memopv2i64 addr:$src2)))),
4099             (VPCMPEQBrm VR128:$src1, addr:$src2)>;
4100   def : Pat<(v8i16 (X86pcmpeqw VR128:$src1, VR128:$src2)),
4101             (VPCMPEQWrr VR128:$src1, VR128:$src2)>;
4102   def : Pat<(v8i16 (X86pcmpeqw VR128:$src1,
4103                     (bc_v8i16 (memopv2i64 addr:$src2)))),
4104             (VPCMPEQWrm VR128:$src1, addr:$src2)>;
4105   def : Pat<(v4i32 (X86pcmpeqd VR128:$src1, VR128:$src2)),
4106             (VPCMPEQDrr VR128:$src1, VR128:$src2)>;
4107   def : Pat<(v4i32 (X86pcmpeqd VR128:$src1,
4108                     (bc_v4i32 (memopv2i64 addr:$src2)))),
4109             (VPCMPEQDrm VR128:$src1, addr:$src2)>;
4110
4111   def : Pat<(v16i8 (X86pcmpgtb VR128:$src1, VR128:$src2)),
4112             (VPCMPGTBrr VR128:$src1, VR128:$src2)>;
4113   def : Pat<(v16i8 (X86pcmpgtb VR128:$src1,
4114                     (bc_v16i8 (memopv2i64 addr:$src2)))),
4115             (VPCMPGTBrm VR128:$src1, addr:$src2)>;
4116   def : Pat<(v8i16 (X86pcmpgtw VR128:$src1, VR128:$src2)),
4117             (VPCMPGTWrr VR128:$src1, VR128:$src2)>;
4118   def : Pat<(v8i16 (X86pcmpgtw VR128:$src1,
4119                     (bc_v8i16 (memopv2i64 addr:$src2)))),
4120             (VPCMPGTWrm VR128:$src1, addr:$src2)>;
4121   def : Pat<(v4i32 (X86pcmpgtd VR128:$src1, VR128:$src2)),
4122             (VPCMPGTDrr VR128:$src1, VR128:$src2)>;
4123   def : Pat<(v4i32 (X86pcmpgtd VR128:$src1,
4124                     (bc_v4i32 (memopv2i64 addr:$src2)))),
4125             (VPCMPGTDrm VR128:$src1, addr:$src2)>;
4126 }
4127
4128 let Predicates = [HasAVX2] in {
4129   defm VPCMPEQBY : PDI_binop_rm_int<0x74, "vpcmpeqb", int_x86_avx2_pcmpeq_b,
4130                                     VR256, memopv4i64, i256mem, 1, 0>, VEX_4V;
4131   defm VPCMPEQWY : PDI_binop_rm_int<0x75, "vpcmpeqw", int_x86_avx2_pcmpeq_w,
4132                                     VR256, memopv4i64, i256mem, 1, 0>, VEX_4V;
4133   defm VPCMPEQDY : PDI_binop_rm_int<0x76, "vpcmpeqd", int_x86_avx2_pcmpeq_d,
4134                                     VR256, memopv4i64, i256mem, 1, 0>, VEX_4V;
4135   defm VPCMPGTBY : PDI_binop_rm_int<0x64, "vpcmpgtb", int_x86_avx2_pcmpgt_b,
4136                                     VR256, memopv4i64, i256mem, 0, 0>, VEX_4V;
4137   defm VPCMPGTWY : PDI_binop_rm_int<0x65, "vpcmpgtw", int_x86_avx2_pcmpgt_w,
4138                                     VR256, memopv4i64, i256mem, 0, 0>, VEX_4V;
4139   defm VPCMPGTDY : PDI_binop_rm_int<0x66, "vpcmpgtd", int_x86_avx2_pcmpgt_d,
4140                                     VR256, memopv4i64, i256mem, 0, 0>, VEX_4V;
4141
4142   def : Pat<(v32i8 (X86pcmpeqb VR256:$src1, VR256:$src2)),
4143             (VPCMPEQBYrr VR256:$src1, VR256:$src2)>;
4144   def : Pat<(v32i8 (X86pcmpeqb VR256:$src1,
4145                     (bc_v32i8 (memopv4i64 addr:$src2)))),
4146             (VPCMPEQBYrm VR256:$src1, addr:$src2)>;
4147   def : Pat<(v16i16 (X86pcmpeqw VR256:$src1, VR256:$src2)),
4148             (VPCMPEQWYrr VR256:$src1, VR256:$src2)>;
4149   def : Pat<(v16i16 (X86pcmpeqw VR256:$src1,
4150                      (bc_v16i16 (memopv4i64 addr:$src2)))),
4151             (VPCMPEQWYrm VR256:$src1, addr:$src2)>;
4152   def : Pat<(v8i32 (X86pcmpeqd VR256:$src1, VR256:$src2)),
4153             (VPCMPEQDYrr VR256:$src1, VR256:$src2)>;
4154   def : Pat<(v8i32 (X86pcmpeqd VR256:$src1,
4155                     (bc_v8i32 (memopv4i64 addr:$src2)))),
4156             (VPCMPEQDYrm VR256:$src1, addr:$src2)>;
4157
4158   def : Pat<(v32i8 (X86pcmpgtb VR256:$src1, VR256:$src2)),
4159             (VPCMPGTBYrr VR256:$src1, VR256:$src2)>;
4160   def : Pat<(v32i8 (X86pcmpgtb VR256:$src1,
4161                     (bc_v32i8 (memopv4i64 addr:$src2)))),
4162             (VPCMPGTBYrm VR256:$src1, addr:$src2)>;
4163   def : Pat<(v16i16 (X86pcmpgtw VR256:$src1, VR256:$src2)),
4164             (VPCMPGTWYrr VR256:$src1, VR256:$src2)>;
4165   def : Pat<(v16i16 (X86pcmpgtw VR256:$src1,
4166                      (bc_v16i16 (memopv4i64 addr:$src2)))),
4167             (VPCMPGTWYrm VR256:$src1, addr:$src2)>;
4168   def : Pat<(v8i32 (X86pcmpgtd VR256:$src1, VR256:$src2)),
4169             (VPCMPGTDYrr VR256:$src1, VR256:$src2)>;
4170   def : Pat<(v8i32 (X86pcmpgtd VR256:$src1,
4171                     (bc_v8i32 (memopv4i64 addr:$src2)))),
4172             (VPCMPGTDYrm VR256:$src1, addr:$src2)>;
4173 }
4174
4175 let Constraints = "$src1 = $dst" in {
4176   defm PCMPEQB  : PDI_binop_rm_int<0x74, "pcmpeqb", int_x86_sse2_pcmpeq_b,
4177                                    VR128, memopv2i64, i128mem, 1>;
4178   defm PCMPEQW  : PDI_binop_rm_int<0x75, "pcmpeqw", int_x86_sse2_pcmpeq_w,
4179                                    VR128, memopv2i64, i128mem, 1>;
4180   defm PCMPEQD  : PDI_binop_rm_int<0x76, "pcmpeqd", int_x86_sse2_pcmpeq_d,
4181                                    VR128, memopv2i64, i128mem, 1>;
4182   defm PCMPGTB  : PDI_binop_rm_int<0x64, "pcmpgtb", int_x86_sse2_pcmpgt_b,
4183                                    VR128, memopv2i64, i128mem>;
4184   defm PCMPGTW  : PDI_binop_rm_int<0x65, "pcmpgtw", int_x86_sse2_pcmpgt_w,
4185                                    VR128, memopv2i64, i128mem>;
4186   defm PCMPGTD  : PDI_binop_rm_int<0x66, "pcmpgtd", int_x86_sse2_pcmpgt_d,
4187                                    VR128, memopv2i64, i128mem>;
4188 } // Constraints = "$src1 = $dst"
4189
4190 let Predicates = [HasSSE2] in {
4191   def : Pat<(v16i8 (X86pcmpeqb VR128:$src1, VR128:$src2)),
4192             (PCMPEQBrr VR128:$src1, VR128:$src2)>;
4193   def : Pat<(v16i8 (X86pcmpeqb VR128:$src1,
4194                     (bc_v16i8 (memopv2i64 addr:$src2)))),
4195             (PCMPEQBrm VR128:$src1, addr:$src2)>;
4196   def : Pat<(v8i16 (X86pcmpeqw VR128:$src1, VR128:$src2)),
4197             (PCMPEQWrr VR128:$src1, VR128:$src2)>;
4198   def : Pat<(v8i16 (X86pcmpeqw VR128:$src1,
4199                     (bc_v8i16 (memopv2i64 addr:$src2)))),
4200             (PCMPEQWrm VR128:$src1, addr:$src2)>;
4201   def : Pat<(v4i32 (X86pcmpeqd VR128:$src1, VR128:$src2)),
4202             (PCMPEQDrr VR128:$src1, VR128:$src2)>;
4203   def : Pat<(v4i32 (X86pcmpeqd VR128:$src1,
4204                     (bc_v4i32 (memopv2i64 addr:$src2)))),
4205             (PCMPEQDrm VR128:$src1, addr:$src2)>;
4206
4207   def : Pat<(v16i8 (X86pcmpgtb VR128:$src1, VR128:$src2)),
4208             (PCMPGTBrr VR128:$src1, VR128:$src2)>;
4209   def : Pat<(v16i8 (X86pcmpgtb VR128:$src1,
4210              (bc_v16i8 (memopv2i64 addr:$src2)))),
4211             (PCMPGTBrm VR128:$src1, addr:$src2)>;
4212   def : Pat<(v8i16 (X86pcmpgtw VR128:$src1, VR128:$src2)),
4213             (PCMPGTWrr VR128:$src1, VR128:$src2)>;
4214   def : Pat<(v8i16 (X86pcmpgtw VR128:$src1,
4215                     (bc_v8i16 (memopv2i64 addr:$src2)))),
4216             (PCMPGTWrm VR128:$src1, addr:$src2)>;
4217   def : Pat<(v4i32 (X86pcmpgtd VR128:$src1, VR128:$src2)),
4218             (PCMPGTDrr VR128:$src1, VR128:$src2)>;
4219   def : Pat<(v4i32 (X86pcmpgtd VR128:$src1,
4220                     (bc_v4i32 (memopv2i64 addr:$src2)))),
4221             (PCMPGTDrm VR128:$src1, addr:$src2)>;
4222 }
4223
4224 //===---------------------------------------------------------------------===//
4225 // SSE2 - Packed Integer Pack Instructions
4226 //===---------------------------------------------------------------------===//
4227
4228 let Predicates = [HasAVX] in {
4229 defm VPACKSSWB : PDI_binop_rm_int<0x63, "vpacksswb", int_x86_sse2_packsswb_128,
4230                                   VR128, memopv2i64, i128mem, 0, 0>, VEX_4V;
4231 defm VPACKSSDW : PDI_binop_rm_int<0x6B, "vpackssdw", int_x86_sse2_packssdw_128,
4232                                   VR128, memopv2i64, i128mem, 0, 0>, VEX_4V;
4233 defm VPACKUSWB : PDI_binop_rm_int<0x67, "vpackuswb", int_x86_sse2_packuswb_128,
4234                                   VR128, memopv2i64, i128mem, 0, 0>, VEX_4V;
4235 }
4236
4237 let Predicates = [HasAVX2] in {
4238 defm VPACKSSWBY : PDI_binop_rm_int<0x63, "vpacksswb", int_x86_avx2_packsswb,
4239                                    VR256, memopv4i64, i256mem, 0, 0>, VEX_4V;
4240 defm VPACKSSDWY : PDI_binop_rm_int<0x6B, "vpackssdw", int_x86_avx2_packssdw,
4241                                    VR256, memopv4i64, i256mem, 0, 0>, VEX_4V;
4242 defm VPACKUSWBY : PDI_binop_rm_int<0x67, "vpackuswb", int_x86_avx2_packuswb,
4243                                    VR256, memopv4i64, i256mem, 0, 0>, VEX_4V;
4244 }
4245
4246 let Constraints = "$src1 = $dst" in {
4247 defm PACKSSWB : PDI_binop_rm_int<0x63, "packsswb", int_x86_sse2_packsswb_128,
4248                                  VR128, memopv2i64, i128mem>;
4249 defm PACKSSDW : PDI_binop_rm_int<0x6B, "packssdw", int_x86_sse2_packssdw_128,
4250                                  VR128, memopv2i64, i128mem>;
4251 defm PACKUSWB : PDI_binop_rm_int<0x67, "packuswb", int_x86_sse2_packuswb_128,
4252                                  VR128, memopv2i64, i128mem>;
4253 } // Constraints = "$src1 = $dst"
4254
4255 //===---------------------------------------------------------------------===//
4256 // SSE2 - Packed Integer Shuffle Instructions
4257 //===---------------------------------------------------------------------===//
4258
4259 let ExeDomain = SSEPackedInt in {
4260 multiclass sse2_pshuffle<string OpcodeStr, ValueType vt, PatFrag pshuf_frag,
4261                          PatFrag bc_frag> {
4262 def ri : Ii8<0x70, MRMSrcReg,
4263               (outs VR128:$dst), (ins VR128:$src1, i8imm:$src2),
4264               !strconcat(OpcodeStr,
4265                          "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4266               [(set VR128:$dst, (vt (pshuf_frag:$src2 VR128:$src1,
4267                                                       (undef))))]>;
4268 def mi : Ii8<0x70, MRMSrcMem,
4269               (outs VR128:$dst), (ins i128mem:$src1, i8imm:$src2),
4270               !strconcat(OpcodeStr,
4271                          "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4272               [(set VR128:$dst, (vt (pshuf_frag:$src2
4273                                       (bc_frag (memopv2i64 addr:$src1)),
4274                                       (undef))))]>;
4275 }
4276
4277 multiclass sse2_pshuffle_y<string OpcodeStr, ValueType vt, PatFrag pshuf_frag,
4278                            PatFrag bc_frag> {
4279 def Yri : Ii8<0x70, MRMSrcReg,
4280               (outs VR256:$dst), (ins VR256:$src1, i8imm:$src2),
4281               !strconcat(OpcodeStr,
4282                          "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4283               [(set VR256:$dst, (vt (pshuf_frag:$src2 VR256:$src1,
4284                                                       (undef))))]>;
4285 def Ymi : Ii8<0x70, MRMSrcMem,
4286               (outs VR256:$dst), (ins i256mem:$src1, i8imm:$src2),
4287               !strconcat(OpcodeStr,
4288                          "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4289               [(set VR256:$dst, (vt (pshuf_frag:$src2
4290                                       (bc_frag (memopv4i64 addr:$src1)),
4291                                       (undef))))]>;
4292 }
4293 } // ExeDomain = SSEPackedInt
4294
4295 let Predicates = [HasAVX] in {
4296   let AddedComplexity = 5 in
4297   defm VPSHUFD : sse2_pshuffle<"vpshufd", v4i32, pshufd, bc_v4i32>, TB, OpSize,
4298                                VEX;
4299
4300   // SSE2 with ImmT == Imm8 and XS prefix.
4301   defm VPSHUFHW : sse2_pshuffle<"vpshufhw", v8i16, pshufhw, bc_v8i16>, XS,
4302                                VEX;
4303
4304   // SSE2 with ImmT == Imm8 and XD prefix.
4305   defm VPSHUFLW : sse2_pshuffle<"vpshuflw", v8i16, pshuflw, bc_v8i16>, XD,
4306                                VEX;
4307
4308   let AddedComplexity = 5 in
4309   def : Pat<(v4f32 (pshufd:$src2 VR128:$src1, (undef))),
4310             (VPSHUFDri VR128:$src1, (SHUFFLE_get_shuf_imm VR128:$src2))>;
4311   // Unary v4f32 shuffle with VPSHUF* in order to fold a load.
4312   def : Pat<(pshufd:$src2 (bc_v4i32 (memopv4f32 addr:$src1)), (undef)),
4313             (VPSHUFDmi addr:$src1, (SHUFFLE_get_shuf_imm VR128:$src2))>;
4314
4315   def : Pat<(v4i32 (X86PShufd (bc_v4i32 (memopv2i64 addr:$src1)),
4316                                    (i8 imm:$imm))),
4317             (VPSHUFDmi addr:$src1, imm:$imm)>;
4318   def : Pat<(v4i32 (X86PShufd (bc_v4i32 (memopv4f32 addr:$src1)),
4319                                    (i8 imm:$imm))),
4320             (VPSHUFDmi addr:$src1, imm:$imm)>;
4321   def : Pat<(v4f32 (X86PShufd VR128:$src1, (i8 imm:$imm))),
4322             (VPSHUFDri VR128:$src1, imm:$imm)>;
4323   def : Pat<(v4i32 (X86PShufd VR128:$src1, (i8 imm:$imm))),
4324             (VPSHUFDri VR128:$src1, imm:$imm)>;
4325   def : Pat<(v8i16 (X86PShufhw VR128:$src, (i8 imm:$imm))),
4326             (VPSHUFHWri VR128:$src, imm:$imm)>;
4327   def : Pat<(v8i16 (X86PShufhw (bc_v8i16 (memopv2i64 addr:$src)),
4328                                (i8 imm:$imm))),
4329             (VPSHUFHWmi addr:$src, imm:$imm)>;
4330   def : Pat<(v8i16 (X86PShuflw VR128:$src, (i8 imm:$imm))),
4331             (VPSHUFLWri VR128:$src, imm:$imm)>;
4332   def : Pat<(v8i16 (X86PShuflw (bc_v8i16 (memopv2i64 addr:$src)),
4333                                (i8 imm:$imm))),
4334             (VPSHUFLWmi addr:$src, imm:$imm)>;
4335 }
4336
4337 let Predicates = [HasAVX2] in {
4338   let AddedComplexity = 5 in
4339   defm VPSHUFD : sse2_pshuffle_y<"vpshufd", v8i32, pshufd, bc_v8i32>, TB,
4340                                  OpSize, VEX;
4341
4342   // SSE2 with ImmT == Imm8 and XS prefix.
4343   defm VPSHUFHW : sse2_pshuffle_y<"vpshufhw", v16i16, pshufhw, bc_v16i16>, XS,
4344                                   VEX;
4345
4346   // SSE2 with ImmT == Imm8 and XD prefix.
4347   defm VPSHUFLW : sse2_pshuffle_y<"vpshuflw", v16i16, pshuflw, bc_v16i16>, XD,
4348                                   VEX;
4349 }
4350
4351 let Predicates = [HasSSE2] in {
4352   let AddedComplexity = 5 in
4353   defm PSHUFD : sse2_pshuffle<"pshufd", v4i32, pshufd, bc_v4i32>, TB, OpSize;
4354
4355   // SSE2 with ImmT == Imm8 and XS prefix.
4356   defm PSHUFHW : sse2_pshuffle<"pshufhw", v8i16, pshufhw, bc_v8i16>, XS;
4357
4358   // SSE2 with ImmT == Imm8 and XD prefix.
4359   defm PSHUFLW : sse2_pshuffle<"pshuflw", v8i16, pshuflw, bc_v8i16>, XD;
4360
4361   let AddedComplexity = 5 in
4362   def : Pat<(v4f32 (pshufd:$src2 VR128:$src1, (undef))),
4363             (PSHUFDri VR128:$src1, (SHUFFLE_get_shuf_imm VR128:$src2))>;
4364   // Unary v4f32 shuffle with PSHUF* in order to fold a load.
4365   def : Pat<(pshufd:$src2 (bc_v4i32 (memopv4f32 addr:$src1)), (undef)),
4366             (PSHUFDmi addr:$src1, (SHUFFLE_get_shuf_imm VR128:$src2))>;
4367
4368   def : Pat<(v4i32 (X86PShufd (bc_v4i32 (memopv2i64 addr:$src1)),
4369                                    (i8 imm:$imm))),
4370             (PSHUFDmi addr:$src1, imm:$imm)>;
4371   def : Pat<(v4i32 (X86PShufd (bc_v4i32 (memopv4f32 addr:$src1)),
4372                                    (i8 imm:$imm))),
4373             (PSHUFDmi addr:$src1, imm:$imm)>;
4374   def : Pat<(v4f32 (X86PShufd VR128:$src1, (i8 imm:$imm))),
4375             (PSHUFDri VR128:$src1, imm:$imm)>;
4376   def : Pat<(v4i32 (X86PShufd VR128:$src1, (i8 imm:$imm))),
4377             (PSHUFDri VR128:$src1, imm:$imm)>;
4378   def : Pat<(v8i16 (X86PShufhw VR128:$src, (i8 imm:$imm))),
4379             (PSHUFHWri VR128:$src, imm:$imm)>;
4380   def : Pat<(v8i16 (X86PShufhw (bc_v8i16 (memopv2i64 addr:$src)),
4381                                (i8 imm:$imm))),
4382             (PSHUFHWmi addr:$src, imm:$imm)>;
4383   def : Pat<(v8i16 (X86PShuflw VR128:$src, (i8 imm:$imm))),
4384             (PSHUFLWri VR128:$src, imm:$imm)>;
4385   def : Pat<(v8i16 (X86PShuflw (bc_v8i16 (memopv2i64 addr:$src)),
4386                                (i8 imm:$imm))),
4387             (PSHUFLWmi addr:$src, imm:$imm)>;
4388 }
4389
4390 //===---------------------------------------------------------------------===//
4391 // SSE2 - Packed Integer Unpack Instructions
4392 //===---------------------------------------------------------------------===//
4393
4394 let ExeDomain = SSEPackedInt in {
4395 multiclass sse2_unpack<bits<8> opc, string OpcodeStr, ValueType vt,
4396                        SDNode OpNode, PatFrag bc_frag, bit Is2Addr = 1> {
4397   def rr : PDI<opc, MRMSrcReg,
4398       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
4399       !if(Is2Addr,
4400           !strconcat(OpcodeStr,"\t{$src2, $dst|$dst, $src2}"),
4401           !strconcat(OpcodeStr,"\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4402       [(set VR128:$dst, (vt (OpNode VR128:$src1, VR128:$src2)))]>;
4403   def rm : PDI<opc, MRMSrcMem,
4404       (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
4405       !if(Is2Addr,
4406           !strconcat(OpcodeStr,"\t{$src2, $dst|$dst, $src2}"),
4407           !strconcat(OpcodeStr,"\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4408       [(set VR128:$dst, (OpNode VR128:$src1,
4409                                   (bc_frag (memopv2i64
4410                                                addr:$src2))))]>;
4411 }
4412
4413 multiclass sse2_unpack_y<bits<8> opc, string OpcodeStr, ValueType vt,
4414                          SDNode OpNode, PatFrag bc_frag> {
4415   def Yrr : PDI<opc, MRMSrcReg,
4416       (outs VR256:$dst), (ins VR256:$src1, VR256:$src2),
4417       !strconcat(OpcodeStr,"\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4418       [(set VR256:$dst, (vt (OpNode VR256:$src1, VR256:$src2)))]>;
4419   def Yrm : PDI<opc, MRMSrcMem,
4420       (outs VR256:$dst), (ins VR256:$src1, i256mem:$src2),
4421       !strconcat(OpcodeStr,"\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4422       [(set VR256:$dst, (OpNode VR256:$src1,
4423                                   (bc_frag (memopv4i64 addr:$src2))))]>;
4424 }
4425
4426 let Predicates = [HasAVX] in {
4427   defm VPUNPCKLBW  : sse2_unpack<0x60, "vpunpcklbw", v16i8, X86Unpckl,
4428                                  bc_v16i8, 0>, VEX_4V;
4429   defm VPUNPCKLWD  : sse2_unpack<0x61, "vpunpcklwd", v8i16, X86Unpckl,
4430                                  bc_v8i16, 0>, VEX_4V;
4431   defm VPUNPCKLDQ  : sse2_unpack<0x62, "vpunpckldq", v4i32, X86Unpckl,
4432                                  bc_v4i32, 0>, VEX_4V;
4433   defm VPUNPCKLQDQ : sse2_unpack<0x6C, "vpunpcklqdq", v2i64, X86Unpckl,
4434                                  bc_v2i64, 0>, VEX_4V;
4435
4436   defm VPUNPCKHBW  : sse2_unpack<0x68, "vpunpckhbw", v16i8, X86Unpckh,
4437                                  bc_v16i8, 0>, VEX_4V;
4438   defm VPUNPCKHWD  : sse2_unpack<0x69, "vpunpckhwd", v8i16, X86Unpckh,
4439                                  bc_v8i16, 0>, VEX_4V;
4440   defm VPUNPCKHDQ  : sse2_unpack<0x6A, "vpunpckhdq", v4i32, X86Unpckh,
4441                                  bc_v4i32, 0>, VEX_4V;
4442   defm VPUNPCKHQDQ : sse2_unpack<0x6D, "vpunpckhqdq", v2i64, X86Unpckh,
4443                                  bc_v2i64, 0>, VEX_4V;
4444 }
4445
4446 let Predicates = [HasAVX2] in {
4447   defm VPUNPCKLBW  : sse2_unpack_y<0x60, "vpunpcklbw", v32i8, X86Unpckl,
4448                                    bc_v32i8>, VEX_4V;
4449   defm VPUNPCKLWD  : sse2_unpack_y<0x61, "vpunpcklwd", v16i16, X86Unpckl,
4450                                    bc_v16i16>, VEX_4V;
4451   defm VPUNPCKLDQ  : sse2_unpack_y<0x62, "vpunpckldq", v8i32, X86Unpckl,
4452                                    bc_v8i32>, VEX_4V;
4453   defm VPUNPCKLQDQ : sse2_unpack_y<0x6C, "vpunpcklqdq", v4i64, X86Unpckl,
4454                                    bc_v4i64>, VEX_4V;
4455
4456   defm VPUNPCKHBW  : sse2_unpack_y<0x68, "vpunpckhbw", v32i8, X86Unpckh,
4457                                    bc_v32i8>, VEX_4V;
4458   defm VPUNPCKHWD  : sse2_unpack_y<0x69, "vpunpckhwd", v16i16, X86Unpckh,
4459                                    bc_v16i16>, VEX_4V;
4460   defm VPUNPCKHDQ  : sse2_unpack_y<0x6A, "vpunpckhdq", v8i32, X86Unpckh,
4461                                    bc_v8i32>, VEX_4V;
4462   defm VPUNPCKHQDQ : sse2_unpack_y<0x6D, "vpunpckhqdq", v4i64, X86Unpckh,
4463                                    bc_v4i64>, VEX_4V;
4464 }
4465
4466 let Constraints = "$src1 = $dst" in {
4467   defm PUNPCKLBW  : sse2_unpack<0x60, "punpcklbw", v16i8, X86Unpckl,
4468                                 bc_v16i8>;
4469   defm PUNPCKLWD  : sse2_unpack<0x61, "punpcklwd", v8i16, X86Unpckl,
4470                                 bc_v8i16>;
4471   defm PUNPCKLDQ  : sse2_unpack<0x62, "punpckldq", v4i32, X86Unpckl,
4472                                 bc_v4i32>;
4473   defm PUNPCKLQDQ : sse2_unpack<0x6C, "punpcklqdq", v2i64, X86Unpckl,
4474                                 bc_v2i64>;
4475
4476   defm PUNPCKHBW  : sse2_unpack<0x68, "punpckhbw", v16i8, X86Unpckh,
4477                                 bc_v16i8>;
4478   defm PUNPCKHWD  : sse2_unpack<0x69, "punpckhwd", v8i16, X86Unpckh,
4479                                 bc_v8i16>;
4480   defm PUNPCKHDQ  : sse2_unpack<0x6A, "punpckhdq", v4i32, X86Unpckh,
4481                                 bc_v4i32>;
4482   defm PUNPCKHQDQ : sse2_unpack<0x6D, "punpckhqdq", v2i64, X86Unpckh,
4483                                 bc_v2i64>;
4484 }
4485 } // ExeDomain = SSEPackedInt
4486
4487 // Patterns for using AVX1 instructions with integer vectors
4488 // Here to give AVX2 priority
4489 let Predicates = [HasAVX] in {
4490   def : Pat<(v8i32 (X86Unpckl VR256:$src1, (bc_v8i32 (memopv4i64 addr:$src2)))),
4491             (VUNPCKLPSYrm VR256:$src1, addr:$src2)>;
4492   def : Pat<(v8i32 (X86Unpckl VR256:$src1, VR256:$src2)),
4493             (VUNPCKLPSYrr VR256:$src1, VR256:$src2)>;
4494   def : Pat<(v8i32 (X86Unpckh VR256:$src1, (bc_v8i32 (memopv4i64 addr:$src2)))),
4495             (VUNPCKHPSYrm VR256:$src1, addr:$src2)>;
4496   def : Pat<(v8i32 (X86Unpckh VR256:$src1, VR256:$src2)),
4497             (VUNPCKHPSYrr VR256:$src1, VR256:$src2)>;
4498
4499   def : Pat<(v4i64 (X86Unpckl VR256:$src1, (memopv4i64 addr:$src2))),
4500             (VUNPCKLPDYrm VR256:$src1, addr:$src2)>;
4501   def : Pat<(v4i64 (X86Unpckl VR256:$src1, VR256:$src2)),
4502             (VUNPCKLPDYrr VR256:$src1, VR256:$src2)>;
4503   def : Pat<(v4i64 (X86Unpckh VR256:$src1, (memopv4i64 addr:$src2))),
4504             (VUNPCKHPDYrm VR256:$src1, addr:$src2)>;
4505   def : Pat<(v4i64 (X86Unpckh VR256:$src1, VR256:$src2)),
4506             (VUNPCKHPDYrr VR256:$src1, VR256:$src2)>;
4507 }
4508
4509 // Splat v2f64 / v2i64
4510 let AddedComplexity = 10 in {
4511   def : Pat<(splat_lo (v2i64 VR128:$src), (undef)),
4512             (PUNPCKLQDQrr VR128:$src, VR128:$src)>, Requires<[HasSSE2]>;
4513   def : Pat<(splat_lo (v2i64 VR128:$src), (undef)),
4514             (VPUNPCKLQDQrr VR128:$src, VR128:$src)>, Requires<[HasAVX]>;
4515 }
4516
4517 //===---------------------------------------------------------------------===//
4518 // SSE2 - Packed Integer Extract and Insert
4519 //===---------------------------------------------------------------------===//
4520
4521 let ExeDomain = SSEPackedInt in {
4522 multiclass sse2_pinsrw<bit Is2Addr = 1> {
4523   def rri : Ii8<0xC4, MRMSrcReg,
4524        (outs VR128:$dst), (ins VR128:$src1,
4525         GR32:$src2, i32i8imm:$src3),
4526        !if(Is2Addr,
4527            "pinsrw\t{$src3, $src2, $dst|$dst, $src2, $src3}",
4528            "vpinsrw\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
4529        [(set VR128:$dst,
4530          (X86pinsrw VR128:$src1, GR32:$src2, imm:$src3))]>;
4531   def rmi : Ii8<0xC4, MRMSrcMem,
4532                        (outs VR128:$dst), (ins VR128:$src1,
4533                         i16mem:$src2, i32i8imm:$src3),
4534        !if(Is2Addr,
4535            "pinsrw\t{$src3, $src2, $dst|$dst, $src2, $src3}",
4536            "vpinsrw\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
4537        [(set VR128:$dst,
4538          (X86pinsrw VR128:$src1, (extloadi16 addr:$src2),
4539                     imm:$src3))]>;
4540 }
4541
4542 // Extract
4543 let Predicates = [HasAVX] in
4544 def VPEXTRWri : Ii8<0xC5, MRMSrcReg,
4545                     (outs GR32:$dst), (ins VR128:$src1, i32i8imm:$src2),
4546                     "vpextrw\t{$src2, $src1, $dst|$dst, $src1, $src2}",
4547                     [(set GR32:$dst, (X86pextrw (v8i16 VR128:$src1),
4548                                                 imm:$src2))]>, TB, OpSize, VEX;
4549 def PEXTRWri : PDIi8<0xC5, MRMSrcReg,
4550                     (outs GR32:$dst), (ins VR128:$src1, i32i8imm:$src2),
4551                     "pextrw\t{$src2, $src1, $dst|$dst, $src1, $src2}",
4552                     [(set GR32:$dst, (X86pextrw (v8i16 VR128:$src1),
4553                                                 imm:$src2))]>;
4554
4555 // Insert
4556 let Predicates = [HasAVX] in {
4557   defm VPINSRW : sse2_pinsrw<0>, TB, OpSize, VEX_4V;
4558   def  VPINSRWrr64i : Ii8<0xC4, MRMSrcReg, (outs VR128:$dst),
4559        (ins VR128:$src1, GR64:$src2, i32i8imm:$src3),
4560        "vpinsrw\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
4561        []>, TB, OpSize, VEX_4V;
4562 }
4563
4564 let Constraints = "$src1 = $dst" in
4565   defm PINSRW : sse2_pinsrw, TB, OpSize, Requires<[HasSSE2]>;
4566
4567 } // ExeDomain = SSEPackedInt
4568
4569 //===---------------------------------------------------------------------===//
4570 // SSE2 - Packed Mask Creation
4571 //===---------------------------------------------------------------------===//
4572
4573 let ExeDomain = SSEPackedInt in {
4574
4575 def VPMOVMSKBrr  : VPDI<0xD7, MRMSrcReg, (outs GR32:$dst), (ins VR128:$src),
4576            "pmovmskb\t{$src, $dst|$dst, $src}",
4577            [(set GR32:$dst, (int_x86_sse2_pmovmskb_128 VR128:$src))]>, VEX;
4578 def VPMOVMSKBr64r : VPDI<0xD7, MRMSrcReg, (outs GR64:$dst), (ins VR128:$src),
4579            "pmovmskb\t{$src, $dst|$dst, $src}", []>, VEX;
4580
4581 let Predicates = [HasAVX2] in {
4582 def VPMOVMSKBYrr  : VPDI<0xD7, MRMSrcReg, (outs GR32:$dst), (ins VR256:$src),
4583            "pmovmskb\t{$src, $dst|$dst, $src}",
4584            [(set GR32:$dst, (int_x86_avx2_pmovmskb VR256:$src))]>, VEX;
4585 def VPMOVMSKBYr64r : VPDI<0xD7, MRMSrcReg, (outs GR64:$dst), (ins VR256:$src),
4586            "pmovmskb\t{$src, $dst|$dst, $src}", []>, VEX;
4587 }
4588
4589 def PMOVMSKBrr : PDI<0xD7, MRMSrcReg, (outs GR32:$dst), (ins VR128:$src),
4590            "pmovmskb\t{$src, $dst|$dst, $src}",
4591            [(set GR32:$dst, (int_x86_sse2_pmovmskb_128 VR128:$src))]>;
4592
4593 } // ExeDomain = SSEPackedInt
4594
4595 //===---------------------------------------------------------------------===//
4596 // SSE2 - Conditional Store
4597 //===---------------------------------------------------------------------===//
4598
4599 let ExeDomain = SSEPackedInt in {
4600
4601 let Uses = [EDI] in
4602 def VMASKMOVDQU : VPDI<0xF7, MRMSrcReg, (outs),
4603            (ins VR128:$src, VR128:$mask),
4604            "maskmovdqu\t{$mask, $src|$src, $mask}",
4605            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, EDI)]>, VEX;
4606 let Uses = [RDI] in
4607 def VMASKMOVDQU64 : VPDI<0xF7, MRMSrcReg, (outs),
4608            (ins VR128:$src, VR128:$mask),
4609            "maskmovdqu\t{$mask, $src|$src, $mask}",
4610            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, RDI)]>, VEX;
4611
4612 let Uses = [EDI] in
4613 def MASKMOVDQU : PDI<0xF7, MRMSrcReg, (outs), (ins VR128:$src, VR128:$mask),
4614            "maskmovdqu\t{$mask, $src|$src, $mask}",
4615            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, EDI)]>;
4616 let Uses = [RDI] in
4617 def MASKMOVDQU64 : PDI<0xF7, MRMSrcReg, (outs), (ins VR128:$src, VR128:$mask),
4618            "maskmovdqu\t{$mask, $src|$src, $mask}",
4619            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, RDI)]>;
4620
4621 } // ExeDomain = SSEPackedInt
4622
4623 //===---------------------------------------------------------------------===//
4624 // SSE2 - Move Doubleword
4625 //===---------------------------------------------------------------------===//
4626
4627 //===---------------------------------------------------------------------===//
4628 // Move Int Doubleword to Packed Double Int
4629 //
4630 def VMOVDI2PDIrr : VPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR32:$src),
4631                       "movd\t{$src, $dst|$dst, $src}",
4632                       [(set VR128:$dst,
4633                         (v4i32 (scalar_to_vector GR32:$src)))]>, VEX;
4634 def VMOVDI2PDIrm : VPDI<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
4635                       "movd\t{$src, $dst|$dst, $src}",
4636                       [(set VR128:$dst,
4637                         (v4i32 (scalar_to_vector (loadi32 addr:$src))))]>,
4638                       VEX;
4639 def VMOV64toPQIrr : VRPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
4640                         "mov{d|q}\t{$src, $dst|$dst, $src}",
4641                         [(set VR128:$dst,
4642                           (v2i64 (scalar_to_vector GR64:$src)))]>, VEX;
4643 def VMOV64toSDrr : VRPDI<0x6E, MRMSrcReg, (outs FR64:$dst), (ins GR64:$src),
4644                        "mov{d|q}\t{$src, $dst|$dst, $src}",
4645                        [(set FR64:$dst, (bitconvert GR64:$src))]>, VEX;
4646
4647 def MOVDI2PDIrr : PDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR32:$src),
4648                       "movd\t{$src, $dst|$dst, $src}",
4649                       [(set VR128:$dst,
4650                         (v4i32 (scalar_to_vector GR32:$src)))]>;
4651 def MOVDI2PDIrm : PDI<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
4652                       "movd\t{$src, $dst|$dst, $src}",
4653                       [(set VR128:$dst,
4654                         (v4i32 (scalar_to_vector (loadi32 addr:$src))))]>;
4655 def MOV64toPQIrr : RPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
4656                         "mov{d|q}\t{$src, $dst|$dst, $src}",
4657                         [(set VR128:$dst,
4658                           (v2i64 (scalar_to_vector GR64:$src)))]>;
4659 def MOV64toSDrr : RPDI<0x6E, MRMSrcReg, (outs FR64:$dst), (ins GR64:$src),
4660                        "mov{d|q}\t{$src, $dst|$dst, $src}",
4661                        [(set FR64:$dst, (bitconvert GR64:$src))]>;
4662
4663 //===---------------------------------------------------------------------===//
4664 // Move Int Doubleword to Single Scalar
4665 //
4666 def VMOVDI2SSrr  : VPDI<0x6E, MRMSrcReg, (outs FR32:$dst), (ins GR32:$src),
4667                       "movd\t{$src, $dst|$dst, $src}",
4668                       [(set FR32:$dst, (bitconvert GR32:$src))]>, VEX;
4669
4670 def VMOVDI2SSrm  : VPDI<0x6E, MRMSrcMem, (outs FR32:$dst), (ins i32mem:$src),
4671                       "movd\t{$src, $dst|$dst, $src}",
4672                       [(set FR32:$dst, (bitconvert (loadi32 addr:$src)))]>,
4673                       VEX;
4674 def MOVDI2SSrr  : PDI<0x6E, MRMSrcReg, (outs FR32:$dst), (ins GR32:$src),
4675                       "movd\t{$src, $dst|$dst, $src}",
4676                       [(set FR32:$dst, (bitconvert GR32:$src))]>;
4677
4678 def MOVDI2SSrm  : PDI<0x6E, MRMSrcMem, (outs FR32:$dst), (ins i32mem:$src),
4679                       "movd\t{$src, $dst|$dst, $src}",
4680                       [(set FR32:$dst, (bitconvert (loadi32 addr:$src)))]>;
4681
4682 //===---------------------------------------------------------------------===//
4683 // Move Packed Doubleword Int to Packed Double Int
4684 //
4685 def VMOVPDI2DIrr  : VPDI<0x7E, MRMDestReg, (outs GR32:$dst), (ins VR128:$src),
4686                        "movd\t{$src, $dst|$dst, $src}",
4687                        [(set GR32:$dst, (vector_extract (v4i32 VR128:$src),
4688                                         (iPTR 0)))]>, VEX;
4689 def VMOVPDI2DImr  : VPDI<0x7E, MRMDestMem, (outs),
4690                        (ins i32mem:$dst, VR128:$src),
4691                        "movd\t{$src, $dst|$dst, $src}",
4692                        [(store (i32 (vector_extract (v4i32 VR128:$src),
4693                                      (iPTR 0))), addr:$dst)]>, VEX;
4694 def MOVPDI2DIrr  : PDI<0x7E, MRMDestReg, (outs GR32:$dst), (ins VR128:$src),
4695                        "movd\t{$src, $dst|$dst, $src}",
4696                        [(set GR32:$dst, (vector_extract (v4i32 VR128:$src),
4697                                         (iPTR 0)))]>;
4698 def MOVPDI2DImr  : PDI<0x7E, MRMDestMem, (outs), (ins i32mem:$dst, VR128:$src),
4699                        "movd\t{$src, $dst|$dst, $src}",
4700                        [(store (i32 (vector_extract (v4i32 VR128:$src),
4701                                      (iPTR 0))), addr:$dst)]>;
4702
4703 //===---------------------------------------------------------------------===//
4704 // Move Packed Doubleword Int first element to Doubleword Int
4705 //
4706 def VMOVPQIto64rr : I<0x7E, MRMDestReg, (outs GR64:$dst), (ins VR128:$src),
4707                           "mov{d|q}\t{$src, $dst|$dst, $src}",
4708                           [(set GR64:$dst, (vector_extract (v2i64 VR128:$src),
4709                                                            (iPTR 0)))]>,
4710                       TB, OpSize, VEX, VEX_W, Requires<[HasAVX, In64BitMode]>;
4711
4712 def MOVPQIto64rr : RPDI<0x7E, MRMDestReg, (outs GR64:$dst), (ins VR128:$src),
4713                         "mov{d|q}\t{$src, $dst|$dst, $src}",
4714                         [(set GR64:$dst, (vector_extract (v2i64 VR128:$src),
4715                                                          (iPTR 0)))]>;
4716
4717 //===---------------------------------------------------------------------===//
4718 // Bitcast FR64 <-> GR64
4719 //
4720 let Predicates = [HasAVX] in
4721 def VMOV64toSDrm : S3SI<0x7E, MRMSrcMem, (outs FR64:$dst), (ins i64mem:$src),
4722                         "vmovq\t{$src, $dst|$dst, $src}",
4723                         [(set FR64:$dst, (bitconvert (loadi64 addr:$src)))]>,
4724                         VEX;
4725 def VMOVSDto64rr : VRPDI<0x7E, MRMDestReg, (outs GR64:$dst), (ins FR64:$src),
4726                          "mov{d|q}\t{$src, $dst|$dst, $src}",
4727                          [(set GR64:$dst, (bitconvert FR64:$src))]>, VEX;
4728 def VMOVSDto64mr : VRPDI<0x7E, MRMDestMem, (outs), (ins i64mem:$dst, FR64:$src),
4729                          "movq\t{$src, $dst|$dst, $src}",
4730                          [(store (i64 (bitconvert FR64:$src)), addr:$dst)]>,
4731                          VEX;
4732
4733 def MOV64toSDrm : S3SI<0x7E, MRMSrcMem, (outs FR64:$dst), (ins i64mem:$src),
4734                        "movq\t{$src, $dst|$dst, $src}",
4735                        [(set FR64:$dst, (bitconvert (loadi64 addr:$src)))]>;
4736 def MOVSDto64rr : RPDI<0x7E, MRMDestReg, (outs GR64:$dst), (ins FR64:$src),
4737                        "mov{d|q}\t{$src, $dst|$dst, $src}",
4738                        [(set GR64:$dst, (bitconvert FR64:$src))]>;
4739 def MOVSDto64mr : RPDI<0x7E, MRMDestMem, (outs), (ins i64mem:$dst, FR64:$src),
4740                        "movq\t{$src, $dst|$dst, $src}",
4741                        [(store (i64 (bitconvert FR64:$src)), addr:$dst)]>;
4742
4743 //===---------------------------------------------------------------------===//
4744 // Move Scalar Single to Double Int
4745 //
4746 def VMOVSS2DIrr  : VPDI<0x7E, MRMDestReg, (outs GR32:$dst), (ins FR32:$src),
4747                       "movd\t{$src, $dst|$dst, $src}",
4748                       [(set GR32:$dst, (bitconvert FR32:$src))]>, VEX;
4749 def VMOVSS2DImr  : VPDI<0x7E, MRMDestMem, (outs), (ins i32mem:$dst, FR32:$src),
4750                       "movd\t{$src, $dst|$dst, $src}",
4751                       [(store (i32 (bitconvert FR32:$src)), addr:$dst)]>, VEX;
4752 def MOVSS2DIrr  : PDI<0x7E, MRMDestReg, (outs GR32:$dst), (ins FR32:$src),
4753                       "movd\t{$src, $dst|$dst, $src}",
4754                       [(set GR32:$dst, (bitconvert FR32:$src))]>;
4755 def MOVSS2DImr  : PDI<0x7E, MRMDestMem, (outs), (ins i32mem:$dst, FR32:$src),
4756                       "movd\t{$src, $dst|$dst, $src}",
4757                       [(store (i32 (bitconvert FR32:$src)), addr:$dst)]>;
4758
4759 //===---------------------------------------------------------------------===//
4760 // Patterns and instructions to describe movd/movq to XMM register zero-extends
4761 //
4762 let AddedComplexity = 15 in {
4763 def VMOVZDI2PDIrr : VPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR32:$src),
4764                        "movd\t{$src, $dst|$dst, $src}",
4765                        [(set VR128:$dst, (v4i32 (X86vzmovl
4766                                       (v4i32 (scalar_to_vector GR32:$src)))))]>,
4767                                       VEX;
4768 def VMOVZQI2PQIrr : VPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
4769                        "mov{d|q}\t{$src, $dst|$dst, $src}", // X86-64 only
4770                        [(set VR128:$dst, (v2i64 (X86vzmovl
4771                                       (v2i64 (scalar_to_vector GR64:$src)))))]>,
4772                                       VEX, VEX_W;
4773 }
4774 let AddedComplexity = 15 in {
4775 def MOVZDI2PDIrr : PDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR32:$src),
4776                        "movd\t{$src, $dst|$dst, $src}",
4777                        [(set VR128:$dst, (v4i32 (X86vzmovl
4778                                       (v4i32 (scalar_to_vector GR32:$src)))))]>;
4779 def MOVZQI2PQIrr : RPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
4780                        "mov{d|q}\t{$src, $dst|$dst, $src}", // X86-64 only
4781                        [(set VR128:$dst, (v2i64 (X86vzmovl
4782                                       (v2i64 (scalar_to_vector GR64:$src)))))]>;
4783 }
4784
4785 let AddedComplexity = 20 in {
4786 def VMOVZDI2PDIrm : VPDI<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
4787                        "movd\t{$src, $dst|$dst, $src}",
4788                        [(set VR128:$dst,
4789                          (v4i32 (X86vzmovl (v4i32 (scalar_to_vector
4790                                                    (loadi32 addr:$src))))))]>,
4791                                                    VEX;
4792 def MOVZDI2PDIrm : PDI<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
4793                        "movd\t{$src, $dst|$dst, $src}",
4794                        [(set VR128:$dst,
4795                          (v4i32 (X86vzmovl (v4i32 (scalar_to_vector
4796                                                    (loadi32 addr:$src))))))]>;
4797 }
4798
4799 let Predicates = [HasAVX] in {
4800   // AVX 128-bit movd/movq instruction write zeros in the high 128-bit part.
4801   let AddedComplexity = 20 in {
4802     def : Pat<(v4i32 (X86vzmovl (loadv4i32 addr:$src))),
4803               (VMOVZDI2PDIrm addr:$src)>;
4804     def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv4f32 addr:$src)))),
4805               (VMOVZDI2PDIrm addr:$src)>;
4806     def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv2i64 addr:$src)))),
4807               (VMOVZDI2PDIrm addr:$src)>;
4808   }
4809   // Use regular 128-bit instructions to match 256-bit scalar_to_vec+zext.
4810   def : Pat<(v8i32 (X86vzmovl (insert_subvector undef,
4811                                 (v4i32 (scalar_to_vector GR32:$src)),(i32 0)))),
4812             (SUBREG_TO_REG (i32 0), (VMOVZDI2PDIrr GR32:$src), sub_xmm)>;
4813   def : Pat<(v4i64 (X86vzmovl (insert_subvector undef,
4814                                 (v2i64 (scalar_to_vector GR64:$src)),(i32 0)))),
4815             (SUBREG_TO_REG (i64 0), (VMOVZQI2PQIrr GR64:$src), sub_xmm)>;
4816 }
4817
4818 let Predicates = [HasSSE2], AddedComplexity = 20 in {
4819   def : Pat<(v4i32 (X86vzmovl (loadv4i32 addr:$src))),
4820             (MOVZDI2PDIrm addr:$src)>;
4821   def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv4f32 addr:$src)))),
4822             (MOVZDI2PDIrm addr:$src)>;
4823   def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv2i64 addr:$src)))),
4824             (MOVZDI2PDIrm addr:$src)>;
4825 }
4826
4827 // These are the correct encodings of the instructions so that we know how to
4828 // read correct assembly, even though we continue to emit the wrong ones for
4829 // compatibility with Darwin's buggy assembler.
4830 def : InstAlias<"movq\t{$src, $dst|$dst, $src}",
4831                 (MOV64toPQIrr VR128:$dst, GR64:$src), 0>;
4832 def : InstAlias<"movq\t{$src, $dst|$dst, $src}",
4833                 (MOV64toSDrr FR64:$dst, GR64:$src), 0>;
4834 def : InstAlias<"movq\t{$src, $dst|$dst, $src}",
4835                 (MOVPQIto64rr GR64:$dst, VR128:$src), 0>;
4836 def : InstAlias<"movq\t{$src, $dst|$dst, $src}",
4837                 (MOVSDto64rr GR64:$dst, FR64:$src), 0>;
4838 def : InstAlias<"movq\t{$src, $dst|$dst, $src}",
4839                 (VMOVZQI2PQIrr VR128:$dst, GR64:$src), 0>;
4840 def : InstAlias<"movq\t{$src, $dst|$dst, $src}",
4841                 (MOVZQI2PQIrr VR128:$dst, GR64:$src), 0>;
4842
4843 //===---------------------------------------------------------------------===//
4844 // SSE2 - Move Quadword
4845 //===---------------------------------------------------------------------===//
4846
4847 //===---------------------------------------------------------------------===//
4848 // Move Quadword Int to Packed Quadword Int
4849 //
4850 def VMOVQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
4851                     "vmovq\t{$src, $dst|$dst, $src}",
4852                     [(set VR128:$dst,
4853                       (v2i64 (scalar_to_vector (loadi64 addr:$src))))]>, XS,
4854                     VEX, Requires<[HasAVX]>;
4855 def MOVQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
4856                     "movq\t{$src, $dst|$dst, $src}",
4857                     [(set VR128:$dst,
4858                       (v2i64 (scalar_to_vector (loadi64 addr:$src))))]>, XS,
4859                     Requires<[HasSSE2]>; // SSE2 instruction with XS Prefix
4860
4861 //===---------------------------------------------------------------------===//
4862 // Move Packed Quadword Int to Quadword Int
4863 //
4864 def VMOVPQI2QImr : VPDI<0xD6, MRMDestMem, (outs), (ins i64mem:$dst, VR128:$src),
4865                       "movq\t{$src, $dst|$dst, $src}",
4866                       [(store (i64 (vector_extract (v2i64 VR128:$src),
4867                                     (iPTR 0))), addr:$dst)]>, VEX;
4868 def MOVPQI2QImr : PDI<0xD6, MRMDestMem, (outs), (ins i64mem:$dst, VR128:$src),
4869                       "movq\t{$src, $dst|$dst, $src}",
4870                       [(store (i64 (vector_extract (v2i64 VR128:$src),
4871                                     (iPTR 0))), addr:$dst)]>;
4872
4873 //===---------------------------------------------------------------------===//
4874 // Store / copy lower 64-bits of a XMM register.
4875 //
4876 def VMOVLQ128mr : VPDI<0xD6, MRMDestMem, (outs), (ins i64mem:$dst, VR128:$src),
4877                      "movq\t{$src, $dst|$dst, $src}",
4878                      [(int_x86_sse2_storel_dq addr:$dst, VR128:$src)]>, VEX;
4879 def MOVLQ128mr : PDI<0xD6, MRMDestMem, (outs), (ins i64mem:$dst, VR128:$src),
4880                      "movq\t{$src, $dst|$dst, $src}",
4881                      [(int_x86_sse2_storel_dq addr:$dst, VR128:$src)]>;
4882
4883 let AddedComplexity = 20 in
4884 def VMOVZQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
4885                      "vmovq\t{$src, $dst|$dst, $src}",
4886                      [(set VR128:$dst,
4887                        (v2i64 (X86vzmovl (v2i64 (scalar_to_vector
4888                                                  (loadi64 addr:$src))))))]>,
4889                      XS, VEX, Requires<[HasAVX]>;
4890
4891 let AddedComplexity = 20 in
4892 def MOVZQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
4893                      "movq\t{$src, $dst|$dst, $src}",
4894                      [(set VR128:$dst,
4895                        (v2i64 (X86vzmovl (v2i64 (scalar_to_vector
4896                                                  (loadi64 addr:$src))))))]>,
4897                      XS, Requires<[HasSSE2]>;
4898
4899 let Predicates = [HasAVX], AddedComplexity = 20 in {
4900   def : Pat<(v2i64 (X86vzmovl (loadv2i64 addr:$src))),
4901             (VMOVZQI2PQIrm addr:$src)>;
4902   def : Pat<(v2i64 (X86vzmovl (bc_v2i64 (loadv4f32 addr:$src)))),
4903             (VMOVZQI2PQIrm addr:$src)>;
4904   def : Pat<(v2i64 (X86vzload addr:$src)),
4905             (VMOVZQI2PQIrm addr:$src)>;
4906 }
4907
4908 let Predicates = [HasSSE2], AddedComplexity = 20 in {
4909   def : Pat<(v2i64 (X86vzmovl (loadv2i64 addr:$src))),
4910             (MOVZQI2PQIrm addr:$src)>;
4911   def : Pat<(v2i64 (X86vzmovl (bc_v2i64 (loadv4f32 addr:$src)))),
4912             (MOVZQI2PQIrm addr:$src)>;
4913   def : Pat<(v2i64 (X86vzload addr:$src)), (MOVZQI2PQIrm addr:$src)>;
4914 }
4915
4916 let Predicates = [HasAVX] in {
4917 def : Pat<(v4i64 (X86vzload addr:$src)),
4918           (SUBREG_TO_REG (i32 0), (VMOVAPSrm addr:$src), sub_xmm)>;
4919 }
4920
4921 //===---------------------------------------------------------------------===//
4922 // Moving from XMM to XMM and clear upper 64 bits. Note, there is a bug in
4923 // IA32 document. movq xmm1, xmm2 does clear the high bits.
4924 //
4925 let AddedComplexity = 15 in
4926 def VMOVZPQILo2PQIrr : I<0x7E, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4927                         "vmovq\t{$src, $dst|$dst, $src}",
4928                     [(set VR128:$dst, (v2i64 (X86vzmovl (v2i64 VR128:$src))))]>,
4929                       XS, VEX, Requires<[HasAVX]>;
4930 let AddedComplexity = 15 in
4931 def MOVZPQILo2PQIrr : I<0x7E, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4932                         "movq\t{$src, $dst|$dst, $src}",
4933                     [(set VR128:$dst, (v2i64 (X86vzmovl (v2i64 VR128:$src))))]>,
4934                       XS, Requires<[HasSSE2]>;
4935
4936 let AddedComplexity = 20 in
4937 def VMOVZPQILo2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
4938                         "vmovq\t{$src, $dst|$dst, $src}",
4939                     [(set VR128:$dst, (v2i64 (X86vzmovl
4940                                              (loadv2i64 addr:$src))))]>,
4941                       XS, VEX, Requires<[HasAVX]>;
4942 let AddedComplexity = 20 in {
4943 def MOVZPQILo2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
4944                         "movq\t{$src, $dst|$dst, $src}",
4945                     [(set VR128:$dst, (v2i64 (X86vzmovl
4946                                              (loadv2i64 addr:$src))))]>,
4947                       XS, Requires<[HasSSE2]>;
4948 }
4949
4950 let AddedComplexity = 20 in {
4951   let Predicates = [HasAVX] in {
4952     def : Pat<(v2i64 (X86vzmovl (bc_v2i64 (loadv4i32 addr:$src)))),
4953               (VMOVZPQILo2PQIrm addr:$src)>;
4954     def : Pat<(v2f64 (X86vzmovl (v2f64 VR128:$src))),
4955               (VMOVZPQILo2PQIrr VR128:$src)>;
4956   }
4957   let Predicates = [HasSSE2] in {
4958     def : Pat<(v2i64 (X86vzmovl (bc_v2i64 (loadv4i32 addr:$src)))),
4959               (MOVZPQILo2PQIrm addr:$src)>;
4960     def : Pat<(v2f64 (X86vzmovl (v2f64 VR128:$src))),
4961               (MOVZPQILo2PQIrr VR128:$src)>;
4962   }
4963 }
4964
4965 // Instructions to match in the assembler
4966 def VMOVQs64rr : VPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
4967                       "movq\t{$src, $dst|$dst, $src}", []>, VEX, VEX_W;
4968 def VMOVQd64rr : VPDI<0x7E, MRMDestReg, (outs GR64:$dst), (ins VR128:$src),
4969                       "movq\t{$src, $dst|$dst, $src}", []>, VEX, VEX_W;
4970 // Recognize "movd" with GR64 destination, but encode as a "movq"
4971 def VMOVQd64rr_alt : VPDI<0x7E, MRMDestReg, (outs GR64:$dst), (ins VR128:$src),
4972                           "movd\t{$src, $dst|$dst, $src}", []>, VEX, VEX_W;
4973
4974 // Instructions for the disassembler
4975 // xr = XMM register
4976 // xm = mem64
4977
4978 let Predicates = [HasAVX] in
4979 def VMOVQxrxr: I<0x7E, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4980                  "vmovq\t{$src, $dst|$dst, $src}", []>, VEX, XS;
4981 def MOVQxrxr : I<0x7E, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4982                  "movq\t{$src, $dst|$dst, $src}", []>, XS;
4983
4984 //===---------------------------------------------------------------------===//
4985 // SSE3 - Conversion Instructions
4986 //===---------------------------------------------------------------------===//
4987
4988 // Convert Packed Double FP to Packed DW Integers
4989 let Predicates = [HasAVX] in {
4990 // The assembler can recognize rr 256-bit instructions by seeing a ymm
4991 // register, but the same isn't true when using memory operands instead.
4992 // Provide other assembly rr and rm forms to address this explicitly.
4993 def VCVTPD2DQrr  : S3DI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4994                        "vcvtpd2dq\t{$src, $dst|$dst, $src}", []>, VEX;
4995 def VCVTPD2DQXrYr  : S3DI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR256:$src),
4996                        "vcvtpd2dq\t{$src, $dst|$dst, $src}", []>, VEX;
4997
4998 // XMM only
4999 def VCVTPD2DQXrr : S3DI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
5000                       "vcvtpd2dqx\t{$src, $dst|$dst, $src}", []>, VEX;
5001 def VCVTPD2DQXrm : S3DI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
5002                       "vcvtpd2dqx\t{$src, $dst|$dst, $src}", []>, VEX;
5003
5004 // YMM only
5005 def VCVTPD2DQYrr : S3DI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR256:$src),
5006                       "vcvtpd2dqy\t{$src, $dst|$dst, $src}", []>, VEX;
5007 def VCVTPD2DQYrm : S3DI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f256mem:$src),
5008                       "vcvtpd2dqy\t{$src, $dst|$dst, $src}", []>, VEX, VEX_L;
5009 }
5010
5011 def CVTPD2DQrm  : S3DI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
5012                        "cvtpd2dq\t{$src, $dst|$dst, $src}", []>;
5013 def CVTPD2DQrr  : S3DI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
5014                        "cvtpd2dq\t{$src, $dst|$dst, $src}", []>;
5015
5016 def : Pat<(v4i32 (fp_to_sint (v4f64 VR256:$src))),
5017           (VCVTPD2DQYrr VR256:$src)>;
5018 def : Pat<(v4i32 (fp_to_sint (memopv4f64 addr:$src))),
5019           (VCVTPD2DQYrm addr:$src)>;
5020
5021 // Convert Packed DW Integers to Packed Double FP
5022 let Predicates = [HasAVX] in {
5023 def VCVTDQ2PDrm  : S3SI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
5024                      "vcvtdq2pd\t{$src, $dst|$dst, $src}", []>, VEX;
5025 def VCVTDQ2PDrr  : S3SI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
5026                      "vcvtdq2pd\t{$src, $dst|$dst, $src}", []>, VEX;
5027 def VCVTDQ2PDYrm  : S3SI<0xE6, MRMSrcMem, (outs VR256:$dst), (ins f128mem:$src),
5028                      "vcvtdq2pd\t{$src, $dst|$dst, $src}", []>, VEX;
5029 def VCVTDQ2PDYrr  : S3SI<0xE6, MRMSrcReg, (outs VR256:$dst), (ins VR128:$src),
5030                      "vcvtdq2pd\t{$src, $dst|$dst, $src}", []>, VEX;
5031 }
5032
5033 def CVTDQ2PDrm  : S3SI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
5034                        "cvtdq2pd\t{$src, $dst|$dst, $src}", []>;
5035 def CVTDQ2PDrr  : S3SI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
5036                        "cvtdq2pd\t{$src, $dst|$dst, $src}", []>;
5037
5038 // AVX 256-bit register conversion intrinsics
5039 def : Pat<(int_x86_avx_cvtdq2_pd_256 VR128:$src),
5040            (VCVTDQ2PDYrr VR128:$src)>;
5041 def : Pat<(int_x86_avx_cvtdq2_pd_256 (bitconvert (memopv2i64 addr:$src))),
5042            (VCVTDQ2PDYrm addr:$src)>;
5043
5044 def : Pat<(int_x86_avx_cvt_pd2dq_256 VR256:$src),
5045           (VCVTPD2DQYrr VR256:$src)>;
5046 def : Pat<(int_x86_avx_cvt_pd2dq_256 (memopv4f64 addr:$src)),
5047           (VCVTPD2DQYrm addr:$src)>;
5048
5049 def : Pat<(v4f64 (sint_to_fp (v4i32 VR128:$src))),
5050           (VCVTDQ2PDYrr VR128:$src)>;
5051 def : Pat<(v4f64 (sint_to_fp (bc_v4i32 (memopv2i64 addr:$src)))),
5052           (VCVTDQ2PDYrm addr:$src)>;
5053
5054 //===---------------------------------------------------------------------===//
5055 // SSE3 - Replicate Single FP - MOVSHDUP and MOVSLDUP
5056 //===---------------------------------------------------------------------===//
5057 multiclass sse3_replicate_sfp<bits<8> op, SDNode OpNode, string OpcodeStr,
5058                               ValueType vt, RegisterClass RC, PatFrag mem_frag,
5059                               X86MemOperand x86memop> {
5060 def rr : S3SI<op, MRMSrcReg, (outs RC:$dst), (ins RC:$src),
5061                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5062                       [(set RC:$dst, (vt (OpNode RC:$src)))]>;
5063 def rm : S3SI<op, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
5064                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5065                       [(set RC:$dst, (OpNode (mem_frag addr:$src)))]>;
5066 }
5067
5068 let Predicates = [HasAVX] in {
5069   defm VMOVSHDUP  : sse3_replicate_sfp<0x16, X86Movshdup, "vmovshdup",
5070                                        v4f32, VR128, memopv4f32, f128mem>, VEX;
5071   defm VMOVSLDUP  : sse3_replicate_sfp<0x12, X86Movsldup, "vmovsldup",
5072                                        v4f32, VR128, memopv4f32, f128mem>, VEX;
5073   defm VMOVSHDUPY : sse3_replicate_sfp<0x16, X86Movshdup, "vmovshdup",
5074                                        v8f32, VR256, memopv8f32, f256mem>, VEX;
5075   defm VMOVSLDUPY : sse3_replicate_sfp<0x12, X86Movsldup, "vmovsldup",
5076                                        v8f32, VR256, memopv8f32, f256mem>, VEX;
5077 }
5078 defm MOVSHDUP : sse3_replicate_sfp<0x16, X86Movshdup, "movshdup", v4f32, VR128,
5079                                    memopv4f32, f128mem>;
5080 defm MOVSLDUP : sse3_replicate_sfp<0x12, X86Movsldup, "movsldup", v4f32, VR128,
5081                                    memopv4f32, f128mem>;
5082
5083 let Predicates = [HasAVX] in {
5084   def : Pat<(v4i32 (X86Movshdup VR128:$src)),
5085             (VMOVSHDUPrr VR128:$src)>;
5086   def : Pat<(v4i32 (X86Movshdup (bc_v4i32 (memopv2i64 addr:$src)))),
5087             (VMOVSHDUPrm addr:$src)>;
5088   def : Pat<(v4i32 (X86Movsldup VR128:$src)),
5089             (VMOVSLDUPrr VR128:$src)>;
5090   def : Pat<(v4i32 (X86Movsldup (bc_v4i32 (memopv2i64 addr:$src)))),
5091             (VMOVSLDUPrm addr:$src)>;
5092   def : Pat<(v8i32 (X86Movshdup VR256:$src)),
5093             (VMOVSHDUPYrr VR256:$src)>;
5094   def : Pat<(v8i32 (X86Movshdup (bc_v8i32 (memopv4i64 addr:$src)))),
5095             (VMOVSHDUPYrm addr:$src)>;
5096   def : Pat<(v8i32 (X86Movsldup VR256:$src)),
5097             (VMOVSLDUPYrr VR256:$src)>;
5098   def : Pat<(v8i32 (X86Movsldup (bc_v8i32 (memopv4i64 addr:$src)))),
5099             (VMOVSLDUPYrm addr:$src)>;
5100 }
5101
5102 let Predicates = [HasSSE3] in {
5103   def : Pat<(v4i32 (X86Movshdup VR128:$src)),
5104             (MOVSHDUPrr VR128:$src)>;
5105   def : Pat<(v4i32 (X86Movshdup (bc_v4i32 (memopv2i64 addr:$src)))),
5106             (MOVSHDUPrm addr:$src)>;
5107   def : Pat<(v4i32 (X86Movsldup VR128:$src)),
5108             (MOVSLDUPrr VR128:$src)>;
5109   def : Pat<(v4i32 (X86Movsldup (bc_v4i32 (memopv2i64 addr:$src)))),
5110             (MOVSLDUPrm addr:$src)>;
5111 }
5112
5113 //===---------------------------------------------------------------------===//
5114 // SSE3 - Replicate Double FP - MOVDDUP
5115 //===---------------------------------------------------------------------===//
5116
5117 multiclass sse3_replicate_dfp<string OpcodeStr> {
5118 def rr  : S3DI<0x12, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
5119                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5120                     [(set VR128:$dst,(v2f64 (movddup VR128:$src, (undef))))]>;
5121 def rm  : S3DI<0x12, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
5122                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5123                     [(set VR128:$dst,
5124                       (v2f64 (movddup (scalar_to_vector (loadf64 addr:$src)),
5125                                       (undef))))]>;
5126 }
5127
5128 // FIXME: Merge with above classe when there're patterns for the ymm version
5129 multiclass sse3_replicate_dfp_y<string OpcodeStr> {
5130 let Predicates = [HasAVX] in {
5131   def rr  : S3DI<0x12, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
5132                       !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5133                       []>;
5134   def rm  : S3DI<0x12, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
5135                       !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5136                       []>;
5137   }
5138 }
5139
5140 defm MOVDDUP : sse3_replicate_dfp<"movddup">;
5141 defm VMOVDDUP  : sse3_replicate_dfp<"vmovddup">, VEX;
5142 defm VMOVDDUPY : sse3_replicate_dfp_y<"vmovddup">, VEX;
5143
5144 let Predicates = [HasAVX] in {
5145   def : Pat<(movddup (bc_v2f64 (v2i64 (scalar_to_vector (loadi64 addr:$src)))),
5146                    (undef)),
5147             (VMOVDDUPrm addr:$src)>;
5148   let AddedComplexity = 5 in {
5149   def : Pat<(movddup (memopv2f64 addr:$src), (undef)), (VMOVDDUPrm addr:$src)>;
5150   def : Pat<(movddup (bc_v4f32 (memopv2f64 addr:$src)), (undef)),
5151             (VMOVDDUPrm addr:$src)>;
5152   def : Pat<(movddup (memopv2i64 addr:$src), (undef)), (VMOVDDUPrm addr:$src)>;
5153   def : Pat<(movddup (bc_v4i32 (memopv2i64 addr:$src)), (undef)),
5154             (VMOVDDUPrm addr:$src)>;
5155   }
5156   def : Pat<(X86Movddup (memopv2f64 addr:$src)),
5157             (VMOVDDUPrm addr:$src)>, Requires<[HasAVX]>;
5158   def : Pat<(X86Movddup (bc_v2f64 (memopv4f32 addr:$src))),
5159             (VMOVDDUPrm addr:$src)>, Requires<[HasAVX]>;
5160   def : Pat<(X86Movddup (bc_v2f64 (memopv2i64 addr:$src))),
5161             (VMOVDDUPrm addr:$src)>, Requires<[HasAVX]>;
5162   def : Pat<(X86Movddup (v2f64 (scalar_to_vector (loadf64 addr:$src)))),
5163             (VMOVDDUPrm addr:$src)>, Requires<[HasAVX]>;
5164   def : Pat<(X86Movddup (bc_v2f64
5165                              (v2i64 (scalar_to_vector (loadi64 addr:$src))))),
5166             (VMOVDDUPrm addr:$src)>, Requires<[HasAVX]>;
5167
5168   // 256-bit version
5169   def : Pat<(X86Movddup (memopv4f64 addr:$src)),
5170             (VMOVDDUPYrm addr:$src)>;
5171   def : Pat<(X86Movddup (memopv4i64 addr:$src)),
5172             (VMOVDDUPYrm addr:$src)>;
5173   def : Pat<(X86Movddup (v4f64 (scalar_to_vector (loadf64 addr:$src)))),
5174             (VMOVDDUPYrm addr:$src)>;
5175   def : Pat<(X86Movddup (v4i64 (scalar_to_vector (loadi64 addr:$src)))),
5176             (VMOVDDUPYrm addr:$src)>;
5177   def : Pat<(X86Movddup (v4f64 VR256:$src)),
5178             (VMOVDDUPYrr VR256:$src)>;
5179   def : Pat<(X86Movddup (v4i64 VR256:$src)),
5180             (VMOVDDUPYrr VR256:$src)>;
5181 }
5182
5183 let Predicates = [HasSSE3] in {
5184   def : Pat<(movddup (bc_v2f64 (v2i64 (scalar_to_vector (loadi64 addr:$src)))),
5185                    (undef)),
5186             (MOVDDUPrm addr:$src)>;
5187   let AddedComplexity = 5 in {
5188   def : Pat<(movddup (memopv2f64 addr:$src), (undef)), (MOVDDUPrm addr:$src)>;
5189   def : Pat<(movddup (bc_v4f32 (memopv2f64 addr:$src)), (undef)),
5190             (MOVDDUPrm addr:$src)>;
5191   def : Pat<(movddup (memopv2i64 addr:$src), (undef)), (MOVDDUPrm addr:$src)>;
5192   def : Pat<(movddup (bc_v4i32 (memopv2i64 addr:$src)), (undef)),
5193             (MOVDDUPrm addr:$src)>;
5194   }
5195   def : Pat<(X86Movddup (memopv2f64 addr:$src)),
5196             (MOVDDUPrm addr:$src)>;
5197   def : Pat<(X86Movddup (bc_v2f64 (memopv4f32 addr:$src))),
5198             (MOVDDUPrm addr:$src)>;
5199   def : Pat<(X86Movddup (bc_v2f64 (memopv2i64 addr:$src))),
5200             (MOVDDUPrm addr:$src)>;
5201   def : Pat<(X86Movddup (v2f64 (scalar_to_vector (loadf64 addr:$src)))),
5202             (MOVDDUPrm addr:$src)>;
5203   def : Pat<(X86Movddup (bc_v2f64
5204                              (v2i64 (scalar_to_vector (loadi64 addr:$src))))),
5205             (MOVDDUPrm addr:$src)>;
5206 }
5207
5208 //===---------------------------------------------------------------------===//
5209 // SSE3 - Move Unaligned Integer
5210 //===---------------------------------------------------------------------===//
5211
5212 let Predicates = [HasAVX] in {
5213   def VLDDQUrm : S3DI<0xF0, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
5214                    "vlddqu\t{$src, $dst|$dst, $src}",
5215                    [(set VR128:$dst, (int_x86_sse3_ldu_dq addr:$src))]>, VEX;
5216   def VLDDQUYrm : S3DI<0xF0, MRMSrcMem, (outs VR256:$dst), (ins i256mem:$src),
5217                    "vlddqu\t{$src, $dst|$dst, $src}",
5218                    [(set VR256:$dst, (int_x86_avx_ldu_dq_256 addr:$src))]>, VEX;
5219 }
5220 def LDDQUrm : S3DI<0xF0, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
5221                    "lddqu\t{$src, $dst|$dst, $src}",
5222                    [(set VR128:$dst, (int_x86_sse3_ldu_dq addr:$src))]>;
5223
5224 //===---------------------------------------------------------------------===//
5225 // SSE3 - Arithmetic
5226 //===---------------------------------------------------------------------===//
5227
5228 multiclass sse3_addsub<Intrinsic Int, string OpcodeStr, RegisterClass RC,
5229                        X86MemOperand x86memop, bit Is2Addr = 1> {
5230   def rr : I<0xD0, MRMSrcReg,
5231        (outs RC:$dst), (ins RC:$src1, RC:$src2),
5232        !if(Is2Addr,
5233            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5234            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5235        [(set RC:$dst, (Int RC:$src1, RC:$src2))]>;
5236   def rm : I<0xD0, MRMSrcMem,
5237        (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
5238        !if(Is2Addr,
5239            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5240            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5241        [(set RC:$dst, (Int RC:$src1, (memop addr:$src2)))]>;
5242 }
5243
5244 let Predicates = [HasAVX] in {
5245   let ExeDomain = SSEPackedSingle in {
5246     defm VADDSUBPS : sse3_addsub<int_x86_sse3_addsub_ps, "vaddsubps", VR128,
5247                                  f128mem, 0>, TB, XD, VEX_4V;
5248     defm VADDSUBPSY : sse3_addsub<int_x86_avx_addsub_ps_256, "vaddsubps", VR256,
5249                                  f256mem, 0>, TB, XD, VEX_4V;
5250   }
5251   let ExeDomain = SSEPackedDouble in {
5252     defm VADDSUBPD : sse3_addsub<int_x86_sse3_addsub_pd, "vaddsubpd", VR128,
5253                                  f128mem, 0>, TB, OpSize, VEX_4V;
5254     defm VADDSUBPDY : sse3_addsub<int_x86_avx_addsub_pd_256, "vaddsubpd", VR256,
5255                                  f256mem, 0>, TB, OpSize, VEX_4V;
5256   }
5257 }
5258 let Constraints = "$src1 = $dst", Predicates = [HasSSE3] in {
5259   let ExeDomain = SSEPackedSingle in
5260   defm ADDSUBPS : sse3_addsub<int_x86_sse3_addsub_ps, "addsubps", VR128,
5261                               f128mem>, TB, XD;
5262   let ExeDomain = SSEPackedDouble in
5263   defm ADDSUBPD : sse3_addsub<int_x86_sse3_addsub_pd, "addsubpd", VR128,
5264                               f128mem>, TB, OpSize;
5265 }
5266
5267 //===---------------------------------------------------------------------===//
5268 // SSE3 Instructions
5269 //===---------------------------------------------------------------------===//
5270
5271 // Horizontal ops
5272 multiclass S3D_Int<bits<8> o, string OpcodeStr, ValueType vt, RegisterClass RC,
5273                    X86MemOperand x86memop, SDNode OpNode, bit Is2Addr = 1> {
5274   def rr : S3DI<o, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
5275        !if(Is2Addr,
5276          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5277          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5278       [(set RC:$dst, (vt (OpNode RC:$src1, RC:$src2)))]>;
5279
5280   def rm : S3DI<o, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
5281        !if(Is2Addr,
5282          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5283          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5284       [(set RC:$dst, (vt (OpNode RC:$src1, (memop addr:$src2))))]>;
5285 }
5286 multiclass S3_Int<bits<8> o, string OpcodeStr, ValueType vt, RegisterClass RC,
5287                   X86MemOperand x86memop, SDNode OpNode, bit Is2Addr = 1> {
5288   def rr : S3I<o, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
5289        !if(Is2Addr,
5290          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5291          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5292       [(set RC:$dst, (vt (OpNode RC:$src1, RC:$src2)))]>;
5293
5294   def rm : S3I<o, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
5295        !if(Is2Addr,
5296          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5297          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5298       [(set RC:$dst, (vt (OpNode RC:$src1, (memop addr:$src2))))]>;
5299 }
5300
5301 let Predicates = [HasAVX] in {
5302   let ExeDomain = SSEPackedSingle in {
5303     defm VHADDPS  : S3D_Int<0x7C, "vhaddps", v4f32, VR128, f128mem,
5304                             X86fhadd, 0>, VEX_4V;
5305     defm VHSUBPS  : S3D_Int<0x7D, "vhsubps", v4f32, VR128, f128mem,
5306                             X86fhsub, 0>, VEX_4V;
5307     defm VHADDPSY : S3D_Int<0x7C, "vhaddps", v8f32, VR256, f256mem,
5308                             X86fhadd, 0>, VEX_4V;
5309     defm VHSUBPSY : S3D_Int<0x7D, "vhsubps", v8f32, VR256, f256mem,
5310                             X86fhsub, 0>, VEX_4V;
5311   }
5312   let ExeDomain = SSEPackedDouble in {
5313     defm VHADDPD  : S3_Int <0x7C, "vhaddpd", v2f64, VR128, f128mem,
5314                             X86fhadd, 0>, VEX_4V;
5315     defm VHSUBPD  : S3_Int <0x7D, "vhsubpd", v2f64, VR128, f128mem,
5316                             X86fhsub, 0>, VEX_4V;
5317     defm VHADDPDY : S3_Int <0x7C, "vhaddpd", v4f64, VR256, f256mem,
5318                             X86fhadd, 0>, VEX_4V;
5319     defm VHSUBPDY : S3_Int <0x7D, "vhsubpd", v4f64, VR256, f256mem,
5320                             X86fhsub, 0>, VEX_4V;
5321   }
5322 }
5323
5324 let Constraints = "$src1 = $dst" in {
5325   let ExeDomain = SSEPackedSingle in {
5326     defm HADDPS : S3D_Int<0x7C, "haddps", v4f32, VR128, f128mem, X86fhadd>;
5327     defm HSUBPS : S3D_Int<0x7D, "hsubps", v4f32, VR128, f128mem, X86fhsub>;
5328   }
5329   let ExeDomain = SSEPackedDouble in {
5330     defm HADDPD : S3_Int<0x7C, "haddpd", v2f64, VR128, f128mem, X86fhadd>;
5331     defm HSUBPD : S3_Int<0x7D, "hsubpd", v2f64, VR128, f128mem, X86fhsub>;
5332   }
5333 }
5334
5335 //===---------------------------------------------------------------------===//
5336 // SSSE3 - Packed Absolute Instructions
5337 //===---------------------------------------------------------------------===//
5338
5339
5340 /// SS3I_unop_rm_int - Simple SSSE3 unary op whose type can be v*{i8,i16,i32}.
5341 multiclass SS3I_unop_rm_int<bits<8> opc, string OpcodeStr,
5342                             Intrinsic IntId128> {
5343   def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
5344                     (ins VR128:$src),
5345                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5346                     [(set VR128:$dst, (IntId128 VR128:$src))]>,
5347                     OpSize;
5348
5349   def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
5350                     (ins i128mem:$src),
5351                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5352                     [(set VR128:$dst,
5353                       (IntId128
5354                        (bitconvert (memopv2i64 addr:$src))))]>, OpSize;
5355 }
5356
5357 /// SS3I_unop_rm_int_y - Simple SSSE3 unary op whose type can be v*{i8,i16,i32}.
5358 multiclass SS3I_unop_rm_int_y<bits<8> opc, string OpcodeStr,
5359                               Intrinsic IntId256> {
5360   def rr256 : SS38I<opc, MRMSrcReg, (outs VR256:$dst),
5361                     (ins VR256:$src),
5362                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5363                     [(set VR256:$dst, (IntId256 VR256:$src))]>,
5364                     OpSize;
5365
5366   def rm256 : SS38I<opc, MRMSrcMem, (outs VR256:$dst),
5367                     (ins i256mem:$src),
5368                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5369                     [(set VR256:$dst,
5370                       (IntId256
5371                        (bitconvert (memopv4i64 addr:$src))))]>, OpSize;
5372 }
5373
5374 let Predicates = [HasAVX] in {
5375   defm VPABSB  : SS3I_unop_rm_int<0x1C, "vpabsb",
5376                                   int_x86_ssse3_pabs_b_128>, VEX;
5377   defm VPABSW  : SS3I_unop_rm_int<0x1D, "vpabsw",
5378                                   int_x86_ssse3_pabs_w_128>, VEX;
5379   defm VPABSD  : SS3I_unop_rm_int<0x1E, "vpabsd",
5380                                   int_x86_ssse3_pabs_d_128>, VEX;
5381 }
5382
5383 let Predicates = [HasAVX2] in {
5384   defm VPABSB  : SS3I_unop_rm_int_y<0x1C, "vpabsb",
5385                                     int_x86_avx2_pabs_b>, VEX;
5386   defm VPABSW  : SS3I_unop_rm_int_y<0x1D, "vpabsw",
5387                                     int_x86_avx2_pabs_w>, VEX;
5388   defm VPABSD  : SS3I_unop_rm_int_y<0x1E, "vpabsd",
5389                                     int_x86_avx2_pabs_d>, VEX;
5390 }
5391
5392 defm PABSB : SS3I_unop_rm_int<0x1C, "pabsb",
5393                               int_x86_ssse3_pabs_b_128>;
5394 defm PABSW : SS3I_unop_rm_int<0x1D, "pabsw",
5395                               int_x86_ssse3_pabs_w_128>;
5396 defm PABSD : SS3I_unop_rm_int<0x1E, "pabsd",
5397                               int_x86_ssse3_pabs_d_128>;
5398
5399 //===---------------------------------------------------------------------===//
5400 // SSSE3 - Packed Binary Operator Instructions
5401 //===---------------------------------------------------------------------===//
5402
5403 /// SS3I_binop_rm_int - Simple SSSE3 bin op whose type can be v*{i8,i16,i32}.
5404 multiclass SS3I_binop_rm_int<bits<8> opc, string OpcodeStr,
5405                              Intrinsic IntId128, bit Is2Addr = 1> {
5406   let isCommutable = 1 in
5407   def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
5408        (ins VR128:$src1, VR128:$src2),
5409        !if(Is2Addr,
5410          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5411          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5412        [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
5413        OpSize;
5414   def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
5415        (ins VR128:$src1, i128mem:$src2),
5416        !if(Is2Addr,
5417          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5418          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5419        [(set VR128:$dst,
5420          (IntId128 VR128:$src1,
5421           (bitconvert (memopv2i64 addr:$src2))))]>, OpSize;
5422 }
5423
5424 multiclass SS3I_binop_rm_int_y<bits<8> opc, string OpcodeStr,
5425                                Intrinsic IntId256> {
5426   let isCommutable = 1 in
5427   def rr256 : SS38I<opc, MRMSrcReg, (outs VR256:$dst),
5428        (ins VR256:$src1, VR256:$src2),
5429        !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5430        [(set VR256:$dst, (IntId256 VR256:$src1, VR256:$src2))]>,
5431        OpSize;
5432   def rm256 : SS38I<opc, MRMSrcMem, (outs VR256:$dst),
5433        (ins VR256:$src1, i256mem:$src2),
5434        !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5435        [(set VR256:$dst,
5436          (IntId256 VR256:$src1,
5437           (bitconvert (memopv4i64 addr:$src2))))]>, OpSize;
5438 }
5439
5440 let ImmT = NoImm, Predicates = [HasAVX] in {
5441 let isCommutable = 0 in {
5442   defm VPHADDW    : SS3I_binop_rm_int<0x01, "vphaddw",
5443                                       int_x86_ssse3_phadd_w_128, 0>, VEX_4V;
5444   defm VPHADDD    : SS3I_binop_rm_int<0x02, "vphaddd",
5445                                       int_x86_ssse3_phadd_d_128, 0>, VEX_4V;
5446   defm VPHADDSW   : SS3I_binop_rm_int<0x03, "vphaddsw",
5447                                       int_x86_ssse3_phadd_sw_128, 0>, VEX_4V;
5448   defm VPHSUBW    : SS3I_binop_rm_int<0x05, "vphsubw",
5449                                       int_x86_ssse3_phsub_w_128, 0>, VEX_4V;
5450   defm VPHSUBD    : SS3I_binop_rm_int<0x06, "vphsubd",
5451                                       int_x86_ssse3_phsub_d_128, 0>, VEX_4V;
5452   defm VPHSUBSW   : SS3I_binop_rm_int<0x07, "vphsubsw",
5453                                       int_x86_ssse3_phsub_sw_128, 0>, VEX_4V;
5454   defm VPMADDUBSW : SS3I_binop_rm_int<0x04, "vpmaddubsw",
5455                                       int_x86_ssse3_pmadd_ub_sw_128, 0>, VEX_4V;
5456   defm VPSHUFB    : SS3I_binop_rm_int<0x00, "vpshufb",
5457                                       int_x86_ssse3_pshuf_b_128, 0>, VEX_4V;
5458   defm VPSIGNB    : SS3I_binop_rm_int<0x08, "vpsignb",
5459                                       int_x86_ssse3_psign_b_128, 0>, VEX_4V;
5460   defm VPSIGNW    : SS3I_binop_rm_int<0x09, "vpsignw",
5461                                       int_x86_ssse3_psign_w_128, 0>, VEX_4V;
5462   defm VPSIGND    : SS3I_binop_rm_int<0x0A, "vpsignd",
5463                                       int_x86_ssse3_psign_d_128, 0>, VEX_4V;
5464 }
5465 defm VPMULHRSW    : SS3I_binop_rm_int<0x0B, "vpmulhrsw",
5466                                       int_x86_ssse3_pmul_hr_sw_128, 0>, VEX_4V;
5467 }
5468
5469 let ImmT = NoImm, Predicates = [HasAVX2] in {
5470 let isCommutable = 0 in {
5471   defm VPHADDW    : SS3I_binop_rm_int_y<0x01, "vphaddw",
5472                                         int_x86_avx2_phadd_w>, VEX_4V;
5473   defm VPHADDD    : SS3I_binop_rm_int_y<0x02, "vphaddd",
5474                                         int_x86_avx2_phadd_d>, VEX_4V;
5475   defm VPHADDSW   : SS3I_binop_rm_int_y<0x03, "vphaddsw",
5476                                         int_x86_avx2_phadd_sw>, VEX_4V;
5477   defm VPHSUBW    : SS3I_binop_rm_int_y<0x05, "vphsubw",
5478                                         int_x86_avx2_phsub_w>, VEX_4V;
5479   defm VPHSUBD    : SS3I_binop_rm_int_y<0x06, "vphsubd",
5480                                         int_x86_avx2_phsub_d>, VEX_4V;
5481   defm VPHSUBSW   : SS3I_binop_rm_int_y<0x07, "vphsubsw",
5482                                         int_x86_avx2_phsub_sw>, VEX_4V;
5483   defm VPMADDUBSW : SS3I_binop_rm_int_y<0x04, "vpmaddubsw",
5484                                         int_x86_avx2_pmadd_ub_sw>, VEX_4V;
5485   defm VPSHUFB    : SS3I_binop_rm_int_y<0x00, "vpshufb",
5486                                         int_x86_avx2_pshuf_b>, VEX_4V;
5487   defm VPSIGNB    : SS3I_binop_rm_int_y<0x08, "vpsignb",
5488                                         int_x86_avx2_psign_b>, VEX_4V;
5489   defm VPSIGNW    : SS3I_binop_rm_int_y<0x09, "vpsignw",
5490                                         int_x86_avx2_psign_w>, VEX_4V;
5491   defm VPSIGND    : SS3I_binop_rm_int_y<0x0A, "vpsignd",
5492                                         int_x86_avx2_psign_d>, VEX_4V;
5493 }
5494 defm VPMULHRSW    : SS3I_binop_rm_int_y<0x0B, "vpmulhrsw",
5495                                         int_x86_avx2_pmul_hr_sw>, VEX_4V;
5496 }
5497
5498 // None of these have i8 immediate fields.
5499 let ImmT = NoImm, Constraints = "$src1 = $dst" in {
5500 let isCommutable = 0 in {
5501   defm PHADDW    : SS3I_binop_rm_int<0x01, "phaddw",
5502                                      int_x86_ssse3_phadd_w_128>;
5503   defm PHADDD    : SS3I_binop_rm_int<0x02, "phaddd",
5504                                      int_x86_ssse3_phadd_d_128>;
5505   defm PHADDSW   : SS3I_binop_rm_int<0x03, "phaddsw",
5506                                      int_x86_ssse3_phadd_sw_128>;
5507   defm PHSUBW    : SS3I_binop_rm_int<0x05, "phsubw",
5508                                      int_x86_ssse3_phsub_w_128>;
5509   defm PHSUBD    : SS3I_binop_rm_int<0x06, "phsubd",
5510                                      int_x86_ssse3_phsub_d_128>;
5511   defm PHSUBSW   : SS3I_binop_rm_int<0x07, "phsubsw",
5512                                      int_x86_ssse3_phsub_sw_128>;
5513   defm PMADDUBSW : SS3I_binop_rm_int<0x04, "pmaddubsw",
5514                                      int_x86_ssse3_pmadd_ub_sw_128>;
5515   defm PSHUFB    : SS3I_binop_rm_int<0x00, "pshufb",
5516                                      int_x86_ssse3_pshuf_b_128>;
5517   defm PSIGNB    : SS3I_binop_rm_int<0x08, "psignb",
5518                                      int_x86_ssse3_psign_b_128>;
5519   defm PSIGNW    : SS3I_binop_rm_int<0x09, "psignw",
5520                                      int_x86_ssse3_psign_w_128>;
5521   defm PSIGND    : SS3I_binop_rm_int<0x0A, "psignd",
5522                                        int_x86_ssse3_psign_d_128>;
5523 }
5524 defm PMULHRSW    : SS3I_binop_rm_int<0x0B, "pmulhrsw",
5525                                      int_x86_ssse3_pmul_hr_sw_128>;
5526 }
5527
5528 let Predicates = [HasAVX] in {
5529   def : Pat<(X86pshufb VR128:$src, VR128:$mask),
5530             (VPSHUFBrr128 VR128:$src, VR128:$mask)>;
5531   def : Pat<(X86pshufb VR128:$src, (bc_v16i8 (memopv2i64 addr:$mask))),
5532             (VPSHUFBrm128 VR128:$src, addr:$mask)>;
5533
5534   def : Pat<(v16i8 (X86psign VR128:$src1, VR128:$src2)),
5535             (VPSIGNBrr128 VR128:$src1, VR128:$src2)>;
5536   def : Pat<(v8i16 (X86psign VR128:$src1, VR128:$src2)),
5537             (VPSIGNWrr128 VR128:$src1, VR128:$src2)>;
5538   def : Pat<(v4i32 (X86psign VR128:$src1, VR128:$src2)),
5539             (VPSIGNDrr128 VR128:$src1, VR128:$src2)>;
5540
5541   def : Pat<(v8i16 (X86hadd VR128:$src1, VR128:$src2)),
5542             (VPHADDWrr128 VR128:$src1, VR128:$src2)>;
5543   def : Pat<(v4i32 (X86hadd VR128:$src1, VR128:$src2)),
5544             (VPHADDDrr128 VR128:$src1, VR128:$src2)>;
5545   def : Pat<(v8i16 (X86hsub VR128:$src1, VR128:$src2)),
5546             (VPHSUBWrr128 VR128:$src1, VR128:$src2)>;
5547   def : Pat<(v4i32 (X86hsub VR128:$src1, VR128:$src2)),
5548             (VPHSUBDrr128 VR128:$src1, VR128:$src2)>;
5549 }
5550
5551 let Predicates = [HasAVX2] in {
5552   def : Pat<(v32i8 (X86psign VR256:$src1, VR256:$src2)),
5553             (VPSIGNBrr256 VR256:$src1, VR256:$src2)>;
5554   def : Pat<(v16i16 (X86psign VR256:$src1, VR256:$src2)),
5555             (VPSIGNWrr256 VR256:$src1, VR256:$src2)>;
5556   def : Pat<(v8i32 (X86psign VR256:$src1, VR256:$src2)),
5557             (VPSIGNDrr256 VR256:$src1, VR256:$src2)>;
5558
5559   def : Pat<(v16i16 (X86hadd VR256:$src1, VR256:$src2)),
5560             (VPHADDWrr256 VR256:$src1, VR256:$src2)>;
5561   def : Pat<(v8i32 (X86hadd VR256:$src1, VR256:$src2)),
5562             (VPHADDDrr256 VR256:$src1, VR256:$src2)>;
5563   def : Pat<(v16i16 (X86hsub VR256:$src1, VR256:$src2)),
5564             (VPHSUBWrr256 VR256:$src1, VR256:$src2)>;
5565   def : Pat<(v8i32 (X86hsub VR256:$src1, VR256:$src2)),
5566             (VPHSUBDrr256 VR256:$src1, VR256:$src2)>;
5567 }
5568
5569 let Predicates = [HasSSSE3] in {
5570   def : Pat<(X86pshufb VR128:$src, VR128:$mask),
5571             (PSHUFBrr128 VR128:$src, VR128:$mask)>;
5572   def : Pat<(X86pshufb VR128:$src, (bc_v16i8 (memopv2i64 addr:$mask))),
5573             (PSHUFBrm128 VR128:$src, addr:$mask)>;
5574
5575   def : Pat<(v16i8 (X86psign VR128:$src1, VR128:$src2)),
5576             (PSIGNBrr128 VR128:$src1, VR128:$src2)>;
5577   def : Pat<(v8i16 (X86psign VR128:$src1, VR128:$src2)),
5578             (PSIGNWrr128 VR128:$src1, VR128:$src2)>;
5579   def : Pat<(v4i32 (X86psign VR128:$src1, VR128:$src2)),
5580             (PSIGNDrr128 VR128:$src1, VR128:$src2)>;
5581
5582   def : Pat<(v8i16 (X86hadd VR128:$src1, VR128:$src2)),
5583             (PHADDWrr128 VR128:$src1, VR128:$src2)>;
5584   def : Pat<(v4i32 (X86hadd VR128:$src1, VR128:$src2)),
5585             (PHADDDrr128 VR128:$src1, VR128:$src2)>;
5586   def : Pat<(v8i16 (X86hsub VR128:$src1, VR128:$src2)),
5587             (PHSUBWrr128 VR128:$src1, VR128:$src2)>;
5588   def : Pat<(v4i32 (X86hsub VR128:$src1, VR128:$src2)),
5589             (PHSUBDrr128 VR128:$src1, VR128:$src2)>;
5590 }
5591
5592 //===---------------------------------------------------------------------===//
5593 // SSSE3 - Packed Align Instruction Patterns
5594 //===---------------------------------------------------------------------===//
5595
5596 multiclass ssse3_palign<string asm, bit Is2Addr = 1> {
5597   let neverHasSideEffects = 1 in {
5598   def R128rr : SS3AI<0x0F, MRMSrcReg, (outs VR128:$dst),
5599       (ins VR128:$src1, VR128:$src2, i8imm:$src3),
5600       !if(Is2Addr,
5601         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
5602         !strconcat(asm,
5603                   "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
5604       []>, OpSize;
5605   let mayLoad = 1 in
5606   def R128rm : SS3AI<0x0F, MRMSrcMem, (outs VR128:$dst),
5607       (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
5608       !if(Is2Addr,
5609         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
5610         !strconcat(asm,
5611                   "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
5612       []>, OpSize;
5613   }
5614 }
5615
5616 multiclass ssse3_palign_y<string asm, bit Is2Addr = 1> {
5617   let neverHasSideEffects = 1 in {
5618   def R256rr : SS3AI<0x0F, MRMSrcReg, (outs VR256:$dst),
5619       (ins VR256:$src1, VR256:$src2, i8imm:$src3),
5620       !strconcat(asm,
5621                  "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
5622       []>, OpSize;
5623   let mayLoad = 1 in
5624   def R256rm : SS3AI<0x0F, MRMSrcMem, (outs VR256:$dst),
5625       (ins VR256:$src1, i256mem:$src2, i8imm:$src3),
5626       !strconcat(asm,
5627                  "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
5628       []>, OpSize;
5629   }
5630 }
5631
5632 let Predicates = [HasAVX] in
5633   defm VPALIGN : ssse3_palign<"vpalignr", 0>, VEX_4V;
5634 let Predicates = [HasAVX2] in
5635   defm VPALIGN : ssse3_palign_y<"vpalignr", 0>, VEX_4V;
5636 let Constraints = "$src1 = $dst", Predicates = [HasSSSE3] in
5637   defm PALIGN : ssse3_palign<"palignr">;
5638
5639 let Predicates = [HasAVX2] in {
5640 def : Pat<(v8i32 (X86PAlign VR256:$src1, VR256:$src2, (i8 imm:$imm))),
5641           (VPALIGNR256rr VR256:$src2, VR256:$src1, imm:$imm)>;
5642 def : Pat<(v8f32 (X86PAlign VR256:$src1, VR256:$src2, (i8 imm:$imm))),
5643           (VPALIGNR256rr VR256:$src2, VR256:$src1, imm:$imm)>;
5644 def : Pat<(v16i16 (X86PAlign VR256:$src1, VR256:$src2, (i8 imm:$imm))),
5645           (VPALIGNR256rr VR256:$src2, VR256:$src1, imm:$imm)>;
5646 def : Pat<(v32i8 (X86PAlign VR256:$src1, VR256:$src2, (i8 imm:$imm))),
5647           (VPALIGNR256rr VR256:$src2, VR256:$src1, imm:$imm)>;
5648 }
5649
5650 let Predicates = [HasAVX] in {
5651 def : Pat<(v4i32 (X86PAlign VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5652           (VPALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5653 def : Pat<(v4f32 (X86PAlign VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5654           (VPALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5655 def : Pat<(v8i16 (X86PAlign VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5656           (VPALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5657 def : Pat<(v16i8 (X86PAlign VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5658           (VPALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5659 }
5660
5661 let Predicates = [HasSSSE3] in {
5662 def : Pat<(v4i32 (X86PAlign VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5663           (PALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5664 def : Pat<(v4f32 (X86PAlign VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5665           (PALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5666 def : Pat<(v8i16 (X86PAlign VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5667           (PALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5668 def : Pat<(v16i8 (X86PAlign VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5669           (PALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5670 }
5671
5672 //===---------------------------------------------------------------------===//
5673 // SSSE3 - Thread synchronization
5674 //===---------------------------------------------------------------------===//
5675
5676 let usesCustomInserter = 1 in {
5677 def MONITOR : PseudoI<(outs), (ins i32mem:$src1, GR32:$src2, GR32:$src3),
5678                 [(int_x86_sse3_monitor addr:$src1, GR32:$src2, GR32:$src3)]>,
5679                 Requires<[HasSSE3]>;
5680 def MWAIT : PseudoI<(outs), (ins GR32:$src1, GR32:$src2),
5681                 [(int_x86_sse3_mwait GR32:$src1, GR32:$src2)]>,
5682                 Requires<[HasSSE3]>;
5683 }
5684
5685 let Uses = [EAX, ECX, EDX] in
5686 def MONITORrrr : I<0x01, MRM_C8, (outs), (ins), "monitor", []>, TB,
5687                  Requires<[HasSSE3]>;
5688 let Uses = [ECX, EAX] in
5689 def MWAITrr   : I<0x01, MRM_C9, (outs), (ins), "mwait", []>, TB,
5690                 Requires<[HasSSE3]>;
5691
5692 def : InstAlias<"mwait %eax, %ecx", (MWAITrr)>, Requires<[In32BitMode]>;
5693 def : InstAlias<"mwait %rax, %rcx", (MWAITrr)>, Requires<[In64BitMode]>;
5694
5695 def : InstAlias<"monitor %eax, %ecx, %edx", (MONITORrrr)>,
5696       Requires<[In32BitMode]>;
5697 def : InstAlias<"monitor %rax, %rcx, %rdx", (MONITORrrr)>,
5698       Requires<[In64BitMode]>;
5699
5700 //===----------------------------------------------------------------------===//
5701 // SSE4.1 - Packed Move with Sign/Zero Extend
5702 //===----------------------------------------------------------------------===//
5703
5704 multiclass SS41I_binop_rm_int8<bits<8> opc, string OpcodeStr, Intrinsic IntId> {
5705   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
5706                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5707                  [(set VR128:$dst, (IntId VR128:$src))]>, OpSize;
5708
5709   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
5710                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5711        [(set VR128:$dst,
5712          (IntId (bitconvert (v2i64 (scalar_to_vector (loadi64 addr:$src))))))]>,
5713        OpSize;
5714 }
5715
5716 multiclass SS41I_binop_rm_int16_y<bits<8> opc, string OpcodeStr,
5717                                  Intrinsic IntId> {
5718   def Yrr : SS48I<opc, MRMSrcReg, (outs VR256:$dst), (ins VR128:$src),
5719                   !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5720                   [(set VR256:$dst, (IntId VR128:$src))]>, OpSize;
5721
5722   def Yrm : SS48I<opc, MRMSrcMem, (outs VR256:$dst), (ins i128mem:$src),
5723                   !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5724                   [(set VR256:$dst, (IntId (load addr:$src)))]>, OpSize;
5725 }
5726
5727 let Predicates = [HasAVX] in {
5728 defm VPMOVSXBW : SS41I_binop_rm_int8<0x20, "vpmovsxbw", int_x86_sse41_pmovsxbw>,
5729                                      VEX;
5730 defm VPMOVSXWD : SS41I_binop_rm_int8<0x23, "vpmovsxwd", int_x86_sse41_pmovsxwd>,
5731                                      VEX;
5732 defm VPMOVSXDQ : SS41I_binop_rm_int8<0x25, "vpmovsxdq", int_x86_sse41_pmovsxdq>,
5733                                      VEX;
5734 defm VPMOVZXBW : SS41I_binop_rm_int8<0x30, "vpmovzxbw", int_x86_sse41_pmovzxbw>,
5735                                      VEX;
5736 defm VPMOVZXWD : SS41I_binop_rm_int8<0x33, "vpmovzxwd", int_x86_sse41_pmovzxwd>,
5737                                      VEX;
5738 defm VPMOVZXDQ : SS41I_binop_rm_int8<0x35, "vpmovzxdq", int_x86_sse41_pmovzxdq>,
5739                                      VEX;
5740 }
5741
5742 let Predicates = [HasAVX2] in {
5743 defm VPMOVSXBW : SS41I_binop_rm_int16_y<0x20, "vpmovsxbw",
5744                                         int_x86_avx2_pmovsxbw>, VEX;
5745 defm VPMOVSXWD : SS41I_binop_rm_int16_y<0x23, "vpmovsxwd",
5746                                         int_x86_avx2_pmovsxwd>, VEX;
5747 defm VPMOVSXDQ : SS41I_binop_rm_int16_y<0x25, "vpmovsxdq",
5748                                         int_x86_avx2_pmovsxdq>, VEX;
5749 defm VPMOVZXBW : SS41I_binop_rm_int16_y<0x30, "vpmovzxbw",
5750                                         int_x86_avx2_pmovzxbw>, VEX;
5751 defm VPMOVZXWD : SS41I_binop_rm_int16_y<0x33, "vpmovzxwd",
5752                                         int_x86_avx2_pmovzxwd>, VEX;
5753 defm VPMOVZXDQ : SS41I_binop_rm_int16_y<0x35, "vpmovzxdq",
5754                                         int_x86_avx2_pmovzxdq>, VEX;
5755 }
5756
5757 defm PMOVSXBW   : SS41I_binop_rm_int8<0x20, "pmovsxbw", int_x86_sse41_pmovsxbw>;
5758 defm PMOVSXWD   : SS41I_binop_rm_int8<0x23, "pmovsxwd", int_x86_sse41_pmovsxwd>;
5759 defm PMOVSXDQ   : SS41I_binop_rm_int8<0x25, "pmovsxdq", int_x86_sse41_pmovsxdq>;
5760 defm PMOVZXBW   : SS41I_binop_rm_int8<0x30, "pmovzxbw", int_x86_sse41_pmovzxbw>;
5761 defm PMOVZXWD   : SS41I_binop_rm_int8<0x33, "pmovzxwd", int_x86_sse41_pmovzxwd>;
5762 defm PMOVZXDQ   : SS41I_binop_rm_int8<0x35, "pmovzxdq", int_x86_sse41_pmovzxdq>;
5763
5764 let Predicates = [HasAVX] in {
5765   // Common patterns involving scalar load.
5766   def : Pat<(int_x86_sse41_pmovsxbw (vzmovl_v2i64 addr:$src)),
5767             (VPMOVSXBWrm addr:$src)>;
5768   def : Pat<(int_x86_sse41_pmovsxbw (vzload_v2i64 addr:$src)),
5769             (VPMOVSXBWrm addr:$src)>;
5770
5771   def : Pat<(int_x86_sse41_pmovsxwd (vzmovl_v2i64 addr:$src)),
5772             (VPMOVSXWDrm addr:$src)>;
5773   def : Pat<(int_x86_sse41_pmovsxwd (vzload_v2i64 addr:$src)),
5774             (VPMOVSXWDrm addr:$src)>;
5775
5776   def : Pat<(int_x86_sse41_pmovsxdq (vzmovl_v2i64 addr:$src)),
5777             (VPMOVSXDQrm addr:$src)>;
5778   def : Pat<(int_x86_sse41_pmovsxdq (vzload_v2i64 addr:$src)),
5779             (VPMOVSXDQrm addr:$src)>;
5780
5781   def : Pat<(int_x86_sse41_pmovzxbw (vzmovl_v2i64 addr:$src)),
5782             (VPMOVZXBWrm addr:$src)>;
5783   def : Pat<(int_x86_sse41_pmovzxbw (vzload_v2i64 addr:$src)),
5784             (VPMOVZXBWrm addr:$src)>;
5785
5786   def : Pat<(int_x86_sse41_pmovzxwd (vzmovl_v2i64 addr:$src)),
5787             (VPMOVZXWDrm addr:$src)>;
5788   def : Pat<(int_x86_sse41_pmovzxwd (vzload_v2i64 addr:$src)),
5789             (VPMOVZXWDrm addr:$src)>;
5790
5791   def : Pat<(int_x86_sse41_pmovzxdq (vzmovl_v2i64 addr:$src)),
5792             (VPMOVZXDQrm addr:$src)>;
5793   def : Pat<(int_x86_sse41_pmovzxdq (vzload_v2i64 addr:$src)),
5794             (VPMOVZXDQrm addr:$src)>;
5795 }
5796
5797 let Predicates = [HasSSE41] in {
5798   // Common patterns involving scalar load.
5799   def : Pat<(int_x86_sse41_pmovsxbw (vzmovl_v2i64 addr:$src)),
5800             (PMOVSXBWrm addr:$src)>;
5801   def : Pat<(int_x86_sse41_pmovsxbw (vzload_v2i64 addr:$src)),
5802             (PMOVSXBWrm addr:$src)>;
5803
5804   def : Pat<(int_x86_sse41_pmovsxwd (vzmovl_v2i64 addr:$src)),
5805             (PMOVSXWDrm addr:$src)>;
5806   def : Pat<(int_x86_sse41_pmovsxwd (vzload_v2i64 addr:$src)),
5807             (PMOVSXWDrm addr:$src)>;
5808
5809   def : Pat<(int_x86_sse41_pmovsxdq (vzmovl_v2i64 addr:$src)),
5810             (PMOVSXDQrm addr:$src)>;
5811   def : Pat<(int_x86_sse41_pmovsxdq (vzload_v2i64 addr:$src)),
5812             (PMOVSXDQrm addr:$src)>;
5813
5814   def : Pat<(int_x86_sse41_pmovzxbw (vzmovl_v2i64 addr:$src)),
5815             (PMOVZXBWrm addr:$src)>;
5816   def : Pat<(int_x86_sse41_pmovzxbw (vzload_v2i64 addr:$src)),
5817             (PMOVZXBWrm addr:$src)>;
5818
5819   def : Pat<(int_x86_sse41_pmovzxwd (vzmovl_v2i64 addr:$src)),
5820             (PMOVZXWDrm addr:$src)>;
5821   def : Pat<(int_x86_sse41_pmovzxwd (vzload_v2i64 addr:$src)),
5822             (PMOVZXWDrm addr:$src)>;
5823
5824   def : Pat<(int_x86_sse41_pmovzxdq (vzmovl_v2i64 addr:$src)),
5825             (PMOVZXDQrm addr:$src)>;
5826   def : Pat<(int_x86_sse41_pmovzxdq (vzload_v2i64 addr:$src)),
5827             (PMOVZXDQrm addr:$src)>;
5828 }
5829
5830
5831 multiclass SS41I_binop_rm_int4<bits<8> opc, string OpcodeStr, Intrinsic IntId> {
5832   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
5833                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5834                  [(set VR128:$dst, (IntId VR128:$src))]>, OpSize;
5835
5836   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
5837                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5838        [(set VR128:$dst,
5839          (IntId (bitconvert (v4i32 (scalar_to_vector (loadi32 addr:$src))))))]>,
5840           OpSize;
5841 }
5842
5843 multiclass SS41I_binop_rm_int8_y<bits<8> opc, string OpcodeStr,
5844                                  Intrinsic IntId> {
5845   def Yrr : SS48I<opc, MRMSrcReg, (outs VR256:$dst), (ins VR128:$src),
5846                   !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5847                   [(set VR256:$dst, (IntId VR128:$src))]>, OpSize;
5848
5849   def Yrm : SS48I<opc, MRMSrcMem, (outs VR256:$dst), (ins i32mem:$src),
5850                   !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5851        [(set VR256:$dst,
5852          (IntId (bitconvert (v2i64 (scalar_to_vector (loadi64 addr:$src))))))]>,
5853           OpSize;
5854 }
5855
5856 let Predicates = [HasAVX] in {
5857 defm VPMOVSXBD : SS41I_binop_rm_int4<0x21, "vpmovsxbd", int_x86_sse41_pmovsxbd>,
5858                                      VEX;
5859 defm VPMOVSXWQ : SS41I_binop_rm_int4<0x24, "vpmovsxwq", int_x86_sse41_pmovsxwq>,
5860                                      VEX;
5861 defm VPMOVZXBD : SS41I_binop_rm_int4<0x31, "vpmovzxbd", int_x86_sse41_pmovzxbd>,
5862                                      VEX;
5863 defm VPMOVZXWQ : SS41I_binop_rm_int4<0x34, "vpmovzxwq", int_x86_sse41_pmovzxwq>,
5864                                      VEX;
5865 }
5866
5867 let Predicates = [HasAVX2] in {
5868 defm VPMOVSXBD : SS41I_binop_rm_int8_y<0x21, "vpmovsxbd",
5869                                        int_x86_avx2_pmovsxbd>, VEX;
5870 defm VPMOVSXWQ : SS41I_binop_rm_int8_y<0x24, "vpmovsxwq",
5871                                        int_x86_avx2_pmovsxwq>, VEX;
5872 defm VPMOVZXBD : SS41I_binop_rm_int8_y<0x31, "vpmovzxbd",
5873                                        int_x86_avx2_pmovzxbd>, VEX;
5874 defm VPMOVZXWQ : SS41I_binop_rm_int8_y<0x34, "vpmovzxwq",
5875                                        int_x86_avx2_pmovzxwq>, VEX;
5876 }
5877
5878 defm PMOVSXBD   : SS41I_binop_rm_int4<0x21, "pmovsxbd", int_x86_sse41_pmovsxbd>;
5879 defm PMOVSXWQ   : SS41I_binop_rm_int4<0x24, "pmovsxwq", int_x86_sse41_pmovsxwq>;
5880 defm PMOVZXBD   : SS41I_binop_rm_int4<0x31, "pmovzxbd", int_x86_sse41_pmovzxbd>;
5881 defm PMOVZXWQ   : SS41I_binop_rm_int4<0x34, "pmovzxwq", int_x86_sse41_pmovzxwq>;
5882
5883 let Predicates = [HasAVX] in {
5884   // Common patterns involving scalar load
5885   def : Pat<(int_x86_sse41_pmovsxbd (vzmovl_v4i32 addr:$src)),
5886             (VPMOVSXBDrm addr:$src)>;
5887   def : Pat<(int_x86_sse41_pmovsxwq (vzmovl_v4i32 addr:$src)),
5888             (VPMOVSXWQrm addr:$src)>;
5889
5890   def : Pat<(int_x86_sse41_pmovzxbd (vzmovl_v4i32 addr:$src)),
5891             (VPMOVZXBDrm addr:$src)>;
5892   def : Pat<(int_x86_sse41_pmovzxwq (vzmovl_v4i32 addr:$src)),
5893             (VPMOVZXWQrm addr:$src)>;
5894 }
5895
5896 let Predicates = [HasSSE41] in {
5897   // Common patterns involving scalar load
5898   def : Pat<(int_x86_sse41_pmovsxbd (vzmovl_v4i32 addr:$src)),
5899             (PMOVSXBDrm addr:$src)>;
5900   def : Pat<(int_x86_sse41_pmovsxwq (vzmovl_v4i32 addr:$src)),
5901             (PMOVSXWQrm addr:$src)>;
5902
5903   def : Pat<(int_x86_sse41_pmovzxbd (vzmovl_v4i32 addr:$src)),
5904             (PMOVZXBDrm addr:$src)>;
5905   def : Pat<(int_x86_sse41_pmovzxwq (vzmovl_v4i32 addr:$src)),
5906             (PMOVZXWQrm addr:$src)>;
5907 }
5908
5909 multiclass SS41I_binop_rm_int2<bits<8> opc, string OpcodeStr, Intrinsic IntId> {
5910   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
5911                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5912                  [(set VR128:$dst, (IntId VR128:$src))]>, OpSize;
5913
5914   // Expecting a i16 load any extended to i32 value.
5915   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst), (ins i16mem:$src),
5916                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5917                  [(set VR128:$dst, (IntId (bitconvert
5918                      (v4i32 (scalar_to_vector (loadi16_anyext addr:$src))))))]>,
5919                  OpSize;
5920 }
5921
5922 multiclass SS41I_binop_rm_int4_y<bits<8> opc, string OpcodeStr,
5923                                  Intrinsic IntId> {
5924   def Yrr : SS48I<opc, MRMSrcReg, (outs VR256:$dst), (ins VR128:$src),
5925                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5926                  [(set VR256:$dst, (IntId VR128:$src))]>, OpSize;
5927
5928   // Expecting a i16 load any extended to i32 value.
5929   def Yrm : SS48I<opc, MRMSrcMem, (outs VR256:$dst), (ins i16mem:$src),
5930                   !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5931                   [(set VR256:$dst, (IntId (bitconvert
5932                       (v4i32 (scalar_to_vector (loadi32 addr:$src))))))]>,
5933                   OpSize;
5934 }
5935
5936 let Predicates = [HasAVX] in {
5937 defm VPMOVSXBQ : SS41I_binop_rm_int2<0x22, "vpmovsxbq", int_x86_sse41_pmovsxbq>,
5938                                      VEX;
5939 defm VPMOVZXBQ : SS41I_binop_rm_int2<0x32, "vpmovzxbq", int_x86_sse41_pmovzxbq>,
5940                                      VEX;
5941 }
5942 let Predicates = [HasAVX2] in {
5943 defm VPMOVSXBQ : SS41I_binop_rm_int4_y<0x22, "vpmovsxbq",
5944                                        int_x86_avx2_pmovsxbq>, VEX;
5945 defm VPMOVZXBQ : SS41I_binop_rm_int4_y<0x32, "vpmovzxbq",
5946                                        int_x86_avx2_pmovzxbq>, VEX;
5947 }
5948 defm PMOVSXBQ   : SS41I_binop_rm_int2<0x22, "pmovsxbq", int_x86_sse41_pmovsxbq>;
5949 defm PMOVZXBQ   : SS41I_binop_rm_int2<0x32, "pmovzxbq", int_x86_sse41_pmovzxbq>;
5950
5951 let Predicates = [HasAVX] in {
5952   // Common patterns involving scalar load
5953   def : Pat<(int_x86_sse41_pmovsxbq
5954               (bitconvert (v4i32 (X86vzmovl
5955                             (v4i32 (scalar_to_vector (loadi32 addr:$src))))))),
5956             (VPMOVSXBQrm addr:$src)>;
5957
5958   def : Pat<(int_x86_sse41_pmovzxbq
5959               (bitconvert (v4i32 (X86vzmovl
5960                             (v4i32 (scalar_to_vector (loadi32 addr:$src))))))),
5961             (VPMOVZXBQrm addr:$src)>;
5962 }
5963
5964 let Predicates = [HasSSE41] in {
5965   // Common patterns involving scalar load
5966   def : Pat<(int_x86_sse41_pmovsxbq
5967               (bitconvert (v4i32 (X86vzmovl
5968                             (v4i32 (scalar_to_vector (loadi32 addr:$src))))))),
5969             (PMOVSXBQrm addr:$src)>;
5970
5971   def : Pat<(int_x86_sse41_pmovzxbq
5972               (bitconvert (v4i32 (X86vzmovl
5973                             (v4i32 (scalar_to_vector (loadi32 addr:$src))))))),
5974             (PMOVZXBQrm addr:$src)>;
5975 }
5976
5977 //===----------------------------------------------------------------------===//
5978 // SSE4.1 - Extract Instructions
5979 //===----------------------------------------------------------------------===//
5980
5981 /// SS41I_binop_ext8 - SSE 4.1 extract 8 bits to 32 bit reg or 8 bit mem
5982 multiclass SS41I_extract8<bits<8> opc, string OpcodeStr> {
5983   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32:$dst),
5984                  (ins VR128:$src1, i32i8imm:$src2),
5985                  !strconcat(OpcodeStr,
5986                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5987                  [(set GR32:$dst, (X86pextrb (v16i8 VR128:$src1), imm:$src2))]>,
5988                  OpSize;
5989   let neverHasSideEffects = 1, mayStore = 1 in
5990   def mr : SS4AIi8<opc, MRMDestMem, (outs),
5991                  (ins i8mem:$dst, VR128:$src1, i32i8imm:$src2),
5992                  !strconcat(OpcodeStr,
5993                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5994                  []>, OpSize;
5995 // FIXME:
5996 // There's an AssertZext in the way of writing the store pattern
5997 // (store (i8 (trunc (X86pextrb (v16i8 VR128:$src1), imm:$src2))), addr:$dst)
5998 }
5999
6000 let Predicates = [HasAVX] in {
6001   defm VPEXTRB : SS41I_extract8<0x14, "vpextrb">, VEX;
6002   def  VPEXTRBrr64 : SS4AIi8<0x14, MRMDestReg, (outs GR64:$dst),
6003          (ins VR128:$src1, i32i8imm:$src2),
6004          "vpextrb\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>, OpSize, VEX;
6005 }
6006
6007 defm PEXTRB      : SS41I_extract8<0x14, "pextrb">;
6008
6009
6010 /// SS41I_extract16 - SSE 4.1 extract 16 bits to memory destination
6011 multiclass SS41I_extract16<bits<8> opc, string OpcodeStr> {
6012   let neverHasSideEffects = 1, mayStore = 1 in
6013   def mr : SS4AIi8<opc, MRMDestMem, (outs),
6014                  (ins i16mem:$dst, VR128:$src1, i32i8imm:$src2),
6015                  !strconcat(OpcodeStr,
6016                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6017                  []>, OpSize;
6018 // FIXME:
6019 // There's an AssertZext in the way of writing the store pattern
6020 // (store (i16 (trunc (X86pextrw (v16i8 VR128:$src1), imm:$src2))), addr:$dst)
6021 }
6022
6023 let Predicates = [HasAVX] in
6024   defm VPEXTRW : SS41I_extract16<0x15, "vpextrw">, VEX;
6025
6026 defm PEXTRW      : SS41I_extract16<0x15, "pextrw">;
6027
6028
6029 /// SS41I_extract32 - SSE 4.1 extract 32 bits to int reg or memory destination
6030 multiclass SS41I_extract32<bits<8> opc, string OpcodeStr> {
6031   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32:$dst),
6032                  (ins VR128:$src1, i32i8imm:$src2),
6033                  !strconcat(OpcodeStr,
6034                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6035                  [(set GR32:$dst,
6036                   (extractelt (v4i32 VR128:$src1), imm:$src2))]>, OpSize;
6037   def mr : SS4AIi8<opc, MRMDestMem, (outs),
6038                  (ins i32mem:$dst, VR128:$src1, i32i8imm:$src2),
6039                  !strconcat(OpcodeStr,
6040                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6041                  [(store (extractelt (v4i32 VR128:$src1), imm:$src2),
6042                           addr:$dst)]>, OpSize;
6043 }
6044
6045 let Predicates = [HasAVX] in
6046   defm VPEXTRD : SS41I_extract32<0x16, "vpextrd">, VEX;
6047
6048 defm PEXTRD      : SS41I_extract32<0x16, "pextrd">;
6049
6050 /// SS41I_extract32 - SSE 4.1 extract 32 bits to int reg or memory destination
6051 multiclass SS41I_extract64<bits<8> opc, string OpcodeStr> {
6052   def rr : SS4AIi8<opc, MRMDestReg, (outs GR64:$dst),
6053                  (ins VR128:$src1, i32i8imm:$src2),
6054                  !strconcat(OpcodeStr,
6055                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6056                  [(set GR64:$dst,
6057                   (extractelt (v2i64 VR128:$src1), imm:$src2))]>, OpSize, REX_W;
6058   def mr : SS4AIi8<opc, MRMDestMem, (outs),
6059                  (ins i64mem:$dst, VR128:$src1, i32i8imm:$src2),
6060                  !strconcat(OpcodeStr,
6061                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6062                  [(store (extractelt (v2i64 VR128:$src1), imm:$src2),
6063                           addr:$dst)]>, OpSize, REX_W;
6064 }
6065
6066 let Predicates = [HasAVX] in
6067   defm VPEXTRQ : SS41I_extract64<0x16, "vpextrq">, VEX, VEX_W;
6068
6069 defm PEXTRQ      : SS41I_extract64<0x16, "pextrq">;
6070
6071 /// SS41I_extractf32 - SSE 4.1 extract 32 bits fp value to int reg or memory
6072 /// destination
6073 multiclass SS41I_extractf32<bits<8> opc, string OpcodeStr> {
6074   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32:$dst),
6075                  (ins VR128:$src1, i32i8imm:$src2),
6076                  !strconcat(OpcodeStr,
6077                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6078                  [(set GR32:$dst,
6079                     (extractelt (bc_v4i32 (v4f32 VR128:$src1)), imm:$src2))]>,
6080            OpSize;
6081   def mr : SS4AIi8<opc, MRMDestMem, (outs),
6082                  (ins f32mem:$dst, VR128:$src1, i32i8imm:$src2),
6083                  !strconcat(OpcodeStr,
6084                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6085                  [(store (extractelt (bc_v4i32 (v4f32 VR128:$src1)), imm:$src2),
6086                           addr:$dst)]>, OpSize;
6087 }
6088
6089 let ExeDomain = SSEPackedSingle in {
6090   let Predicates = [HasAVX] in {
6091     defm VEXTRACTPS : SS41I_extractf32<0x17, "vextractps">, VEX;
6092     def VEXTRACTPSrr64 : SS4AIi8<0x17, MRMDestReg, (outs GR64:$dst),
6093                     (ins VR128:$src1, i32i8imm:$src2),
6094                     "vextractps \t{$src2, $src1, $dst|$dst, $src1, $src2}",
6095                     []>, OpSize, VEX;
6096   }
6097   defm EXTRACTPS   : SS41I_extractf32<0x17, "extractps">;
6098 }
6099
6100 // Also match an EXTRACTPS store when the store is done as f32 instead of i32.
6101 def : Pat<(store (f32 (bitconvert (extractelt (bc_v4i32 (v4f32 VR128:$src1)),
6102                                               imm:$src2))),
6103                  addr:$dst),
6104           (VEXTRACTPSmr addr:$dst, VR128:$src1, imm:$src2)>,
6105           Requires<[HasAVX]>;
6106 def : Pat<(store (f32 (bitconvert (extractelt (bc_v4i32 (v4f32 VR128:$src1)),
6107                                               imm:$src2))),
6108                  addr:$dst),
6109           (EXTRACTPSmr addr:$dst, VR128:$src1, imm:$src2)>,
6110           Requires<[HasSSE41]>;
6111
6112 //===----------------------------------------------------------------------===//
6113 // SSE4.1 - Insert Instructions
6114 //===----------------------------------------------------------------------===//
6115
6116 multiclass SS41I_insert8<bits<8> opc, string asm, bit Is2Addr = 1> {
6117   def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
6118       (ins VR128:$src1, GR32:$src2, i32i8imm:$src3),
6119       !if(Is2Addr,
6120         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6121         !strconcat(asm,
6122                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6123       [(set VR128:$dst,
6124         (X86pinsrb VR128:$src1, GR32:$src2, imm:$src3))]>, OpSize;
6125   def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
6126       (ins VR128:$src1, i8mem:$src2, i32i8imm:$src3),
6127       !if(Is2Addr,
6128         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6129         !strconcat(asm,
6130                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6131       [(set VR128:$dst,
6132         (X86pinsrb VR128:$src1, (extloadi8 addr:$src2),
6133                    imm:$src3))]>, OpSize;
6134 }
6135
6136 let Predicates = [HasAVX] in
6137   defm VPINSRB : SS41I_insert8<0x20, "vpinsrb", 0>, VEX_4V;
6138 let Constraints = "$src1 = $dst" in
6139   defm PINSRB  : SS41I_insert8<0x20, "pinsrb">;
6140
6141 multiclass SS41I_insert32<bits<8> opc, string asm, bit Is2Addr = 1> {
6142   def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
6143       (ins VR128:$src1, GR32:$src2, i32i8imm:$src3),
6144       !if(Is2Addr,
6145         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6146         !strconcat(asm,
6147                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6148       [(set VR128:$dst,
6149         (v4i32 (insertelt VR128:$src1, GR32:$src2, imm:$src3)))]>,
6150       OpSize;
6151   def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
6152       (ins VR128:$src1, i32mem:$src2, i32i8imm:$src3),
6153       !if(Is2Addr,
6154         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6155         !strconcat(asm,
6156                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6157       [(set VR128:$dst,
6158         (v4i32 (insertelt VR128:$src1, (loadi32 addr:$src2),
6159                           imm:$src3)))]>, OpSize;
6160 }
6161
6162 let Predicates = [HasAVX] in
6163   defm VPINSRD : SS41I_insert32<0x22, "vpinsrd", 0>, VEX_4V;
6164 let Constraints = "$src1 = $dst" in
6165   defm PINSRD : SS41I_insert32<0x22, "pinsrd">;
6166
6167 multiclass SS41I_insert64<bits<8> opc, string asm, bit Is2Addr = 1> {
6168   def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
6169       (ins VR128:$src1, GR64:$src2, i32i8imm:$src3),
6170       !if(Is2Addr,
6171         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6172         !strconcat(asm,
6173                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6174       [(set VR128:$dst,
6175         (v2i64 (insertelt VR128:$src1, GR64:$src2, imm:$src3)))]>,
6176       OpSize;
6177   def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
6178       (ins VR128:$src1, i64mem:$src2, i32i8imm:$src3),
6179       !if(Is2Addr,
6180         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6181         !strconcat(asm,
6182                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6183       [(set VR128:$dst,
6184         (v2i64 (insertelt VR128:$src1, (loadi64 addr:$src2),
6185                           imm:$src3)))]>, OpSize;
6186 }
6187
6188 let Predicates = [HasAVX] in
6189   defm VPINSRQ : SS41I_insert64<0x22, "vpinsrq", 0>, VEX_4V, VEX_W;
6190 let Constraints = "$src1 = $dst" in
6191   defm PINSRQ : SS41I_insert64<0x22, "pinsrq">, REX_W;
6192
6193 // insertps has a few different modes, there's the first two here below which
6194 // are optimized inserts that won't zero arbitrary elements in the destination
6195 // vector. The next one matches the intrinsic and could zero arbitrary elements
6196 // in the target vector.
6197 multiclass SS41I_insertf32<bits<8> opc, string asm, bit Is2Addr = 1> {
6198   def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
6199       (ins VR128:$src1, VR128:$src2, u32u8imm:$src3),
6200       !if(Is2Addr,
6201         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6202         !strconcat(asm,
6203                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6204       [(set VR128:$dst,
6205         (X86insrtps VR128:$src1, VR128:$src2, imm:$src3))]>,
6206       OpSize;
6207   def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
6208       (ins VR128:$src1, f32mem:$src2, u32u8imm:$src3),
6209       !if(Is2Addr,
6210         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6211         !strconcat(asm,
6212                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6213       [(set VR128:$dst,
6214         (X86insrtps VR128:$src1,
6215                    (v4f32 (scalar_to_vector (loadf32 addr:$src2))),
6216                     imm:$src3))]>, OpSize;
6217 }
6218
6219 let ExeDomain = SSEPackedSingle in {
6220   let Predicates = [HasAVX] in
6221     defm VINSERTPS : SS41I_insertf32<0x21, "vinsertps", 0>, VEX_4V;
6222   let Constraints = "$src1 = $dst" in
6223     defm INSERTPS : SS41I_insertf32<0x21, "insertps">;
6224 }
6225
6226 def : Pat<(int_x86_sse41_insertps VR128:$src1, VR128:$src2, imm:$src3),
6227           (VINSERTPSrr VR128:$src1, VR128:$src2, imm:$src3)>,
6228           Requires<[HasAVX]>;
6229 def : Pat<(int_x86_sse41_insertps VR128:$src1, VR128:$src2, imm:$src3),
6230           (INSERTPSrr VR128:$src1, VR128:$src2, imm:$src3)>,
6231           Requires<[HasSSE41]>;
6232
6233 //===----------------------------------------------------------------------===//
6234 // SSE4.1 - Round Instructions
6235 //===----------------------------------------------------------------------===//
6236
6237 multiclass sse41_fp_unop_rm<bits<8> opcps, bits<8> opcpd, string OpcodeStr,
6238                             X86MemOperand x86memop, RegisterClass RC,
6239                             PatFrag mem_frag32, PatFrag mem_frag64,
6240                             Intrinsic V4F32Int, Intrinsic V2F64Int> {
6241 let ExeDomain = SSEPackedSingle in {
6242   // Intrinsic operation, reg.
6243   // Vector intrinsic operation, reg
6244   def PSr : SS4AIi8<opcps, MRMSrcReg,
6245                     (outs RC:$dst), (ins RC:$src1, i32i8imm:$src2),
6246                     !strconcat(OpcodeStr,
6247                     "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6248                     [(set RC:$dst, (V4F32Int RC:$src1, imm:$src2))]>,
6249                     OpSize;
6250
6251   // Vector intrinsic operation, mem
6252   def PSm : SS4AIi8<opcps, MRMSrcMem,
6253                     (outs RC:$dst), (ins x86memop:$src1, i32i8imm:$src2),
6254                     !strconcat(OpcodeStr,
6255                     "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6256                     [(set RC:$dst,
6257                           (V4F32Int (mem_frag32 addr:$src1),imm:$src2))]>,
6258                     OpSize;
6259 } // ExeDomain = SSEPackedSingle
6260
6261 let ExeDomain = SSEPackedDouble in {
6262   // Vector intrinsic operation, reg
6263   def PDr : SS4AIi8<opcpd, MRMSrcReg,
6264                     (outs RC:$dst), (ins RC:$src1, i32i8imm:$src2),
6265                     !strconcat(OpcodeStr,
6266                     "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6267                     [(set RC:$dst, (V2F64Int RC:$src1, imm:$src2))]>,
6268                     OpSize;
6269
6270   // Vector intrinsic operation, mem
6271   def PDm : SS4AIi8<opcpd, MRMSrcMem,
6272                     (outs RC:$dst), (ins x86memop:$src1, i32i8imm:$src2),
6273                     !strconcat(OpcodeStr,
6274                     "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6275                     [(set RC:$dst,
6276                           (V2F64Int (mem_frag64 addr:$src1),imm:$src2))]>,
6277                     OpSize;
6278 } // ExeDomain = SSEPackedDouble
6279 }
6280
6281 multiclass sse41_fp_binop_rm<bits<8> opcss, bits<8> opcsd,
6282                             string OpcodeStr,
6283                             Intrinsic F32Int,
6284                             Intrinsic F64Int, bit Is2Addr = 1> {
6285 let ExeDomain = GenericDomain in {
6286   // Operation, reg.
6287   def SSr : SS4AIi8<opcss, MRMSrcReg,
6288       (outs FR32:$dst), (ins FR32:$src1, FR32:$src2, i32i8imm:$src3),
6289       !if(Is2Addr,
6290           !strconcat(OpcodeStr,
6291               "ss\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6292           !strconcat(OpcodeStr,
6293               "ss\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6294       []>, OpSize;
6295
6296   // Intrinsic operation, reg.
6297   def SSr_Int : SS4AIi8<opcss, MRMSrcReg,
6298         (outs VR128:$dst), (ins VR128:$src1, VR128:$src2, i32i8imm:$src3),
6299         !if(Is2Addr,
6300             !strconcat(OpcodeStr,
6301                 "ss\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6302             !strconcat(OpcodeStr,
6303                 "ss\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6304         [(set VR128:$dst, (F32Int VR128:$src1, VR128:$src2, imm:$src3))]>,
6305         OpSize;
6306
6307   // Intrinsic operation, mem.
6308   def SSm : SS4AIi8<opcss, MRMSrcMem,
6309         (outs VR128:$dst), (ins VR128:$src1, ssmem:$src2, i32i8imm:$src3),
6310         !if(Is2Addr,
6311             !strconcat(OpcodeStr,
6312                 "ss\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6313             !strconcat(OpcodeStr,
6314                 "ss\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6315         [(set VR128:$dst,
6316              (F32Int VR128:$src1, sse_load_f32:$src2, imm:$src3))]>,
6317         OpSize;
6318
6319   // Operation, reg.
6320   def SDr : SS4AIi8<opcsd, MRMSrcReg,
6321         (outs FR64:$dst), (ins FR64:$src1, FR64:$src2, i32i8imm:$src3),
6322         !if(Is2Addr,
6323             !strconcat(OpcodeStr,
6324                 "sd\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6325             !strconcat(OpcodeStr,
6326                 "sd\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6327         []>, OpSize;
6328
6329   // Intrinsic operation, reg.
6330   def SDr_Int : SS4AIi8<opcsd, MRMSrcReg,
6331         (outs VR128:$dst), (ins VR128:$src1, VR128:$src2, i32i8imm:$src3),
6332         !if(Is2Addr,
6333             !strconcat(OpcodeStr,
6334                 "sd\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6335             !strconcat(OpcodeStr,
6336                 "sd\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6337         [(set VR128:$dst, (F64Int VR128:$src1, VR128:$src2, imm:$src3))]>,
6338         OpSize;
6339
6340   // Intrinsic operation, mem.
6341   def SDm : SS4AIi8<opcsd, MRMSrcMem,
6342         (outs VR128:$dst), (ins VR128:$src1, sdmem:$src2, i32i8imm:$src3),
6343         !if(Is2Addr,
6344             !strconcat(OpcodeStr,
6345                 "sd\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6346             !strconcat(OpcodeStr,
6347                 "sd\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6348         [(set VR128:$dst,
6349               (F64Int VR128:$src1, sse_load_f64:$src2, imm:$src3))]>,
6350         OpSize;
6351 } // ExeDomain = GenericDomain
6352 }
6353
6354 // FP round - roundss, roundps, roundsd, roundpd
6355 let Predicates = [HasAVX] in {
6356   // Intrinsic form
6357   defm VROUND  : sse41_fp_unop_rm<0x08, 0x09, "vround", f128mem, VR128,
6358                                   memopv4f32, memopv2f64,
6359                                   int_x86_sse41_round_ps,
6360                                   int_x86_sse41_round_pd>, VEX;
6361   defm VROUNDY : sse41_fp_unop_rm<0x08, 0x09, "vround", f256mem, VR256,
6362                                   memopv8f32, memopv4f64,
6363                                   int_x86_avx_round_ps_256,
6364                                   int_x86_avx_round_pd_256>, VEX;
6365   defm VROUND  : sse41_fp_binop_rm<0x0A, 0x0B, "vround",
6366                                   int_x86_sse41_round_ss,
6367                                   int_x86_sse41_round_sd, 0>, VEX_4V, VEX_LIG;
6368
6369   def : Pat<(ffloor FR32:$src),
6370             (VROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x1))>;
6371   def : Pat<(f64 (ffloor FR64:$src)),
6372             (VROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x1))>;
6373   def : Pat<(f32 (fnearbyint FR32:$src)),
6374             (VROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0xC))>;
6375   def : Pat<(f64 (fnearbyint FR64:$src)),
6376             (VROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0xC))>;
6377   def : Pat<(f32 (fceil FR32:$src)),
6378             (VROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x2))>;
6379   def : Pat<(f64 (fceil FR64:$src)),
6380             (VROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x2))>;
6381   def : Pat<(f32 (frint FR32:$src)),
6382             (VROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x4))>;
6383   def : Pat<(f64 (frint FR64:$src)),
6384             (VROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x4))>;
6385   def : Pat<(f32 (ftrunc FR32:$src)),
6386             (VROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x3))>;
6387   def : Pat<(f64 (ftrunc FR64:$src)),
6388             (VROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x3))>;
6389 }
6390
6391 defm ROUND  : sse41_fp_unop_rm<0x08, 0x09, "round", f128mem, VR128,
6392                                memopv4f32, memopv2f64,
6393                                int_x86_sse41_round_ps, int_x86_sse41_round_pd>;
6394 let Constraints = "$src1 = $dst" in
6395 defm ROUND  : sse41_fp_binop_rm<0x0A, 0x0B, "round",
6396                                int_x86_sse41_round_ss, int_x86_sse41_round_sd>;
6397
6398 def : Pat<(ffloor FR32:$src),
6399           (ROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x1))>;
6400 def : Pat<(f64 (ffloor FR64:$src)),
6401           (ROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x1))>;
6402 def : Pat<(f32 (fnearbyint FR32:$src)),
6403           (ROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0xC))>;
6404 def : Pat<(f64 (fnearbyint FR64:$src)),
6405           (ROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0xC))>;
6406 def : Pat<(f32 (fceil FR32:$src)),
6407           (ROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x2))>;
6408 def : Pat<(f64 (fceil FR64:$src)),
6409           (ROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x2))>;
6410 def : Pat<(f32 (frint FR32:$src)),
6411           (ROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x4))>;
6412 def : Pat<(f64 (frint FR64:$src)),
6413           (ROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x4))>;
6414 def : Pat<(f32 (ftrunc FR32:$src)),
6415           (ROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x3))>;
6416 def : Pat<(f64 (ftrunc FR64:$src)),
6417           (ROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x3))>;
6418
6419 //===----------------------------------------------------------------------===//
6420 // SSE4.1 - Packed Bit Test
6421 //===----------------------------------------------------------------------===//
6422
6423 // ptest instruction we'll lower to this in X86ISelLowering primarily from
6424 // the intel intrinsic that corresponds to this.
6425 let Defs = [EFLAGS], Predicates = [HasAVX] in {
6426 def VPTESTrr  : SS48I<0x17, MRMSrcReg, (outs), (ins VR128:$src1, VR128:$src2),
6427                 "vptest\t{$src2, $src1|$src1, $src2}",
6428                 [(set EFLAGS, (X86ptest VR128:$src1, (v4f32 VR128:$src2)))]>,
6429                 OpSize, VEX;
6430 def VPTESTrm  : SS48I<0x17, MRMSrcMem, (outs), (ins VR128:$src1, f128mem:$src2),
6431                 "vptest\t{$src2, $src1|$src1, $src2}",
6432                 [(set EFLAGS,(X86ptest VR128:$src1, (memopv4f32 addr:$src2)))]>,
6433                 OpSize, VEX;
6434
6435 def VPTESTYrr : SS48I<0x17, MRMSrcReg, (outs), (ins VR256:$src1, VR256:$src2),
6436                 "vptest\t{$src2, $src1|$src1, $src2}",
6437                 [(set EFLAGS, (X86ptest VR256:$src1, (v4i64 VR256:$src2)))]>,
6438                 OpSize, VEX;
6439 def VPTESTYrm : SS48I<0x17, MRMSrcMem, (outs), (ins VR256:$src1, i256mem:$src2),
6440                 "vptest\t{$src2, $src1|$src1, $src2}",
6441                 [(set EFLAGS,(X86ptest VR256:$src1, (memopv4i64 addr:$src2)))]>,
6442                 OpSize, VEX;
6443 }
6444
6445 let Defs = [EFLAGS] in {
6446 def PTESTrr : SS48I<0x17, MRMSrcReg, (outs), (ins VR128:$src1, VR128:$src2),
6447               "ptest\t{$src2, $src1|$src1, $src2}",
6448               [(set EFLAGS, (X86ptest VR128:$src1, (v4f32 VR128:$src2)))]>,
6449               OpSize;
6450 def PTESTrm : SS48I<0x17, MRMSrcMem, (outs), (ins VR128:$src1, f128mem:$src2),
6451               "ptest\t{$src2, $src1|$src1, $src2}",
6452               [(set EFLAGS, (X86ptest VR128:$src1, (memopv4f32 addr:$src2)))]>,
6453               OpSize;
6454 }
6455
6456 // The bit test instructions below are AVX only
6457 multiclass avx_bittest<bits<8> opc, string OpcodeStr, RegisterClass RC,
6458                        X86MemOperand x86memop, PatFrag mem_frag, ValueType vt> {
6459   def rr : SS48I<opc, MRMSrcReg, (outs), (ins RC:$src1, RC:$src2),
6460             !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
6461             [(set EFLAGS, (X86testp RC:$src1, (vt RC:$src2)))]>, OpSize, VEX;
6462   def rm : SS48I<opc, MRMSrcMem, (outs), (ins RC:$src1, x86memop:$src2),
6463             !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
6464             [(set EFLAGS, (X86testp RC:$src1, (mem_frag addr:$src2)))]>,
6465             OpSize, VEX;
6466 }
6467
6468 let Defs = [EFLAGS], Predicates = [HasAVX] in {
6469 let ExeDomain = SSEPackedSingle in {
6470 defm VTESTPS  : avx_bittest<0x0E, "vtestps", VR128, f128mem, memopv4f32, v4f32>;
6471 defm VTESTPSY : avx_bittest<0x0E, "vtestps", VR256, f256mem, memopv8f32, v8f32>;
6472 }
6473 let ExeDomain = SSEPackedDouble in {
6474 defm VTESTPD  : avx_bittest<0x0F, "vtestpd", VR128, f128mem, memopv2f64, v2f64>;
6475 defm VTESTPDY : avx_bittest<0x0F, "vtestpd", VR256, f256mem, memopv4f64, v4f64>;
6476 }
6477 }
6478
6479 //===----------------------------------------------------------------------===//
6480 // SSE4.1 - Misc Instructions
6481 //===----------------------------------------------------------------------===//
6482
6483 let Defs = [EFLAGS], Predicates = [HasPOPCNT] in {
6484   def POPCNT16rr : I<0xB8, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
6485                      "popcnt{w}\t{$src, $dst|$dst, $src}",
6486                      [(set GR16:$dst, (ctpop GR16:$src)), (implicit EFLAGS)]>,
6487                      OpSize, XS;
6488   def POPCNT16rm : I<0xB8, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
6489                      "popcnt{w}\t{$src, $dst|$dst, $src}",
6490                      [(set GR16:$dst, (ctpop (loadi16 addr:$src))),
6491                       (implicit EFLAGS)]>, OpSize, XS;
6492
6493   def POPCNT32rr : I<0xB8, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
6494                      "popcnt{l}\t{$src, $dst|$dst, $src}",
6495                      [(set GR32:$dst, (ctpop GR32:$src)), (implicit EFLAGS)]>,
6496                      XS;
6497   def POPCNT32rm : I<0xB8, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
6498                      "popcnt{l}\t{$src, $dst|$dst, $src}",
6499                      [(set GR32:$dst, (ctpop (loadi32 addr:$src))),
6500                       (implicit EFLAGS)]>, XS;
6501
6502   def POPCNT64rr : RI<0xB8, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
6503                       "popcnt{q}\t{$src, $dst|$dst, $src}",
6504                       [(set GR64:$dst, (ctpop GR64:$src)), (implicit EFLAGS)]>,
6505                       XS;
6506   def POPCNT64rm : RI<0xB8, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
6507                       "popcnt{q}\t{$src, $dst|$dst, $src}",
6508                       [(set GR64:$dst, (ctpop (loadi64 addr:$src))),
6509                        (implicit EFLAGS)]>, XS;
6510 }
6511
6512
6513
6514 // SS41I_unop_rm_int_v16 - SSE 4.1 unary operator whose type is v8i16.
6515 multiclass SS41I_unop_rm_int_v16<bits<8> opc, string OpcodeStr,
6516                                  Intrinsic IntId128> {
6517   def rr128 : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
6518                     (ins VR128:$src),
6519                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
6520                     [(set VR128:$dst, (IntId128 VR128:$src))]>, OpSize;
6521   def rm128 : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
6522                      (ins i128mem:$src),
6523                      !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
6524                      [(set VR128:$dst,
6525                        (IntId128
6526                         (bitconvert (memopv2i64 addr:$src))))]>, OpSize;
6527 }
6528
6529 let Predicates = [HasAVX] in
6530 defm VPHMINPOSUW : SS41I_unop_rm_int_v16 <0x41, "vphminposuw",
6531                                          int_x86_sse41_phminposuw>, VEX;
6532 defm PHMINPOSUW : SS41I_unop_rm_int_v16 <0x41, "phminposuw",
6533                                          int_x86_sse41_phminposuw>;
6534
6535 /// SS41I_binop_rm_int - Simple SSE 4.1 binary operator
6536 multiclass SS41I_binop_rm_int<bits<8> opc, string OpcodeStr,
6537                               Intrinsic IntId128, bit Is2Addr = 1> {
6538   let isCommutable = 1 in
6539   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
6540        (ins VR128:$src1, VR128:$src2),
6541        !if(Is2Addr,
6542            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
6543            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
6544        [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>, OpSize;
6545   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
6546        (ins VR128:$src1, i128mem:$src2),
6547        !if(Is2Addr,
6548            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
6549            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
6550        [(set VR128:$dst,
6551          (IntId128 VR128:$src1,
6552           (bitconvert (memopv2i64 addr:$src2))))]>, OpSize;
6553 }
6554
6555 /// SS41I_binop_rm_int - Simple SSE 4.1 binary operator
6556 multiclass SS41I_binop_rm_int_y<bits<8> opc, string OpcodeStr,
6557                                 Intrinsic IntId256> {
6558   let isCommutable = 1 in
6559   def Yrr : SS48I<opc, MRMSrcReg, (outs VR256:$dst),
6560        (ins VR256:$src1, VR256:$src2),
6561        !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6562        [(set VR256:$dst, (IntId256 VR256:$src1, VR256:$src2))]>, OpSize;
6563   def Yrm : SS48I<opc, MRMSrcMem, (outs VR256:$dst),
6564        (ins VR256:$src1, i256mem:$src2),
6565        !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6566        [(set VR256:$dst,
6567          (IntId256 VR256:$src1,
6568           (bitconvert (memopv4i64 addr:$src2))))]>, OpSize;
6569 }
6570
6571 let Predicates = [HasAVX] in {
6572   let isCommutable = 0 in
6573   defm VPACKUSDW : SS41I_binop_rm_int<0x2B, "vpackusdw", int_x86_sse41_packusdw,
6574                                                          0>, VEX_4V;
6575   defm VPCMPEQQ  : SS41I_binop_rm_int<0x29, "vpcmpeqq",  int_x86_sse41_pcmpeqq,
6576                                                          0>, VEX_4V;
6577   defm VPMINSB   : SS41I_binop_rm_int<0x38, "vpminsb",   int_x86_sse41_pminsb,
6578                                                          0>, VEX_4V;
6579   defm VPMINSD   : SS41I_binop_rm_int<0x39, "vpminsd",   int_x86_sse41_pminsd,
6580                                                          0>, VEX_4V;
6581   defm VPMINUD   : SS41I_binop_rm_int<0x3B, "vpminud",   int_x86_sse41_pminud,
6582                                                          0>, VEX_4V;
6583   defm VPMINUW   : SS41I_binop_rm_int<0x3A, "vpminuw",   int_x86_sse41_pminuw,
6584                                                          0>, VEX_4V;
6585   defm VPMAXSB   : SS41I_binop_rm_int<0x3C, "vpmaxsb",   int_x86_sse41_pmaxsb,
6586                                                          0>, VEX_4V;
6587   defm VPMAXSD   : SS41I_binop_rm_int<0x3D, "vpmaxsd",   int_x86_sse41_pmaxsd,
6588                                                          0>, VEX_4V;
6589   defm VPMAXUD   : SS41I_binop_rm_int<0x3F, "vpmaxud",   int_x86_sse41_pmaxud,
6590                                                          0>, VEX_4V;
6591   defm VPMAXUW   : SS41I_binop_rm_int<0x3E, "vpmaxuw",   int_x86_sse41_pmaxuw,
6592                                                          0>, VEX_4V;
6593   defm VPMULDQ   : SS41I_binop_rm_int<0x28, "vpmuldq",   int_x86_sse41_pmuldq,
6594                                                          0>, VEX_4V;
6595
6596   def : Pat<(v2i64 (X86pcmpeqq VR128:$src1, VR128:$src2)),
6597             (VPCMPEQQrr VR128:$src1, VR128:$src2)>;
6598   def : Pat<(v2i64 (X86pcmpeqq VR128:$src1, (memop addr:$src2))),
6599             (VPCMPEQQrm VR128:$src1, addr:$src2)>;
6600 }
6601
6602 let Predicates = [HasAVX2] in {
6603   let isCommutable = 0 in
6604   defm VPACKUSDW : SS41I_binop_rm_int_y<0x2B, "vpackusdw",
6605                                         int_x86_avx2_packusdw>, VEX_4V;
6606   defm VPCMPEQQ  : SS41I_binop_rm_int_y<0x29, "vpcmpeqq",
6607                                         int_x86_avx2_pcmpeq_q>, VEX_4V;
6608   defm VPMINSB   : SS41I_binop_rm_int_y<0x38, "vpminsb",
6609                                         int_x86_avx2_pmins_b>, VEX_4V;
6610   defm VPMINSD   : SS41I_binop_rm_int_y<0x39, "vpminsd",
6611                                         int_x86_avx2_pmins_d>, VEX_4V;
6612   defm VPMINUD   : SS41I_binop_rm_int_y<0x3B, "vpminud",
6613                                         int_x86_avx2_pminu_d>, VEX_4V;
6614   defm VPMINUW   : SS41I_binop_rm_int_y<0x3A, "vpminuw",
6615                                         int_x86_avx2_pminu_w>, VEX_4V;
6616   defm VPMAXSB   : SS41I_binop_rm_int_y<0x3C, "vpmaxsb",
6617                                         int_x86_avx2_pmaxs_b>, VEX_4V;
6618   defm VPMAXSD   : SS41I_binop_rm_int_y<0x3D, "vpmaxsd",
6619                                         int_x86_avx2_pmaxs_d>, VEX_4V;
6620   defm VPMAXUD   : SS41I_binop_rm_int_y<0x3F, "vpmaxud",
6621                                         int_x86_avx2_pmaxu_d>, VEX_4V;
6622   defm VPMAXUW   : SS41I_binop_rm_int_y<0x3E, "vpmaxuw",
6623                                         int_x86_avx2_pmaxu_w>, VEX_4V;
6624   defm VPMULDQ   : SS41I_binop_rm_int_y<0x28, "vpmuldq",
6625                                         int_x86_avx2_pmul_dq>, VEX_4V;
6626
6627   def : Pat<(v4i64 (X86pcmpeqq VR256:$src1, VR256:$src2)),
6628             (VPCMPEQQYrr VR256:$src1, VR256:$src2)>;
6629   def : Pat<(v4i64 (X86pcmpeqq VR256:$src1, (memop addr:$src2))),
6630             (VPCMPEQQYrm VR256:$src1, addr:$src2)>;
6631 }
6632
6633 let Constraints = "$src1 = $dst" in {
6634   let isCommutable = 0 in
6635   defm PACKUSDW : SS41I_binop_rm_int<0x2B, "packusdw", int_x86_sse41_packusdw>;
6636   defm PCMPEQQ  : SS41I_binop_rm_int<0x29, "pcmpeqq",  int_x86_sse41_pcmpeqq>;
6637   defm PMINSB   : SS41I_binop_rm_int<0x38, "pminsb",   int_x86_sse41_pminsb>;
6638   defm PMINSD   : SS41I_binop_rm_int<0x39, "pminsd",   int_x86_sse41_pminsd>;
6639   defm PMINUD   : SS41I_binop_rm_int<0x3B, "pminud",   int_x86_sse41_pminud>;
6640   defm PMINUW   : SS41I_binop_rm_int<0x3A, "pminuw",   int_x86_sse41_pminuw>;
6641   defm PMAXSB   : SS41I_binop_rm_int<0x3C, "pmaxsb",   int_x86_sse41_pmaxsb>;
6642   defm PMAXSD   : SS41I_binop_rm_int<0x3D, "pmaxsd",   int_x86_sse41_pmaxsd>;
6643   defm PMAXUD   : SS41I_binop_rm_int<0x3F, "pmaxud",   int_x86_sse41_pmaxud>;
6644   defm PMAXUW   : SS41I_binop_rm_int<0x3E, "pmaxuw",   int_x86_sse41_pmaxuw>;
6645   defm PMULDQ   : SS41I_binop_rm_int<0x28, "pmuldq",   int_x86_sse41_pmuldq>;
6646 }
6647
6648 let Predicates = [HasSSE41] in {
6649   def : Pat<(v2i64 (X86pcmpeqq VR128:$src1, VR128:$src2)),
6650             (PCMPEQQrr VR128:$src1, VR128:$src2)>;
6651   def : Pat<(v2i64 (X86pcmpeqq VR128:$src1, (memop addr:$src2))),
6652             (PCMPEQQrm VR128:$src1, addr:$src2)>;
6653 }
6654
6655 /// SS48I_binop_rm - Simple SSE41 binary operator.
6656 multiclass SS48I_binop_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
6657                           ValueType OpVT, bit Is2Addr = 1> {
6658   let isCommutable = 1 in
6659   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
6660        (ins VR128:$src1, VR128:$src2),
6661        !if(Is2Addr,
6662            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
6663            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
6664        [(set VR128:$dst, (OpVT (OpNode VR128:$src1, VR128:$src2)))]>,
6665        OpSize;
6666   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
6667        (ins VR128:$src1, i128mem:$src2),
6668        !if(Is2Addr,
6669            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
6670            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
6671        [(set VR128:$dst, (OpNode VR128:$src1,
6672                                   (bc_v4i32 (memopv2i64 addr:$src2))))]>,
6673        OpSize;
6674 }
6675
6676 /// SS48I_binop_rm - Simple SSE41 binary operator.
6677 multiclass SS48I_binop_rm_y<bits<8> opc, string OpcodeStr, SDNode OpNode,
6678                             ValueType OpVT> {
6679   let isCommutable = 1 in
6680   def Yrr : SS48I<opc, MRMSrcReg, (outs VR256:$dst),
6681        (ins VR256:$src1, VR256:$src2),
6682        !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6683        [(set VR256:$dst, (OpVT (OpNode VR256:$src1, VR256:$src2)))]>,
6684        OpSize;
6685   def Yrm : SS48I<opc, MRMSrcMem, (outs VR256:$dst),
6686        (ins VR256:$src1, i256mem:$src2),
6687        !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6688        [(set VR256:$dst, (OpNode VR256:$src1,
6689                                   (bc_v8i32 (memopv4i64 addr:$src2))))]>,
6690        OpSize;
6691 }
6692
6693 let Predicates = [HasAVX] in
6694   defm VPMULLD : SS48I_binop_rm<0x40, "vpmulld", mul, v4i32, 0>, VEX_4V;
6695 let Predicates = [HasAVX2] in
6696   defm VPMULLD : SS48I_binop_rm_y<0x40, "vpmulld", mul, v8i32>, VEX_4V;
6697 let Constraints = "$src1 = $dst" in
6698   defm PMULLD : SS48I_binop_rm<0x40, "pmulld", mul, v4i32>;
6699
6700 /// SS41I_binop_rmi_int - SSE 4.1 binary operator with 8-bit immediate
6701 multiclass SS41I_binop_rmi_int<bits<8> opc, string OpcodeStr,
6702                  Intrinsic IntId, RegisterClass RC, PatFrag memop_frag,
6703                  X86MemOperand x86memop, bit Is2Addr = 1> {
6704   let isCommutable = 1 in
6705   def rri : SS4AIi8<opc, MRMSrcReg, (outs RC:$dst),
6706         (ins RC:$src1, RC:$src2, u32u8imm:$src3),
6707         !if(Is2Addr,
6708             !strconcat(OpcodeStr,
6709                 "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6710             !strconcat(OpcodeStr,
6711                 "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6712         [(set RC:$dst, (IntId RC:$src1, RC:$src2, imm:$src3))]>,
6713         OpSize;
6714   def rmi : SS4AIi8<opc, MRMSrcMem, (outs RC:$dst),
6715         (ins RC:$src1, x86memop:$src2, u32u8imm:$src3),
6716         !if(Is2Addr,
6717             !strconcat(OpcodeStr,
6718                 "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6719             !strconcat(OpcodeStr,
6720                 "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6721         [(set RC:$dst,
6722           (IntId RC:$src1,
6723            (bitconvert (memop_frag addr:$src2)), imm:$src3))]>,
6724         OpSize;
6725 }
6726
6727 let Predicates = [HasAVX] in {
6728   let isCommutable = 0 in {
6729     let ExeDomain = SSEPackedSingle in {
6730     defm VBLENDPS : SS41I_binop_rmi_int<0x0C, "vblendps", int_x86_sse41_blendps,
6731                                         VR128, memopv4f32, i128mem, 0>, VEX_4V;
6732     defm VBLENDPSY : SS41I_binop_rmi_int<0x0C, "vblendps",
6733               int_x86_avx_blend_ps_256, VR256, memopv8f32, i256mem, 0>, VEX_4V;
6734     }
6735     let ExeDomain = SSEPackedDouble in {
6736     defm VBLENDPD : SS41I_binop_rmi_int<0x0D, "vblendpd", int_x86_sse41_blendpd,
6737                                         VR128, memopv2f64, i128mem, 0>, VEX_4V;
6738     defm VBLENDPDY : SS41I_binop_rmi_int<0x0D, "vblendpd",
6739               int_x86_avx_blend_pd_256, VR256, memopv4f64, i256mem, 0>, VEX_4V;
6740     }
6741   defm VPBLENDW : SS41I_binop_rmi_int<0x0E, "vpblendw", int_x86_sse41_pblendw,
6742                                       VR128, memopv2i64, i128mem, 0>, VEX_4V;
6743   defm VMPSADBW : SS41I_binop_rmi_int<0x42, "vmpsadbw", int_x86_sse41_mpsadbw,
6744                                       VR128, memopv2i64, i128mem, 0>, VEX_4V;
6745   }
6746   let ExeDomain = SSEPackedSingle in
6747   defm VDPPS : SS41I_binop_rmi_int<0x40, "vdpps", int_x86_sse41_dpps,
6748                                    VR128, memopv4f32, i128mem, 0>, VEX_4V;
6749   let ExeDomain = SSEPackedDouble in
6750   defm VDPPD : SS41I_binop_rmi_int<0x41, "vdppd", int_x86_sse41_dppd,
6751                                    VR128, memopv2f64, i128mem, 0>, VEX_4V;
6752   let ExeDomain = SSEPackedSingle in
6753   defm VDPPSY : SS41I_binop_rmi_int<0x40, "vdpps", int_x86_avx_dp_ps_256,
6754                                    VR256, memopv8f32, i256mem, 0>, VEX_4V;
6755 }
6756
6757 let Predicates = [HasAVX2] in {
6758   let isCommutable = 0 in {
6759   defm VPBLENDWY : SS41I_binop_rmi_int<0x0E, "vpblendw", int_x86_avx2_pblendw,
6760                                        VR256, memopv4i64, i256mem, 0>, VEX_4V;
6761   defm VMPSADBWY : SS41I_binop_rmi_int<0x42, "vmpsadbw", int_x86_avx2_mpsadbw,
6762                                        VR256, memopv4i64, i256mem, 0>, VEX_4V;
6763   }
6764 }
6765
6766 let Constraints = "$src1 = $dst" in {
6767   let isCommutable = 0 in {
6768   let ExeDomain = SSEPackedSingle in
6769   defm BLENDPS : SS41I_binop_rmi_int<0x0C, "blendps", int_x86_sse41_blendps,
6770                                      VR128, memopv4f32, i128mem>;
6771   let ExeDomain = SSEPackedDouble in
6772   defm BLENDPD : SS41I_binop_rmi_int<0x0D, "blendpd", int_x86_sse41_blendpd,
6773                                      VR128, memopv2f64, i128mem>;
6774   defm PBLENDW : SS41I_binop_rmi_int<0x0E, "pblendw", int_x86_sse41_pblendw,
6775                                      VR128, memopv2i64, i128mem>;
6776   defm MPSADBW : SS41I_binop_rmi_int<0x42, "mpsadbw", int_x86_sse41_mpsadbw,
6777                                      VR128, memopv2i64, i128mem>;
6778   }
6779   let ExeDomain = SSEPackedSingle in
6780   defm DPPS : SS41I_binop_rmi_int<0x40, "dpps", int_x86_sse41_dpps,
6781                                   VR128, memopv4f32, i128mem>;
6782   let ExeDomain = SSEPackedDouble in
6783   defm DPPD : SS41I_binop_rmi_int<0x41, "dppd", int_x86_sse41_dppd,
6784                                   VR128, memopv2f64, i128mem>;
6785 }
6786
6787 /// SS41I_quaternary_int_avx - AVX SSE 4.1 with 4 operators
6788 multiclass SS41I_quaternary_int_avx<bits<8> opc, string OpcodeStr,
6789                                     RegisterClass RC, X86MemOperand x86memop,
6790                                     PatFrag mem_frag, Intrinsic IntId> {
6791   def rr : Ii8<opc, MRMSrcReg, (outs RC:$dst),
6792                   (ins RC:$src1, RC:$src2, RC:$src3),
6793                   !strconcat(OpcodeStr,
6794                     "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
6795                   [(set RC:$dst, (IntId RC:$src1, RC:$src2, RC:$src3))],
6796                   SSEPackedInt>, OpSize, TA, VEX_4V, VEX_I8IMM;
6797
6798   def rm : Ii8<opc, MRMSrcMem, (outs RC:$dst),
6799                   (ins RC:$src1, x86memop:$src2, RC:$src3),
6800                   !strconcat(OpcodeStr,
6801                     "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
6802                   [(set RC:$dst,
6803                         (IntId RC:$src1, (bitconvert (mem_frag addr:$src2)),
6804                                RC:$src3))],
6805                   SSEPackedInt>, OpSize, TA, VEX_4V, VEX_I8IMM;
6806 }
6807
6808 let Predicates = [HasAVX] in {
6809 let ExeDomain = SSEPackedDouble in {
6810 defm VBLENDVPD  : SS41I_quaternary_int_avx<0x4B, "vblendvpd", VR128, i128mem,
6811                                            memopv2f64, int_x86_sse41_blendvpd>;
6812 defm VBLENDVPDY : SS41I_quaternary_int_avx<0x4B, "vblendvpd", VR256, i256mem,
6813                                          memopv4f64, int_x86_avx_blendv_pd_256>;
6814 } // ExeDomain = SSEPackedDouble
6815 let ExeDomain = SSEPackedSingle in {
6816 defm VBLENDVPS  : SS41I_quaternary_int_avx<0x4A, "vblendvps", VR128, i128mem,
6817                                            memopv4f32, int_x86_sse41_blendvps>;
6818 defm VBLENDVPSY : SS41I_quaternary_int_avx<0x4A, "vblendvps", VR256, i256mem,
6819                                          memopv8f32, int_x86_avx_blendv_ps_256>;
6820 } // ExeDomain = SSEPackedSingle
6821 defm VPBLENDVB  : SS41I_quaternary_int_avx<0x4C, "vpblendvb", VR128, i128mem,
6822                                            memopv2i64, int_x86_sse41_pblendvb>;
6823 }
6824
6825 let Predicates = [HasAVX2] in {
6826 defm VPBLENDVBY : SS41I_quaternary_int_avx<0x4C, "vpblendvb", VR256, i256mem,
6827                                            memopv4i64, int_x86_avx2_pblendvb>;
6828 }
6829
6830 let Predicates = [HasAVX] in {
6831   def : Pat<(v16i8 (vselect (v16i8 VR128:$mask), (v16i8 VR128:$src1),
6832                             (v16i8 VR128:$src2))),
6833             (VPBLENDVBrr VR128:$src2, VR128:$src1, VR128:$mask)>;
6834   def : Pat<(v4i32 (vselect (v4i32 VR128:$mask), (v4i32 VR128:$src1),
6835                             (v4i32 VR128:$src2))),
6836             (VBLENDVPSrr VR128:$src2, VR128:$src1, VR128:$mask)>;
6837   def : Pat<(v4f32 (vselect (v4i32 VR128:$mask), (v4f32 VR128:$src1),
6838                             (v4f32 VR128:$src2))),
6839             (VBLENDVPSrr VR128:$src2, VR128:$src1, VR128:$mask)>;
6840   def : Pat<(v2i64 (vselect (v2i64 VR128:$mask), (v2i64 VR128:$src1),
6841                             (v2i64 VR128:$src2))),
6842             (VBLENDVPDrr VR128:$src2, VR128:$src1, VR128:$mask)>;
6843   def : Pat<(v2f64 (vselect (v2i64 VR128:$mask), (v2f64 VR128:$src1),
6844                             (v2f64 VR128:$src2))),
6845             (VBLENDVPDrr VR128:$src2, VR128:$src1, VR128:$mask)>;
6846   def : Pat<(v8i32 (vselect (v8i32 VR256:$mask), (v8i32 VR256:$src1),
6847                             (v8i32 VR256:$src2))),
6848             (VBLENDVPSYrr VR256:$src2, VR256:$src1, VR256:$mask)>;
6849   def : Pat<(v8f32 (vselect (v8i32 VR256:$mask), (v8f32 VR256:$src1),
6850                             (v8f32 VR256:$src2))),
6851             (VBLENDVPSYrr VR256:$src2, VR256:$src1, VR256:$mask)>;
6852   def : Pat<(v4i64 (vselect (v4i64 VR256:$mask), (v4i64 VR256:$src1),
6853                             (v4i64 VR256:$src2))),
6854             (VBLENDVPDYrr VR256:$src2, VR256:$src1, VR256:$mask)>;
6855   def : Pat<(v4f64 (vselect (v4i64 VR256:$mask), (v4f64 VR256:$src1),
6856                             (v4f64 VR256:$src2))),
6857             (VBLENDVPDYrr VR256:$src2, VR256:$src1, VR256:$mask)>;
6858 }
6859
6860 let Predicates = [HasAVX2] in {
6861   def : Pat<(v32i8 (vselect (v32i8 VR256:$mask), (v32i8 VR256:$src1),
6862                             (v32i8 VR256:$src2))),
6863             (VPBLENDVBYrr VR256:$src2, VR256:$src1, VR256:$mask)>;
6864 }
6865
6866 /// SS41I_ternary_int - SSE 4.1 ternary operator
6867 let Uses = [XMM0], Constraints = "$src1 = $dst" in {
6868   multiclass SS41I_ternary_int<bits<8> opc, string OpcodeStr, PatFrag mem_frag,
6869                                Intrinsic IntId> {
6870     def rr0 : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
6871                     (ins VR128:$src1, VR128:$src2),
6872                     !strconcat(OpcodeStr,
6873                      "\t{$src2, $dst|$dst, $src2}"),
6874                     [(set VR128:$dst, (IntId VR128:$src1, VR128:$src2, XMM0))]>,
6875                     OpSize;
6876
6877     def rm0 : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
6878                     (ins VR128:$src1, i128mem:$src2),
6879                     !strconcat(OpcodeStr,
6880                      "\t{$src2, $dst|$dst, $src2}"),
6881                     [(set VR128:$dst,
6882                       (IntId VR128:$src1,
6883                        (bitconvert (mem_frag addr:$src2)), XMM0))]>, OpSize;
6884   }
6885 }
6886
6887 let ExeDomain = SSEPackedDouble in
6888 defm BLENDVPD : SS41I_ternary_int<0x15, "blendvpd", memopv2f64,
6889                                   int_x86_sse41_blendvpd>;
6890 let ExeDomain = SSEPackedSingle in
6891 defm BLENDVPS : SS41I_ternary_int<0x14, "blendvps", memopv4f32,
6892                                   int_x86_sse41_blendvps>;
6893 defm PBLENDVB : SS41I_ternary_int<0x10, "pblendvb", memopv2i64,
6894                                   int_x86_sse41_pblendvb>;
6895
6896 let Predicates = [HasSSE41] in {
6897   def : Pat<(v16i8 (vselect (v16i8 XMM0), (v16i8 VR128:$src1),
6898                             (v16i8 VR128:$src2))),
6899             (PBLENDVBrr0 VR128:$src2, VR128:$src1)>;
6900   def : Pat<(v4i32 (vselect (v4i32 XMM0), (v4i32 VR128:$src1),
6901                             (v4i32 VR128:$src2))),
6902             (BLENDVPSrr0 VR128:$src2, VR128:$src1)>;
6903   def : Pat<(v4f32 (vselect (v4i32 XMM0), (v4f32 VR128:$src1),
6904                             (v4f32 VR128:$src2))),
6905             (BLENDVPSrr0 VR128:$src2, VR128:$src1)>;
6906   def : Pat<(v2i64 (vselect (v2i64 XMM0), (v2i64 VR128:$src1),
6907                             (v2i64 VR128:$src2))),
6908             (BLENDVPDrr0 VR128:$src2, VR128:$src1)>;
6909   def : Pat<(v2f64 (vselect (v2i64 XMM0), (v2f64 VR128:$src1),
6910                             (v2f64 VR128:$src2))),
6911             (BLENDVPDrr0 VR128:$src2, VR128:$src1)>;
6912 }
6913
6914 let Predicates = [HasAVX] in
6915 def VMOVNTDQArm : SS48I<0x2A, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
6916                        "vmovntdqa\t{$src, $dst|$dst, $src}",
6917                        [(set VR128:$dst, (int_x86_sse41_movntdqa addr:$src))]>,
6918                        OpSize, VEX;
6919 let Predicates = [HasAVX2] in
6920 def VMOVNTDQAYrm : SS48I<0x2A, MRMSrcMem, (outs VR256:$dst), (ins i256mem:$src),
6921                          "vmovntdqa\t{$src, $dst|$dst, $src}",
6922                          [(set VR256:$dst, (int_x86_avx2_movntdqa addr:$src))]>,
6923                          OpSize, VEX;
6924 def MOVNTDQArm : SS48I<0x2A, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
6925                        "movntdqa\t{$src, $dst|$dst, $src}",
6926                        [(set VR128:$dst, (int_x86_sse41_movntdqa addr:$src))]>,
6927                        OpSize;
6928
6929 //===----------------------------------------------------------------------===//
6930 // SSE4.2 - Compare Instructions
6931 //===----------------------------------------------------------------------===//
6932
6933 /// SS42I_binop_rm_int - Simple SSE 4.2 binary operator
6934 multiclass SS42I_binop_rm_int<bits<8> opc, string OpcodeStr,
6935                               Intrinsic IntId128, bit Is2Addr = 1> {
6936   def rr : SS428I<opc, MRMSrcReg, (outs VR128:$dst),
6937        (ins VR128:$src1, VR128:$src2),
6938        !if(Is2Addr,
6939            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
6940            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
6941        [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
6942        OpSize;
6943   def rm : SS428I<opc, MRMSrcMem, (outs VR128:$dst),
6944        (ins VR128:$src1, i128mem:$src2),
6945        !if(Is2Addr,
6946            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
6947            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
6948        [(set VR128:$dst,
6949          (IntId128 VR128:$src1, (memopv2i64 addr:$src2)))]>, OpSize;
6950 }
6951
6952 /// SS42I_binop_rm_int - Simple SSE 4.2 binary operator
6953 multiclass SS42I_binop_rm_int_y<bits<8> opc, string OpcodeStr,
6954                                 Intrinsic IntId256> {
6955   def Yrr : SS428I<opc, MRMSrcReg, (outs VR256:$dst),
6956        (ins VR256:$src1, VR256:$src2),
6957        !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6958        [(set VR256:$dst, (IntId256 VR256:$src1, VR256:$src2))]>,
6959        OpSize;
6960   def Yrm : SS428I<opc, MRMSrcMem, (outs VR256:$dst),
6961        (ins VR256:$src1, i256mem:$src2),
6962        !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6963        [(set VR256:$dst,
6964          (IntId256 VR256:$src1, (memopv4i64 addr:$src2)))]>, OpSize;
6965 }
6966
6967 let Predicates = [HasAVX] in {
6968   defm VPCMPGTQ : SS42I_binop_rm_int<0x37, "vpcmpgtq", int_x86_sse42_pcmpgtq,
6969                                      0>, VEX_4V;
6970
6971   def : Pat<(v2i64 (X86pcmpgtq VR128:$src1, VR128:$src2)),
6972             (VPCMPGTQrr VR128:$src1, VR128:$src2)>;
6973   def : Pat<(v2i64 (X86pcmpgtq VR128:$src1, (memop addr:$src2))),
6974             (VPCMPGTQrm VR128:$src1, addr:$src2)>;
6975 }
6976
6977 let Predicates = [HasAVX2] in {
6978   defm VPCMPGTQ : SS42I_binop_rm_int_y<0x37, "vpcmpgtq", int_x86_avx2_pcmpgt_q>,
6979                                        VEX_4V;
6980
6981   def : Pat<(v4i64 (X86pcmpgtq VR256:$src1, VR256:$src2)),
6982             (VPCMPGTQYrr VR256:$src1, VR256:$src2)>;
6983   def : Pat<(v4i64 (X86pcmpgtq VR256:$src1, (memop addr:$src2))),
6984             (VPCMPGTQYrm VR256:$src1, addr:$src2)>;
6985 }
6986
6987 let Constraints = "$src1 = $dst" in
6988   defm PCMPGTQ : SS42I_binop_rm_int<0x37, "pcmpgtq", int_x86_sse42_pcmpgtq>;
6989
6990 let Predicates = [HasSSE42] in {
6991   def : Pat<(v2i64 (X86pcmpgtq VR128:$src1, VR128:$src2)),
6992             (PCMPGTQrr VR128:$src1, VR128:$src2)>;
6993   def : Pat<(v2i64 (X86pcmpgtq VR128:$src1, (memop addr:$src2))),
6994             (PCMPGTQrm VR128:$src1, addr:$src2)>;
6995 }
6996
6997 //===----------------------------------------------------------------------===//
6998 // SSE4.2 - String/text Processing Instructions
6999 //===----------------------------------------------------------------------===//
7000
7001 // Packed Compare Implicit Length Strings, Return Mask
7002 multiclass pseudo_pcmpistrm<string asm> {
7003   def REG : PseudoI<(outs VR128:$dst),
7004                     (ins VR128:$src1, VR128:$src2, i8imm:$src3),
7005     [(set VR128:$dst, (int_x86_sse42_pcmpistrm128 VR128:$src1, VR128:$src2,
7006                                                   imm:$src3))]>;
7007   def MEM : PseudoI<(outs VR128:$dst),
7008                     (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
7009     [(set VR128:$dst, (int_x86_sse42_pcmpistrm128
7010                        VR128:$src1, (load addr:$src2), imm:$src3))]>;
7011 }
7012
7013 let Defs = [EFLAGS], usesCustomInserter = 1 in {
7014   defm PCMPISTRM128 : pseudo_pcmpistrm<"#PCMPISTRM128">, Requires<[HasSSE42]>;
7015   defm VPCMPISTRM128 : pseudo_pcmpistrm<"#VPCMPISTRM128">, Requires<[HasAVX]>;
7016 }
7017
7018 let Defs = [XMM0, EFLAGS], neverHasSideEffects = 1, Predicates = [HasAVX] in {
7019   def VPCMPISTRM128rr : SS42AI<0x62, MRMSrcReg, (outs),
7020       (ins VR128:$src1, VR128:$src2, i8imm:$src3),
7021       "vpcmpistrm\t{$src3, $src2, $src1|$src1, $src2, $src3}", []>, OpSize, VEX;
7022   let mayLoad = 1 in
7023   def VPCMPISTRM128rm : SS42AI<0x62, MRMSrcMem, (outs),
7024       (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
7025       "vpcmpistrm\t{$src3, $src2, $src1|$src1, $src2, $src3}", []>, OpSize, VEX;
7026 }
7027
7028 let Defs = [XMM0, EFLAGS], neverHasSideEffects = 1 in {
7029   def PCMPISTRM128rr : SS42AI<0x62, MRMSrcReg, (outs),
7030       (ins VR128:$src1, VR128:$src2, i8imm:$src3),
7031       "pcmpistrm\t{$src3, $src2, $src1|$src1, $src2, $src3}", []>, OpSize;
7032   let mayLoad = 1 in
7033   def PCMPISTRM128rm : SS42AI<0x62, MRMSrcMem, (outs),
7034       (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
7035       "pcmpistrm\t{$src3, $src2, $src1|$src1, $src2, $src3}", []>, OpSize;
7036 }
7037
7038 // Packed Compare Explicit Length Strings, Return Mask
7039 multiclass pseudo_pcmpestrm<string asm> {
7040   def REG : PseudoI<(outs VR128:$dst),
7041                     (ins VR128:$src1, VR128:$src3, i8imm:$src5),
7042     [(set VR128:$dst, (int_x86_sse42_pcmpestrm128
7043                        VR128:$src1, EAX, VR128:$src3, EDX, imm:$src5))]>;
7044   def MEM : PseudoI<(outs VR128:$dst),
7045                     (ins VR128:$src1, i128mem:$src3, i8imm:$src5),
7046     [(set VR128:$dst, (int_x86_sse42_pcmpestrm128
7047                        VR128:$src1, EAX, (load addr:$src3), EDX, imm:$src5))]>;
7048 }
7049
7050 let Defs = [EFLAGS], Uses = [EAX, EDX], usesCustomInserter = 1 in {
7051   defm PCMPESTRM128 : pseudo_pcmpestrm<"#PCMPESTRM128">, Requires<[HasSSE42]>;
7052   defm VPCMPESTRM128 : pseudo_pcmpestrm<"#VPCMPESTRM128">, Requires<[HasAVX]>;
7053 }
7054
7055 let Predicates = [HasAVX],
7056     Defs = [XMM0, EFLAGS], Uses = [EAX, EDX], neverHasSideEffects = 1 in {
7057   def VPCMPESTRM128rr : SS42AI<0x60, MRMSrcReg, (outs),
7058       (ins VR128:$src1, VR128:$src3, i8imm:$src5),
7059       "vpcmpestrm\t{$src5, $src3, $src1|$src1, $src3, $src5}", []>, OpSize, VEX;
7060   let mayLoad = 1 in
7061   def VPCMPESTRM128rm : SS42AI<0x60, MRMSrcMem, (outs),
7062       (ins VR128:$src1, i128mem:$src3, i8imm:$src5),
7063       "vpcmpestrm\t{$src5, $src3, $src1|$src1, $src3, $src5}", []>, OpSize, VEX;
7064 }
7065
7066 let Defs = [XMM0, EFLAGS], Uses = [EAX, EDX], neverHasSideEffects = 1 in {
7067   def PCMPESTRM128rr : SS42AI<0x60, MRMSrcReg, (outs),
7068       (ins VR128:$src1, VR128:$src3, i8imm:$src5),
7069       "pcmpestrm\t{$src5, $src3, $src1|$src1, $src3, $src5}", []>, OpSize;
7070   let mayLoad = 1 in
7071   def PCMPESTRM128rm : SS42AI<0x60, MRMSrcMem, (outs),
7072       (ins VR128:$src1, i128mem:$src3, i8imm:$src5),
7073       "pcmpestrm\t{$src5, $src3, $src1|$src1, $src3, $src5}", []>, OpSize;
7074 }
7075
7076 // Packed Compare Implicit Length Strings, Return Index
7077 let Defs = [ECX, EFLAGS] in {
7078   multiclass SS42AI_pcmpistri<Intrinsic IntId128, string asm = "pcmpistri"> {
7079     def rr : SS42AI<0x63, MRMSrcReg, (outs),
7080       (ins VR128:$src1, VR128:$src2, i8imm:$src3),
7081       !strconcat(asm, "\t{$src3, $src2, $src1|$src1, $src2, $src3}"),
7082       [(set ECX, (IntId128 VR128:$src1, VR128:$src2, imm:$src3)),
7083        (implicit EFLAGS)]>, OpSize;
7084     def rm : SS42AI<0x63, MRMSrcMem, (outs),
7085       (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
7086       !strconcat(asm, "\t{$src3, $src2, $src1|$src1, $src2, $src3}"),
7087       [(set ECX, (IntId128 VR128:$src1, (load addr:$src2), imm:$src3)),
7088        (implicit EFLAGS)]>, OpSize;
7089   }
7090 }
7091
7092 let Predicates = [HasAVX] in {
7093 defm VPCMPISTRI  : SS42AI_pcmpistri<int_x86_sse42_pcmpistri128, "vpcmpistri">,
7094                                     VEX;
7095 defm VPCMPISTRIA : SS42AI_pcmpistri<int_x86_sse42_pcmpistria128, "vpcmpistri">,
7096                                     VEX;
7097 defm VPCMPISTRIC : SS42AI_pcmpistri<int_x86_sse42_pcmpistric128, "vpcmpistri">,
7098                                     VEX;
7099 defm VPCMPISTRIO : SS42AI_pcmpistri<int_x86_sse42_pcmpistrio128, "vpcmpistri">,
7100                                     VEX;
7101 defm VPCMPISTRIS : SS42AI_pcmpistri<int_x86_sse42_pcmpistris128, "vpcmpistri">,
7102                                     VEX;
7103 defm VPCMPISTRIZ : SS42AI_pcmpistri<int_x86_sse42_pcmpistriz128, "vpcmpistri">,
7104                                     VEX;
7105 }
7106
7107 defm PCMPISTRI  : SS42AI_pcmpistri<int_x86_sse42_pcmpistri128>;
7108 defm PCMPISTRIA : SS42AI_pcmpistri<int_x86_sse42_pcmpistria128>;
7109 defm PCMPISTRIC : SS42AI_pcmpistri<int_x86_sse42_pcmpistric128>;
7110 defm PCMPISTRIO : SS42AI_pcmpistri<int_x86_sse42_pcmpistrio128>;
7111 defm PCMPISTRIS : SS42AI_pcmpistri<int_x86_sse42_pcmpistris128>;
7112 defm PCMPISTRIZ : SS42AI_pcmpistri<int_x86_sse42_pcmpistriz128>;
7113
7114 // Packed Compare Explicit Length Strings, Return Index
7115 let Defs = [ECX, EFLAGS], Uses = [EAX, EDX] in {
7116   multiclass SS42AI_pcmpestri<Intrinsic IntId128, string asm = "pcmpestri"> {
7117     def rr : SS42AI<0x61, MRMSrcReg, (outs),
7118       (ins VR128:$src1, VR128:$src3, i8imm:$src5),
7119       !strconcat(asm, "\t{$src5, $src3, $src1|$src1, $src3, $src5}"),
7120       [(set ECX, (IntId128 VR128:$src1, EAX, VR128:$src3, EDX, imm:$src5)),
7121        (implicit EFLAGS)]>, OpSize;
7122     def rm : SS42AI<0x61, MRMSrcMem, (outs),
7123       (ins VR128:$src1, i128mem:$src3, i8imm:$src5),
7124       !strconcat(asm, "\t{$src5, $src3, $src1|$src1, $src3, $src5}"),
7125        [(set ECX,
7126              (IntId128 VR128:$src1, EAX, (load addr:$src3), EDX, imm:$src5)),
7127         (implicit EFLAGS)]>, OpSize;
7128   }
7129 }
7130
7131 let Predicates = [HasAVX] in {
7132 defm VPCMPESTRI  : SS42AI_pcmpestri<int_x86_sse42_pcmpestri128, "vpcmpestri">,
7133                                     VEX;
7134 defm VPCMPESTRIA : SS42AI_pcmpestri<int_x86_sse42_pcmpestria128, "vpcmpestri">,
7135                                     VEX;
7136 defm VPCMPESTRIC : SS42AI_pcmpestri<int_x86_sse42_pcmpestric128, "vpcmpestri">,
7137                                     VEX;
7138 defm VPCMPESTRIO : SS42AI_pcmpestri<int_x86_sse42_pcmpestrio128, "vpcmpestri">,
7139                                     VEX;
7140 defm VPCMPESTRIS : SS42AI_pcmpestri<int_x86_sse42_pcmpestris128, "vpcmpestri">,
7141                                     VEX;
7142 defm VPCMPESTRIZ : SS42AI_pcmpestri<int_x86_sse42_pcmpestriz128, "vpcmpestri">,
7143                                     VEX;
7144 }
7145
7146 defm PCMPESTRI  : SS42AI_pcmpestri<int_x86_sse42_pcmpestri128>;
7147 defm PCMPESTRIA : SS42AI_pcmpestri<int_x86_sse42_pcmpestria128>;
7148 defm PCMPESTRIC : SS42AI_pcmpestri<int_x86_sse42_pcmpestric128>;
7149 defm PCMPESTRIO : SS42AI_pcmpestri<int_x86_sse42_pcmpestrio128>;
7150 defm PCMPESTRIS : SS42AI_pcmpestri<int_x86_sse42_pcmpestris128>;
7151 defm PCMPESTRIZ : SS42AI_pcmpestri<int_x86_sse42_pcmpestriz128>;
7152
7153 //===----------------------------------------------------------------------===//
7154 // SSE4.2 - CRC Instructions
7155 //===----------------------------------------------------------------------===//
7156
7157 // No CRC instructions have AVX equivalents
7158
7159 // crc intrinsic instruction
7160 // This set of instructions are only rm, the only difference is the size
7161 // of r and m.
7162 let Constraints = "$src1 = $dst" in {
7163   def CRC32r32m8  : SS42FI<0xF0, MRMSrcMem, (outs GR32:$dst),
7164                       (ins GR32:$src1, i8mem:$src2),
7165                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
7166                        [(set GR32:$dst,
7167                          (int_x86_sse42_crc32_32_8 GR32:$src1,
7168                          (load addr:$src2)))]>;
7169   def CRC32r32r8  : SS42FI<0xF0, MRMSrcReg, (outs GR32:$dst),
7170                       (ins GR32:$src1, GR8:$src2),
7171                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
7172                        [(set GR32:$dst,
7173                          (int_x86_sse42_crc32_32_8 GR32:$src1, GR8:$src2))]>;
7174   def CRC32r32m16  : SS42FI<0xF1, MRMSrcMem, (outs GR32:$dst),
7175                       (ins GR32:$src1, i16mem:$src2),
7176                       "crc32{w} \t{$src2, $src1|$src1, $src2}",
7177                        [(set GR32:$dst,
7178                          (int_x86_sse42_crc32_32_16 GR32:$src1,
7179                          (load addr:$src2)))]>,
7180                          OpSize;
7181   def CRC32r32r16  : SS42FI<0xF1, MRMSrcReg, (outs GR32:$dst),
7182                       (ins GR32:$src1, GR16:$src2),
7183                       "crc32{w} \t{$src2, $src1|$src1, $src2}",
7184                        [(set GR32:$dst,
7185                          (int_x86_sse42_crc32_32_16 GR32:$src1, GR16:$src2))]>,
7186                          OpSize;
7187   def CRC32r32m32  : SS42FI<0xF1, MRMSrcMem, (outs GR32:$dst),
7188                       (ins GR32:$src1, i32mem:$src2),
7189                       "crc32{l} \t{$src2, $src1|$src1, $src2}",
7190                        [(set GR32:$dst,
7191                          (int_x86_sse42_crc32_32_32 GR32:$src1,
7192                          (load addr:$src2)))]>;
7193   def CRC32r32r32  : SS42FI<0xF1, MRMSrcReg, (outs GR32:$dst),
7194                       (ins GR32:$src1, GR32:$src2),
7195                       "crc32{l} \t{$src2, $src1|$src1, $src2}",
7196                        [(set GR32:$dst,
7197                          (int_x86_sse42_crc32_32_32 GR32:$src1, GR32:$src2))]>;
7198   def CRC32r64m8  : SS42FI<0xF0, MRMSrcMem, (outs GR64:$dst),
7199                       (ins GR64:$src1, i8mem:$src2),
7200                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
7201                        [(set GR64:$dst,
7202                          (int_x86_sse42_crc32_64_8 GR64:$src1,
7203                          (load addr:$src2)))]>,
7204                          REX_W;
7205   def CRC32r64r8  : SS42FI<0xF0, MRMSrcReg, (outs GR64:$dst),
7206                       (ins GR64:$src1, GR8:$src2),
7207                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
7208                        [(set GR64:$dst,
7209                          (int_x86_sse42_crc32_64_8 GR64:$src1, GR8:$src2))]>,
7210                          REX_W;
7211   def CRC32r64m64  : SS42FI<0xF1, MRMSrcMem, (outs GR64:$dst),
7212                       (ins GR64:$src1, i64mem:$src2),
7213                       "crc32{q} \t{$src2, $src1|$src1, $src2}",
7214                        [(set GR64:$dst,
7215                          (int_x86_sse42_crc32_64_64 GR64:$src1,
7216                          (load addr:$src2)))]>,
7217                          REX_W;
7218   def CRC32r64r64  : SS42FI<0xF1, MRMSrcReg, (outs GR64:$dst),
7219                       (ins GR64:$src1, GR64:$src2),
7220                       "crc32{q} \t{$src2, $src1|$src1, $src2}",
7221                        [(set GR64:$dst,
7222                          (int_x86_sse42_crc32_64_64 GR64:$src1, GR64:$src2))]>,
7223                          REX_W;
7224 }
7225
7226 //===----------------------------------------------------------------------===//
7227 // AES-NI Instructions
7228 //===----------------------------------------------------------------------===//
7229
7230 multiclass AESI_binop_rm_int<bits<8> opc, string OpcodeStr,
7231                               Intrinsic IntId128, bit Is2Addr = 1> {
7232   def rr : AES8I<opc, MRMSrcReg, (outs VR128:$dst),
7233        (ins VR128:$src1, VR128:$src2),
7234        !if(Is2Addr,
7235            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
7236            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
7237        [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
7238        OpSize;
7239   def rm : AES8I<opc, MRMSrcMem, (outs VR128:$dst),
7240        (ins VR128:$src1, i128mem:$src2),
7241        !if(Is2Addr,
7242            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
7243            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
7244        [(set VR128:$dst,
7245          (IntId128 VR128:$src1, (memopv2i64 addr:$src2)))]>, OpSize;
7246 }
7247
7248 // Perform One Round of an AES Encryption/Decryption Flow
7249 let Predicates = [HasAVX, HasAES] in {
7250   defm VAESENC          : AESI_binop_rm_int<0xDC, "vaesenc",
7251                          int_x86_aesni_aesenc, 0>, VEX_4V;
7252   defm VAESENCLAST      : AESI_binop_rm_int<0xDD, "vaesenclast",
7253                          int_x86_aesni_aesenclast, 0>, VEX_4V;
7254   defm VAESDEC          : AESI_binop_rm_int<0xDE, "vaesdec",
7255                          int_x86_aesni_aesdec, 0>, VEX_4V;
7256   defm VAESDECLAST      : AESI_binop_rm_int<0xDF, "vaesdeclast",
7257                          int_x86_aesni_aesdeclast, 0>, VEX_4V;
7258 }
7259
7260 let Constraints = "$src1 = $dst" in {
7261   defm AESENC          : AESI_binop_rm_int<0xDC, "aesenc",
7262                          int_x86_aesni_aesenc>;
7263   defm AESENCLAST      : AESI_binop_rm_int<0xDD, "aesenclast",
7264                          int_x86_aesni_aesenclast>;
7265   defm AESDEC          : AESI_binop_rm_int<0xDE, "aesdec",
7266                          int_x86_aesni_aesdec>;
7267   defm AESDECLAST      : AESI_binop_rm_int<0xDF, "aesdeclast",
7268                          int_x86_aesni_aesdeclast>;
7269 }
7270
7271 // Perform the AES InvMixColumn Transformation
7272 let Predicates = [HasAVX, HasAES] in {
7273   def VAESIMCrr : AES8I<0xDB, MRMSrcReg, (outs VR128:$dst),
7274       (ins VR128:$src1),
7275       "vaesimc\t{$src1, $dst|$dst, $src1}",
7276       [(set VR128:$dst,
7277         (int_x86_aesni_aesimc VR128:$src1))]>,
7278       OpSize, VEX;
7279   def VAESIMCrm : AES8I<0xDB, MRMSrcMem, (outs VR128:$dst),
7280       (ins i128mem:$src1),
7281       "vaesimc\t{$src1, $dst|$dst, $src1}",
7282       [(set VR128:$dst, (int_x86_aesni_aesimc (memopv2i64 addr:$src1)))]>,
7283       OpSize, VEX;
7284 }
7285 def AESIMCrr : AES8I<0xDB, MRMSrcReg, (outs VR128:$dst),
7286   (ins VR128:$src1),
7287   "aesimc\t{$src1, $dst|$dst, $src1}",
7288   [(set VR128:$dst,
7289     (int_x86_aesni_aesimc VR128:$src1))]>,
7290   OpSize;
7291 def AESIMCrm : AES8I<0xDB, MRMSrcMem, (outs VR128:$dst),
7292   (ins i128mem:$src1),
7293   "aesimc\t{$src1, $dst|$dst, $src1}",
7294   [(set VR128:$dst, (int_x86_aesni_aesimc (memopv2i64 addr:$src1)))]>,
7295   OpSize;
7296
7297 // AES Round Key Generation Assist
7298 let Predicates = [HasAVX, HasAES] in {
7299   def VAESKEYGENASSIST128rr : AESAI<0xDF, MRMSrcReg, (outs VR128:$dst),
7300       (ins VR128:$src1, i8imm:$src2),
7301       "vaeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7302       [(set VR128:$dst,
7303         (int_x86_aesni_aeskeygenassist VR128:$src1, imm:$src2))]>,
7304       OpSize, VEX;
7305   def VAESKEYGENASSIST128rm : AESAI<0xDF, MRMSrcMem, (outs VR128:$dst),
7306       (ins i128mem:$src1, i8imm:$src2),
7307       "vaeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7308       [(set VR128:$dst,
7309         (int_x86_aesni_aeskeygenassist (memopv2i64 addr:$src1), imm:$src2))]>,
7310       OpSize, VEX;
7311 }
7312 def AESKEYGENASSIST128rr : AESAI<0xDF, MRMSrcReg, (outs VR128:$dst),
7313   (ins VR128:$src1, i8imm:$src2),
7314   "aeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7315   [(set VR128:$dst,
7316     (int_x86_aesni_aeskeygenassist VR128:$src1, imm:$src2))]>,
7317   OpSize;
7318 def AESKEYGENASSIST128rm : AESAI<0xDF, MRMSrcMem, (outs VR128:$dst),
7319   (ins i128mem:$src1, i8imm:$src2),
7320   "aeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7321   [(set VR128:$dst,
7322     (int_x86_aesni_aeskeygenassist (memopv2i64 addr:$src1), imm:$src2))]>,
7323   OpSize;
7324
7325 //===----------------------------------------------------------------------===//
7326 // CLMUL Instructions
7327 //===----------------------------------------------------------------------===//
7328
7329 // Carry-less Multiplication instructions
7330 let neverHasSideEffects = 1 in {
7331 // AVX carry-less Multiplication instructions
7332 def VPCLMULQDQrr : AVXCLMULIi8<0x44, MRMSrcReg, (outs VR128:$dst),
7333            (ins VR128:$src1, VR128:$src2, i8imm:$src3),
7334            "vpclmulqdq\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7335            []>;
7336
7337 let mayLoad = 1 in
7338 def VPCLMULQDQrm : AVXCLMULIi8<0x44, MRMSrcMem, (outs VR128:$dst),
7339            (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
7340            "vpclmulqdq\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7341            []>;
7342
7343 let Constraints = "$src1 = $dst" in {
7344 def PCLMULQDQrr : CLMULIi8<0x44, MRMSrcReg, (outs VR128:$dst),
7345            (ins VR128:$src1, VR128:$src2, i8imm:$src3),
7346            "pclmulqdq\t{$src3, $src2, $dst|$dst, $src2, $src3}",
7347            []>;
7348
7349 let mayLoad = 1 in
7350 def PCLMULQDQrm : CLMULIi8<0x44, MRMSrcMem, (outs VR128:$dst),
7351            (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
7352            "pclmulqdq\t{$src3, $src2, $dst|$dst, $src2, $src3}",
7353            []>;
7354 } // Constraints = "$src1 = $dst"
7355 } // neverHasSideEffects = 1
7356
7357
7358 multiclass pclmul_alias<string asm, int immop> {
7359   def : InstAlias<!strconcat("pclmul", asm, 
7360                            "dq {$src, $dst|$dst, $src}"),
7361                   (PCLMULQDQrr VR128:$dst, VR128:$src, immop)>;
7362
7363   def : InstAlias<!strconcat("pclmul", asm, 
7364                              "dq {$src, $dst|$dst, $src}"),
7365                   (PCLMULQDQrm VR128:$dst, i128mem:$src, immop)>;
7366
7367   def : InstAlias<!strconcat("vpclmul", asm, 
7368                              "dq {$src2, $src1, $dst|$dst, $src1, $src2}"),
7369                   (VPCLMULQDQrr VR128:$dst, VR128:$src1, VR128:$src2, immop)>;
7370
7371   def : InstAlias<!strconcat("vpclmul", asm, 
7372                              "dq {$src2, $src1, $dst|$dst, $src1, $src2}"),
7373                   (VPCLMULQDQrm VR128:$dst, VR128:$src1, i128mem:$src2, immop)>;
7374 }
7375 defm : pclmul_alias<"hqhq", 0x11>;
7376 defm : pclmul_alias<"hqlq", 0x01>;
7377 defm : pclmul_alias<"lqhq", 0x10>;
7378 defm : pclmul_alias<"lqlq", 0x00>;
7379
7380 //===----------------------------------------------------------------------===//
7381 // AVX Instructions
7382 //===----------------------------------------------------------------------===//
7383
7384 //===----------------------------------------------------------------------===//
7385 // VBROADCAST - Load from memory and broadcast to all elements of the
7386 //              destination operand
7387 //
7388 class avx_broadcast<bits<8> opc, string OpcodeStr, RegisterClass RC,
7389                     X86MemOperand x86memop, Intrinsic Int> :
7390   AVX8I<opc, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
7391         !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
7392         [(set RC:$dst, (Int addr:$src))]>, VEX;
7393
7394 // AVX2 adds register forms
7395 class avx2_broadcast_reg<bits<8> opc, string OpcodeStr, RegisterClass RC,
7396                          Intrinsic Int> :
7397   AVX28I<opc, MRMSrcReg, (outs RC:$dst), (ins VR128:$src),
7398          !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
7399          [(set RC:$dst, (Int VR128:$src))]>, VEX;
7400
7401 let ExeDomain = SSEPackedSingle in {
7402   def VBROADCASTSSrm  : avx_broadcast<0x18, "vbroadcastss", VR128, f32mem,
7403                                       int_x86_avx_vbroadcast_ss>;
7404   def VBROADCASTSSYrm : avx_broadcast<0x18, "vbroadcastss", VR256, f32mem,
7405                                       int_x86_avx_vbroadcast_ss_256>;
7406 }
7407 let ExeDomain = SSEPackedDouble in
7408 def VBROADCASTSDrm  : avx_broadcast<0x19, "vbroadcastsd", VR256, f64mem,
7409                                     int_x86_avx_vbroadcast_sd_256>;
7410 def VBROADCASTF128 : avx_broadcast<0x1A, "vbroadcastf128", VR256, f128mem,
7411                                    int_x86_avx_vbroadcastf128_pd_256>;
7412
7413 let ExeDomain = SSEPackedSingle in {
7414   def VBROADCASTSSrr  : avx2_broadcast_reg<0x18, "vbroadcastss", VR128,
7415                                            int_x86_avx2_vbroadcast_ss_ps>;
7416   def VBROADCASTSSYrr : avx2_broadcast_reg<0x18, "vbroadcastss", VR256,
7417                                            int_x86_avx2_vbroadcast_ss_ps_256>;
7418 }
7419 let ExeDomain = SSEPackedDouble in
7420 def VBROADCASTSDrr  : avx2_broadcast_reg<0x19, "vbroadcastsd", VR256,
7421                                          int_x86_avx2_vbroadcast_sd_pd_256>;
7422
7423 let Predicates = [HasAVX2] in
7424 def VBROADCASTI128 : avx_broadcast<0x5A, "vbroadcasti128", VR256, i128mem,
7425                                    int_x86_avx2_vbroadcasti128>;
7426
7427 let Predicates = [HasAVX] in
7428 def : Pat<(int_x86_avx_vbroadcastf128_ps_256 addr:$src),
7429           (VBROADCASTF128 addr:$src)>;
7430
7431
7432 //===----------------------------------------------------------------------===//
7433 // VINSERTF128 - Insert packed floating-point values
7434 //
7435 let neverHasSideEffects = 1, ExeDomain = SSEPackedSingle in {
7436 def VINSERTF128rr : AVXAIi8<0x18, MRMSrcReg, (outs VR256:$dst),
7437           (ins VR256:$src1, VR128:$src2, i8imm:$src3),
7438           "vinsertf128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7439           []>, VEX_4V;
7440 let mayLoad = 1 in
7441 def VINSERTF128rm : AVXAIi8<0x18, MRMSrcMem, (outs VR256:$dst),
7442           (ins VR256:$src1, f128mem:$src2, i8imm:$src3),
7443           "vinsertf128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7444           []>, VEX_4V;
7445 }
7446
7447 let Predicates = [HasAVX] in {
7448 def : Pat<(int_x86_avx_vinsertf128_pd_256 VR256:$src1, VR128:$src2, imm:$src3),
7449           (VINSERTF128rr VR256:$src1, VR128:$src2, imm:$src3)>;
7450 def : Pat<(int_x86_avx_vinsertf128_ps_256 VR256:$src1, VR128:$src2, imm:$src3),
7451           (VINSERTF128rr VR256:$src1, VR128:$src2, imm:$src3)>;
7452 def : Pat<(int_x86_avx_vinsertf128_si_256 VR256:$src1, VR128:$src2, imm:$src3),
7453           (VINSERTF128rr VR256:$src1, VR128:$src2, imm:$src3)>;
7454 }
7455
7456 //===----------------------------------------------------------------------===//
7457 // VEXTRACTF128 - Extract packed floating-point values
7458 //
7459 let neverHasSideEffects = 1, ExeDomain = SSEPackedSingle in {
7460 def VEXTRACTF128rr : AVXAIi8<0x19, MRMDestReg, (outs VR128:$dst),
7461           (ins VR256:$src1, i8imm:$src2),
7462           "vextractf128\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7463           []>, VEX;
7464 let mayStore = 1 in
7465 def VEXTRACTF128mr : AVXAIi8<0x19, MRMDestMem, (outs),
7466           (ins f128mem:$dst, VR256:$src1, i8imm:$src2),
7467           "vextractf128\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7468           []>, VEX;
7469 }
7470
7471 let Predicates = [HasAVX] in {
7472 def : Pat<(int_x86_avx_vextractf128_pd_256 VR256:$src1, imm:$src2),
7473           (VEXTRACTF128rr VR256:$src1, imm:$src2)>;
7474 def : Pat<(int_x86_avx_vextractf128_ps_256 VR256:$src1, imm:$src2),
7475           (VEXTRACTF128rr VR256:$src1, imm:$src2)>;
7476 def : Pat<(int_x86_avx_vextractf128_si_256 VR256:$src1, imm:$src2),
7477           (VEXTRACTF128rr VR256:$src1, imm:$src2)>;
7478 }
7479
7480 //===----------------------------------------------------------------------===//
7481 // VMASKMOV - Conditional SIMD Packed Loads and Stores
7482 //
7483 multiclass avx_movmask_rm<bits<8> opc_rm, bits<8> opc_mr, string OpcodeStr,
7484                           Intrinsic IntLd, Intrinsic IntLd256,
7485                           Intrinsic IntSt, Intrinsic IntSt256> {
7486   def rm  : AVX8I<opc_rm, MRMSrcMem, (outs VR128:$dst),
7487              (ins VR128:$src1, f128mem:$src2),
7488              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7489              [(set VR128:$dst, (IntLd addr:$src2, VR128:$src1))]>,
7490              VEX_4V;
7491   def Yrm : AVX8I<opc_rm, MRMSrcMem, (outs VR256:$dst),
7492              (ins VR256:$src1, f256mem:$src2),
7493              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7494              [(set VR256:$dst, (IntLd256 addr:$src2, VR256:$src1))]>,
7495              VEX_4V;
7496   def mr  : AVX8I<opc_mr, MRMDestMem, (outs),
7497              (ins f128mem:$dst, VR128:$src1, VR128:$src2),
7498              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7499              [(IntSt addr:$dst, VR128:$src1, VR128:$src2)]>, VEX_4V;
7500   def Ymr : AVX8I<opc_mr, MRMDestMem, (outs),
7501              (ins f256mem:$dst, VR256:$src1, VR256:$src2),
7502              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7503              [(IntSt256 addr:$dst, VR256:$src1, VR256:$src2)]>, VEX_4V;
7504 }
7505
7506 let ExeDomain = SSEPackedSingle in
7507 defm VMASKMOVPS : avx_movmask_rm<0x2C, 0x2E, "vmaskmovps",
7508                                  int_x86_avx_maskload_ps,
7509                                  int_x86_avx_maskload_ps_256,
7510                                  int_x86_avx_maskstore_ps,
7511                                  int_x86_avx_maskstore_ps_256>;
7512 let ExeDomain = SSEPackedDouble in
7513 defm VMASKMOVPD : avx_movmask_rm<0x2D, 0x2F, "vmaskmovpd",
7514                                  int_x86_avx_maskload_pd,
7515                                  int_x86_avx_maskload_pd_256,
7516                                  int_x86_avx_maskstore_pd,
7517                                  int_x86_avx_maskstore_pd_256>;
7518
7519 //===----------------------------------------------------------------------===//
7520 // VPERMIL - Permute Single and Double Floating-Point Values
7521 //
7522 multiclass avx_permil<bits<8> opc_rm, bits<8> opc_rmi, string OpcodeStr,
7523                       RegisterClass RC, X86MemOperand x86memop_f,
7524                       X86MemOperand x86memop_i, PatFrag f_frag, PatFrag i_frag,
7525                       Intrinsic IntVar, Intrinsic IntImm> {
7526   def rr  : AVX8I<opc_rm, MRMSrcReg, (outs RC:$dst),
7527              (ins RC:$src1, RC:$src2),
7528              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7529              [(set RC:$dst, (IntVar RC:$src1, RC:$src2))]>, VEX_4V;
7530   def rm  : AVX8I<opc_rm, MRMSrcMem, (outs RC:$dst),
7531              (ins RC:$src1, x86memop_i:$src2),
7532              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7533              [(set RC:$dst, (IntVar RC:$src1,
7534                              (bitconvert (i_frag addr:$src2))))]>, VEX_4V;
7535
7536   def ri  : AVXAIi8<opc_rmi, MRMSrcReg, (outs RC:$dst),
7537              (ins RC:$src1, i8imm:$src2),
7538              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7539              [(set RC:$dst, (IntImm RC:$src1, imm:$src2))]>, VEX;
7540   def mi  : AVXAIi8<opc_rmi, MRMSrcMem, (outs RC:$dst),
7541              (ins x86memop_f:$src1, i8imm:$src2),
7542              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7543              [(set RC:$dst, (IntImm (f_frag addr:$src1), imm:$src2))]>, VEX;
7544 }
7545
7546 let ExeDomain = SSEPackedSingle in {
7547   defm VPERMILPS  : avx_permil<0x0C, 0x04, "vpermilps", VR128, f128mem, i128mem,
7548                                memopv4f32, memopv2i64,
7549                                int_x86_avx_vpermilvar_ps,
7550                                int_x86_avx_vpermil_ps>;
7551   defm VPERMILPSY : avx_permil<0x0C, 0x04, "vpermilps", VR256, f256mem, i256mem,
7552                                memopv8f32, memopv4i64,
7553                                int_x86_avx_vpermilvar_ps_256,
7554                                int_x86_avx_vpermil_ps_256>;
7555 }
7556 let ExeDomain = SSEPackedDouble in {
7557   defm VPERMILPD  : avx_permil<0x0D, 0x05, "vpermilpd", VR128, f128mem, i128mem,
7558                                memopv2f64, memopv2i64,
7559                                int_x86_avx_vpermilvar_pd,
7560                                int_x86_avx_vpermil_pd>;
7561   defm VPERMILPDY : avx_permil<0x0D, 0x05, "vpermilpd", VR256, f256mem, i256mem,
7562                                memopv4f64, memopv4i64,
7563                                int_x86_avx_vpermilvar_pd_256,
7564                                int_x86_avx_vpermil_pd_256>;
7565 }
7566
7567 let Predicates = [HasAVX] in {
7568 def : Pat<(v8f32 (X86VPermilp VR256:$src1, (i8 imm:$imm))),
7569           (VPERMILPSYri VR256:$src1, imm:$imm)>;
7570 def : Pat<(v4f64 (X86VPermilp VR256:$src1, (i8 imm:$imm))),
7571           (VPERMILPDYri VR256:$src1, imm:$imm)>;
7572 def : Pat<(v8i32 (X86VPermilp VR256:$src1, (i8 imm:$imm))),
7573           (VPERMILPSYri VR256:$src1, imm:$imm)>;
7574 def : Pat<(v4i64 (X86VPermilp VR256:$src1, (i8 imm:$imm))),
7575           (VPERMILPDYri VR256:$src1, imm:$imm)>;
7576 def : Pat<(v8f32 (X86VPermilp (memopv8f32 addr:$src1), (i8 imm:$imm))),
7577           (VPERMILPSYmi addr:$src1, imm:$imm)>;
7578 def : Pat<(v4f64 (X86VPermilp (memopv4f64 addr:$src1), (i8 imm:$imm))),
7579           (VPERMILPDYmi addr:$src1, imm:$imm)>;
7580 def : Pat<(v8i32 (X86VPermilp (bc_v8i32 (memopv4i64 addr:$src1)),
7581                                (i8 imm:$imm))),
7582           (VPERMILPSYmi addr:$src1, imm:$imm)>;
7583 def : Pat<(v4i64 (X86VPermilp (memopv4i64 addr:$src1), (i8 imm:$imm))),
7584           (VPERMILPDYmi addr:$src1, imm:$imm)>;
7585 }
7586
7587 //===----------------------------------------------------------------------===//
7588 // VPERM2F128 - Permute Floating-Point Values in 128-bit chunks
7589 //
7590 let neverHasSideEffects = 1, ExeDomain = SSEPackedSingle in {
7591 def VPERM2F128rr : AVXAIi8<0x06, MRMSrcReg, (outs VR256:$dst),
7592           (ins VR256:$src1, VR256:$src2, i8imm:$src3),
7593           "vperm2f128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7594           []>, VEX_4V;
7595 let mayLoad = 1 in
7596 def VPERM2F128rm : AVXAIi8<0x06, MRMSrcMem, (outs VR256:$dst),
7597           (ins VR256:$src1, f256mem:$src2, i8imm:$src3),
7598           "vperm2f128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7599           []>, VEX_4V;
7600 }
7601
7602 let Predicates = [HasAVX] in {
7603 def : Pat<(int_x86_avx_vperm2f128_ps_256 VR256:$src1, VR256:$src2, imm:$src3),
7604           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$src3)>;
7605 def : Pat<(int_x86_avx_vperm2f128_pd_256 VR256:$src1, VR256:$src2, imm:$src3),
7606           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$src3)>;
7607 def : Pat<(int_x86_avx_vperm2f128_si_256 VR256:$src1, VR256:$src2, imm:$src3),
7608           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$src3)>;
7609
7610 def : Pat<(int_x86_avx_vperm2f128_ps_256
7611                   VR256:$src1, (memopv8f32 addr:$src2), imm:$src3),
7612           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$src3)>;
7613 def : Pat<(int_x86_avx_vperm2f128_pd_256
7614                   VR256:$src1, (memopv4f64 addr:$src2), imm:$src3),
7615           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$src3)>;
7616 def : Pat<(int_x86_avx_vperm2f128_si_256
7617                   VR256:$src1, (bc_v8i32 (memopv4i64 addr:$src2)), imm:$src3),
7618           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$src3)>;
7619 }
7620
7621 //===----------------------------------------------------------------------===//
7622 // VZERO - Zero YMM registers
7623 //
7624 let Defs = [YMM0, YMM1, YMM2, YMM3, YMM4, YMM5, YMM6, YMM7,
7625             YMM8, YMM9, YMM10, YMM11, YMM12, YMM13, YMM14, YMM15] in {
7626   // Zero All YMM registers
7627   def VZEROALL : I<0x77, RawFrm, (outs), (ins), "vzeroall",
7628                   [(int_x86_avx_vzeroall)]>, TB, VEX, VEX_L, Requires<[HasAVX]>;
7629
7630   // Zero Upper bits of YMM registers
7631   def VZEROUPPER : I<0x77, RawFrm, (outs), (ins), "vzeroupper",
7632                      [(int_x86_avx_vzeroupper)]>, TB, VEX, Requires<[HasAVX]>;
7633 }
7634
7635 //===----------------------------------------------------------------------===//
7636 // Half precision conversion instructions
7637 //===----------------------------------------------------------------------===//
7638 multiclass f16c_ph2ps<RegisterClass RC, X86MemOperand x86memop, Intrinsic Int> {
7639 let Predicates = [HasAVX, HasF16C] in {
7640   def rr : I<0x13, MRMSrcReg, (outs RC:$dst), (ins VR128:$src),
7641              "vcvtph2ps\t{$src, $dst|$dst, $src}",
7642              [(set RC:$dst, (Int VR128:$src))]>,
7643              T8, OpSize, VEX;
7644   let neverHasSideEffects = 1, mayLoad = 1 in
7645   def rm : I<0x13, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
7646              "vcvtph2ps\t{$src, $dst|$dst, $src}", []>, T8, OpSize, VEX;
7647 }
7648 }
7649
7650 multiclass f16c_ps2ph<RegisterClass RC, X86MemOperand x86memop, Intrinsic Int> {
7651 let Predicates = [HasAVX, HasF16C] in {
7652   def rr : Ii8<0x1D, MRMDestReg, (outs VR128:$dst),
7653                (ins RC:$src1, i32i8imm:$src2),
7654                "vcvtps2ph\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7655                [(set VR128:$dst, (Int RC:$src1, imm:$src2))]>,
7656                TA, OpSize, VEX;
7657   let neverHasSideEffects = 1, mayLoad = 1 in
7658   def mr : Ii8<0x1D, MRMDestMem, (outs x86memop:$dst),
7659                (ins RC:$src1, i32i8imm:$src2),
7660                "vcvtps2ph\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>,
7661                TA, OpSize, VEX;
7662 }
7663 }
7664
7665 defm VCVTPH2PS  : f16c_ph2ps<VR128, f64mem, int_x86_vcvtph2ps_128>;
7666 defm VCVTPH2PSY : f16c_ph2ps<VR256, f128mem, int_x86_vcvtph2ps_256>;
7667 defm VCVTPS2PH  : f16c_ps2ph<VR128, f64mem, int_x86_vcvtps2ph_128>;
7668 defm VCVTPS2PHY : f16c_ps2ph<VR256, f128mem, int_x86_vcvtps2ph_256>;
7669
7670 //===----------------------------------------------------------------------===//
7671 // AVX2 Instructions
7672 //===----------------------------------------------------------------------===//
7673
7674 /// AVX2_binop_rmi_int - AVX2 binary operator with 8-bit immediate
7675 multiclass AVX2_binop_rmi_int<bits<8> opc, string OpcodeStr,
7676                  Intrinsic IntId, RegisterClass RC, PatFrag memop_frag,
7677                  X86MemOperand x86memop> {
7678   let isCommutable = 1 in
7679   def rri : AVX2AIi8<opc, MRMSrcReg, (outs RC:$dst),
7680         (ins RC:$src1, RC:$src2, u32u8imm:$src3),
7681         !strconcat(OpcodeStr,
7682             "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
7683         [(set RC:$dst, (IntId RC:$src1, RC:$src2, imm:$src3))]>,
7684         VEX_4V;
7685   def rmi : AVX2AIi8<opc, MRMSrcMem, (outs RC:$dst),
7686         (ins RC:$src1, x86memop:$src2, u32u8imm:$src3),
7687         !strconcat(OpcodeStr,
7688             "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
7689         [(set RC:$dst,
7690           (IntId RC:$src1,
7691            (bitconvert (memop_frag addr:$src2)), imm:$src3))]>,
7692         VEX_4V;
7693 }
7694
7695 let isCommutable = 0 in {
7696 defm VPBLENDD : AVX2_binop_rmi_int<0x02, "vpblendd", int_x86_avx2_pblendd_128,
7697                                    VR128, memopv2i64, i128mem>;
7698 defm VPBLENDDY : AVX2_binop_rmi_int<0x02, "vpblendd", int_x86_avx2_pblendd_256,
7699                                     VR256, memopv4i64, i256mem>;
7700 }
7701
7702 //===----------------------------------------------------------------------===//
7703 // VPBROADCAST - Load from memory and broadcast to all elements of the
7704 //               destination operand
7705 //
7706 multiclass avx2_broadcast<bits<8> opc, string OpcodeStr,
7707                           X86MemOperand x86memop, PatFrag ld_frag,
7708                           Intrinsic Int128, Intrinsic Int256> {
7709   def rr : AVX28I<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
7710                   !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
7711                   [(set VR128:$dst, (Int128 VR128:$src))]>, VEX;
7712   def rm : AVX28I<opc, MRMSrcMem, (outs VR128:$dst), (ins x86memop:$src),
7713                   !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
7714                   [(set VR128:$dst,
7715                     (Int128 (scalar_to_vector (ld_frag addr:$src))))]>, VEX;
7716   def Yrr : AVX28I<opc, MRMSrcReg, (outs VR256:$dst), (ins VR128:$src),
7717                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
7718                    [(set VR256:$dst, (Int256 VR128:$src))]>, VEX;
7719   def Yrm : AVX28I<opc, MRMSrcMem, (outs VR256:$dst), (ins x86memop:$src),
7720                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
7721                    [(set VR256:$dst,
7722                     (Int256 (scalar_to_vector (ld_frag addr:$src))))]>, VEX;
7723 }
7724
7725 defm VPBROADCASTB  : avx2_broadcast<0x78, "vpbroadcastb", i8mem, loadi8,
7726                                     int_x86_avx2_pbroadcastb_128,
7727                                     int_x86_avx2_pbroadcastb_256>;
7728 defm VPBROADCASTW  : avx2_broadcast<0x79, "vpbroadcastw", i16mem, loadi16,
7729                                     int_x86_avx2_pbroadcastw_128,
7730                                     int_x86_avx2_pbroadcastw_256>;
7731 defm VPBROADCASTD  : avx2_broadcast<0x58, "vpbroadcastd", i32mem, loadi32,
7732                                     int_x86_avx2_pbroadcastd_128,
7733                                     int_x86_avx2_pbroadcastd_256>;
7734 defm VPBROADCASTQ  : avx2_broadcast<0x59, "vpbroadcastq", i64mem, loadi64,
7735                                     int_x86_avx2_pbroadcastq_128,
7736                                     int_x86_avx2_pbroadcastq_256>;
7737
7738 let Predicates = [HasAVX2] in {
7739   def : Pat<(v16i8 (X86VBroadcast (loadi8 addr:$src))),
7740           (VPBROADCASTBrm addr:$src)>;
7741   def : Pat<(v32i8 (X86VBroadcast (loadi8 addr:$src))),
7742           (VPBROADCASTBYrm addr:$src)>;
7743   def : Pat<(v8i16 (X86VBroadcast (loadi16 addr:$src))),
7744           (VPBROADCASTWrm addr:$src)>;
7745   def : Pat<(v16i16 (X86VBroadcast (loadi16 addr:$src))),
7746           (VPBROADCASTWYrm addr:$src)>;
7747   def : Pat<(v4i32 (X86VBroadcast (loadi32 addr:$src))),
7748           (VPBROADCASTDrm addr:$src)>;
7749   def : Pat<(v8i32 (X86VBroadcast (loadi32 addr:$src))),
7750           (VPBROADCASTDYrm addr:$src)>;
7751   def : Pat<(v2i64 (X86VBroadcast (loadi64 addr:$src))),
7752           (VPBROADCASTQrm addr:$src)>;
7753   def : Pat<(v4i64 (X86VBroadcast (loadi64 addr:$src))),
7754           (VPBROADCASTQYrm addr:$src)>;
7755 }
7756
7757 // AVX1 broadcast patterns
7758 let Predicates = [HasAVX] in {
7759 def : Pat<(v8i32 (X86VBroadcast (loadi32 addr:$src))),
7760           (VBROADCASTSSYrm addr:$src)>;
7761 def : Pat<(v4i64 (X86VBroadcast (loadi64 addr:$src))),
7762           (VBROADCASTSDrm addr:$src)>;
7763 def : Pat<(v8f32 (X86VBroadcast (loadf32 addr:$src))),
7764           (VBROADCASTSSYrm addr:$src)>;
7765 def : Pat<(v4f64 (X86VBroadcast (loadf64 addr:$src))),
7766           (VBROADCASTSDrm addr:$src)>;
7767
7768 def : Pat<(v4f32 (X86VBroadcast (loadf32 addr:$src))),
7769           (VBROADCASTSSrm addr:$src)>;
7770 def : Pat<(v4i32 (X86VBroadcast (loadi32 addr:$src))),
7771           (VBROADCASTSSrm addr:$src)>;
7772 }
7773
7774 //===----------------------------------------------------------------------===//
7775 // VPERM - Permute instructions
7776 //
7777
7778 multiclass avx2_perm<bits<8> opc, string OpcodeStr, PatFrag mem_frag,
7779                      Intrinsic Int> {
7780   def Yrr : AVX28I<opc, MRMSrcReg, (outs VR256:$dst),
7781                    (ins VR256:$src1, VR256:$src2),
7782                    !strconcat(OpcodeStr,
7783                        "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7784                    [(set VR256:$dst, (Int VR256:$src1, VR256:$src2))]>, VEX_4V;
7785   def Yrm : AVX28I<opc, MRMSrcMem, (outs VR256:$dst),
7786                    (ins VR256:$src1, i256mem:$src2),
7787                    !strconcat(OpcodeStr,
7788                        "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7789                    [(set VR256:$dst, (Int VR256:$src1,
7790                                       (bitconvert (mem_frag addr:$src2))))]>,
7791                    VEX_4V;
7792 }
7793
7794 defm VPERMD : avx2_perm<0x36, "vpermd", memopv4i64, int_x86_avx2_permd>;
7795 let ExeDomain = SSEPackedSingle in
7796 defm VPERMPS : avx2_perm<0x16, "vpermps", memopv8f32, int_x86_avx2_permps>;
7797
7798 multiclass avx2_perm_imm<bits<8> opc, string OpcodeStr, PatFrag mem_frag,
7799                          Intrinsic Int> {
7800   def Yrr : AVX2AIi8<opc, MRMSrcReg, (outs VR256:$dst),
7801                      (ins VR256:$src1, i8imm:$src2),
7802                      !strconcat(OpcodeStr,
7803                          "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7804                      [(set VR256:$dst, (Int VR256:$src1, imm:$src2))]>, VEX;
7805   def Yrm : AVX2AIi8<opc, MRMSrcMem, (outs VR256:$dst),
7806                      (ins i256mem:$src1, i8imm:$src2),
7807                      !strconcat(OpcodeStr,
7808                          "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7809                      [(set VR256:$dst, (Int (mem_frag addr:$src1), imm:$src2))]>,
7810                      VEX;
7811 }
7812
7813 defm VPERMQ : avx2_perm_imm<0x00, "vpermq", memopv4i64, int_x86_avx2_permq>,
7814                             VEX_W;
7815 let ExeDomain = SSEPackedDouble in
7816 defm VPERMPD : avx2_perm_imm<0x01, "vpermpd", memopv4f64, int_x86_avx2_permpd>,
7817                              VEX_W;
7818
7819 //===----------------------------------------------------------------------===//
7820 // VPERM2I128 - Permute Floating-Point Values in 128-bit chunks
7821 //
7822 def VPERM2I128rr : AVX2AIi8<0x46, MRMSrcReg, (outs VR256:$dst),
7823           (ins VR256:$src1, VR256:$src2, i8imm:$src3),
7824           "vperm2i128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7825           [(set VR256:$dst,
7826            (int_x86_avx2_vperm2i128 VR256:$src1, VR256:$src2, imm:$src3))]>,
7827           VEX_4V;
7828 def VPERM2I128rm : AVX2AIi8<0x46, MRMSrcMem, (outs VR256:$dst),
7829           (ins VR256:$src1, f256mem:$src2, i8imm:$src3),
7830           "vperm2i128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7831           [(set VR256:$dst,
7832            (int_x86_avx2_vperm2i128 VR256:$src1, (memopv4i64 addr:$src2),
7833             imm:$src3))]>,
7834           VEX_4V;
7835
7836 let Predicates = [HasAVX2] in {
7837 def : Pat<(v8i32 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
7838           (VPERM2I128rr VR256:$src1, VR256:$src2, imm:$imm)>;
7839 def : Pat<(v4i64 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
7840           (VPERM2I128rr VR256:$src1, VR256:$src2, imm:$imm)>;
7841 def : Pat<(v32i8 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
7842           (VPERM2I128rr VR256:$src1, VR256:$src2, imm:$imm)>;
7843 def : Pat<(v16i16 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
7844           (VPERM2I128rr VR256:$src1, VR256:$src2, imm:$imm)>;
7845
7846 def : Pat<(v32i8 (X86VPerm2x128 VR256:$src1, (bc_v32i8 (memopv4i64 addr:$src2)),
7847                   (i8 imm:$imm))),
7848           (VPERM2I128rm VR256:$src1, addr:$src2, imm:$imm)>;
7849 def : Pat<(v16i16 (X86VPerm2x128 VR256:$src1,
7850                    (bc_v16i16 (memopv4i64 addr:$src2)), (i8 imm:$imm))),
7851           (VPERM2I128rm VR256:$src1, addr:$src2, imm:$imm)>;
7852 def : Pat<(v8i32 (X86VPerm2x128 VR256:$src1, (bc_v8i32 (memopv4i64 addr:$src2)),
7853                   (i8 imm:$imm))),
7854           (VPERM2I128rm VR256:$src1, addr:$src2, imm:$imm)>;
7855 def : Pat<(v4i64 (X86VPerm2x128 VR256:$src1, (memopv4i64 addr:$src2),
7856                   (i8 imm:$imm))),
7857           (VPERM2I128rm VR256:$src1, addr:$src2, imm:$imm)>;
7858 }
7859
7860 // AVX1 patterns
7861 let Predicates = [HasAVX] in {
7862 def : Pat<(v8f32 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
7863           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
7864 def : Pat<(v8i32 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
7865           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
7866 def : Pat<(v4i64 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
7867           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
7868 def : Pat<(v4f64 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
7869           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
7870 def : Pat<(v32i8 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
7871           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
7872 def : Pat<(v16i16 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
7873           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
7874
7875 def : Pat<(v8f32 (X86VPerm2x128 VR256:$src1,
7876                   (memopv8f32 addr:$src2), (i8 imm:$imm))),
7877           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$imm)>;
7878 def : Pat<(v8i32 (X86VPerm2x128 VR256:$src1,
7879                   (bc_v8i32 (memopv4i64 addr:$src2)), (i8 imm:$imm))),
7880           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$imm)>;
7881 def : Pat<(v4i64 (X86VPerm2x128 VR256:$src1,
7882                   (memopv4i64 addr:$src2), (i8 imm:$imm))),
7883           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$imm)>;
7884 def : Pat<(v4f64 (X86VPerm2x128 VR256:$src1,
7885                   (memopv4f64 addr:$src2), (i8 imm:$imm))),
7886           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$imm)>;
7887 def : Pat<(v32i8 (X86VPerm2x128 VR256:$src1,
7888                   (bc_v32i8 (memopv4i64 addr:$src2)), (i8 imm:$imm))),
7889           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$imm)>;
7890 def : Pat<(v16i16 (X86VPerm2x128 VR256:$src1,
7891                   (bc_v16i16 (memopv4i64 addr:$src2)), (i8 imm:$imm))),
7892           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$imm)>;
7893 }
7894
7895
7896 //===----------------------------------------------------------------------===//
7897 // VINSERTI128 - Insert packed integer values
7898 //
7899 def VINSERTI128rr : AVX2AIi8<0x38, MRMSrcReg, (outs VR256:$dst),
7900           (ins VR256:$src1, VR128:$src2, i8imm:$src3),
7901           "vinserti128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7902           [(set VR256:$dst,
7903             (int_x86_avx2_vinserti128 VR256:$src1, VR128:$src2, imm:$src3))]>,
7904           VEX_4V;
7905 def VINSERTI128rm : AVX2AIi8<0x38, MRMSrcMem, (outs VR256:$dst),
7906           (ins VR256:$src1, i128mem:$src2, i8imm:$src3),
7907           "vinserti128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7908           [(set VR256:$dst,
7909             (int_x86_avx2_vinserti128 VR256:$src1, (memopv2i64 addr:$src2),
7910              imm:$src3))]>, VEX_4V;
7911
7912 let Predicates = [HasAVX2] in {
7913 def : Pat<(vinsertf128_insert:$ins (v4i64 VR256:$src1), (v2i64 VR128:$src2),
7914                                    (i32 imm)),
7915           (VINSERTI128rr VR256:$src1, VR128:$src2,
7916                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
7917 def : Pat<(vinsertf128_insert:$ins (v8i32 VR256:$src1), (v4i32 VR128:$src2),
7918                                    (i32 imm)),
7919           (VINSERTI128rr VR256:$src1, VR128:$src2,
7920                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
7921 def : Pat<(vinsertf128_insert:$ins (v32i8 VR256:$src1), (v16i8 VR128:$src2),
7922                                    (i32 imm)),
7923           (VINSERTI128rr VR256:$src1, VR128:$src2,
7924                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
7925 def : Pat<(vinsertf128_insert:$ins (v16i16 VR256:$src1), (v8i16 VR128:$src2),
7926                                    (i32 imm)),
7927           (VINSERTI128rr VR256:$src1, VR128:$src2,
7928                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
7929 }
7930
7931 // AVX1 patterns
7932 let Predicates = [HasAVX] in {
7933 def : Pat<(vinsertf128_insert:$ins (v8f32 VR256:$src1), (v4f32 VR128:$src2),
7934                                    (i32 imm)),
7935           (VINSERTF128rr VR256:$src1, VR128:$src2,
7936                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
7937 def : Pat<(vinsertf128_insert:$ins (v4f64 VR256:$src1), (v2f64 VR128:$src2),
7938                                    (i32 imm)),
7939           (VINSERTF128rr VR256:$src1, VR128:$src2,
7940                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
7941 def : Pat<(vinsertf128_insert:$ins (v4i64 VR256:$src1), (v2i64 VR128:$src2),
7942                                    (i32 imm)),
7943           (VINSERTF128rr VR256:$src1, VR128:$src2,
7944                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
7945 def : Pat<(vinsertf128_insert:$ins (v8i32 VR256:$src1), (v4i32 VR128:$src2),
7946                                    (i32 imm)),
7947           (VINSERTF128rr VR256:$src1, VR128:$src2,
7948                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
7949 def : Pat<(vinsertf128_insert:$ins (v32i8 VR256:$src1), (v16i8 VR128:$src2),
7950                                    (i32 imm)),
7951           (VINSERTF128rr VR256:$src1, VR128:$src2,
7952                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
7953 def : Pat<(vinsertf128_insert:$ins (v16i16 VR256:$src1), (v8i16 VR128:$src2),
7954                                    (i32 imm)),
7955           (VINSERTF128rr VR256:$src1, VR128:$src2,
7956                          (INSERT_get_vinsertf128_imm VR256:$ins))>;
7957 }
7958
7959 //===----------------------------------------------------------------------===//
7960 // VEXTRACTI128 - Extract packed integer values
7961 //
7962 def VEXTRACTI128rr : AVX2AIi8<0x39, MRMDestReg, (outs VR128:$dst),
7963           (ins VR256:$src1, i8imm:$src2),
7964           "vextracti128\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7965           [(set VR128:$dst,
7966             (int_x86_avx2_vextracti128 VR256:$src1, imm:$src2))]>,
7967           VEX;
7968 let neverHasSideEffects = 1, mayStore = 1 in
7969 def VEXTRACTI128mr : AVX2AIi8<0x39, MRMDestMem, (outs),
7970           (ins i128mem:$dst, VR256:$src1, i8imm:$src2),
7971           "vextracti128\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>, VEX;
7972
7973 let Predicates = [HasAVX2] in {
7974 def : Pat<(vextractf128_extract:$ext VR256:$src1, (i32 imm)),
7975           (v2i64 (VEXTRACTI128rr
7976                     (v4i64 VR256:$src1),
7977                     (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
7978 def : Pat<(vextractf128_extract:$ext VR256:$src1, (i32 imm)),
7979           (v4i32 (VEXTRACTI128rr
7980                     (v8i32 VR256:$src1),
7981                     (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
7982 def : Pat<(vextractf128_extract:$ext VR256:$src1, (i32 imm)),
7983           (v8i16 (VEXTRACTI128rr
7984                     (v16i16 VR256:$src1),
7985                     (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
7986 def : Pat<(vextractf128_extract:$ext VR256:$src1, (i32 imm)),
7987           (v16i8 (VEXTRACTI128rr
7988                     (v32i8 VR256:$src1),
7989                     (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
7990 }
7991
7992 // AVX1 patterns
7993 let Predicates = [HasAVX] in {
7994 def : Pat<(vextractf128_extract:$ext VR256:$src1, (i32 imm)),
7995           (v4f32 (VEXTRACTF128rr
7996                     (v8f32 VR256:$src1),
7997                     (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
7998 def : Pat<(vextractf128_extract:$ext VR256:$src1, (i32 imm)),
7999           (v2f64 (VEXTRACTF128rr
8000                     (v4f64 VR256:$src1),
8001                     (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
8002 def : Pat<(vextractf128_extract:$ext VR256:$src1, (i32 imm)),
8003           (v2i64 (VEXTRACTF128rr
8004                     (v4i64 VR256:$src1),
8005                     (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
8006 def : Pat<(vextractf128_extract:$ext VR256:$src1, (i32 imm)),
8007           (v4i32 (VEXTRACTF128rr
8008                     (v8i32 VR256:$src1),
8009                     (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
8010 def : Pat<(vextractf128_extract:$ext VR256:$src1, (i32 imm)),
8011           (v8i16 (VEXTRACTF128rr
8012                     (v16i16 VR256:$src1),
8013                     (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
8014 def : Pat<(vextractf128_extract:$ext VR256:$src1, (i32 imm)),
8015           (v16i8 (VEXTRACTF128rr
8016                     (v32i8 VR256:$src1),
8017                     (EXTRACT_get_vextractf128_imm VR128:$ext)))>;
8018 }
8019
8020 //===----------------------------------------------------------------------===//
8021 // VPMASKMOV - Conditional SIMD Integer Packed Loads and Stores
8022 //
8023 multiclass avx2_pmovmask<string OpcodeStr,
8024                          Intrinsic IntLd128, Intrinsic IntLd256,
8025                          Intrinsic IntSt128, Intrinsic IntSt256> {
8026   def rm  : AVX28I<0x8c, MRMSrcMem, (outs VR128:$dst),
8027              (ins VR128:$src1, i128mem:$src2),
8028              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8029              [(set VR128:$dst, (IntLd128 addr:$src2, VR128:$src1))]>, VEX_4V;
8030   def Yrm : AVX28I<0x8c, MRMSrcMem, (outs VR256:$dst),
8031              (ins VR256:$src1, i256mem:$src2),
8032              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8033              [(set VR256:$dst, (IntLd256 addr:$src2, VR256:$src1))]>, VEX_4V;
8034   def mr  : AVX28I<0x8e, MRMDestMem, (outs),
8035              (ins i128mem:$dst, VR128:$src1, VR128:$src2),
8036              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8037              [(IntSt128 addr:$dst, VR128:$src1, VR128:$src2)]>, VEX_4V;
8038   def Ymr : AVX28I<0x8e, MRMDestMem, (outs),
8039              (ins i256mem:$dst, VR256:$src1, VR256:$src2),
8040              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8041              [(IntSt256 addr:$dst, VR256:$src1, VR256:$src2)]>, VEX_4V;
8042 }
8043
8044 defm VPMASKMOVD : avx2_pmovmask<"vpmaskmovd",
8045                                 int_x86_avx2_maskload_d,
8046                                 int_x86_avx2_maskload_d_256,
8047                                 int_x86_avx2_maskstore_d,
8048                                 int_x86_avx2_maskstore_d_256>;
8049 defm VPMASKMOVQ : avx2_pmovmask<"vpmaskmovq",
8050                                 int_x86_avx2_maskload_q,
8051                                 int_x86_avx2_maskload_q_256,
8052                                 int_x86_avx2_maskstore_q,
8053                                 int_x86_avx2_maskstore_q_256>, VEX_W;
8054
8055
8056 //===----------------------------------------------------------------------===//
8057 // Variable Bit Shifts
8058 //
8059 multiclass avx2_var_shift<bits<8> opc, string OpcodeStr, SDNode OpNode,
8060                           ValueType vt128, ValueType vt256> {
8061   def rr  : AVX28I<opc, MRMSrcReg, (outs VR128:$dst),
8062              (ins VR128:$src1, VR128:$src2),
8063              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8064              [(set VR128:$dst,
8065                (vt128 (OpNode VR128:$src1, (vt128 VR128:$src2))))]>,
8066              VEX_4V;
8067   def rm  : AVX28I<opc, MRMSrcMem, (outs VR128:$dst),
8068              (ins VR128:$src1, i128mem:$src2),
8069              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8070              [(set VR128:$dst,
8071                (vt128 (OpNode VR128:$src1,
8072                        (vt128 (bitconvert (memopv2i64 addr:$src2))))))]>,
8073              VEX_4V;
8074   def Yrr : AVX28I<opc, MRMSrcReg, (outs VR256:$dst),
8075              (ins VR256:$src1, VR256:$src2),
8076              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8077              [(set VR256:$dst,
8078                (vt256 (OpNode VR256:$src1, (vt256 VR256:$src2))))]>,
8079              VEX_4V;
8080   def Yrm : AVX28I<opc, MRMSrcMem, (outs VR256:$dst),
8081              (ins VR256:$src1, i256mem:$src2),
8082              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8083              [(set VR256:$dst,
8084                (vt256 (OpNode VR256:$src1,
8085                        (vt256 (bitconvert (memopv4i64 addr:$src2))))))]>,
8086              VEX_4V;
8087 }
8088
8089 defm VPSLLVD : avx2_var_shift<0x47, "vpsllvd", shl, v4i32, v8i32>;
8090 defm VPSLLVQ : avx2_var_shift<0x47, "vpsllvq", shl, v2i64, v4i64>, VEX_W;
8091 defm VPSRLVD : avx2_var_shift<0x45, "vpsrlvd", srl, v4i32, v8i32>;
8092 defm VPSRLVQ : avx2_var_shift<0x45, "vpsrlvq", srl, v2i64, v4i64>, VEX_W;
8093 defm VPSRAVD : avx2_var_shift<0x46, "vpsravd", sra, v4i32, v8i32>;