Rename SSARegMap -> MachineRegisterInfo in keeping with the idea
[oota-llvm.git] / lib / Target / X86 / X86RegisterInfo.cpp
1 //===- X86RegisterInfo.cpp - X86 Register Information -----------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the X86 implementation of the MRegisterInfo class.  This
11 // file is responsible for the frame pointer elimination optimization on X86.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "X86.h"
16 #include "X86RegisterInfo.h"
17 #include "X86InstrBuilder.h"
18 #include "X86MachineFunctionInfo.h"
19 #include "X86Subtarget.h"
20 #include "X86TargetMachine.h"
21 #include "llvm/Constants.h"
22 #include "llvm/Function.h"
23 #include "llvm/Type.h"
24 #include "llvm/CodeGen/ValueTypes.h"
25 #include "llvm/CodeGen/MachineInstrBuilder.h"
26 #include "llvm/CodeGen/MachineFunction.h"
27 #include "llvm/CodeGen/MachineFrameInfo.h"
28 #include "llvm/CodeGen/MachineLocation.h"
29 #include "llvm/CodeGen/MachineModuleInfo.h"
30 #include "llvm/CodeGen/MachineRegisterInfo.h"
31 #include "llvm/Target/TargetAsmInfo.h"
32 #include "llvm/Target/TargetFrameInfo.h"
33 #include "llvm/Target/TargetInstrInfo.h"
34 #include "llvm/Target/TargetMachine.h"
35 #include "llvm/Target/TargetOptions.h"
36 #include "llvm/Support/CommandLine.h"
37 #include "llvm/ADT/BitVector.h"
38 #include "llvm/ADT/STLExtras.h"
39 using namespace llvm;
40
41 namespace {
42   cl::opt<bool>
43   NoFusing("disable-spill-fusing",
44            cl::desc("Disable fusing of spill code into instructions"));
45   cl::opt<bool>
46   PrintFailedFusing("print-failed-fuse-candidates",
47                     cl::desc("Print instructions that the allocator wants to"
48                              " fuse, but the X86 backend currently can't"),
49                     cl::Hidden);
50 }
51
52 X86RegisterInfo::X86RegisterInfo(X86TargetMachine &tm,
53                                  const TargetInstrInfo &tii)
54   : X86GenRegisterInfo(X86::ADJCALLSTACKDOWN, X86::ADJCALLSTACKUP),
55     TM(tm), TII(tii) {
56   // Cache some information.
57   const X86Subtarget *Subtarget = &TM.getSubtarget<X86Subtarget>();
58   Is64Bit = Subtarget->is64Bit();
59   StackAlign = TM.getFrameInfo()->getStackAlignment();
60   if (Is64Bit) {
61     SlotSize = 8;
62     StackPtr = X86::RSP;
63     FramePtr = X86::RBP;
64   } else {
65     SlotSize = 4;
66     StackPtr = X86::ESP;
67     FramePtr = X86::EBP;
68   }
69
70   SmallVector<unsigned,16> AmbEntries;
71   static const unsigned OpTbl2Addr[][2] = {
72     { X86::ADC32ri,     X86::ADC32mi },
73     { X86::ADC32ri8,    X86::ADC32mi8 },
74     { X86::ADC32rr,     X86::ADC32mr },
75     { X86::ADC64ri32,   X86::ADC64mi32 },
76     { X86::ADC64ri8,    X86::ADC64mi8 },
77     { X86::ADC64rr,     X86::ADC64mr },
78     { X86::ADD16ri,     X86::ADD16mi },
79     { X86::ADD16ri8,    X86::ADD16mi8 },
80     { X86::ADD16rr,     X86::ADD16mr },
81     { X86::ADD32ri,     X86::ADD32mi },
82     { X86::ADD32ri8,    X86::ADD32mi8 },
83     { X86::ADD32rr,     X86::ADD32mr },
84     { X86::ADD64ri32,   X86::ADD64mi32 },
85     { X86::ADD64ri8,    X86::ADD64mi8 },
86     { X86::ADD64rr,     X86::ADD64mr },
87     { X86::ADD8ri,      X86::ADD8mi },
88     { X86::ADD8rr,      X86::ADD8mr },
89     { X86::AND16ri,     X86::AND16mi },
90     { X86::AND16ri8,    X86::AND16mi8 },
91     { X86::AND16rr,     X86::AND16mr },
92     { X86::AND32ri,     X86::AND32mi },
93     { X86::AND32ri8,    X86::AND32mi8 },
94     { X86::AND32rr,     X86::AND32mr },
95     { X86::AND64ri32,   X86::AND64mi32 },
96     { X86::AND64ri8,    X86::AND64mi8 },
97     { X86::AND64rr,     X86::AND64mr },
98     { X86::AND8ri,      X86::AND8mi },
99     { X86::AND8rr,      X86::AND8mr },
100     { X86::DEC16r,      X86::DEC16m },
101     { X86::DEC32r,      X86::DEC32m },
102     { X86::DEC64_16r,   X86::DEC64_16m },
103     { X86::DEC64_32r,   X86::DEC64_32m },
104     { X86::DEC64r,      X86::DEC64m },
105     { X86::DEC8r,       X86::DEC8m },
106     { X86::INC16r,      X86::INC16m },
107     { X86::INC32r,      X86::INC32m },
108     { X86::INC64_16r,   X86::INC64_16m },
109     { X86::INC64_32r,   X86::INC64_32m },
110     { X86::INC64r,      X86::INC64m },
111     { X86::INC8r,       X86::INC8m },
112     { X86::NEG16r,      X86::NEG16m },
113     { X86::NEG32r,      X86::NEG32m },
114     { X86::NEG64r,      X86::NEG64m },
115     { X86::NEG8r,       X86::NEG8m },
116     { X86::NOT16r,      X86::NOT16m },
117     { X86::NOT32r,      X86::NOT32m },
118     { X86::NOT64r,      X86::NOT64m },
119     { X86::NOT8r,       X86::NOT8m },
120     { X86::OR16ri,      X86::OR16mi },
121     { X86::OR16ri8,     X86::OR16mi8 },
122     { X86::OR16rr,      X86::OR16mr },
123     { X86::OR32ri,      X86::OR32mi },
124     { X86::OR32ri8,     X86::OR32mi8 },
125     { X86::OR32rr,      X86::OR32mr },
126     { X86::OR64ri32,    X86::OR64mi32 },
127     { X86::OR64ri8,     X86::OR64mi8 },
128     { X86::OR64rr,      X86::OR64mr },
129     { X86::OR8ri,       X86::OR8mi },
130     { X86::OR8rr,       X86::OR8mr },
131     { X86::ROL16r1,     X86::ROL16m1 },
132     { X86::ROL16rCL,    X86::ROL16mCL },
133     { X86::ROL16ri,     X86::ROL16mi },
134     { X86::ROL32r1,     X86::ROL32m1 },
135     { X86::ROL32rCL,    X86::ROL32mCL },
136     { X86::ROL32ri,     X86::ROL32mi },
137     { X86::ROL64r1,     X86::ROL64m1 },
138     { X86::ROL64rCL,    X86::ROL64mCL },
139     { X86::ROL64ri,     X86::ROL64mi },
140     { X86::ROL8r1,      X86::ROL8m1 },
141     { X86::ROL8rCL,     X86::ROL8mCL },
142     { X86::ROL8ri,      X86::ROL8mi },
143     { X86::ROR16r1,     X86::ROR16m1 },
144     { X86::ROR16rCL,    X86::ROR16mCL },
145     { X86::ROR16ri,     X86::ROR16mi },
146     { X86::ROR32r1,     X86::ROR32m1 },
147     { X86::ROR32rCL,    X86::ROR32mCL },
148     { X86::ROR32ri,     X86::ROR32mi },
149     { X86::ROR64r1,     X86::ROR64m1 },
150     { X86::ROR64rCL,    X86::ROR64mCL },
151     { X86::ROR64ri,     X86::ROR64mi },
152     { X86::ROR8r1,      X86::ROR8m1 },
153     { X86::ROR8rCL,     X86::ROR8mCL },
154     { X86::ROR8ri,      X86::ROR8mi },
155     { X86::SAR16r1,     X86::SAR16m1 },
156     { X86::SAR16rCL,    X86::SAR16mCL },
157     { X86::SAR16ri,     X86::SAR16mi },
158     { X86::SAR32r1,     X86::SAR32m1 },
159     { X86::SAR32rCL,    X86::SAR32mCL },
160     { X86::SAR32ri,     X86::SAR32mi },
161     { X86::SAR64r1,     X86::SAR64m1 },
162     { X86::SAR64rCL,    X86::SAR64mCL },
163     { X86::SAR64ri,     X86::SAR64mi },
164     { X86::SAR8r1,      X86::SAR8m1 },
165     { X86::SAR8rCL,     X86::SAR8mCL },
166     { X86::SAR8ri,      X86::SAR8mi },
167     { X86::SBB32ri,     X86::SBB32mi },
168     { X86::SBB32ri8,    X86::SBB32mi8 },
169     { X86::SBB32rr,     X86::SBB32mr },
170     { X86::SBB64ri32,   X86::SBB64mi32 },
171     { X86::SBB64ri8,    X86::SBB64mi8 },
172     { X86::SBB64rr,     X86::SBB64mr },
173     { X86::SHL16r1,     X86::SHL16m1 },
174     { X86::SHL16rCL,    X86::SHL16mCL },
175     { X86::SHL16ri,     X86::SHL16mi },
176     { X86::SHL32r1,     X86::SHL32m1 },
177     { X86::SHL32rCL,    X86::SHL32mCL },
178     { X86::SHL32ri,     X86::SHL32mi },
179     { X86::SHL64r1,     X86::SHL64m1 },
180     { X86::SHL64rCL,    X86::SHL64mCL },
181     { X86::SHL64ri,     X86::SHL64mi },
182     { X86::SHL8r1,      X86::SHL8m1 },
183     { X86::SHL8rCL,     X86::SHL8mCL },
184     { X86::SHL8ri,      X86::SHL8mi },
185     { X86::SHLD16rrCL,  X86::SHLD16mrCL },
186     { X86::SHLD16rri8,  X86::SHLD16mri8 },
187     { X86::SHLD32rrCL,  X86::SHLD32mrCL },
188     { X86::SHLD32rri8,  X86::SHLD32mri8 },
189     { X86::SHLD64rrCL,  X86::SHLD64mrCL },
190     { X86::SHLD64rri8,  X86::SHLD64mri8 },
191     { X86::SHR16r1,     X86::SHR16m1 },
192     { X86::SHR16rCL,    X86::SHR16mCL },
193     { X86::SHR16ri,     X86::SHR16mi },
194     { X86::SHR32r1,     X86::SHR32m1 },
195     { X86::SHR32rCL,    X86::SHR32mCL },
196     { X86::SHR32ri,     X86::SHR32mi },
197     { X86::SHR64r1,     X86::SHR64m1 },
198     { X86::SHR64rCL,    X86::SHR64mCL },
199     { X86::SHR64ri,     X86::SHR64mi },
200     { X86::SHR8r1,      X86::SHR8m1 },
201     { X86::SHR8rCL,     X86::SHR8mCL },
202     { X86::SHR8ri,      X86::SHR8mi },
203     { X86::SHRD16rrCL,  X86::SHRD16mrCL },
204     { X86::SHRD16rri8,  X86::SHRD16mri8 },
205     { X86::SHRD32rrCL,  X86::SHRD32mrCL },
206     { X86::SHRD32rri8,  X86::SHRD32mri8 },
207     { X86::SHRD64rrCL,  X86::SHRD64mrCL },
208     { X86::SHRD64rri8,  X86::SHRD64mri8 },
209     { X86::SUB16ri,     X86::SUB16mi },
210     { X86::SUB16ri8,    X86::SUB16mi8 },
211     { X86::SUB16rr,     X86::SUB16mr },
212     { X86::SUB32ri,     X86::SUB32mi },
213     { X86::SUB32ri8,    X86::SUB32mi8 },
214     { X86::SUB32rr,     X86::SUB32mr },
215     { X86::SUB64ri32,   X86::SUB64mi32 },
216     { X86::SUB64ri8,    X86::SUB64mi8 },
217     { X86::SUB64rr,     X86::SUB64mr },
218     { X86::SUB8ri,      X86::SUB8mi },
219     { X86::SUB8rr,      X86::SUB8mr },
220     { X86::XOR16ri,     X86::XOR16mi },
221     { X86::XOR16ri8,    X86::XOR16mi8 },
222     { X86::XOR16rr,     X86::XOR16mr },
223     { X86::XOR32ri,     X86::XOR32mi },
224     { X86::XOR32ri8,    X86::XOR32mi8 },
225     { X86::XOR32rr,     X86::XOR32mr },
226     { X86::XOR64ri32,   X86::XOR64mi32 },
227     { X86::XOR64ri8,    X86::XOR64mi8 },
228     { X86::XOR64rr,     X86::XOR64mr },
229     { X86::XOR8ri,      X86::XOR8mi },
230     { X86::XOR8rr,      X86::XOR8mr }
231   };
232
233   for (unsigned i = 0, e = array_lengthof(OpTbl2Addr); i != e; ++i) {
234     unsigned RegOp = OpTbl2Addr[i][0];
235     unsigned MemOp = OpTbl2Addr[i][1];
236     if (!RegOp2MemOpTable2Addr.insert(std::make_pair((unsigned*)RegOp, MemOp)))
237       assert(false && "Duplicated entries?");
238     unsigned AuxInfo = 0 | (1 << 4) | (1 << 5); // Index 0,folded load and store
239     if (!MemOp2RegOpTable.insert(std::make_pair((unsigned*)MemOp,
240                                                std::make_pair(RegOp, AuxInfo))))
241       AmbEntries.push_back(MemOp);
242   }
243
244   // If the third value is 1, then it's folding either a load or a store.
245   static const unsigned OpTbl0[][3] = {
246     { X86::CALL32r,     X86::CALL32m, 1 },
247     { X86::CALL64r,     X86::CALL64m, 1 },
248     { X86::CMP16ri,     X86::CMP16mi, 1 },
249     { X86::CMP16ri8,    X86::CMP16mi8, 1 },
250     { X86::CMP32ri,     X86::CMP32mi, 1 },
251     { X86::CMP32ri8,    X86::CMP32mi8, 1 },
252     { X86::CMP64ri32,   X86::CMP64mi32, 1 },
253     { X86::CMP64ri8,    X86::CMP64mi8, 1 },
254     { X86::CMP8ri,      X86::CMP8mi, 1 },
255     { X86::DIV16r,      X86::DIV16m, 1 },
256     { X86::DIV32r,      X86::DIV32m, 1 },
257     { X86::DIV64r,      X86::DIV64m, 1 },
258     { X86::DIV8r,       X86::DIV8m, 1 },
259     { X86::FsMOVAPDrr,  X86::MOVSDmr, 0 },
260     { X86::FsMOVAPSrr,  X86::MOVSSmr, 0 },
261     { X86::IDIV16r,     X86::IDIV16m, 1 },
262     { X86::IDIV32r,     X86::IDIV32m, 1 },
263     { X86::IDIV64r,     X86::IDIV64m, 1 },
264     { X86::IDIV8r,      X86::IDIV8m, 1 },
265     { X86::IMUL16r,     X86::IMUL16m, 1 },
266     { X86::IMUL32r,     X86::IMUL32m, 1 },
267     { X86::IMUL64r,     X86::IMUL64m, 1 },
268     { X86::IMUL8r,      X86::IMUL8m, 1 },
269     { X86::JMP32r,      X86::JMP32m, 1 },
270     { X86::JMP64r,      X86::JMP64m, 1 },
271     { X86::MOV16ri,     X86::MOV16mi, 0 },
272     { X86::MOV16rr,     X86::MOV16mr, 0 },
273     { X86::MOV16to16_,  X86::MOV16_mr, 0 },
274     { X86::MOV32ri,     X86::MOV32mi, 0 },
275     { X86::MOV32rr,     X86::MOV32mr, 0 },
276     { X86::MOV32to32_,  X86::MOV32_mr, 0 },
277     { X86::MOV64ri32,   X86::MOV64mi32, 0 },
278     { X86::MOV64rr,     X86::MOV64mr, 0 },
279     { X86::MOV8ri,      X86::MOV8mi, 0 },
280     { X86::MOV8rr,      X86::MOV8mr, 0 },
281     { X86::MOVAPDrr,    X86::MOVAPDmr, 0 },
282     { X86::MOVAPSrr,    X86::MOVAPSmr, 0 },
283     { X86::MOVPDI2DIrr, X86::MOVPDI2DImr, 0 },
284     { X86::MOVPQIto64rr,X86::MOVPQI2QImr, 0 },
285     { X86::MOVPS2SSrr,  X86::MOVPS2SSmr, 0 },
286     { X86::MOVSDrr,     X86::MOVSDmr, 0 },
287     { X86::MOVSDto64rr, X86::MOVSDto64mr, 0 },
288     { X86::MOVSS2DIrr,  X86::MOVSS2DImr, 0 },
289     { X86::MOVSSrr,     X86::MOVSSmr, 0 },
290     { X86::MOVUPDrr,    X86::MOVUPDmr, 0 },
291     { X86::MOVUPSrr,    X86::MOVUPSmr, 0 },
292     { X86::MUL16r,      X86::MUL16m, 1 },
293     { X86::MUL32r,      X86::MUL32m, 1 },
294     { X86::MUL64r,      X86::MUL64m, 1 },
295     { X86::MUL8r,       X86::MUL8m, 1 },
296     { X86::SETAEr,      X86::SETAEm, 0 },
297     { X86::SETAr,       X86::SETAm, 0 },
298     { X86::SETBEr,      X86::SETBEm, 0 },
299     { X86::SETBr,       X86::SETBm, 0 },
300     { X86::SETEr,       X86::SETEm, 0 },
301     { X86::SETGEr,      X86::SETGEm, 0 },
302     { X86::SETGr,       X86::SETGm, 0 },
303     { X86::SETLEr,      X86::SETLEm, 0 },
304     { X86::SETLr,       X86::SETLm, 0 },
305     { X86::SETNEr,      X86::SETNEm, 0 },
306     { X86::SETNPr,      X86::SETNPm, 0 },
307     { X86::SETNSr,      X86::SETNSm, 0 },
308     { X86::SETPr,       X86::SETPm, 0 },
309     { X86::SETSr,       X86::SETSm, 0 },
310     { X86::TAILJMPr,    X86::TAILJMPm, 1 },
311     { X86::TEST16ri,    X86::TEST16mi, 1 },
312     { X86::TEST32ri,    X86::TEST32mi, 1 },
313     { X86::TEST64ri32,  X86::TEST64mi32, 1 },
314     { X86::TEST8ri,     X86::TEST8mi, 1 },
315     { X86::XCHG16rr,    X86::XCHG16mr, 0 },
316     { X86::XCHG32rr,    X86::XCHG32mr, 0 },
317     { X86::XCHG64rr,    X86::XCHG64mr, 0 },
318     { X86::XCHG8rr,     X86::XCHG8mr, 0 }
319   };
320
321   for (unsigned i = 0, e = array_lengthof(OpTbl0); i != e; ++i) {
322     unsigned RegOp = OpTbl0[i][0];
323     unsigned MemOp = OpTbl0[i][1];
324     if (!RegOp2MemOpTable0.insert(std::make_pair((unsigned*)RegOp, MemOp)))
325       assert(false && "Duplicated entries?");
326     unsigned FoldedLoad = OpTbl0[i][2];
327     // Index 0, folded load or store.
328     unsigned AuxInfo = 0 | (FoldedLoad << 4) | ((FoldedLoad^1) << 5);
329     if (RegOp != X86::FsMOVAPDrr && RegOp != X86::FsMOVAPSrr)
330       if (!MemOp2RegOpTable.insert(std::make_pair((unsigned*)MemOp,
331                                                std::make_pair(RegOp, AuxInfo))))
332         AmbEntries.push_back(MemOp);
333   }
334
335   static const unsigned OpTbl1[][2] = {
336     { X86::CMP16rr,         X86::CMP16rm },
337     { X86::CMP32rr,         X86::CMP32rm },
338     { X86::CMP64rr,         X86::CMP64rm },
339     { X86::CMP8rr,          X86::CMP8rm },
340     { X86::CVTSD2SSrr,      X86::CVTSD2SSrm },
341     { X86::CVTSI2SD64rr,    X86::CVTSI2SD64rm },
342     { X86::CVTSI2SDrr,      X86::CVTSI2SDrm },
343     { X86::CVTSI2SS64rr,    X86::CVTSI2SS64rm },
344     { X86::CVTSI2SSrr,      X86::CVTSI2SSrm },
345     { X86::CVTSS2SDrr,      X86::CVTSS2SDrm },
346     { X86::CVTTSD2SI64rr,   X86::CVTTSD2SI64rm },
347     { X86::CVTTSD2SIrr,     X86::CVTTSD2SIrm },
348     { X86::CVTTSS2SI64rr,   X86::CVTTSS2SI64rm },
349     { X86::CVTTSS2SIrr,     X86::CVTTSS2SIrm },
350     { X86::FsMOVAPDrr,      X86::MOVSDrm },
351     { X86::FsMOVAPSrr,      X86::MOVSSrm },
352     { X86::IMUL16rri,       X86::IMUL16rmi },
353     { X86::IMUL16rri8,      X86::IMUL16rmi8 },
354     { X86::IMUL32rri,       X86::IMUL32rmi },
355     { X86::IMUL32rri8,      X86::IMUL32rmi8 },
356     { X86::IMUL64rri32,     X86::IMUL64rmi32 },
357     { X86::IMUL64rri8,      X86::IMUL64rmi8 },
358     { X86::Int_CMPSDrr,     X86::Int_CMPSDrm },
359     { X86::Int_CMPSSrr,     X86::Int_CMPSSrm },
360     { X86::Int_COMISDrr,    X86::Int_COMISDrm },
361     { X86::Int_COMISSrr,    X86::Int_COMISSrm },
362     { X86::Int_CVTDQ2PDrr,  X86::Int_CVTDQ2PDrm },
363     { X86::Int_CVTDQ2PSrr,  X86::Int_CVTDQ2PSrm },
364     { X86::Int_CVTPD2DQrr,  X86::Int_CVTPD2DQrm },
365     { X86::Int_CVTPD2PSrr,  X86::Int_CVTPD2PSrm },
366     { X86::Int_CVTPS2DQrr,  X86::Int_CVTPS2DQrm },
367     { X86::Int_CVTPS2PDrr,  X86::Int_CVTPS2PDrm },
368     { X86::Int_CVTSD2SI64rr,X86::Int_CVTSD2SI64rm },
369     { X86::Int_CVTSD2SIrr,  X86::Int_CVTSD2SIrm },
370     { X86::Int_CVTSD2SSrr,  X86::Int_CVTSD2SSrm },
371     { X86::Int_CVTSI2SD64rr,X86::Int_CVTSI2SD64rm },
372     { X86::Int_CVTSI2SDrr,  X86::Int_CVTSI2SDrm },
373     { X86::Int_CVTSI2SS64rr,X86::Int_CVTSI2SS64rm },
374     { X86::Int_CVTSI2SSrr,  X86::Int_CVTSI2SSrm },
375     { X86::Int_CVTSS2SDrr,  X86::Int_CVTSS2SDrm },
376     { X86::Int_CVTSS2SI64rr,X86::Int_CVTSS2SI64rm },
377     { X86::Int_CVTSS2SIrr,  X86::Int_CVTSS2SIrm },
378     { X86::Int_CVTTPD2DQrr, X86::Int_CVTTPD2DQrm },
379     { X86::Int_CVTTPS2DQrr, X86::Int_CVTTPS2DQrm },
380     { X86::Int_CVTTSD2SI64rr,X86::Int_CVTTSD2SI64rm },
381     { X86::Int_CVTTSD2SIrr, X86::Int_CVTTSD2SIrm },
382     { X86::Int_CVTTSS2SI64rr,X86::Int_CVTTSS2SI64rm },
383     { X86::Int_CVTTSS2SIrr, X86::Int_CVTTSS2SIrm },
384     { X86::Int_UCOMISDrr,   X86::Int_UCOMISDrm },
385     { X86::Int_UCOMISSrr,   X86::Int_UCOMISSrm },
386     { X86::MOV16rr,         X86::MOV16rm },
387     { X86::MOV16to16_,      X86::MOV16_rm },
388     { X86::MOV32rr,         X86::MOV32rm },
389     { X86::MOV32to32_,      X86::MOV32_rm },
390     { X86::MOV64rr,         X86::MOV64rm },
391     { X86::MOV64toPQIrr,    X86::MOVQI2PQIrm },
392     { X86::MOV64toSDrr,     X86::MOV64toSDrm },
393     { X86::MOV8rr,          X86::MOV8rm },
394     { X86::MOVAPDrr,        X86::MOVAPDrm },
395     { X86::MOVAPSrr,        X86::MOVAPSrm },
396     { X86::MOVDDUPrr,       X86::MOVDDUPrm },
397     { X86::MOVDI2PDIrr,     X86::MOVDI2PDIrm },
398     { X86::MOVDI2SSrr,      X86::MOVDI2SSrm },
399     { X86::MOVSD2PDrr,      X86::MOVSD2PDrm },
400     { X86::MOVSDrr,         X86::MOVSDrm },
401     { X86::MOVSHDUPrr,      X86::MOVSHDUPrm },
402     { X86::MOVSLDUPrr,      X86::MOVSLDUPrm },
403     { X86::MOVSS2PSrr,      X86::MOVSS2PSrm },
404     { X86::MOVSSrr,         X86::MOVSSrm },
405     { X86::MOVSX16rr8,      X86::MOVSX16rm8 },
406     { X86::MOVSX32rr16,     X86::MOVSX32rm16 },
407     { X86::MOVSX32rr8,      X86::MOVSX32rm8 },
408     { X86::MOVSX64rr16,     X86::MOVSX64rm16 },
409     { X86::MOVSX64rr32,     X86::MOVSX64rm32 },
410     { X86::MOVSX64rr8,      X86::MOVSX64rm8 },
411     { X86::MOVUPDrr,        X86::MOVUPDrm },
412     { X86::MOVUPSrr,        X86::MOVUPSrm },
413     { X86::MOVZDI2PDIrr,    X86::MOVZDI2PDIrm },
414     { X86::MOVZQI2PQIrr,    X86::MOVZQI2PQIrm },
415     { X86::MOVZPQILo2PQIrr, X86::MOVZPQILo2PQIrm },
416     { X86::MOVZX16rr8,      X86::MOVZX16rm8 },
417     { X86::MOVZX32rr16,     X86::MOVZX32rm16 },
418     { X86::MOVZX32rr8,      X86::MOVZX32rm8 },
419     { X86::MOVZX64rr16,     X86::MOVZX64rm16 },
420     { X86::MOVZX64rr8,      X86::MOVZX64rm8 },
421     { X86::PSHUFDri,        X86::PSHUFDmi },
422     { X86::PSHUFHWri,       X86::PSHUFHWmi },
423     { X86::PSHUFLWri,       X86::PSHUFLWmi },
424     { X86::PsMOVZX64rr32,   X86::PsMOVZX64rm32 },
425     { X86::RCPPSr,          X86::RCPPSm },
426     { X86::RCPPSr_Int,      X86::RCPPSm_Int },
427     { X86::RSQRTPSr,        X86::RSQRTPSm },
428     { X86::RSQRTPSr_Int,    X86::RSQRTPSm_Int },
429     { X86::RSQRTSSr,        X86::RSQRTSSm },
430     { X86::RSQRTSSr_Int,    X86::RSQRTSSm_Int },
431     { X86::SQRTPDr,         X86::SQRTPDm },
432     { X86::SQRTPDr_Int,     X86::SQRTPDm_Int },
433     { X86::SQRTPSr,         X86::SQRTPSm },
434     { X86::SQRTPSr_Int,     X86::SQRTPSm_Int },
435     { X86::SQRTSDr,         X86::SQRTSDm },
436     { X86::SQRTSDr_Int,     X86::SQRTSDm_Int },
437     { X86::SQRTSSr,         X86::SQRTSSm },
438     { X86::SQRTSSr_Int,     X86::SQRTSSm_Int },
439     { X86::TEST16rr,        X86::TEST16rm },
440     { X86::TEST32rr,        X86::TEST32rm },
441     { X86::TEST64rr,        X86::TEST64rm },
442     { X86::TEST8rr,         X86::TEST8rm },
443     // FIXME: TEST*rr EAX,EAX ---> CMP [mem], 0
444     { X86::UCOMISDrr,       X86::UCOMISDrm },
445     { X86::UCOMISSrr,       X86::UCOMISSrm },
446     { X86::XCHG16rr,        X86::XCHG16rm },
447     { X86::XCHG32rr,        X86::XCHG32rm },
448     { X86::XCHG64rr,        X86::XCHG64rm },
449     { X86::XCHG8rr,         X86::XCHG8rm }
450   };
451
452   for (unsigned i = 0, e = array_lengthof(OpTbl1); i != e; ++i) {
453     unsigned RegOp = OpTbl1[i][0];
454     unsigned MemOp = OpTbl1[i][1];
455     if (!RegOp2MemOpTable1.insert(std::make_pair((unsigned*)RegOp, MemOp)))
456       assert(false && "Duplicated entries?");
457     unsigned AuxInfo = 1 | (1 << 4); // Index 1, folded load
458     if (RegOp != X86::FsMOVAPDrr && RegOp != X86::FsMOVAPSrr)
459       if (!MemOp2RegOpTable.insert(std::make_pair((unsigned*)MemOp,
460                                                std::make_pair(RegOp, AuxInfo))))
461         AmbEntries.push_back(MemOp);
462   }
463
464   static const unsigned OpTbl2[][2] = {
465     { X86::ADC32rr,         X86::ADC32rm },
466     { X86::ADC64rr,         X86::ADC64rm },
467     { X86::ADD16rr,         X86::ADD16rm },
468     { X86::ADD32rr,         X86::ADD32rm },
469     { X86::ADD64rr,         X86::ADD64rm },
470     { X86::ADD8rr,          X86::ADD8rm },
471     { X86::ADDPDrr,         X86::ADDPDrm },
472     { X86::ADDPSrr,         X86::ADDPSrm },
473     { X86::ADDSDrr,         X86::ADDSDrm },
474     { X86::ADDSSrr,         X86::ADDSSrm },
475     { X86::ADDSUBPDrr,      X86::ADDSUBPDrm },
476     { X86::ADDSUBPSrr,      X86::ADDSUBPSrm },
477     { X86::AND16rr,         X86::AND16rm },
478     { X86::AND32rr,         X86::AND32rm },
479     { X86::AND64rr,         X86::AND64rm },
480     { X86::AND8rr,          X86::AND8rm },
481     { X86::ANDNPDrr,        X86::ANDNPDrm },
482     { X86::ANDNPSrr,        X86::ANDNPSrm },
483     { X86::ANDPDrr,         X86::ANDPDrm },
484     { X86::ANDPSrr,         X86::ANDPSrm },
485     { X86::CMOVA16rr,       X86::CMOVA16rm },
486     { X86::CMOVA32rr,       X86::CMOVA32rm },
487     { X86::CMOVA64rr,       X86::CMOVA64rm },
488     { X86::CMOVAE16rr,      X86::CMOVAE16rm },
489     { X86::CMOVAE32rr,      X86::CMOVAE32rm },
490     { X86::CMOVAE64rr,      X86::CMOVAE64rm },
491     { X86::CMOVB16rr,       X86::CMOVB16rm },
492     { X86::CMOVB32rr,       X86::CMOVB32rm },
493     { X86::CMOVB64rr,       X86::CMOVB64rm },
494     { X86::CMOVBE16rr,      X86::CMOVBE16rm },
495     { X86::CMOVBE32rr,      X86::CMOVBE32rm },
496     { X86::CMOVBE64rr,      X86::CMOVBE64rm },
497     { X86::CMOVE16rr,       X86::CMOVE16rm },
498     { X86::CMOVE32rr,       X86::CMOVE32rm },
499     { X86::CMOVE64rr,       X86::CMOVE64rm },
500     { X86::CMOVG16rr,       X86::CMOVG16rm },
501     { X86::CMOVG32rr,       X86::CMOVG32rm },
502     { X86::CMOVG64rr,       X86::CMOVG64rm },
503     { X86::CMOVGE16rr,      X86::CMOVGE16rm },
504     { X86::CMOVGE32rr,      X86::CMOVGE32rm },
505     { X86::CMOVGE64rr,      X86::CMOVGE64rm },
506     { X86::CMOVL16rr,       X86::CMOVL16rm },
507     { X86::CMOVL32rr,       X86::CMOVL32rm },
508     { X86::CMOVL64rr,       X86::CMOVL64rm },
509     { X86::CMOVLE16rr,      X86::CMOVLE16rm },
510     { X86::CMOVLE32rr,      X86::CMOVLE32rm },
511     { X86::CMOVLE64rr,      X86::CMOVLE64rm },
512     { X86::CMOVNE16rr,      X86::CMOVNE16rm },
513     { X86::CMOVNE32rr,      X86::CMOVNE32rm },
514     { X86::CMOVNE64rr,      X86::CMOVNE64rm },
515     { X86::CMOVNP16rr,      X86::CMOVNP16rm },
516     { X86::CMOVNP32rr,      X86::CMOVNP32rm },
517     { X86::CMOVNP64rr,      X86::CMOVNP64rm },
518     { X86::CMOVNS16rr,      X86::CMOVNS16rm },
519     { X86::CMOVNS32rr,      X86::CMOVNS32rm },
520     { X86::CMOVNS64rr,      X86::CMOVNS64rm },
521     { X86::CMOVP16rr,       X86::CMOVP16rm },
522     { X86::CMOVP32rr,       X86::CMOVP32rm },
523     { X86::CMOVP64rr,       X86::CMOVP64rm },
524     { X86::CMOVS16rr,       X86::CMOVS16rm },
525     { X86::CMOVS32rr,       X86::CMOVS32rm },
526     { X86::CMOVS64rr,       X86::CMOVS64rm },
527     { X86::CMPPDrri,        X86::CMPPDrmi },
528     { X86::CMPPSrri,        X86::CMPPSrmi },
529     { X86::CMPSDrr,         X86::CMPSDrm },
530     { X86::CMPSSrr,         X86::CMPSSrm },
531     { X86::DIVPDrr,         X86::DIVPDrm },
532     { X86::DIVPSrr,         X86::DIVPSrm },
533     { X86::DIVSDrr,         X86::DIVSDrm },
534     { X86::DIVSSrr,         X86::DIVSSrm },
535     { X86::HADDPDrr,        X86::HADDPDrm },
536     { X86::HADDPSrr,        X86::HADDPSrm },
537     { X86::HSUBPDrr,        X86::HSUBPDrm },
538     { X86::HSUBPSrr,        X86::HSUBPSrm },
539     { X86::IMUL16rr,        X86::IMUL16rm },
540     { X86::IMUL32rr,        X86::IMUL32rm },
541     { X86::IMUL64rr,        X86::IMUL64rm },
542     { X86::MAXPDrr,         X86::MAXPDrm },
543     { X86::MAXPDrr_Int,     X86::MAXPDrm_Int },
544     { X86::MAXPSrr,         X86::MAXPSrm },
545     { X86::MAXPSrr_Int,     X86::MAXPSrm_Int },
546     { X86::MAXSDrr,         X86::MAXSDrm },
547     { X86::MAXSDrr_Int,     X86::MAXSDrm_Int },
548     { X86::MAXSSrr,         X86::MAXSSrm },
549     { X86::MAXSSrr_Int,     X86::MAXSSrm_Int },
550     { X86::MINPDrr,         X86::MINPDrm },
551     { X86::MINPDrr_Int,     X86::MINPDrm_Int },
552     { X86::MINPSrr,         X86::MINPSrm },
553     { X86::MINPSrr_Int,     X86::MINPSrm_Int },
554     { X86::MINSDrr,         X86::MINSDrm },
555     { X86::MINSDrr_Int,     X86::MINSDrm_Int },
556     { X86::MINSSrr,         X86::MINSSrm },
557     { X86::MINSSrr_Int,     X86::MINSSrm_Int },
558     { X86::MULPDrr,         X86::MULPDrm },
559     { X86::MULPSrr,         X86::MULPSrm },
560     { X86::MULSDrr,         X86::MULSDrm },
561     { X86::MULSSrr,         X86::MULSSrm },
562     { X86::OR16rr,          X86::OR16rm },
563     { X86::OR32rr,          X86::OR32rm },
564     { X86::OR64rr,          X86::OR64rm },
565     { X86::OR8rr,           X86::OR8rm },
566     { X86::ORPDrr,          X86::ORPDrm },
567     { X86::ORPSrr,          X86::ORPSrm },
568     { X86::PACKSSDWrr,      X86::PACKSSDWrm },
569     { X86::PACKSSWBrr,      X86::PACKSSWBrm },
570     { X86::PACKUSWBrr,      X86::PACKUSWBrm },
571     { X86::PADDBrr,         X86::PADDBrm },
572     { X86::PADDDrr,         X86::PADDDrm },
573     { X86::PADDQrr,         X86::PADDQrm },
574     { X86::PADDSBrr,        X86::PADDSBrm },
575     { X86::PADDSWrr,        X86::PADDSWrm },
576     { X86::PADDWrr,         X86::PADDWrm },
577     { X86::PANDNrr,         X86::PANDNrm },
578     { X86::PANDrr,          X86::PANDrm },
579     { X86::PAVGBrr,         X86::PAVGBrm },
580     { X86::PAVGWrr,         X86::PAVGWrm },
581     { X86::PCMPEQBrr,       X86::PCMPEQBrm },
582     { X86::PCMPEQDrr,       X86::PCMPEQDrm },
583     { X86::PCMPEQWrr,       X86::PCMPEQWrm },
584     { X86::PCMPGTBrr,       X86::PCMPGTBrm },
585     { X86::PCMPGTDrr,       X86::PCMPGTDrm },
586     { X86::PCMPGTWrr,       X86::PCMPGTWrm },
587     { X86::PINSRWrri,       X86::PINSRWrmi },
588     { X86::PMADDWDrr,       X86::PMADDWDrm },
589     { X86::PMAXSWrr,        X86::PMAXSWrm },
590     { X86::PMAXUBrr,        X86::PMAXUBrm },
591     { X86::PMINSWrr,        X86::PMINSWrm },
592     { X86::PMINUBrr,        X86::PMINUBrm },
593     { X86::PMULHUWrr,       X86::PMULHUWrm },
594     { X86::PMULHWrr,        X86::PMULHWrm },
595     { X86::PMULLWrr,        X86::PMULLWrm },
596     { X86::PMULUDQrr,       X86::PMULUDQrm },
597     { X86::PORrr,           X86::PORrm },
598     { X86::PSADBWrr,        X86::PSADBWrm },
599     { X86::PSLLDrr,         X86::PSLLDrm },
600     { X86::PSLLQrr,         X86::PSLLQrm },
601     { X86::PSLLWrr,         X86::PSLLWrm },
602     { X86::PSRADrr,         X86::PSRADrm },
603     { X86::PSRAWrr,         X86::PSRAWrm },
604     { X86::PSRLDrr,         X86::PSRLDrm },
605     { X86::PSRLQrr,         X86::PSRLQrm },
606     { X86::PSRLWrr,         X86::PSRLWrm },
607     { X86::PSUBBrr,         X86::PSUBBrm },
608     { X86::PSUBDrr,         X86::PSUBDrm },
609     { X86::PSUBSBrr,        X86::PSUBSBrm },
610     { X86::PSUBSWrr,        X86::PSUBSWrm },
611     { X86::PSUBWrr,         X86::PSUBWrm },
612     { X86::PUNPCKHBWrr,     X86::PUNPCKHBWrm },
613     { X86::PUNPCKHDQrr,     X86::PUNPCKHDQrm },
614     { X86::PUNPCKHQDQrr,    X86::PUNPCKHQDQrm },
615     { X86::PUNPCKHWDrr,     X86::PUNPCKHWDrm },
616     { X86::PUNPCKLBWrr,     X86::PUNPCKLBWrm },
617     { X86::PUNPCKLDQrr,     X86::PUNPCKLDQrm },
618     { X86::PUNPCKLQDQrr,    X86::PUNPCKLQDQrm },
619     { X86::PUNPCKLWDrr,     X86::PUNPCKLWDrm },
620     { X86::PXORrr,          X86::PXORrm },
621     { X86::SBB32rr,         X86::SBB32rm },
622     { X86::SBB64rr,         X86::SBB64rm },
623     { X86::SHUFPDrri,       X86::SHUFPDrmi },
624     { X86::SHUFPSrri,       X86::SHUFPSrmi },
625     { X86::SUB16rr,         X86::SUB16rm },
626     { X86::SUB32rr,         X86::SUB32rm },
627     { X86::SUB64rr,         X86::SUB64rm },
628     { X86::SUB8rr,          X86::SUB8rm },
629     { X86::SUBPDrr,         X86::SUBPDrm },
630     { X86::SUBPSrr,         X86::SUBPSrm },
631     { X86::SUBSDrr,         X86::SUBSDrm },
632     { X86::SUBSSrr,         X86::SUBSSrm },
633     // FIXME: TEST*rr -> swapped operand of TEST*mr.
634     { X86::UNPCKHPDrr,      X86::UNPCKHPDrm },
635     { X86::UNPCKHPSrr,      X86::UNPCKHPSrm },
636     { X86::UNPCKLPDrr,      X86::UNPCKLPDrm },
637     { X86::UNPCKLPSrr,      X86::UNPCKLPSrm },
638     { X86::XOR16rr,         X86::XOR16rm },
639     { X86::XOR32rr,         X86::XOR32rm },
640     { X86::XOR64rr,         X86::XOR64rm },
641     { X86::XOR8rr,          X86::XOR8rm },
642     { X86::XORPDrr,         X86::XORPDrm },
643     { X86::XORPSrr,         X86::XORPSrm }
644   };
645
646   for (unsigned i = 0, e = array_lengthof(OpTbl2); i != e; ++i) {
647     unsigned RegOp = OpTbl2[i][0];
648     unsigned MemOp = OpTbl2[i][1];
649     if (!RegOp2MemOpTable2.insert(std::make_pair((unsigned*)RegOp, MemOp)))
650       assert(false && "Duplicated entries?");
651     unsigned AuxInfo = 2 | (1 << 4); // Index 1, folded load
652     if (!MemOp2RegOpTable.insert(std::make_pair((unsigned*)MemOp,
653                                                std::make_pair(RegOp, AuxInfo))))
654       AmbEntries.push_back(MemOp);
655   }
656
657   // Remove ambiguous entries.
658   assert(AmbEntries.empty() && "Duplicated entries in unfolding maps?");
659 }
660
661 // getDwarfRegNum - This function maps LLVM register identifiers to the
662 // Dwarf specific numbering, used in debug info and exception tables.
663
664 int X86RegisterInfo::getDwarfRegNum(unsigned RegNo, bool isEH) const {
665   const X86Subtarget *Subtarget = &TM.getSubtarget<X86Subtarget>();
666   unsigned Flavour = DWARFFlavour::X86_64;
667   if (!Subtarget->is64Bit()) {
668     if (Subtarget->isTargetDarwin()) {
669       Flavour = DWARFFlavour::X86_32_Darwin;
670     } else if (Subtarget->isTargetCygMing()) {
671       // Unsupported by now, just quick fallback
672       Flavour = DWARFFlavour::X86_32_ELF;
673     } else {
674       Flavour = DWARFFlavour::X86_32_ELF;
675     }
676   }
677
678   return X86GenRegisterInfo::getDwarfRegNumFull(RegNo, Flavour);
679 }
680
681 // getX86RegNum - This function maps LLVM register identifiers to their X86
682 // specific numbering, which is used in various places encoding instructions.
683 //
684 unsigned X86RegisterInfo::getX86RegNum(unsigned RegNo) {
685   switch(RegNo) {
686   case X86::RAX: case X86::EAX: case X86::AX: case X86::AL: return N86::EAX;
687   case X86::RCX: case X86::ECX: case X86::CX: case X86::CL: return N86::ECX;
688   case X86::RDX: case X86::EDX: case X86::DX: case X86::DL: return N86::EDX;
689   case X86::RBX: case X86::EBX: case X86::BX: case X86::BL: return N86::EBX;
690   case X86::RSP: case X86::ESP: case X86::SP: case X86::SPL: case X86::AH:
691     return N86::ESP;
692   case X86::RBP: case X86::EBP: case X86::BP: case X86::BPL: case X86::CH:
693     return N86::EBP;
694   case X86::RSI: case X86::ESI: case X86::SI: case X86::SIL: case X86::DH:
695     return N86::ESI;
696   case X86::RDI: case X86::EDI: case X86::DI: case X86::DIL: case X86::BH:
697     return N86::EDI;
698
699   case X86::R8:  case X86::R8D:  case X86::R8W:  case X86::R8B:
700     return N86::EAX;
701   case X86::R9:  case X86::R9D:  case X86::R9W:  case X86::R9B:
702     return N86::ECX;
703   case X86::R10: case X86::R10D: case X86::R10W: case X86::R10B:
704     return N86::EDX;
705   case X86::R11: case X86::R11D: case X86::R11W: case X86::R11B:
706     return N86::EBX;
707   case X86::R12: case X86::R12D: case X86::R12W: case X86::R12B:
708     return N86::ESP;
709   case X86::R13: case X86::R13D: case X86::R13W: case X86::R13B:
710     return N86::EBP;
711   case X86::R14: case X86::R14D: case X86::R14W: case X86::R14B:
712     return N86::ESI;
713   case X86::R15: case X86::R15D: case X86::R15W: case X86::R15B:
714     return N86::EDI;
715
716   case X86::ST0: case X86::ST1: case X86::ST2: case X86::ST3:
717   case X86::ST4: case X86::ST5: case X86::ST6: case X86::ST7:
718     return RegNo-X86::ST0;
719
720   case X86::XMM0: case X86::XMM8: case X86::MM0:
721     return 0;
722   case X86::XMM1: case X86::XMM9: case X86::MM1:
723     return 1;
724   case X86::XMM2: case X86::XMM10: case X86::MM2:
725     return 2;
726   case X86::XMM3: case X86::XMM11: case X86::MM3:
727     return 3;
728   case X86::XMM4: case X86::XMM12: case X86::MM4:
729     return 4;
730   case X86::XMM5: case X86::XMM13: case X86::MM5:
731     return 5;
732   case X86::XMM6: case X86::XMM14: case X86::MM6:
733     return 6;
734   case X86::XMM7: case X86::XMM15: case X86::MM7:
735     return 7;
736
737   default:
738     assert(isVirtualRegister(RegNo) && "Unknown physical register!");
739     assert(0 && "Register allocator hasn't allocated reg correctly yet!");
740     return 0;
741   }
742 }
743
744 bool X86RegisterInfo::spillCalleeSavedRegisters(MachineBasicBlock &MBB,
745                                                 MachineBasicBlock::iterator MI,
746                                 const std::vector<CalleeSavedInfo> &CSI) const {
747   if (CSI.empty())
748     return false;
749
750   MachineFunction &MF = *MBB.getParent();
751   X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
752   X86FI->setCalleeSavedFrameSize(CSI.size() * SlotSize);
753   unsigned Opc = Is64Bit ? X86::PUSH64r : X86::PUSH32r;
754   for (unsigned i = CSI.size(); i != 0; --i) {
755     unsigned Reg = CSI[i-1].getReg();
756     // Add the callee-saved register as live-in. It's killed at the spill.
757     MBB.addLiveIn(Reg);
758     BuildMI(MBB, MI, TII.get(Opc)).addReg(Reg);
759   }
760   return true;
761 }
762
763 bool X86RegisterInfo::restoreCalleeSavedRegisters(MachineBasicBlock &MBB,
764                                                  MachineBasicBlock::iterator MI,
765                                 const std::vector<CalleeSavedInfo> &CSI) const {
766   if (CSI.empty())
767     return false;
768
769   unsigned Opc = Is64Bit ? X86::POP64r : X86::POP32r;
770   for (unsigned i = 0, e = CSI.size(); i != e; ++i) {
771     unsigned Reg = CSI[i].getReg();
772     BuildMI(MBB, MI, TII.get(Opc), Reg);
773   }
774   return true;
775 }
776
777 static const MachineInstrBuilder &X86InstrAddOperand(MachineInstrBuilder &MIB,
778                                                      MachineOperand &MO) {
779   if (MO.isRegister())
780     MIB = MIB.addReg(MO.getReg(), MO.isDef(), MO.isImplicit(),
781                      false, false, MO.getSubReg());
782   else if (MO.isImmediate())
783     MIB = MIB.addImm(MO.getImm());
784   else if (MO.isFrameIndex())
785     MIB = MIB.addFrameIndex(MO.getIndex());
786   else if (MO.isGlobalAddress())
787     MIB = MIB.addGlobalAddress(MO.getGlobal(), MO.getOffset());
788   else if (MO.isConstantPoolIndex())
789     MIB = MIB.addConstantPoolIndex(MO.getIndex(), MO.getOffset());
790   else if (MO.isJumpTableIndex())
791     MIB = MIB.addJumpTableIndex(MO.getIndex());
792   else if (MO.isExternalSymbol())
793     MIB = MIB.addExternalSymbol(MO.getSymbolName());
794   else
795     assert(0 && "Unknown operand for X86InstrAddOperand!");
796
797   return MIB;
798 }
799
800 static unsigned getStoreRegOpcode(const TargetRegisterClass *RC,
801                                   unsigned StackAlign) {
802   unsigned Opc = 0;
803   if (RC == &X86::GR64RegClass) {
804     Opc = X86::MOV64mr;
805   } else if (RC == &X86::GR32RegClass) {
806     Opc = X86::MOV32mr;
807   } else if (RC == &X86::GR16RegClass) {
808     Opc = X86::MOV16mr;
809   } else if (RC == &X86::GR8RegClass) {
810     Opc = X86::MOV8mr;
811   } else if (RC == &X86::GR32_RegClass) {
812     Opc = X86::MOV32_mr;
813   } else if (RC == &X86::GR16_RegClass) {
814     Opc = X86::MOV16_mr;
815   } else if (RC == &X86::RFP80RegClass) {
816     Opc = X86::ST_FpP80m;   // pops
817   } else if (RC == &X86::RFP64RegClass) {
818     Opc = X86::ST_Fp64m;
819   } else if (RC == &X86::RFP32RegClass) {
820     Opc = X86::ST_Fp32m;
821   } else if (RC == &X86::FR32RegClass) {
822     Opc = X86::MOVSSmr;
823   } else if (RC == &X86::FR64RegClass) {
824     Opc = X86::MOVSDmr;
825   } else if (RC == &X86::VR128RegClass) {
826     // FIXME: Use movaps once we are capable of selectively
827     // aligning functions that spill SSE registers on 16-byte boundaries.
828     Opc = StackAlign >= 16 ? X86::MOVAPSmr : X86::MOVUPSmr;
829   } else if (RC == &X86::VR64RegClass) {
830     Opc = X86::MMX_MOVQ64mr;
831   } else {
832     assert(0 && "Unknown regclass");
833     abort();
834   }
835
836   return Opc;
837 }
838
839 void X86RegisterInfo::storeRegToStackSlot(MachineBasicBlock &MBB,
840                                           MachineBasicBlock::iterator MI,
841                                           unsigned SrcReg, bool isKill, int FrameIdx,
842                                           const TargetRegisterClass *RC) const {
843   unsigned Opc = getStoreRegOpcode(RC, StackAlign);
844   addFrameReference(BuildMI(MBB, MI, TII.get(Opc)), FrameIdx)
845     .addReg(SrcReg, false, false, isKill);
846 }
847
848 void X86RegisterInfo::storeRegToAddr(MachineFunction &MF, unsigned SrcReg,
849                                      bool isKill,
850                                      SmallVectorImpl<MachineOperand> &Addr,
851                                      const TargetRegisterClass *RC,
852                                  SmallVectorImpl<MachineInstr*> &NewMIs) const {
853   unsigned Opc = getStoreRegOpcode(RC, StackAlign);
854   MachineInstrBuilder MIB = BuildMI(TII.get(Opc));
855   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
856     MIB = X86InstrAddOperand(MIB, Addr[i]);
857   MIB.addReg(SrcReg, false, false, isKill);
858   NewMIs.push_back(MIB);
859 }
860
861 static unsigned getLoadRegOpcode(const TargetRegisterClass *RC,
862                                  unsigned StackAlign) {
863   unsigned Opc = 0;
864   if (RC == &X86::GR64RegClass) {
865     Opc = X86::MOV64rm;
866   } else if (RC == &X86::GR32RegClass) {
867     Opc = X86::MOV32rm;
868   } else if (RC == &X86::GR16RegClass) {
869     Opc = X86::MOV16rm;
870   } else if (RC == &X86::GR8RegClass) {
871     Opc = X86::MOV8rm;
872   } else if (RC == &X86::GR32_RegClass) {
873     Opc = X86::MOV32_rm;
874   } else if (RC == &X86::GR16_RegClass) {
875     Opc = X86::MOV16_rm;
876   } else if (RC == &X86::RFP80RegClass) {
877     Opc = X86::LD_Fp80m;
878   } else if (RC == &X86::RFP64RegClass) {
879     Opc = X86::LD_Fp64m;
880   } else if (RC == &X86::RFP32RegClass) {
881     Opc = X86::LD_Fp32m;
882   } else if (RC == &X86::FR32RegClass) {
883     Opc = X86::MOVSSrm;
884   } else if (RC == &X86::FR64RegClass) {
885     Opc = X86::MOVSDrm;
886   } else if (RC == &X86::VR128RegClass) {
887     // FIXME: Use movaps once we are capable of selectively
888     // aligning functions that spill SSE registers on 16-byte boundaries.
889     Opc = StackAlign >= 16 ? X86::MOVAPSrm : X86::MOVUPSrm;
890   } else if (RC == &X86::VR64RegClass) {
891     Opc = X86::MMX_MOVQ64rm;
892   } else {
893     assert(0 && "Unknown regclass");
894     abort();
895   }
896
897   return Opc;
898 }
899
900 void X86RegisterInfo::loadRegFromStackSlot(MachineBasicBlock &MBB,
901                                            MachineBasicBlock::iterator MI,
902                                            unsigned DestReg, int FrameIdx,
903                                            const TargetRegisterClass *RC) const{
904   unsigned Opc = getLoadRegOpcode(RC, StackAlign);
905   addFrameReference(BuildMI(MBB, MI, TII.get(Opc), DestReg), FrameIdx);
906 }
907
908 void X86RegisterInfo::loadRegFromAddr(MachineFunction &MF, unsigned DestReg,
909                                       SmallVectorImpl<MachineOperand> &Addr,
910                                       const TargetRegisterClass *RC,
911                                  SmallVectorImpl<MachineInstr*> &NewMIs) const {
912   unsigned Opc = getLoadRegOpcode(RC, StackAlign);
913   MachineInstrBuilder MIB = BuildMI(TII.get(Opc), DestReg);
914   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
915     MIB = X86InstrAddOperand(MIB, Addr[i]);
916   NewMIs.push_back(MIB);
917 }
918
919 void X86RegisterInfo::copyRegToReg(MachineBasicBlock &MBB,
920                                    MachineBasicBlock::iterator MI,
921                                    unsigned DestReg, unsigned SrcReg,
922                                    const TargetRegisterClass *DestRC,
923                                    const TargetRegisterClass *SrcRC) const {
924   if (DestRC != SrcRC) {
925     // Moving EFLAGS to / from another register requires a push and a pop.
926     if (SrcRC == &X86::CCRRegClass) {
927       assert(SrcReg == X86::EFLAGS);
928       if (DestRC == &X86::GR64RegClass) {
929         BuildMI(MBB, MI, TII.get(X86::PUSHFQ));
930         BuildMI(MBB, MI, TII.get(X86::POP64r), DestReg);
931         return;
932       } else if (DestRC == &X86::GR32RegClass) {
933         BuildMI(MBB, MI, TII.get(X86::PUSHFD));
934         BuildMI(MBB, MI, TII.get(X86::POP32r), DestReg);
935         return;
936       }
937     } else if (DestRC == &X86::CCRRegClass) {
938       assert(DestReg == X86::EFLAGS);
939       if (SrcRC == &X86::GR64RegClass) {
940         BuildMI(MBB, MI, TII.get(X86::PUSH64r)).addReg(SrcReg);
941         BuildMI(MBB, MI, TII.get(X86::POPFQ));
942         return;
943       } else if (SrcRC == &X86::GR32RegClass) {
944         BuildMI(MBB, MI, TII.get(X86::PUSH32r)).addReg(SrcReg);
945         BuildMI(MBB, MI, TII.get(X86::POPFD));
946         return;
947       }
948     }
949     cerr << "Not yet supported!";
950     abort();
951   }
952
953   unsigned Opc;
954   if (DestRC == &X86::GR64RegClass) {
955     Opc = X86::MOV64rr;
956   } else if (DestRC == &X86::GR32RegClass) {
957     Opc = X86::MOV32rr;
958   } else if (DestRC == &X86::GR16RegClass) {
959     Opc = X86::MOV16rr;
960   } else if (DestRC == &X86::GR8RegClass) {
961     Opc = X86::MOV8rr;
962   } else if (DestRC == &X86::GR32_RegClass) {
963     Opc = X86::MOV32_rr;
964   } else if (DestRC == &X86::GR16_RegClass) {
965     Opc = X86::MOV16_rr;
966   } else if (DestRC == &X86::RFP32RegClass) {
967     Opc = X86::MOV_Fp3232;
968   } else if (DestRC == &X86::RFP64RegClass || DestRC == &X86::RSTRegClass) {
969     Opc = X86::MOV_Fp6464;
970   } else if (DestRC == &X86::RFP80RegClass) {
971     Opc = X86::MOV_Fp8080;
972   } else if (DestRC == &X86::FR32RegClass) {
973     Opc = X86::FsMOVAPSrr;
974   } else if (DestRC == &X86::FR64RegClass) {
975     Opc = X86::FsMOVAPDrr;
976   } else if (DestRC == &X86::VR128RegClass) {
977     Opc = X86::MOVAPSrr;
978   } else if (DestRC == &X86::VR64RegClass) {
979     Opc = X86::MMX_MOVQ64rr;
980   } else {
981     assert(0 && "Unknown regclass");
982     abort();
983   }
984   BuildMI(MBB, MI, TII.get(Opc), DestReg).addReg(SrcReg);
985 }
986
987 const TargetRegisterClass *
988 X86RegisterInfo::getCrossCopyRegClass(const TargetRegisterClass *RC) const {
989   if (RC == &X86::CCRRegClass)
990     if (Is64Bit)
991       return &X86::GR64RegClass;
992     else
993       return &X86::GR32RegClass;
994   return NULL;
995 }
996
997 void X86RegisterInfo::reMaterialize(MachineBasicBlock &MBB,
998                                     MachineBasicBlock::iterator I,
999                                     unsigned DestReg,
1000                                     const MachineInstr *Orig) const {
1001   // MOV32r0 etc. are implemented with xor which clobbers condition code.
1002   // Re-materialize them as movri instructions to avoid side effects.
1003   switch (Orig->getOpcode()) {
1004   case X86::MOV8r0:
1005     BuildMI(MBB, I, TII.get(X86::MOV8ri), DestReg).addImm(0);
1006     break;
1007   case X86::MOV16r0:
1008     BuildMI(MBB, I, TII.get(X86::MOV16ri), DestReg).addImm(0);
1009     break;
1010   case X86::MOV32r0:
1011     BuildMI(MBB, I, TII.get(X86::MOV32ri), DestReg).addImm(0);
1012     break;
1013   case X86::MOV64r0:
1014     BuildMI(MBB, I, TII.get(X86::MOV64ri32), DestReg).addImm(0);
1015     break;
1016   default: {
1017     MachineInstr *MI = Orig->clone();
1018     MI->getOperand(0).setReg(DestReg);
1019     MBB.insert(I, MI);
1020     break;
1021   }
1022   }
1023 }
1024
1025 static MachineInstr *FuseTwoAddrInst(unsigned Opcode,
1026                                      SmallVector<MachineOperand,4> &MOs,
1027                                  MachineInstr *MI, const TargetInstrInfo &TII) {
1028   // Create the base instruction with the memory operand as the first part.
1029   MachineInstr *NewMI = new MachineInstr(TII.get(Opcode), true);
1030   MachineInstrBuilder MIB(NewMI);
1031   unsigned NumAddrOps = MOs.size();
1032   for (unsigned i = 0; i != NumAddrOps; ++i)
1033     MIB = X86InstrAddOperand(MIB, MOs[i]);
1034   if (NumAddrOps < 4)  // FrameIndex only
1035     MIB.addImm(1).addReg(0).addImm(0);
1036   
1037   // Loop over the rest of the ri operands, converting them over.
1038   unsigned NumOps = TII.getNumOperands(MI->getOpcode())-2;
1039   for (unsigned i = 0; i != NumOps; ++i) {
1040     MachineOperand &MO = MI->getOperand(i+2);
1041     MIB = X86InstrAddOperand(MIB, MO);
1042   }
1043   for (unsigned i = NumOps+2, e = MI->getNumOperands(); i != e; ++i) {
1044     MachineOperand &MO = MI->getOperand(i);
1045     MIB = X86InstrAddOperand(MIB, MO);
1046   }
1047   return MIB;
1048 }
1049
1050 static MachineInstr *FuseInst(unsigned Opcode, unsigned OpNo,
1051                               SmallVector<MachineOperand,4> &MOs,
1052                               MachineInstr *MI, const TargetInstrInfo &TII) {
1053   MachineInstr *NewMI = new MachineInstr(TII.get(Opcode), true);
1054   MachineInstrBuilder MIB(NewMI);
1055   
1056   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
1057     MachineOperand &MO = MI->getOperand(i);
1058     if (i == OpNo) {
1059       assert(MO.isRegister() && "Expected to fold into reg operand!");
1060       unsigned NumAddrOps = MOs.size();
1061       for (unsigned i = 0; i != NumAddrOps; ++i)
1062         MIB = X86InstrAddOperand(MIB, MOs[i]);
1063       if (NumAddrOps < 4)  // FrameIndex only
1064         MIB.addImm(1).addReg(0).addImm(0);
1065     } else {
1066       MIB = X86InstrAddOperand(MIB, MO);
1067     }
1068   }
1069   return MIB;
1070 }
1071
1072 static MachineInstr *MakeM0Inst(const TargetInstrInfo &TII, unsigned Opcode,
1073                                 SmallVector<MachineOperand,4> &MOs,
1074                                 MachineInstr *MI) {
1075   MachineInstrBuilder MIB = BuildMI(TII.get(Opcode));
1076
1077   unsigned NumAddrOps = MOs.size();
1078   for (unsigned i = 0; i != NumAddrOps; ++i)
1079     MIB = X86InstrAddOperand(MIB, MOs[i]);
1080   if (NumAddrOps < 4)  // FrameIndex only
1081     MIB.addImm(1).addReg(0).addImm(0);
1082   return MIB.addImm(0);
1083 }
1084
1085 MachineInstr*
1086 X86RegisterInfo::foldMemoryOperand(MachineInstr *MI, unsigned i,
1087                                    SmallVector<MachineOperand,4> &MOs) const {
1088   const DenseMap<unsigned*, unsigned> *OpcodeTablePtr = NULL;
1089   bool isTwoAddrFold = false;
1090   unsigned NumOps = TII.getNumOperands(MI->getOpcode());
1091   bool isTwoAddr = NumOps > 1 &&
1092     MI->getInstrDescriptor()->getOperandConstraint(1, TOI::TIED_TO) != -1;
1093
1094   MachineInstr *NewMI = NULL;
1095   // Folding a memory location into the two-address part of a two-address
1096   // instruction is different than folding it other places.  It requires
1097   // replacing the *two* registers with the memory location.
1098   if (isTwoAddr && NumOps >= 2 && i < 2 &&
1099       MI->getOperand(0).isRegister() && 
1100       MI->getOperand(1).isRegister() &&
1101       MI->getOperand(0).getReg() == MI->getOperand(1).getReg()) { 
1102     OpcodeTablePtr = &RegOp2MemOpTable2Addr;
1103     isTwoAddrFold = true;
1104   } else if (i == 0) { // If operand 0
1105     if (MI->getOpcode() == X86::MOV16r0)
1106       NewMI = MakeM0Inst(TII, X86::MOV16mi, MOs, MI);
1107     else if (MI->getOpcode() == X86::MOV32r0)
1108       NewMI = MakeM0Inst(TII, X86::MOV32mi, MOs, MI);
1109     else if (MI->getOpcode() == X86::MOV64r0)
1110       NewMI = MakeM0Inst(TII, X86::MOV64mi32, MOs, MI);
1111     else if (MI->getOpcode() == X86::MOV8r0)
1112       NewMI = MakeM0Inst(TII, X86::MOV8mi, MOs, MI);
1113     if (NewMI) {
1114       NewMI->copyKillDeadInfo(MI);
1115       return NewMI;
1116     }
1117     
1118     OpcodeTablePtr = &RegOp2MemOpTable0;
1119   } else if (i == 1) {
1120     OpcodeTablePtr = &RegOp2MemOpTable1;
1121   } else if (i == 2) {
1122     OpcodeTablePtr = &RegOp2MemOpTable2;
1123   }
1124   
1125   // If table selected...
1126   if (OpcodeTablePtr) {
1127     // Find the Opcode to fuse
1128     DenseMap<unsigned*, unsigned>::iterator I =
1129       OpcodeTablePtr->find((unsigned*)MI->getOpcode());
1130     if (I != OpcodeTablePtr->end()) {
1131       if (isTwoAddrFold)
1132         NewMI = FuseTwoAddrInst(I->second, MOs, MI, TII);
1133       else
1134         NewMI = FuseInst(I->second, i, MOs, MI, TII);
1135       NewMI->copyKillDeadInfo(MI);
1136       return NewMI;
1137     }
1138   }
1139   
1140   // No fusion 
1141   if (PrintFailedFusing)
1142     cerr << "We failed to fuse ("
1143          << ((i == 1) ? "r" : "s") << "): " << *MI;
1144   return NULL;
1145 }
1146
1147
1148 MachineInstr* X86RegisterInfo::foldMemoryOperand(MachineInstr *MI,
1149                                               SmallVectorImpl<unsigned> &Ops,
1150                                               int FrameIndex) const {
1151   // Check switch flag 
1152   if (NoFusing) return NULL;
1153
1154   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
1155     unsigned NewOpc = 0;
1156     switch (MI->getOpcode()) {
1157     default: return NULL;
1158     case X86::TEST8rr:  NewOpc = X86::CMP8ri; break;
1159     case X86::TEST16rr: NewOpc = X86::CMP16ri; break;
1160     case X86::TEST32rr: NewOpc = X86::CMP32ri; break;
1161     case X86::TEST64rr: NewOpc = X86::CMP64ri32; break;
1162     }
1163     // Change to CMPXXri r, 0 first.
1164     MI->setInstrDescriptor(TII.get(NewOpc));
1165     MI->getOperand(1).ChangeToImmediate(0);
1166   } else if (Ops.size() != 1)
1167     return NULL;
1168
1169   SmallVector<MachineOperand,4> MOs;
1170   MOs.push_back(MachineOperand::CreateFI(FrameIndex));
1171   return foldMemoryOperand(MI, Ops[0], MOs);
1172 }
1173
1174 MachineInstr* X86RegisterInfo::foldMemoryOperand(MachineInstr *MI,
1175                                                  SmallVectorImpl<unsigned> &Ops,
1176                                                  MachineInstr *LoadMI) const {
1177   // Check switch flag 
1178   if (NoFusing) return NULL;
1179
1180   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
1181     unsigned NewOpc = 0;
1182     switch (MI->getOpcode()) {
1183     default: return NULL;
1184     case X86::TEST8rr:  NewOpc = X86::CMP8ri; break;
1185     case X86::TEST16rr: NewOpc = X86::CMP16ri; break;
1186     case X86::TEST32rr: NewOpc = X86::CMP32ri; break;
1187     case X86::TEST64rr: NewOpc = X86::CMP64ri32; break;
1188     }
1189     // Change to CMPXXri r, 0 first.
1190     MI->setInstrDescriptor(TII.get(NewOpc));
1191     MI->getOperand(1).ChangeToImmediate(0);
1192   } else if (Ops.size() != 1)
1193     return NULL;
1194
1195   SmallVector<MachineOperand,4> MOs;
1196   unsigned NumOps = TII.getNumOperands(LoadMI->getOpcode());
1197   for (unsigned i = NumOps - 4; i != NumOps; ++i)
1198     MOs.push_back(LoadMI->getOperand(i));
1199   return foldMemoryOperand(MI, Ops[0], MOs);
1200 }
1201
1202
1203 bool X86RegisterInfo::canFoldMemoryOperand(MachineInstr *MI,
1204                                          SmallVectorImpl<unsigned> &Ops) const {
1205   // Check switch flag 
1206   if (NoFusing) return 0;
1207
1208   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
1209     switch (MI->getOpcode()) {
1210     default: return false;
1211     case X86::TEST8rr: 
1212     case X86::TEST16rr:
1213     case X86::TEST32rr:
1214     case X86::TEST64rr:
1215       return true;
1216     }
1217   }
1218
1219   if (Ops.size() != 1)
1220     return false;
1221
1222   unsigned OpNum = Ops[0];
1223   unsigned Opc = MI->getOpcode();
1224   unsigned NumOps = TII.getNumOperands(Opc);
1225   bool isTwoAddr = NumOps > 1 &&
1226     TII.getOperandConstraint(Opc, 1, TOI::TIED_TO) != -1;
1227
1228   // Folding a memory location into the two-address part of a two-address
1229   // instruction is different than folding it other places.  It requires
1230   // replacing the *two* registers with the memory location.
1231   const DenseMap<unsigned*, unsigned> *OpcodeTablePtr = NULL;
1232   if (isTwoAddr && NumOps >= 2 && OpNum < 2) { 
1233     OpcodeTablePtr = &RegOp2MemOpTable2Addr;
1234   } else if (OpNum == 0) { // If operand 0
1235     switch (Opc) {
1236     case X86::MOV16r0:
1237     case X86::MOV32r0:
1238     case X86::MOV64r0:
1239     case X86::MOV8r0:
1240       return true;
1241     default: break;
1242     }
1243     OpcodeTablePtr = &RegOp2MemOpTable0;
1244   } else if (OpNum == 1) {
1245     OpcodeTablePtr = &RegOp2MemOpTable1;
1246   } else if (OpNum == 2) {
1247     OpcodeTablePtr = &RegOp2MemOpTable2;
1248   }
1249   
1250   if (OpcodeTablePtr) {
1251     // Find the Opcode to fuse
1252     DenseMap<unsigned*, unsigned>::iterator I =
1253       OpcodeTablePtr->find((unsigned*)Opc);
1254     if (I != OpcodeTablePtr->end())
1255       return true;
1256   }
1257   return false;
1258 }
1259
1260 bool X86RegisterInfo::unfoldMemoryOperand(MachineFunction &MF, MachineInstr *MI,
1261                                 unsigned Reg, bool UnfoldLoad, bool UnfoldStore,
1262                                  SmallVectorImpl<MachineInstr*> &NewMIs) const {
1263   DenseMap<unsigned*, std::pair<unsigned,unsigned> >::iterator I =
1264     MemOp2RegOpTable.find((unsigned*)MI->getOpcode());
1265   if (I == MemOp2RegOpTable.end())
1266     return false;
1267   unsigned Opc = I->second.first;
1268   unsigned Index = I->second.second & 0xf;
1269   bool FoldedLoad = I->second.second & (1 << 4);
1270   bool FoldedStore = I->second.second & (1 << 5);
1271   if (UnfoldLoad && !FoldedLoad)
1272     return false;
1273   UnfoldLoad &= FoldedLoad;
1274   if (UnfoldStore && !FoldedStore)
1275     return false;
1276   UnfoldStore &= FoldedStore;
1277
1278   const TargetInstrDescriptor &TID = TII.get(Opc);
1279   const TargetOperandInfo &TOI = TID.OpInfo[Index];
1280   const TargetRegisterClass *RC = (TOI.Flags & M_LOOK_UP_PTR_REG_CLASS)
1281     ? TII.getPointerRegClass() : getRegClass(TOI.RegClass);
1282   SmallVector<MachineOperand,4> AddrOps;
1283   SmallVector<MachineOperand,2> BeforeOps;
1284   SmallVector<MachineOperand,2> AfterOps;
1285   SmallVector<MachineOperand,4> ImpOps;
1286   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
1287     MachineOperand &Op = MI->getOperand(i);
1288     if (i >= Index && i < Index+4)
1289       AddrOps.push_back(Op);
1290     else if (Op.isRegister() && Op.isImplicit())
1291       ImpOps.push_back(Op);
1292     else if (i < Index)
1293       BeforeOps.push_back(Op);
1294     else if (i > Index)
1295       AfterOps.push_back(Op);
1296   }
1297
1298   // Emit the load instruction.
1299   if (UnfoldLoad) {
1300     loadRegFromAddr(MF, Reg, AddrOps, RC, NewMIs);
1301     if (UnfoldStore) {
1302       // Address operands cannot be marked isKill.
1303       for (unsigned i = 1; i != 5; ++i) {
1304         MachineOperand &MO = NewMIs[0]->getOperand(i);
1305         if (MO.isRegister())
1306           MO.setIsKill(false);
1307       }
1308     }
1309   }
1310
1311   // Emit the data processing instruction.
1312   MachineInstr *DataMI = new MachineInstr(TID, true);
1313   MachineInstrBuilder MIB(DataMI);
1314   
1315   if (FoldedStore)
1316     MIB.addReg(Reg, true);
1317   for (unsigned i = 0, e = BeforeOps.size(); i != e; ++i)
1318     MIB = X86InstrAddOperand(MIB, BeforeOps[i]);
1319   if (FoldedLoad)
1320     MIB.addReg(Reg);
1321   for (unsigned i = 0, e = AfterOps.size(); i != e; ++i)
1322     MIB = X86InstrAddOperand(MIB, AfterOps[i]);
1323   for (unsigned i = 0, e = ImpOps.size(); i != e; ++i) {
1324     MachineOperand &MO = ImpOps[i];
1325     MIB.addReg(MO.getReg(), MO.isDef(), true, MO.isKill(), MO.isDead());
1326   }
1327   // Change CMP32ri r, 0 back to TEST32rr r, r, etc.
1328   unsigned NewOpc = 0;
1329   switch (DataMI->getOpcode()) {
1330   default: break;
1331   case X86::CMP64ri32:
1332   case X86::CMP32ri:
1333   case X86::CMP16ri:
1334   case X86::CMP8ri: {
1335     MachineOperand &MO0 = DataMI->getOperand(0);
1336     MachineOperand &MO1 = DataMI->getOperand(1);
1337     if (MO1.getImm() == 0) {
1338       switch (DataMI->getOpcode()) {
1339       default: break;
1340       case X86::CMP64ri32: NewOpc = X86::TEST64rr; break;
1341       case X86::CMP32ri:   NewOpc = X86::TEST32rr; break;
1342       case X86::CMP16ri:   NewOpc = X86::TEST16rr; break;
1343       case X86::CMP8ri:    NewOpc = X86::TEST8rr; break;
1344       }
1345       DataMI->setInstrDescriptor(TII.get(NewOpc));
1346       MO1.ChangeToRegister(MO0.getReg(), false);
1347     }
1348   }
1349   }
1350   NewMIs.push_back(DataMI);
1351
1352   // Emit the store instruction.
1353   if (UnfoldStore) {
1354     const TargetOperandInfo &DstTOI = TID.OpInfo[0];
1355     const TargetRegisterClass *DstRC = (DstTOI.Flags & M_LOOK_UP_PTR_REG_CLASS)
1356       ? TII.getPointerRegClass() : getRegClass(DstTOI.RegClass);
1357     storeRegToAddr(MF, Reg, true, AddrOps, DstRC, NewMIs);
1358   }
1359
1360   return true;
1361 }
1362
1363
1364 bool
1365 X86RegisterInfo::unfoldMemoryOperand(SelectionDAG &DAG, SDNode *N,
1366                                      SmallVectorImpl<SDNode*> &NewNodes) const {
1367   if (!N->isTargetOpcode())
1368     return false;
1369
1370   DenseMap<unsigned*, std::pair<unsigned,unsigned> >::iterator I =
1371     MemOp2RegOpTable.find((unsigned*)N->getTargetOpcode());
1372   if (I == MemOp2RegOpTable.end())
1373     return false;
1374   unsigned Opc = I->second.first;
1375   unsigned Index = I->second.second & 0xf;
1376   bool FoldedLoad = I->second.second & (1 << 4);
1377   bool FoldedStore = I->second.second & (1 << 5);
1378   const TargetInstrDescriptor &TID = TII.get(Opc);
1379   const TargetOperandInfo &TOI = TID.OpInfo[Index];
1380   const TargetRegisterClass *RC = (TOI.Flags & M_LOOK_UP_PTR_REG_CLASS)
1381     ? TII.getPointerRegClass() : getRegClass(TOI.RegClass);
1382   std::vector<SDOperand> AddrOps;
1383   std::vector<SDOperand> BeforeOps;
1384   std::vector<SDOperand> AfterOps;
1385   unsigned NumOps = N->getNumOperands();
1386   for (unsigned i = 0; i != NumOps-1; ++i) {
1387     SDOperand Op = N->getOperand(i);
1388     if (i >= Index && i < Index+4)
1389       AddrOps.push_back(Op);
1390     else if (i < Index)
1391       BeforeOps.push_back(Op);
1392     else if (i > Index)
1393       AfterOps.push_back(Op);
1394   }
1395   SDOperand Chain = N->getOperand(NumOps-1);
1396   AddrOps.push_back(Chain);
1397
1398   // Emit the load instruction.
1399   SDNode *Load = 0;
1400   if (FoldedLoad) {
1401     MVT::ValueType VT = *RC->vt_begin();
1402     Load = DAG.getTargetNode(getLoadRegOpcode(RC, StackAlign), VT, MVT::Other,
1403                              &AddrOps[0], AddrOps.size());
1404     NewNodes.push_back(Load);
1405   }
1406
1407   // Emit the data processing instruction.
1408   std::vector<MVT::ValueType> VTs;
1409   const TargetRegisterClass *DstRC = 0;
1410   if (TID.numDefs > 0) {
1411     const TargetOperandInfo &DstTOI = TID.OpInfo[0];
1412     DstRC = (DstTOI.Flags & M_LOOK_UP_PTR_REG_CLASS)
1413       ? TII.getPointerRegClass() : getRegClass(DstTOI.RegClass);
1414     VTs.push_back(*DstRC->vt_begin());
1415   }
1416   for (unsigned i = 0, e = N->getNumValues(); i != e; ++i) {
1417     MVT::ValueType VT = N->getValueType(i);
1418     if (VT != MVT::Other && i >= TID.numDefs)
1419       VTs.push_back(VT);
1420   }
1421   if (Load)
1422     BeforeOps.push_back(SDOperand(Load, 0));
1423   std::copy(AfterOps.begin(), AfterOps.end(), std::back_inserter(BeforeOps));
1424   SDNode *NewNode= DAG.getTargetNode(Opc, VTs, &BeforeOps[0], BeforeOps.size());
1425   NewNodes.push_back(NewNode);
1426
1427   // Emit the store instruction.
1428   if (FoldedStore) {
1429     AddrOps.pop_back();
1430     AddrOps.push_back(SDOperand(NewNode, 0));
1431     AddrOps.push_back(Chain);
1432     SDNode *Store = DAG.getTargetNode(getStoreRegOpcode(DstRC, StackAlign),
1433                                       MVT::Other, &AddrOps[0], AddrOps.size());
1434     NewNodes.push_back(Store);
1435   }
1436
1437   return true;
1438 }
1439
1440 unsigned X86RegisterInfo::getOpcodeAfterMemoryUnfold(unsigned Opc,
1441                                       bool UnfoldLoad, bool UnfoldStore) const {
1442   DenseMap<unsigned*, std::pair<unsigned,unsigned> >::iterator I =
1443     MemOp2RegOpTable.find((unsigned*)Opc);
1444   if (I == MemOp2RegOpTable.end())
1445     return 0;
1446   bool FoldedLoad = I->second.second & (1 << 4);
1447   bool FoldedStore = I->second.second & (1 << 5);
1448   if (UnfoldLoad && !FoldedLoad)
1449     return 0;
1450   if (UnfoldStore && !FoldedStore)
1451     return 0;
1452   return I->second.first;
1453 }
1454
1455 const unsigned *
1456 X86RegisterInfo::getCalleeSavedRegs(const MachineFunction *MF) const {
1457   static const unsigned CalleeSavedRegs32Bit[] = {
1458     X86::ESI, X86::EDI, X86::EBX, X86::EBP,  0
1459   };
1460
1461   static const unsigned CalleeSavedRegs32EHRet[] = {
1462     X86::EAX, X86::EDX, X86::ESI, X86::EDI, X86::EBX, X86::EBP,  0
1463   };
1464
1465   static const unsigned CalleeSavedRegs64Bit[] = {
1466     X86::RBX, X86::R12, X86::R13, X86::R14, X86::R15, X86::RBP, 0
1467   };
1468
1469   if (Is64Bit)
1470     return CalleeSavedRegs64Bit;
1471   else {
1472     if (MF) {
1473         MachineFrameInfo *MFI = MF->getFrameInfo();
1474         MachineModuleInfo *MMI = MFI->getMachineModuleInfo();
1475         if (MMI && MMI->callsEHReturn())
1476           return CalleeSavedRegs32EHRet;
1477     }
1478     return CalleeSavedRegs32Bit;
1479   }
1480 }
1481
1482 const TargetRegisterClass* const*
1483 X86RegisterInfo::getCalleeSavedRegClasses(const MachineFunction *MF) const {
1484   static const TargetRegisterClass * const CalleeSavedRegClasses32Bit[] = {
1485     &X86::GR32RegClass, &X86::GR32RegClass,
1486     &X86::GR32RegClass, &X86::GR32RegClass,  0
1487   };
1488   static const TargetRegisterClass * const CalleeSavedRegClasses32EHRet[] = {
1489     &X86::GR32RegClass, &X86::GR32RegClass,
1490     &X86::GR32RegClass, &X86::GR32RegClass,
1491     &X86::GR32RegClass, &X86::GR32RegClass,  0
1492   };
1493   static const TargetRegisterClass * const CalleeSavedRegClasses64Bit[] = {
1494     &X86::GR64RegClass, &X86::GR64RegClass,
1495     &X86::GR64RegClass, &X86::GR64RegClass,
1496     &X86::GR64RegClass, &X86::GR64RegClass, 0
1497   };
1498
1499   if (Is64Bit)
1500     return CalleeSavedRegClasses64Bit;
1501   else {
1502     if (MF) {
1503         MachineFrameInfo *MFI = MF->getFrameInfo();
1504         MachineModuleInfo *MMI = MFI->getMachineModuleInfo();
1505         if (MMI && MMI->callsEHReturn())
1506           return CalleeSavedRegClasses32EHRet;
1507     }
1508     return CalleeSavedRegClasses32Bit;
1509   }
1510
1511 }
1512
1513 BitVector X86RegisterInfo::getReservedRegs(const MachineFunction &MF) const {
1514   BitVector Reserved(getNumRegs());
1515   Reserved.set(X86::RSP);
1516   Reserved.set(X86::ESP);
1517   Reserved.set(X86::SP);
1518   Reserved.set(X86::SPL);
1519   if (hasFP(MF)) {
1520     Reserved.set(X86::RBP);
1521     Reserved.set(X86::EBP);
1522     Reserved.set(X86::BP);
1523     Reserved.set(X86::BPL);
1524   }
1525   return Reserved;
1526 }
1527
1528 //===----------------------------------------------------------------------===//
1529 // Stack Frame Processing methods
1530 //===----------------------------------------------------------------------===//
1531
1532 // hasFP - Return true if the specified function should have a dedicated frame
1533 // pointer register.  This is true if the function has variable sized allocas or
1534 // if frame pointer elimination is disabled.
1535 //
1536 bool X86RegisterInfo::hasFP(const MachineFunction &MF) const {
1537   MachineFrameInfo *MFI = MF.getFrameInfo();
1538   MachineModuleInfo *MMI = MFI->getMachineModuleInfo();
1539
1540   return (NoFramePointerElim || 
1541           MFI->hasVarSizedObjects() ||
1542           MF.getInfo<X86MachineFunctionInfo>()->getForceFramePointer() ||
1543           (MMI && MMI->callsUnwindInit()));
1544 }
1545
1546 bool X86RegisterInfo::hasReservedCallFrame(MachineFunction &MF) const {
1547   return !MF.getFrameInfo()->hasVarSizedObjects();
1548 }
1549
1550 void X86RegisterInfo::
1551 eliminateCallFramePseudoInstr(MachineFunction &MF, MachineBasicBlock &MBB,
1552                               MachineBasicBlock::iterator I) const {
1553   if (!hasReservedCallFrame(MF)) {
1554     // If the stack pointer can be changed after prologue, turn the
1555     // adjcallstackup instruction into a 'sub ESP, <amt>' and the
1556     // adjcallstackdown instruction into 'add ESP, <amt>'
1557     // TODO: consider using push / pop instead of sub + store / add
1558     MachineInstr *Old = I;
1559     uint64_t Amount = Old->getOperand(0).getImm();
1560     if (Amount != 0) {
1561       // We need to keep the stack aligned properly.  To do this, we round the
1562       // amount of space needed for the outgoing arguments up to the next
1563       // alignment boundary.
1564       Amount = (Amount+StackAlign-1)/StackAlign*StackAlign;
1565
1566       MachineInstr *New = 0;
1567       if (Old->getOpcode() == X86::ADJCALLSTACKDOWN) {
1568         New=BuildMI(TII.get(Is64Bit ? X86::SUB64ri32 : X86::SUB32ri), StackPtr)
1569           .addReg(StackPtr).addImm(Amount);
1570       } else {
1571         assert(Old->getOpcode() == X86::ADJCALLSTACKUP);
1572         // factor out the amount the callee already popped.
1573         uint64_t CalleeAmt = Old->getOperand(1).getImm();
1574         Amount -= CalleeAmt;
1575         if (Amount) {
1576           unsigned Opc = (Amount < 128) ?
1577             (Is64Bit ? X86::ADD64ri8 : X86::ADD32ri8) :
1578             (Is64Bit ? X86::ADD64ri32 : X86::ADD32ri);
1579           New = BuildMI(TII.get(Opc), StackPtr).addReg(StackPtr).addImm(Amount);
1580         }
1581       }
1582
1583       // Replace the pseudo instruction with a new instruction...
1584       if (New) MBB.insert(I, New);
1585     }
1586   } else if (I->getOpcode() == X86::ADJCALLSTACKUP) {
1587     // If we are performing frame pointer elimination and if the callee pops
1588     // something off the stack pointer, add it back.  We do this until we have
1589     // more advanced stack pointer tracking ability.
1590     if (uint64_t CalleeAmt = I->getOperand(1).getImm()) {
1591       unsigned Opc = (CalleeAmt < 128) ?
1592         (Is64Bit ? X86::SUB64ri8 : X86::SUB32ri8) :
1593         (Is64Bit ? X86::SUB64ri32 : X86::SUB32ri);
1594       MachineInstr *New =
1595         BuildMI(TII.get(Opc), StackPtr).addReg(StackPtr).addImm(CalleeAmt);
1596       MBB.insert(I, New);
1597     }
1598   }
1599
1600   MBB.erase(I);
1601 }
1602
1603 void X86RegisterInfo::eliminateFrameIndex(MachineBasicBlock::iterator II,
1604                                           int SPAdj, RegScavenger *RS) const{
1605   assert(SPAdj == 0 && "Unexpected");
1606
1607   unsigned i = 0;
1608   MachineInstr &MI = *II;
1609   MachineFunction &MF = *MI.getParent()->getParent();
1610   while (!MI.getOperand(i).isFrameIndex()) {
1611     ++i;
1612     assert(i < MI.getNumOperands() && "Instr doesn't have FrameIndex operand!");
1613   }
1614
1615   int FrameIndex = MI.getOperand(i).getIndex();
1616   // This must be part of a four operand memory reference.  Replace the
1617   // FrameIndex with base register with EBP.  Add an offset to the offset.
1618   MI.getOperand(i).ChangeToRegister(hasFP(MF) ? FramePtr : StackPtr, false);
1619
1620   // Now add the frame object offset to the offset from EBP.
1621   int64_t Offset = MF.getFrameInfo()->getObjectOffset(FrameIndex) +
1622                    MI.getOperand(i+3).getImm()+SlotSize;
1623
1624   if (!hasFP(MF))
1625     Offset += MF.getFrameInfo()->getStackSize();
1626   else {
1627     Offset += SlotSize;  // Skip the saved EBP
1628     // Skip the RETADDR move area
1629     X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
1630     int TailCallReturnAddrDelta = X86FI->getTCReturnAddrDelta();
1631     if (TailCallReturnAddrDelta < 0) Offset -= TailCallReturnAddrDelta;
1632   }
1633   
1634   MI.getOperand(i+3).ChangeToImmediate(Offset);
1635 }
1636
1637 void
1638 X86RegisterInfo::processFunctionBeforeFrameFinalized(MachineFunction &MF) const{
1639   X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
1640   int32_t TailCallReturnAddrDelta = X86FI->getTCReturnAddrDelta();
1641   if (TailCallReturnAddrDelta < 0) {
1642     // create RETURNADDR area
1643     //   arg
1644     //   arg
1645     //   RETADDR
1646     //   { ...
1647     //     RETADDR area
1648     //     ...
1649     //   }
1650     //   [EBP]
1651     MF.getFrameInfo()->
1652       CreateFixedObject(-TailCallReturnAddrDelta,
1653                         (-1*SlotSize)+TailCallReturnAddrDelta);
1654   }
1655   if (hasFP(MF)) {
1656     assert((TailCallReturnAddrDelta <= 0) &&
1657            "The Delta should always be zero or negative");
1658     // Create a frame entry for the EBP register that must be saved.
1659     int FrameIdx = MF.getFrameInfo()->CreateFixedObject(SlotSize,
1660                                                         (int)SlotSize * -2+
1661                                                        TailCallReturnAddrDelta);
1662     assert(FrameIdx == MF.getFrameInfo()->getObjectIndexBegin() &&
1663            "Slot for EBP register must be last in order to be found!");
1664   }
1665 }
1666
1667 /// emitSPUpdate - Emit a series of instructions to increment / decrement the
1668 /// stack pointer by a constant value.
1669 static
1670 void emitSPUpdate(MachineBasicBlock &MBB, MachineBasicBlock::iterator &MBBI,
1671                   unsigned StackPtr, int64_t NumBytes, bool Is64Bit,
1672                   const TargetInstrInfo &TII) {
1673   bool isSub = NumBytes < 0;
1674   uint64_t Offset = isSub ? -NumBytes : NumBytes;
1675   unsigned Opc = isSub
1676     ? ((Offset < 128) ?
1677        (Is64Bit ? X86::SUB64ri8 : X86::SUB32ri8) :
1678        (Is64Bit ? X86::SUB64ri32 : X86::SUB32ri))
1679     : ((Offset < 128) ?
1680        (Is64Bit ? X86::ADD64ri8 : X86::ADD32ri8) :
1681        (Is64Bit ? X86::ADD64ri32 : X86::ADD32ri));
1682   uint64_t Chunk = (1LL << 31) - 1;
1683
1684   while (Offset) {
1685     uint64_t ThisVal = (Offset > Chunk) ? Chunk : Offset;
1686     BuildMI(MBB, MBBI, TII.get(Opc), StackPtr).addReg(StackPtr).addImm(ThisVal);
1687     Offset -= ThisVal;
1688   }
1689 }
1690
1691 // mergeSPUpdatesUp - Merge two stack-manipulating instructions upper iterator.
1692 static
1693 void mergeSPUpdatesUp(MachineBasicBlock &MBB, MachineBasicBlock::iterator &MBBI,
1694                       unsigned StackPtr, uint64_t *NumBytes = NULL) {
1695   if (MBBI == MBB.begin()) return;
1696   
1697   MachineBasicBlock::iterator PI = prior(MBBI);
1698   unsigned Opc = PI->getOpcode();
1699   if ((Opc == X86::ADD64ri32 || Opc == X86::ADD64ri8 ||
1700        Opc == X86::ADD32ri || Opc == X86::ADD32ri8) &&
1701       PI->getOperand(0).getReg() == StackPtr) {
1702     if (NumBytes)
1703       *NumBytes += PI->getOperand(2).getImm();
1704     MBB.erase(PI);
1705   } else if ((Opc == X86::SUB64ri32 || Opc == X86::SUB64ri8 ||
1706               Opc == X86::SUB32ri || Opc == X86::SUB32ri8) &&
1707              PI->getOperand(0).getReg() == StackPtr) {
1708     if (NumBytes)
1709       *NumBytes -= PI->getOperand(2).getImm();
1710     MBB.erase(PI);
1711   }
1712 }
1713
1714 // mergeSPUpdatesUp - Merge two stack-manipulating instructions lower iterator.
1715 static
1716 void mergeSPUpdatesDown(MachineBasicBlock &MBB,
1717                         MachineBasicBlock::iterator &MBBI,
1718                         unsigned StackPtr, uint64_t *NumBytes = NULL) {
1719   return;
1720   
1721   if (MBBI == MBB.end()) return;
1722   
1723   MachineBasicBlock::iterator NI = next(MBBI);
1724   if (NI == MBB.end()) return;
1725   
1726   unsigned Opc = NI->getOpcode();
1727   if ((Opc == X86::ADD64ri32 || Opc == X86::ADD64ri8 ||
1728        Opc == X86::ADD32ri || Opc == X86::ADD32ri8) &&
1729       NI->getOperand(0).getReg() == StackPtr) {
1730     if (NumBytes)
1731       *NumBytes -= NI->getOperand(2).getImm();
1732     MBB.erase(NI);
1733     MBBI = NI;
1734   } else if ((Opc == X86::SUB64ri32 || Opc == X86::SUB64ri8 ||
1735               Opc == X86::SUB32ri || Opc == X86::SUB32ri8) &&
1736              NI->getOperand(0).getReg() == StackPtr) {
1737     if (NumBytes)
1738       *NumBytes += NI->getOperand(2).getImm();
1739     MBB.erase(NI);
1740     MBBI = NI;
1741   }
1742 }
1743
1744 /// mergeSPUpdates - Checks the instruction before/after the passed
1745 /// instruction. If it is an ADD/SUB instruction it is deleted 
1746 /// argument and the stack adjustment is returned as a positive value for ADD
1747 /// and a negative for SUB. 
1748 static int mergeSPUpdates(MachineBasicBlock &MBB,
1749                            MachineBasicBlock::iterator &MBBI,
1750                            unsigned StackPtr,                     
1751                            bool doMergeWithPrevious) {
1752
1753   if ((doMergeWithPrevious && MBBI == MBB.begin()) ||
1754       (!doMergeWithPrevious && MBBI == MBB.end()))
1755     return 0;
1756
1757   int Offset = 0;
1758
1759   MachineBasicBlock::iterator PI = doMergeWithPrevious ? prior(MBBI) : MBBI;
1760   MachineBasicBlock::iterator NI = doMergeWithPrevious ? 0 : next(MBBI);
1761   unsigned Opc = PI->getOpcode();
1762   if ((Opc == X86::ADD64ri32 || Opc == X86::ADD64ri8 ||
1763        Opc == X86::ADD32ri || Opc == X86::ADD32ri8) &&
1764       PI->getOperand(0).getReg() == StackPtr){
1765     Offset += PI->getOperand(2).getImm();
1766     MBB.erase(PI);
1767     if (!doMergeWithPrevious) MBBI = NI;
1768   } else if ((Opc == X86::SUB64ri32 || Opc == X86::SUB64ri8 ||
1769               Opc == X86::SUB32ri || Opc == X86::SUB32ri8) &&
1770              PI->getOperand(0).getReg() == StackPtr) {
1771     Offset -= PI->getOperand(2).getImm();
1772     MBB.erase(PI);
1773     if (!doMergeWithPrevious) MBBI = NI;
1774   }   
1775
1776   return Offset;
1777 }
1778
1779 void X86RegisterInfo::emitPrologue(MachineFunction &MF) const {
1780   MachineBasicBlock &MBB = MF.front();   // Prolog goes in entry BB
1781   MachineFrameInfo *MFI = MF.getFrameInfo();
1782   const Function* Fn = MF.getFunction();
1783   const X86Subtarget* Subtarget = &MF.getTarget().getSubtarget<X86Subtarget>();
1784   MachineModuleInfo *MMI = MFI->getMachineModuleInfo();
1785   X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
1786   MachineBasicBlock::iterator MBBI = MBB.begin();
1787   
1788   // Prepare for frame info.
1789   unsigned FrameLabelId = 0;
1790   
1791   // Get the number of bytes to allocate from the FrameInfo.
1792   uint64_t StackSize = MFI->getStackSize();
1793   // Add RETADDR move area to callee saved frame size.
1794   int TailCallReturnAddrDelta = X86FI->getTCReturnAddrDelta();
1795   if (TailCallReturnAddrDelta < 0)  
1796     X86FI->setCalleeSavedFrameSize(
1797           X86FI->getCalleeSavedFrameSize() +(-TailCallReturnAddrDelta));
1798   uint64_t NumBytes = StackSize - X86FI->getCalleeSavedFrameSize();
1799
1800   // Insert stack pointer adjustment for later moving of return addr.  Only
1801   // applies to tail call optimized functions where the callee argument stack
1802   // size is bigger than the callers.
1803   if (TailCallReturnAddrDelta < 0) {
1804     BuildMI(MBB, MBBI, TII.get(Is64Bit? X86::SUB64ri32 : X86::SUB32ri), 
1805             StackPtr).addReg(StackPtr).addImm(-TailCallReturnAddrDelta);
1806   }
1807
1808   if (hasFP(MF)) {
1809     // Get the offset of the stack slot for the EBP register... which is
1810     // guaranteed to be the last slot by processFunctionBeforeFrameFinalized.
1811     // Update the frame offset adjustment.
1812     MFI->setOffsetAdjustment(SlotSize-NumBytes);
1813
1814     // Save EBP into the appropriate stack slot...
1815     BuildMI(MBB, MBBI, TII.get(Is64Bit ? X86::PUSH64r : X86::PUSH32r))
1816       .addReg(FramePtr);
1817     NumBytes -= SlotSize;
1818
1819     if (MMI && MMI->needsFrameInfo()) {
1820       // Mark effective beginning of when frame pointer becomes valid.
1821       FrameLabelId = MMI->NextLabelID();
1822       BuildMI(MBB, MBBI, TII.get(X86::LABEL)).addImm(FrameLabelId);
1823     }
1824
1825     // Update EBP with the new base value...
1826     BuildMI(MBB, MBBI, TII.get(Is64Bit ? X86::MOV64rr : X86::MOV32rr), FramePtr)
1827       .addReg(StackPtr);
1828   }
1829   
1830   unsigned ReadyLabelId = 0;
1831   if (MMI && MMI->needsFrameInfo()) {
1832     // Mark effective beginning of when frame pointer is ready.
1833     ReadyLabelId = MMI->NextLabelID();
1834     BuildMI(MBB, MBBI, TII.get(X86::LABEL)).addImm(ReadyLabelId);
1835   }
1836
1837   // Skip the callee-saved push instructions.
1838   while (MBBI != MBB.end() &&
1839          (MBBI->getOpcode() == X86::PUSH32r ||
1840           MBBI->getOpcode() == X86::PUSH64r))
1841     ++MBBI;
1842
1843   if (NumBytes) {   // adjust stack pointer: ESP -= numbytes
1844     if (NumBytes >= 4096 && Subtarget->isTargetCygMing()) {
1845       // Check, whether EAX is livein for this function
1846       bool isEAXAlive = false;
1847       for (MachineRegisterInfo::livein_iterator
1848            II = MF.getRegInfo().livein_begin(),
1849            EE = MF.getRegInfo().livein_end(); (II != EE) && !isEAXAlive; ++II) {
1850         unsigned Reg = II->first;
1851         isEAXAlive = (Reg == X86::EAX || Reg == X86::AX ||
1852                       Reg == X86::AH || Reg == X86::AL);
1853       }
1854
1855       // Function prologue calls _alloca to probe the stack when allocating  
1856       // more than 4k bytes in one go. Touching the stack at 4K increments is  
1857       // necessary to ensure that the guard pages used by the OS virtual memory
1858       // manager are allocated in correct sequence.
1859       if (!isEAXAlive) {
1860         BuildMI(MBB, MBBI, TII.get(X86::MOV32ri), X86::EAX).addImm(NumBytes);
1861         BuildMI(MBB, MBBI, TII.get(X86::CALLpcrel32))
1862           .addExternalSymbol("_alloca");
1863       } else {
1864         // Save EAX
1865         BuildMI(MBB, MBBI, TII.get(X86::PUSH32r), X86::EAX);
1866         // Allocate NumBytes-4 bytes on stack. We'll also use 4 already
1867         // allocated bytes for EAX.
1868         BuildMI(MBB, MBBI, TII.get(X86::MOV32ri), X86::EAX).addImm(NumBytes-4);
1869         BuildMI(MBB, MBBI, TII.get(X86::CALLpcrel32))
1870           .addExternalSymbol("_alloca");
1871         // Restore EAX
1872         MachineInstr *MI = addRegOffset(BuildMI(TII.get(X86::MOV32rm),X86::EAX),
1873                                         StackPtr, NumBytes-4);
1874         MBB.insert(MBBI, MI);
1875       }
1876     } else {
1877       // If there is an SUB32ri of ESP immediately before this instruction,
1878       // merge the two. This can be the case when tail call elimination is
1879       // enabled and the callee has more arguments then the caller.
1880       NumBytes -= mergeSPUpdates(MBB, MBBI, StackPtr, true);
1881       // If there is an ADD32ri or SUB32ri of ESP immediately after this
1882       // instruction, merge the two instructions.
1883       mergeSPUpdatesDown(MBB, MBBI, StackPtr, &NumBytes);
1884       
1885       if (NumBytes)
1886         emitSPUpdate(MBB, MBBI, StackPtr, -(int64_t)NumBytes, Is64Bit, TII);
1887     }
1888   }
1889
1890   if (MMI && MMI->needsFrameInfo()) {
1891     std::vector<MachineMove> &Moves = MMI->getFrameMoves();
1892     const TargetData *TD = MF.getTarget().getTargetData();
1893
1894     // Calculate amount of bytes used for return address storing
1895     int stackGrowth =
1896       (MF.getTarget().getFrameInfo()->getStackGrowthDirection() ==
1897        TargetFrameInfo::StackGrowsUp ?
1898        TD->getPointerSize() : -TD->getPointerSize());
1899
1900     if (StackSize) {
1901       // Show update of SP.
1902       if (hasFP(MF)) {
1903         // Adjust SP
1904         MachineLocation SPDst(MachineLocation::VirtualFP);
1905         MachineLocation SPSrc(MachineLocation::VirtualFP, 2*stackGrowth);
1906         Moves.push_back(MachineMove(FrameLabelId, SPDst, SPSrc));
1907       } else {
1908         MachineLocation SPDst(MachineLocation::VirtualFP);
1909         MachineLocation SPSrc(MachineLocation::VirtualFP,
1910                               -StackSize+stackGrowth);
1911         Moves.push_back(MachineMove(FrameLabelId, SPDst, SPSrc));
1912       }
1913     } else {
1914       //FIXME: Verify & implement for FP
1915       MachineLocation SPDst(StackPtr);
1916       MachineLocation SPSrc(StackPtr, stackGrowth);
1917       Moves.push_back(MachineMove(FrameLabelId, SPDst, SPSrc));
1918     }
1919             
1920     // Add callee saved registers to move list.
1921     const std::vector<CalleeSavedInfo> &CSI = MFI->getCalleeSavedInfo();
1922
1923     // FIXME: This is dirty hack. The code itself is pretty mess right now.
1924     // It should be rewritten from scratch and generalized sometimes.
1925     
1926     // Determine maximum offset (minumum due to stack growth)
1927     int64_t MaxOffset = 0;
1928     for (unsigned I = 0, E = CSI.size(); I!=E; ++I)
1929       MaxOffset = std::min(MaxOffset,
1930                            MFI->getObjectOffset(CSI[I].getFrameIdx()));
1931
1932     // Calculate offsets
1933     int64_t saveAreaOffset = (hasFP(MF) ? 3 : 2)*stackGrowth;
1934     for (unsigned I = 0, E = CSI.size(); I!=E; ++I) {
1935       int64_t Offset = MFI->getObjectOffset(CSI[I].getFrameIdx());
1936       unsigned Reg = CSI[I].getReg();
1937       Offset = (MaxOffset-Offset+saveAreaOffset);
1938       MachineLocation CSDst(MachineLocation::VirtualFP, Offset);
1939       MachineLocation CSSrc(Reg);
1940       Moves.push_back(MachineMove(FrameLabelId, CSDst, CSSrc));
1941     }
1942     
1943     if (hasFP(MF)) {
1944       // Save FP
1945       MachineLocation FPDst(MachineLocation::VirtualFP, 2*stackGrowth);
1946       MachineLocation FPSrc(FramePtr);
1947       Moves.push_back(MachineMove(ReadyLabelId, FPDst, FPSrc));
1948     }
1949     
1950     MachineLocation FPDst(hasFP(MF) ? FramePtr : StackPtr);
1951     MachineLocation FPSrc(MachineLocation::VirtualFP);
1952     Moves.push_back(MachineMove(ReadyLabelId, FPDst, FPSrc));
1953   }
1954
1955   // If it's main() on Cygwin\Mingw32 we should align stack as well
1956   if (Fn->hasExternalLinkage() && Fn->getName() == "main" &&
1957       Subtarget->isTargetCygMing()) {
1958     BuildMI(MBB, MBBI, TII.get(X86::AND32ri), X86::ESP)
1959                 .addReg(X86::ESP).addImm(-StackAlign);
1960
1961     // Probe the stack
1962     BuildMI(MBB, MBBI, TII.get(X86::MOV32ri), X86::EAX).addImm(StackAlign);
1963     BuildMI(MBB, MBBI, TII.get(X86::CALLpcrel32)).addExternalSymbol("_alloca");
1964   }
1965 }
1966
1967 void X86RegisterInfo::emitEpilogue(MachineFunction &MF,
1968                                    MachineBasicBlock &MBB) const {
1969   const MachineFrameInfo *MFI = MF.getFrameInfo();
1970   const Function* Fn = MF.getFunction();
1971   X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
1972   const X86Subtarget* Subtarget = &MF.getTarget().getSubtarget<X86Subtarget>();
1973   MachineBasicBlock::iterator MBBI = prior(MBB.end());
1974   unsigned RetOpcode = MBBI->getOpcode();
1975
1976   switch (RetOpcode) {
1977   case X86::RET:
1978   case X86::RETI:
1979   case X86::TCRETURNdi:
1980   case X86::TCRETURNri:
1981   case X86::TCRETURNri64:
1982   case X86::TCRETURNdi64:
1983   case X86::EH_RETURN:
1984   case X86::TAILJMPd:
1985   case X86::TAILJMPr:
1986   case X86::TAILJMPm: break;  // These are ok
1987   default:
1988     assert(0 && "Can only insert epilog into returning blocks");
1989   }
1990
1991   // Get the number of bytes to allocate from the FrameInfo
1992   uint64_t StackSize = MFI->getStackSize();
1993   unsigned CSSize = X86FI->getCalleeSavedFrameSize();
1994   uint64_t NumBytes = StackSize - CSSize;
1995
1996   if (hasFP(MF)) {
1997     // pop EBP.
1998     BuildMI(MBB, MBBI, TII.get(Is64Bit ? X86::POP64r : X86::POP32r), FramePtr);
1999     NumBytes -= SlotSize;
2000   }
2001
2002   // Skip the callee-saved pop instructions.
2003   while (MBBI != MBB.begin()) {
2004     MachineBasicBlock::iterator PI = prior(MBBI);
2005     unsigned Opc = PI->getOpcode();
2006     if (Opc != X86::POP32r && Opc != X86::POP64r && !TII.isTerminatorInstr(Opc))
2007       break;
2008     --MBBI;
2009   }
2010
2011   // If there is an ADD32ri or SUB32ri of ESP immediately before this
2012   // instruction, merge the two instructions.
2013   if (NumBytes || MFI->hasVarSizedObjects())
2014     mergeSPUpdatesUp(MBB, MBBI, StackPtr, &NumBytes);
2015
2016   // If dynamic alloca is used, then reset esp to point to the last callee-saved
2017   // slot before popping them off!  Also, if it's main() on Cygwin/Mingw32 we
2018   // aligned stack in the prologue, - revert stack changes back. Note: we're
2019   // assuming, that frame pointer was forced for main()
2020   if (MFI->hasVarSizedObjects() ||
2021       (Fn->hasExternalLinkage() && Fn->getName() == "main" &&
2022        Subtarget->isTargetCygMing())) {
2023     unsigned Opc = Is64Bit ? X86::LEA64r : X86::LEA32r;
2024     if (CSSize) {
2025       MachineInstr *MI = addRegOffset(BuildMI(TII.get(Opc), StackPtr),
2026                                       FramePtr, -CSSize);
2027       MBB.insert(MBBI, MI);
2028     } else
2029       BuildMI(MBB, MBBI, TII.get(Is64Bit ? X86::MOV64rr : X86::MOV32rr),StackPtr).
2030         addReg(FramePtr);
2031
2032     NumBytes = 0;
2033   }
2034
2035   // adjust stack pointer back: ESP += numbytes
2036   if (NumBytes)
2037     emitSPUpdate(MBB, MBBI, StackPtr, NumBytes, Is64Bit, TII);
2038
2039   // We're returning from function via eh_return.
2040   if (RetOpcode == X86::EH_RETURN) {
2041     MBBI = prior(MBB.end());
2042     MachineOperand &DestAddr  = MBBI->getOperand(0);
2043     assert(DestAddr.isRegister() && "Offset should be in register!");
2044     BuildMI(MBB, MBBI, TII.get(Is64Bit ? X86::MOV64rr : X86::MOV32rr),StackPtr).
2045       addReg(DestAddr.getReg()); 
2046   // Tail call return: adjust the stack pointer and jump to callee
2047   } else if (RetOpcode == X86::TCRETURNri || RetOpcode == X86::TCRETURNdi ||
2048              RetOpcode== X86::TCRETURNri64 || RetOpcode == X86::TCRETURNdi64) {
2049     MBBI = prior(MBB.end());
2050     MachineOperand &JumpTarget = MBBI->getOperand(0);
2051     MachineOperand &StackAdjust = MBBI->getOperand(1);
2052     assert( StackAdjust.isImmediate() && "Expecting immediate value.");
2053     
2054     // Adjust stack pointer.
2055     int StackAdj = StackAdjust.getImm();
2056     int MaxTCDelta = X86FI->getTCReturnAddrDelta();
2057     int Offset = 0;
2058     assert(MaxTCDelta <= 0 && "MaxTCDelta should never be positive");
2059     // Incoporate the retaddr area.
2060     Offset = StackAdj-MaxTCDelta;
2061     assert(Offset >= 0 && "Offset should never be negative");
2062     if (Offset) {
2063       // Check for possible merge with preceeding ADD instruction.
2064       Offset += mergeSPUpdates(MBB, MBBI, StackPtr, true);
2065       emitSPUpdate(MBB, MBBI, StackPtr, Offset, Is64Bit, TII);
2066     } 
2067     // Jump to label or value in register.
2068     if (RetOpcode == X86::TCRETURNdi|| RetOpcode == X86::TCRETURNdi64)
2069       BuildMI(MBB, MBBI, TII.get(X86::TAILJMPd)).
2070         addGlobalAddress(JumpTarget.getGlobal(), JumpTarget.getOffset());
2071     else if (RetOpcode== X86::TCRETURNri64) {
2072       BuildMI(MBB, MBBI, TII.get(X86::TAILJMPr64), JumpTarget.getReg());
2073     } else
2074        BuildMI(MBB, MBBI, TII.get(X86::TAILJMPr), JumpTarget.getReg());
2075     // Delete the pseudo instruction TCRETURN.
2076     MBB.erase(MBBI);
2077   } else if ((RetOpcode == X86::RET || RetOpcode == X86::RETI) && 
2078              (X86FI->getTCReturnAddrDelta() < 0)) {
2079     // Add the return addr area delta back since we are not tail calling.
2080     int delta = -1*X86FI->getTCReturnAddrDelta();
2081     MBBI = prior(MBB.end());
2082     // Check for possible merge with preceeding ADD instruction.
2083     delta += mergeSPUpdates(MBB, MBBI, StackPtr, true);
2084     emitSPUpdate(MBB, MBBI, StackPtr, delta, Is64Bit, TII);
2085   }
2086 }
2087
2088 unsigned X86RegisterInfo::getRARegister() const {
2089   if (Is64Bit)
2090     return X86::RIP;  // Should have dwarf #16
2091   else
2092     return X86::EIP;  // Should have dwarf #8
2093 }
2094
2095 unsigned X86RegisterInfo::getFrameRegister(MachineFunction &MF) const {
2096   return hasFP(MF) ? FramePtr : StackPtr;
2097 }
2098
2099 void X86RegisterInfo::getInitialFrameState(std::vector<MachineMove> &Moves)
2100                                                                          const {
2101   // Calculate amount of bytes used for return address storing
2102   int stackGrowth = (Is64Bit ? -8 : -4);
2103
2104   // Initial state of the frame pointer is esp+4.
2105   MachineLocation Dst(MachineLocation::VirtualFP);
2106   MachineLocation Src(StackPtr, stackGrowth);
2107   Moves.push_back(MachineMove(0, Dst, Src));
2108
2109   // Add return address to move list
2110   MachineLocation CSDst(StackPtr, stackGrowth);
2111   MachineLocation CSSrc(getRARegister());
2112   Moves.push_back(MachineMove(0, CSDst, CSSrc));
2113 }
2114
2115 unsigned X86RegisterInfo::getEHExceptionRegister() const {
2116   assert(0 && "What is the exception register");
2117   return 0;
2118 }
2119
2120 unsigned X86RegisterInfo::getEHHandlerRegister() const {
2121   assert(0 && "What is the exception handler register");
2122   return 0;
2123 }
2124
2125 namespace llvm {
2126 unsigned getX86SubSuperRegister(unsigned Reg, MVT::ValueType VT, bool High) {
2127   switch (VT) {
2128   default: return Reg;
2129   case MVT::i8:
2130     if (High) {
2131       switch (Reg) {
2132       default: return 0;
2133       case X86::AH: case X86::AL: case X86::AX: case X86::EAX: case X86::RAX:
2134         return X86::AH;
2135       case X86::DH: case X86::DL: case X86::DX: case X86::EDX: case X86::RDX:
2136         return X86::DH;
2137       case X86::CH: case X86::CL: case X86::CX: case X86::ECX: case X86::RCX:
2138         return X86::CH;
2139       case X86::BH: case X86::BL: case X86::BX: case X86::EBX: case X86::RBX:
2140         return X86::BH;
2141       }
2142     } else {
2143       switch (Reg) {
2144       default: return 0;
2145       case X86::AH: case X86::AL: case X86::AX: case X86::EAX: case X86::RAX:
2146         return X86::AL;
2147       case X86::DH: case X86::DL: case X86::DX: case X86::EDX: case X86::RDX:
2148         return X86::DL;
2149       case X86::CH: case X86::CL: case X86::CX: case X86::ECX: case X86::RCX:
2150         return X86::CL;
2151       case X86::BH: case X86::BL: case X86::BX: case X86::EBX: case X86::RBX:
2152         return X86::BL;
2153       case X86::SIL: case X86::SI: case X86::ESI: case X86::RSI:
2154         return X86::SIL;
2155       case X86::DIL: case X86::DI: case X86::EDI: case X86::RDI:
2156         return X86::DIL;
2157       case X86::BPL: case X86::BP: case X86::EBP: case X86::RBP:
2158         return X86::BPL;
2159       case X86::SPL: case X86::SP: case X86::ESP: case X86::RSP:
2160         return X86::SPL;
2161       case X86::R8B: case X86::R8W: case X86::R8D: case X86::R8:
2162         return X86::R8B;
2163       case X86::R9B: case X86::R9W: case X86::R9D: case X86::R9:
2164         return X86::R9B;
2165       case X86::R10B: case X86::R10W: case X86::R10D: case X86::R10:
2166         return X86::R10B;
2167       case X86::R11B: case X86::R11W: case X86::R11D: case X86::R11:
2168         return X86::R11B;
2169       case X86::R12B: case X86::R12W: case X86::R12D: case X86::R12:
2170         return X86::R12B;
2171       case X86::R13B: case X86::R13W: case X86::R13D: case X86::R13:
2172         return X86::R13B;
2173       case X86::R14B: case X86::R14W: case X86::R14D: case X86::R14:
2174         return X86::R14B;
2175       case X86::R15B: case X86::R15W: case X86::R15D: case X86::R15:
2176         return X86::R15B;
2177       }
2178     }
2179   case MVT::i16:
2180     switch (Reg) {
2181     default: return Reg;
2182     case X86::AH: case X86::AL: case X86::AX: case X86::EAX: case X86::RAX:
2183       return X86::AX;
2184     case X86::DH: case X86::DL: case X86::DX: case X86::EDX: case X86::RDX:
2185       return X86::DX;
2186     case X86::CH: case X86::CL: case X86::CX: case X86::ECX: case X86::RCX:
2187       return X86::CX;
2188     case X86::BH: case X86::BL: case X86::BX: case X86::EBX: case X86::RBX:
2189       return X86::BX;
2190     case X86::SIL: case X86::SI: case X86::ESI: case X86::RSI:
2191       return X86::SI;
2192     case X86::DIL: case X86::DI: case X86::EDI: case X86::RDI:
2193       return X86::DI;
2194     case X86::BPL: case X86::BP: case X86::EBP: case X86::RBP:
2195       return X86::BP;
2196     case X86::SPL: case X86::SP: case X86::ESP: case X86::RSP:
2197       return X86::SP;
2198     case X86::R8B: case X86::R8W: case X86::R8D: case X86::R8:
2199       return X86::R8W;
2200     case X86::R9B: case X86::R9W: case X86::R9D: case X86::R9:
2201       return X86::R9W;
2202     case X86::R10B: case X86::R10W: case X86::R10D: case X86::R10:
2203       return X86::R10W;
2204     case X86::R11B: case X86::R11W: case X86::R11D: case X86::R11:
2205       return X86::R11W;
2206     case X86::R12B: case X86::R12W: case X86::R12D: case X86::R12:
2207       return X86::R12W;
2208     case X86::R13B: case X86::R13W: case X86::R13D: case X86::R13:
2209       return X86::R13W;
2210     case X86::R14B: case X86::R14W: case X86::R14D: case X86::R14:
2211       return X86::R14W;
2212     case X86::R15B: case X86::R15W: case X86::R15D: case X86::R15:
2213       return X86::R15W;
2214     }
2215   case MVT::i32:
2216     switch (Reg) {
2217     default: return Reg;
2218     case X86::AH: case X86::AL: case X86::AX: case X86::EAX: case X86::RAX:
2219       return X86::EAX;
2220     case X86::DH: case X86::DL: case X86::DX: case X86::EDX: case X86::RDX:
2221       return X86::EDX;
2222     case X86::CH: case X86::CL: case X86::CX: case X86::ECX: case X86::RCX:
2223       return X86::ECX;
2224     case X86::BH: case X86::BL: case X86::BX: case X86::EBX: case X86::RBX:
2225       return X86::EBX;
2226     case X86::SIL: case X86::SI: case X86::ESI: case X86::RSI:
2227       return X86::ESI;
2228     case X86::DIL: case X86::DI: case X86::EDI: case X86::RDI:
2229       return X86::EDI;
2230     case X86::BPL: case X86::BP: case X86::EBP: case X86::RBP:
2231       return X86::EBP;
2232     case X86::SPL: case X86::SP: case X86::ESP: case X86::RSP:
2233       return X86::ESP;
2234     case X86::R8B: case X86::R8W: case X86::R8D: case X86::R8:
2235       return X86::R8D;
2236     case X86::R9B: case X86::R9W: case X86::R9D: case X86::R9:
2237       return X86::R9D;
2238     case X86::R10B: case X86::R10W: case X86::R10D: case X86::R10:
2239       return X86::R10D;
2240     case X86::R11B: case X86::R11W: case X86::R11D: case X86::R11:
2241       return X86::R11D;
2242     case X86::R12B: case X86::R12W: case X86::R12D: case X86::R12:
2243       return X86::R12D;
2244     case X86::R13B: case X86::R13W: case X86::R13D: case X86::R13:
2245       return X86::R13D;
2246     case X86::R14B: case X86::R14W: case X86::R14D: case X86::R14:
2247       return X86::R14D;
2248     case X86::R15B: case X86::R15W: case X86::R15D: case X86::R15:
2249       return X86::R15D;
2250     }
2251   case MVT::i64:
2252     switch (Reg) {
2253     default: return Reg;
2254     case X86::AH: case X86::AL: case X86::AX: case X86::EAX: case X86::RAX:
2255       return X86::RAX;
2256     case X86::DH: case X86::DL: case X86::DX: case X86::EDX: case X86::RDX:
2257       return X86::RDX;
2258     case X86::CH: case X86::CL: case X86::CX: case X86::ECX: case X86::RCX:
2259       return X86::RCX;
2260     case X86::BH: case X86::BL: case X86::BX: case X86::EBX: case X86::RBX:
2261       return X86::RBX;
2262     case X86::SIL: case X86::SI: case X86::ESI: case X86::RSI:
2263       return X86::RSI;
2264     case X86::DIL: case X86::DI: case X86::EDI: case X86::RDI:
2265       return X86::RDI;
2266     case X86::BPL: case X86::BP: case X86::EBP: case X86::RBP:
2267       return X86::RBP;
2268     case X86::SPL: case X86::SP: case X86::ESP: case X86::RSP:
2269       return X86::RSP;
2270     case X86::R8B: case X86::R8W: case X86::R8D: case X86::R8:
2271       return X86::R8;
2272     case X86::R9B: case X86::R9W: case X86::R9D: case X86::R9:
2273       return X86::R9;
2274     case X86::R10B: case X86::R10W: case X86::R10D: case X86::R10:
2275       return X86::R10;
2276     case X86::R11B: case X86::R11W: case X86::R11D: case X86::R11:
2277       return X86::R11;
2278     case X86::R12B: case X86::R12W: case X86::R12D: case X86::R12:
2279       return X86::R12;
2280     case X86::R13B: case X86::R13W: case X86::R13D: case X86::R13:
2281       return X86::R13;
2282     case X86::R14B: case X86::R14W: case X86::R14D: case X86::R14:
2283       return X86::R14;
2284     case X86::R15B: case X86::R15W: case X86::R15D: case X86::R15:
2285       return X86::R15;
2286     }
2287   }
2288
2289   return Reg;
2290 }
2291 }
2292
2293 #include "X86GenRegisterInfo.inc"
2294