Add an extra operand to LABEL nodes which distinguishes between debug, EH, or misc...
[oota-llvm.git] / lib / Target / X86 / X86RegisterInfo.cpp
1 //===- X86RegisterInfo.cpp - X86 Register Information -----------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the X86 implementation of the MRegisterInfo class.  This
11 // file is responsible for the frame pointer elimination optimization on X86.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "X86.h"
16 #include "X86RegisterInfo.h"
17 #include "X86InstrBuilder.h"
18 #include "X86MachineFunctionInfo.h"
19 #include "X86Subtarget.h"
20 #include "X86TargetMachine.h"
21 #include "llvm/Constants.h"
22 #include "llvm/Function.h"
23 #include "llvm/Type.h"
24 #include "llvm/CodeGen/ValueTypes.h"
25 #include "llvm/CodeGen/MachineInstrBuilder.h"
26 #include "llvm/CodeGen/MachineFunction.h"
27 #include "llvm/CodeGen/MachineFrameInfo.h"
28 #include "llvm/CodeGen/MachineLocation.h"
29 #include "llvm/CodeGen/MachineModuleInfo.h"
30 #include "llvm/CodeGen/MachineRegisterInfo.h"
31 #include "llvm/Target/TargetAsmInfo.h"
32 #include "llvm/Target/TargetFrameInfo.h"
33 #include "llvm/Target/TargetInstrInfo.h"
34 #include "llvm/Target/TargetMachine.h"
35 #include "llvm/Target/TargetOptions.h"
36 #include "llvm/ADT/BitVector.h"
37 #include "llvm/ADT/STLExtras.h"
38 using namespace llvm;
39
40 X86RegisterInfo::X86RegisterInfo(X86TargetMachine &tm,
41                                  const TargetInstrInfo &tii)
42   : X86GenRegisterInfo(X86::ADJCALLSTACKDOWN, X86::ADJCALLSTACKUP),
43     TM(tm), TII(tii) {
44   // Cache some information.
45   const X86Subtarget *Subtarget = &TM.getSubtarget<X86Subtarget>();
46   Is64Bit = Subtarget->is64Bit();
47   StackAlign = TM.getFrameInfo()->getStackAlignment();
48   if (Is64Bit) {
49     SlotSize = 8;
50     StackPtr = X86::RSP;
51     FramePtr = X86::RBP;
52   } else {
53     SlotSize = 4;
54     StackPtr = X86::ESP;
55     FramePtr = X86::EBP;
56   }
57 }
58
59 // getDwarfRegNum - This function maps LLVM register identifiers to the
60 // Dwarf specific numbering, used in debug info and exception tables.
61
62 int X86RegisterInfo::getDwarfRegNum(unsigned RegNo, bool isEH) const {
63   const X86Subtarget *Subtarget = &TM.getSubtarget<X86Subtarget>();
64   unsigned Flavour = DWARFFlavour::X86_64;
65   if (!Subtarget->is64Bit()) {
66     if (Subtarget->isTargetDarwin()) {
67       if (isEH)
68         Flavour = DWARFFlavour::X86_32_DarwinEH;
69       else
70         Flavour = DWARFFlavour::X86_32_Generic;
71     } else if (Subtarget->isTargetCygMing()) {
72       // Unsupported by now, just quick fallback
73       Flavour = DWARFFlavour::X86_32_Generic;
74     } else {
75       Flavour = DWARFFlavour::X86_32_Generic;
76     }
77   }
78
79   return X86GenRegisterInfo::getDwarfRegNumFull(RegNo, Flavour);
80 }
81
82 // getX86RegNum - This function maps LLVM register identifiers to their X86
83 // specific numbering, which is used in various places encoding instructions.
84 //
85 unsigned X86RegisterInfo::getX86RegNum(unsigned RegNo) {
86   switch(RegNo) {
87   case X86::RAX: case X86::EAX: case X86::AX: case X86::AL: return N86::EAX;
88   case X86::RCX: case X86::ECX: case X86::CX: case X86::CL: return N86::ECX;
89   case X86::RDX: case X86::EDX: case X86::DX: case X86::DL: return N86::EDX;
90   case X86::RBX: case X86::EBX: case X86::BX: case X86::BL: return N86::EBX;
91   case X86::RSP: case X86::ESP: case X86::SP: case X86::SPL: case X86::AH:
92     return N86::ESP;
93   case X86::RBP: case X86::EBP: case X86::BP: case X86::BPL: case X86::CH:
94     return N86::EBP;
95   case X86::RSI: case X86::ESI: case X86::SI: case X86::SIL: case X86::DH:
96     return N86::ESI;
97   case X86::RDI: case X86::EDI: case X86::DI: case X86::DIL: case X86::BH:
98     return N86::EDI;
99
100   case X86::R8:  case X86::R8D:  case X86::R8W:  case X86::R8B:
101     return N86::EAX;
102   case X86::R9:  case X86::R9D:  case X86::R9W:  case X86::R9B:
103     return N86::ECX;
104   case X86::R10: case X86::R10D: case X86::R10W: case X86::R10B:
105     return N86::EDX;
106   case X86::R11: case X86::R11D: case X86::R11W: case X86::R11B:
107     return N86::EBX;
108   case X86::R12: case X86::R12D: case X86::R12W: case X86::R12B:
109     return N86::ESP;
110   case X86::R13: case X86::R13D: case X86::R13W: case X86::R13B:
111     return N86::EBP;
112   case X86::R14: case X86::R14D: case X86::R14W: case X86::R14B:
113     return N86::ESI;
114   case X86::R15: case X86::R15D: case X86::R15W: case X86::R15B:
115     return N86::EDI;
116
117   case X86::ST0: case X86::ST1: case X86::ST2: case X86::ST3:
118   case X86::ST4: case X86::ST5: case X86::ST6: case X86::ST7:
119     return RegNo-X86::ST0;
120
121   case X86::XMM0: case X86::XMM8: case X86::MM0:
122     return 0;
123   case X86::XMM1: case X86::XMM9: case X86::MM1:
124     return 1;
125   case X86::XMM2: case X86::XMM10: case X86::MM2:
126     return 2;
127   case X86::XMM3: case X86::XMM11: case X86::MM3:
128     return 3;
129   case X86::XMM4: case X86::XMM12: case X86::MM4:
130     return 4;
131   case X86::XMM5: case X86::XMM13: case X86::MM5:
132     return 5;
133   case X86::XMM6: case X86::XMM14: case X86::MM6:
134     return 6;
135   case X86::XMM7: case X86::XMM15: case X86::MM7:
136     return 7;
137
138   default:
139     assert(isVirtualRegister(RegNo) && "Unknown physical register!");
140     assert(0 && "Register allocator hasn't allocated reg correctly yet!");
141     return 0;
142   }
143 }
144
145 const TargetRegisterClass *
146 X86RegisterInfo::getCrossCopyRegClass(const TargetRegisterClass *RC) const {
147   if (RC == &X86::CCRRegClass)
148     if (Is64Bit)
149       return &X86::GR64RegClass;
150     else
151       return &X86::GR32RegClass;
152   return NULL;
153 }
154
155 void X86RegisterInfo::reMaterialize(MachineBasicBlock &MBB,
156                                     MachineBasicBlock::iterator I,
157                                     unsigned DestReg,
158                                     const MachineInstr *Orig) const {
159   // MOV32r0 etc. are implemented with xor which clobbers condition code.
160   // Re-materialize them as movri instructions to avoid side effects.
161   switch (Orig->getOpcode()) {
162   case X86::MOV8r0:
163     BuildMI(MBB, I, TII.get(X86::MOV8ri), DestReg).addImm(0);
164     break;
165   case X86::MOV16r0:
166     BuildMI(MBB, I, TII.get(X86::MOV16ri), DestReg).addImm(0);
167     break;
168   case X86::MOV32r0:
169     BuildMI(MBB, I, TII.get(X86::MOV32ri), DestReg).addImm(0);
170     break;
171   case X86::MOV64r0:
172     BuildMI(MBB, I, TII.get(X86::MOV64ri32), DestReg).addImm(0);
173     break;
174   default: {
175     MachineInstr *MI = Orig->clone();
176     MI->getOperand(0).setReg(DestReg);
177     MBB.insert(I, MI);
178     break;
179   }
180   }
181 }
182
183 const unsigned *
184 X86RegisterInfo::getCalleeSavedRegs(const MachineFunction *MF) const {
185   static const unsigned CalleeSavedRegs32Bit[] = {
186     X86::ESI, X86::EDI, X86::EBX, X86::EBP,  0
187   };
188
189   static const unsigned CalleeSavedRegs32EHRet[] = {
190     X86::EAX, X86::EDX, X86::ESI, X86::EDI, X86::EBX, X86::EBP,  0
191   };
192
193   static const unsigned CalleeSavedRegs64Bit[] = {
194     X86::RBX, X86::R12, X86::R13, X86::R14, X86::R15, X86::RBP, 0
195   };
196
197   if (Is64Bit)
198     return CalleeSavedRegs64Bit;
199   else {
200     if (MF) {
201         MachineFrameInfo *MFI = MF->getFrameInfo();
202         MachineModuleInfo *MMI = MFI->getMachineModuleInfo();
203         if (MMI && MMI->callsEHReturn())
204           return CalleeSavedRegs32EHRet;
205     }
206     return CalleeSavedRegs32Bit;
207   }
208 }
209
210 const TargetRegisterClass* const*
211 X86RegisterInfo::getCalleeSavedRegClasses(const MachineFunction *MF) const {
212   static const TargetRegisterClass * const CalleeSavedRegClasses32Bit[] = {
213     &X86::GR32RegClass, &X86::GR32RegClass,
214     &X86::GR32RegClass, &X86::GR32RegClass,  0
215   };
216   static const TargetRegisterClass * const CalleeSavedRegClasses32EHRet[] = {
217     &X86::GR32RegClass, &X86::GR32RegClass,
218     &X86::GR32RegClass, &X86::GR32RegClass,
219     &X86::GR32RegClass, &X86::GR32RegClass,  0
220   };
221   static const TargetRegisterClass * const CalleeSavedRegClasses64Bit[] = {
222     &X86::GR64RegClass, &X86::GR64RegClass,
223     &X86::GR64RegClass, &X86::GR64RegClass,
224     &X86::GR64RegClass, &X86::GR64RegClass, 0
225   };
226
227   if (Is64Bit)
228     return CalleeSavedRegClasses64Bit;
229   else {
230     if (MF) {
231         MachineFrameInfo *MFI = MF->getFrameInfo();
232         MachineModuleInfo *MMI = MFI->getMachineModuleInfo();
233         if (MMI && MMI->callsEHReturn())
234           return CalleeSavedRegClasses32EHRet;
235     }
236     return CalleeSavedRegClasses32Bit;
237   }
238
239 }
240
241 BitVector X86RegisterInfo::getReservedRegs(const MachineFunction &MF) const {
242   BitVector Reserved(getNumRegs());
243   Reserved.set(X86::RSP);
244   Reserved.set(X86::ESP);
245   Reserved.set(X86::SP);
246   Reserved.set(X86::SPL);
247   if (hasFP(MF)) {
248     Reserved.set(X86::RBP);
249     Reserved.set(X86::EBP);
250     Reserved.set(X86::BP);
251     Reserved.set(X86::BPL);
252   }
253   return Reserved;
254 }
255
256 //===----------------------------------------------------------------------===//
257 // Stack Frame Processing methods
258 //===----------------------------------------------------------------------===//
259
260 // hasFP - Return true if the specified function should have a dedicated frame
261 // pointer register.  This is true if the function has variable sized allocas or
262 // if frame pointer elimination is disabled.
263 //
264 bool X86RegisterInfo::hasFP(const MachineFunction &MF) const {
265   MachineFrameInfo *MFI = MF.getFrameInfo();
266   MachineModuleInfo *MMI = MFI->getMachineModuleInfo();
267
268   return (NoFramePointerElim || 
269           MFI->hasVarSizedObjects() ||
270           MF.getInfo<X86MachineFunctionInfo>()->getForceFramePointer() ||
271           (MMI && MMI->callsUnwindInit()));
272 }
273
274 bool X86RegisterInfo::hasReservedCallFrame(MachineFunction &MF) const {
275   return !MF.getFrameInfo()->hasVarSizedObjects();
276 }
277
278 void X86RegisterInfo::
279 eliminateCallFramePseudoInstr(MachineFunction &MF, MachineBasicBlock &MBB,
280                               MachineBasicBlock::iterator I) const {
281   if (!hasReservedCallFrame(MF)) {
282     // If the stack pointer can be changed after prologue, turn the
283     // adjcallstackup instruction into a 'sub ESP, <amt>' and the
284     // adjcallstackdown instruction into 'add ESP, <amt>'
285     // TODO: consider using push / pop instead of sub + store / add
286     MachineInstr *Old = I;
287     uint64_t Amount = Old->getOperand(0).getImm();
288     if (Amount != 0) {
289       // We need to keep the stack aligned properly.  To do this, we round the
290       // amount of space needed for the outgoing arguments up to the next
291       // alignment boundary.
292       Amount = (Amount+StackAlign-1)/StackAlign*StackAlign;
293
294       MachineInstr *New = 0;
295       if (Old->getOpcode() == X86::ADJCALLSTACKDOWN) {
296         New=BuildMI(TII.get(Is64Bit ? X86::SUB64ri32 : X86::SUB32ri), StackPtr)
297           .addReg(StackPtr).addImm(Amount);
298       } else {
299         assert(Old->getOpcode() == X86::ADJCALLSTACKUP);
300         // factor out the amount the callee already popped.
301         uint64_t CalleeAmt = Old->getOperand(1).getImm();
302         Amount -= CalleeAmt;
303         if (Amount) {
304           unsigned Opc = (Amount < 128) ?
305             (Is64Bit ? X86::ADD64ri8 : X86::ADD32ri8) :
306             (Is64Bit ? X86::ADD64ri32 : X86::ADD32ri);
307           New = BuildMI(TII.get(Opc), StackPtr).addReg(StackPtr).addImm(Amount);
308         }
309       }
310
311       // Replace the pseudo instruction with a new instruction...
312       if (New) MBB.insert(I, New);
313     }
314   } else if (I->getOpcode() == X86::ADJCALLSTACKUP) {
315     // If we are performing frame pointer elimination and if the callee pops
316     // something off the stack pointer, add it back.  We do this until we have
317     // more advanced stack pointer tracking ability.
318     if (uint64_t CalleeAmt = I->getOperand(1).getImm()) {
319       unsigned Opc = (CalleeAmt < 128) ?
320         (Is64Bit ? X86::SUB64ri8 : X86::SUB32ri8) :
321         (Is64Bit ? X86::SUB64ri32 : X86::SUB32ri);
322       MachineInstr *New =
323         BuildMI(TII.get(Opc), StackPtr).addReg(StackPtr).addImm(CalleeAmt);
324       MBB.insert(I, New);
325     }
326   }
327
328   MBB.erase(I);
329 }
330
331 void X86RegisterInfo::eliminateFrameIndex(MachineBasicBlock::iterator II,
332                                           int SPAdj, RegScavenger *RS) const{
333   assert(SPAdj == 0 && "Unexpected");
334
335   unsigned i = 0;
336   MachineInstr &MI = *II;
337   MachineFunction &MF = *MI.getParent()->getParent();
338   while (!MI.getOperand(i).isFrameIndex()) {
339     ++i;
340     assert(i < MI.getNumOperands() && "Instr doesn't have FrameIndex operand!");
341   }
342
343   int FrameIndex = MI.getOperand(i).getIndex();
344   // This must be part of a four operand memory reference.  Replace the
345   // FrameIndex with base register with EBP.  Add an offset to the offset.
346   MI.getOperand(i).ChangeToRegister(hasFP(MF) ? FramePtr : StackPtr, false);
347
348   // Now add the frame object offset to the offset from EBP.
349   int64_t Offset = MF.getFrameInfo()->getObjectOffset(FrameIndex) +
350                    MI.getOperand(i+3).getImm()+SlotSize;
351
352   if (!hasFP(MF))
353     Offset += MF.getFrameInfo()->getStackSize();
354   else {
355     Offset += SlotSize;  // Skip the saved EBP
356     // Skip the RETADDR move area
357     X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
358     int TailCallReturnAddrDelta = X86FI->getTCReturnAddrDelta();
359     if (TailCallReturnAddrDelta < 0) Offset -= TailCallReturnAddrDelta;
360   }
361   
362   MI.getOperand(i+3).ChangeToImmediate(Offset);
363 }
364
365 void
366 X86RegisterInfo::processFunctionBeforeFrameFinalized(MachineFunction &MF) const{
367   X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
368   int32_t TailCallReturnAddrDelta = X86FI->getTCReturnAddrDelta();
369   if (TailCallReturnAddrDelta < 0) {
370     // create RETURNADDR area
371     //   arg
372     //   arg
373     //   RETADDR
374     //   { ...
375     //     RETADDR area
376     //     ...
377     //   }
378     //   [EBP]
379     MF.getFrameInfo()->
380       CreateFixedObject(-TailCallReturnAddrDelta,
381                         (-1*SlotSize)+TailCallReturnAddrDelta);
382   }
383   if (hasFP(MF)) {
384     assert((TailCallReturnAddrDelta <= 0) &&
385            "The Delta should always be zero or negative");
386     // Create a frame entry for the EBP register that must be saved.
387     int FrameIdx = MF.getFrameInfo()->CreateFixedObject(SlotSize,
388                                                         (int)SlotSize * -2+
389                                                        TailCallReturnAddrDelta);
390     assert(FrameIdx == MF.getFrameInfo()->getObjectIndexBegin() &&
391            "Slot for EBP register must be last in order to be found!");
392   }
393 }
394
395 /// emitSPUpdate - Emit a series of instructions to increment / decrement the
396 /// stack pointer by a constant value.
397 static
398 void emitSPUpdate(MachineBasicBlock &MBB, MachineBasicBlock::iterator &MBBI,
399                   unsigned StackPtr, int64_t NumBytes, bool Is64Bit,
400                   const TargetInstrInfo &TII) {
401   bool isSub = NumBytes < 0;
402   uint64_t Offset = isSub ? -NumBytes : NumBytes;
403   unsigned Opc = isSub
404     ? ((Offset < 128) ?
405        (Is64Bit ? X86::SUB64ri8 : X86::SUB32ri8) :
406        (Is64Bit ? X86::SUB64ri32 : X86::SUB32ri))
407     : ((Offset < 128) ?
408        (Is64Bit ? X86::ADD64ri8 : X86::ADD32ri8) :
409        (Is64Bit ? X86::ADD64ri32 : X86::ADD32ri));
410   uint64_t Chunk = (1LL << 31) - 1;
411
412   while (Offset) {
413     uint64_t ThisVal = (Offset > Chunk) ? Chunk : Offset;
414     BuildMI(MBB, MBBI, TII.get(Opc), StackPtr).addReg(StackPtr).addImm(ThisVal);
415     Offset -= ThisVal;
416   }
417 }
418
419 // mergeSPUpdatesUp - Merge two stack-manipulating instructions upper iterator.
420 static
421 void mergeSPUpdatesUp(MachineBasicBlock &MBB, MachineBasicBlock::iterator &MBBI,
422                       unsigned StackPtr, uint64_t *NumBytes = NULL) {
423   if (MBBI == MBB.begin()) return;
424   
425   MachineBasicBlock::iterator PI = prior(MBBI);
426   unsigned Opc = PI->getOpcode();
427   if ((Opc == X86::ADD64ri32 || Opc == X86::ADD64ri8 ||
428        Opc == X86::ADD32ri || Opc == X86::ADD32ri8) &&
429       PI->getOperand(0).getReg() == StackPtr) {
430     if (NumBytes)
431       *NumBytes += PI->getOperand(2).getImm();
432     MBB.erase(PI);
433   } else if ((Opc == X86::SUB64ri32 || Opc == X86::SUB64ri8 ||
434               Opc == X86::SUB32ri || Opc == X86::SUB32ri8) &&
435              PI->getOperand(0).getReg() == StackPtr) {
436     if (NumBytes)
437       *NumBytes -= PI->getOperand(2).getImm();
438     MBB.erase(PI);
439   }
440 }
441
442 // mergeSPUpdatesUp - Merge two stack-manipulating instructions lower iterator.
443 static
444 void mergeSPUpdatesDown(MachineBasicBlock &MBB,
445                         MachineBasicBlock::iterator &MBBI,
446                         unsigned StackPtr, uint64_t *NumBytes = NULL) {
447   return;
448   
449   if (MBBI == MBB.end()) return;
450   
451   MachineBasicBlock::iterator NI = next(MBBI);
452   if (NI == MBB.end()) return;
453   
454   unsigned Opc = NI->getOpcode();
455   if ((Opc == X86::ADD64ri32 || Opc == X86::ADD64ri8 ||
456        Opc == X86::ADD32ri || Opc == X86::ADD32ri8) &&
457       NI->getOperand(0).getReg() == StackPtr) {
458     if (NumBytes)
459       *NumBytes -= NI->getOperand(2).getImm();
460     MBB.erase(NI);
461     MBBI = NI;
462   } else if ((Opc == X86::SUB64ri32 || Opc == X86::SUB64ri8 ||
463               Opc == X86::SUB32ri || Opc == X86::SUB32ri8) &&
464              NI->getOperand(0).getReg() == StackPtr) {
465     if (NumBytes)
466       *NumBytes += NI->getOperand(2).getImm();
467     MBB.erase(NI);
468     MBBI = NI;
469   }
470 }
471
472 /// mergeSPUpdates - Checks the instruction before/after the passed
473 /// instruction. If it is an ADD/SUB instruction it is deleted 
474 /// argument and the stack adjustment is returned as a positive value for ADD
475 /// and a negative for SUB. 
476 static int mergeSPUpdates(MachineBasicBlock &MBB,
477                            MachineBasicBlock::iterator &MBBI,
478                            unsigned StackPtr,                     
479                            bool doMergeWithPrevious) {
480
481   if ((doMergeWithPrevious && MBBI == MBB.begin()) ||
482       (!doMergeWithPrevious && MBBI == MBB.end()))
483     return 0;
484
485   int Offset = 0;
486
487   MachineBasicBlock::iterator PI = doMergeWithPrevious ? prior(MBBI) : MBBI;
488   MachineBasicBlock::iterator NI = doMergeWithPrevious ? 0 : next(MBBI);
489   unsigned Opc = PI->getOpcode();
490   if ((Opc == X86::ADD64ri32 || Opc == X86::ADD64ri8 ||
491        Opc == X86::ADD32ri || Opc == X86::ADD32ri8) &&
492       PI->getOperand(0).getReg() == StackPtr){
493     Offset += PI->getOperand(2).getImm();
494     MBB.erase(PI);
495     if (!doMergeWithPrevious) MBBI = NI;
496   } else if ((Opc == X86::SUB64ri32 || Opc == X86::SUB64ri8 ||
497               Opc == X86::SUB32ri || Opc == X86::SUB32ri8) &&
498              PI->getOperand(0).getReg() == StackPtr) {
499     Offset -= PI->getOperand(2).getImm();
500     MBB.erase(PI);
501     if (!doMergeWithPrevious) MBBI = NI;
502   }   
503
504   return Offset;
505 }
506
507 void X86RegisterInfo::emitPrologue(MachineFunction &MF) const {
508   MachineBasicBlock &MBB = MF.front();   // Prolog goes in entry BB
509   MachineFrameInfo *MFI = MF.getFrameInfo();
510   const Function* Fn = MF.getFunction();
511   const X86Subtarget* Subtarget = &MF.getTarget().getSubtarget<X86Subtarget>();
512   MachineModuleInfo *MMI = MFI->getMachineModuleInfo();
513   X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
514   MachineBasicBlock::iterator MBBI = MBB.begin();
515   
516   // Prepare for frame info.
517   unsigned FrameLabelId = 0;
518   
519   // Get the number of bytes to allocate from the FrameInfo.
520   uint64_t StackSize = MFI->getStackSize();
521   // Add RETADDR move area to callee saved frame size.
522   int TailCallReturnAddrDelta = X86FI->getTCReturnAddrDelta();
523   if (TailCallReturnAddrDelta < 0)  
524     X86FI->setCalleeSavedFrameSize(
525           X86FI->getCalleeSavedFrameSize() +(-TailCallReturnAddrDelta));
526   uint64_t NumBytes = StackSize - X86FI->getCalleeSavedFrameSize();
527
528   // Skip over the debug labels which mark the beginning of the function.
529   if (MMI && MMI->needsFrameInfo()) {
530     unsigned NumLabels = 0;
531     while (NumLabels <= 1 &&
532            MBBI != MBB.end() && MBBI->isDebugLabel()) {
533       ++NumLabels;
534       ++MBBI;
535     }
536   }
537
538   // Insert stack pointer adjustment for later moving of return addr.  Only
539   // applies to tail call optimized functions where the callee argument stack
540   // size is bigger than the callers.
541   if (TailCallReturnAddrDelta < 0) {
542     BuildMI(MBB, MBBI, TII.get(Is64Bit? X86::SUB64ri32 : X86::SUB32ri), 
543             StackPtr).addReg(StackPtr).addImm(-TailCallReturnAddrDelta);
544   }
545
546   if (hasFP(MF)) {
547     // Get the offset of the stack slot for the EBP register... which is
548     // guaranteed to be the last slot by processFunctionBeforeFrameFinalized.
549     // Update the frame offset adjustment.
550     MFI->setOffsetAdjustment(SlotSize-NumBytes);
551
552     // Save EBP into the appropriate stack slot...
553     BuildMI(MBB, MBBI, TII.get(Is64Bit ? X86::PUSH64r : X86::PUSH32r))
554       .addReg(FramePtr);
555     NumBytes -= SlotSize;
556
557     if (MMI && MMI->needsFrameInfo()) {
558       // Mark effective beginning of when frame pointer becomes valid.
559       FrameLabelId = MMI->NextLabelID();
560       BuildMI(MBB, MBBI, TII.get(X86::LABEL)).addImm(FrameLabelId).addImm(0);
561     }
562
563     // Update EBP with the new base value...
564     BuildMI(MBB, MBBI, TII.get(Is64Bit ? X86::MOV64rr : X86::MOV32rr), FramePtr)
565       .addReg(StackPtr);
566   }
567   
568   unsigned ReadyLabelId = 0;
569   if (MMI && MMI->needsFrameInfo()) {
570     // Mark effective beginning of when frame pointer is ready.
571     ReadyLabelId = MMI->NextLabelID();
572     BuildMI(MBB, MBBI, TII.get(X86::LABEL)).addImm(ReadyLabelId).addImm(0);
573   }
574
575   // Skip the callee-saved push instructions.
576   while (MBBI != MBB.end() &&
577          (MBBI->getOpcode() == X86::PUSH32r ||
578           MBBI->getOpcode() == X86::PUSH64r))
579     ++MBBI;
580
581   if (NumBytes) {   // adjust stack pointer: ESP -= numbytes
582     if (NumBytes >= 4096 && Subtarget->isTargetCygMing()) {
583       // Check, whether EAX is livein for this function
584       bool isEAXAlive = false;
585       for (MachineRegisterInfo::livein_iterator
586            II = MF.getRegInfo().livein_begin(),
587            EE = MF.getRegInfo().livein_end(); (II != EE) && !isEAXAlive; ++II) {
588         unsigned Reg = II->first;
589         isEAXAlive = (Reg == X86::EAX || Reg == X86::AX ||
590                       Reg == X86::AH || Reg == X86::AL);
591       }
592
593       // Function prologue calls _alloca to probe the stack when allocating  
594       // more than 4k bytes in one go. Touching the stack at 4K increments is  
595       // necessary to ensure that the guard pages used by the OS virtual memory
596       // manager are allocated in correct sequence.
597       if (!isEAXAlive) {
598         BuildMI(MBB, MBBI, TII.get(X86::MOV32ri), X86::EAX).addImm(NumBytes);
599         BuildMI(MBB, MBBI, TII.get(X86::CALLpcrel32))
600           .addExternalSymbol("_alloca");
601       } else {
602         // Save EAX
603         BuildMI(MBB, MBBI, TII.get(X86::PUSH32r), X86::EAX);
604         // Allocate NumBytes-4 bytes on stack. We'll also use 4 already
605         // allocated bytes for EAX.
606         BuildMI(MBB, MBBI, TII.get(X86::MOV32ri), X86::EAX).addImm(NumBytes-4);
607         BuildMI(MBB, MBBI, TII.get(X86::CALLpcrel32))
608           .addExternalSymbol("_alloca");
609         // Restore EAX
610         MachineInstr *MI = addRegOffset(BuildMI(TII.get(X86::MOV32rm),X86::EAX),
611                                         StackPtr, NumBytes-4);
612         MBB.insert(MBBI, MI);
613       }
614     } else {
615       // If there is an SUB32ri of ESP immediately before this instruction,
616       // merge the two. This can be the case when tail call elimination is
617       // enabled and the callee has more arguments then the caller.
618       NumBytes -= mergeSPUpdates(MBB, MBBI, StackPtr, true);
619       // If there is an ADD32ri or SUB32ri of ESP immediately after this
620       // instruction, merge the two instructions.
621       mergeSPUpdatesDown(MBB, MBBI, StackPtr, &NumBytes);
622       
623       if (NumBytes)
624         emitSPUpdate(MBB, MBBI, StackPtr, -(int64_t)NumBytes, Is64Bit, TII);
625     }
626   }
627
628   if (MMI && MMI->needsFrameInfo()) {
629     std::vector<MachineMove> &Moves = MMI->getFrameMoves();
630     const TargetData *TD = MF.getTarget().getTargetData();
631
632     // Calculate amount of bytes used for return address storing
633     int stackGrowth =
634       (MF.getTarget().getFrameInfo()->getStackGrowthDirection() ==
635        TargetFrameInfo::StackGrowsUp ?
636        TD->getPointerSize() : -TD->getPointerSize());
637
638     if (StackSize) {
639       // Show update of SP.
640       if (hasFP(MF)) {
641         // Adjust SP
642         MachineLocation SPDst(MachineLocation::VirtualFP);
643         MachineLocation SPSrc(MachineLocation::VirtualFP, 2*stackGrowth);
644         Moves.push_back(MachineMove(FrameLabelId, SPDst, SPSrc));
645       } else {
646         MachineLocation SPDst(MachineLocation::VirtualFP);
647         MachineLocation SPSrc(MachineLocation::VirtualFP,
648                               -StackSize+stackGrowth);
649         Moves.push_back(MachineMove(FrameLabelId, SPDst, SPSrc));
650       }
651     } else {
652       //FIXME: Verify & implement for FP
653       MachineLocation SPDst(StackPtr);
654       MachineLocation SPSrc(StackPtr, stackGrowth);
655       Moves.push_back(MachineMove(FrameLabelId, SPDst, SPSrc));
656     }
657             
658     // Add callee saved registers to move list.
659     const std::vector<CalleeSavedInfo> &CSI = MFI->getCalleeSavedInfo();
660
661     // FIXME: This is dirty hack. The code itself is pretty mess right now.
662     // It should be rewritten from scratch and generalized sometimes.
663     
664     // Determine maximum offset (minumum due to stack growth)
665     int64_t MaxOffset = 0;
666     for (unsigned I = 0, E = CSI.size(); I!=E; ++I)
667       MaxOffset = std::min(MaxOffset,
668                            MFI->getObjectOffset(CSI[I].getFrameIdx()));
669
670     // Calculate offsets
671     int64_t saveAreaOffset = (hasFP(MF) ? 3 : 2)*stackGrowth;
672     for (unsigned I = 0, E = CSI.size(); I!=E; ++I) {
673       int64_t Offset = MFI->getObjectOffset(CSI[I].getFrameIdx());
674       unsigned Reg = CSI[I].getReg();
675       Offset = (MaxOffset-Offset+saveAreaOffset);
676       MachineLocation CSDst(MachineLocation::VirtualFP, Offset);
677       MachineLocation CSSrc(Reg);
678       Moves.push_back(MachineMove(FrameLabelId, CSDst, CSSrc));
679     }
680     
681     if (hasFP(MF)) {
682       // Save FP
683       MachineLocation FPDst(MachineLocation::VirtualFP, 2*stackGrowth);
684       MachineLocation FPSrc(FramePtr);
685       Moves.push_back(MachineMove(ReadyLabelId, FPDst, FPSrc));
686     }
687     
688     MachineLocation FPDst(hasFP(MF) ? FramePtr : StackPtr);
689     MachineLocation FPSrc(MachineLocation::VirtualFP);
690     Moves.push_back(MachineMove(ReadyLabelId, FPDst, FPSrc));
691   }
692
693   // If it's main() on Cygwin\Mingw32 we should align stack as well
694   if (Fn->hasExternalLinkage() && Fn->getName() == "main" &&
695       Subtarget->isTargetCygMing()) {
696     BuildMI(MBB, MBBI, TII.get(X86::AND32ri), X86::ESP)
697                 .addReg(X86::ESP).addImm(-StackAlign);
698
699     // Probe the stack
700     BuildMI(MBB, MBBI, TII.get(X86::MOV32ri), X86::EAX).addImm(StackAlign);
701     BuildMI(MBB, MBBI, TII.get(X86::CALLpcrel32)).addExternalSymbol("_alloca");
702   }
703 }
704
705 void X86RegisterInfo::emitEpilogue(MachineFunction &MF,
706                                    MachineBasicBlock &MBB) const {
707   const MachineFrameInfo *MFI = MF.getFrameInfo();
708   const Function* Fn = MF.getFunction();
709   X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
710   const X86Subtarget* Subtarget = &MF.getTarget().getSubtarget<X86Subtarget>();
711   MachineBasicBlock::iterator MBBI = prior(MBB.end());
712   unsigned RetOpcode = MBBI->getOpcode();
713
714   switch (RetOpcode) {
715   case X86::RET:
716   case X86::RETI:
717   case X86::TCRETURNdi:
718   case X86::TCRETURNri:
719   case X86::TCRETURNri64:
720   case X86::TCRETURNdi64:
721   case X86::EH_RETURN:
722   case X86::TAILJMPd:
723   case X86::TAILJMPr:
724   case X86::TAILJMPm: break;  // These are ok
725   default:
726     assert(0 && "Can only insert epilog into returning blocks");
727   }
728
729   // Get the number of bytes to allocate from the FrameInfo
730   uint64_t StackSize = MFI->getStackSize();
731   unsigned CSSize = X86FI->getCalleeSavedFrameSize();
732   uint64_t NumBytes = StackSize - CSSize;
733
734   if (hasFP(MF)) {
735     // pop EBP.
736     BuildMI(MBB, MBBI, TII.get(Is64Bit ? X86::POP64r : X86::POP32r), FramePtr);
737     NumBytes -= SlotSize;
738   }
739
740   // Skip the callee-saved pop instructions.
741   while (MBBI != MBB.begin()) {
742     MachineBasicBlock::iterator PI = prior(MBBI);
743     unsigned Opc = PI->getOpcode();
744     if (Opc != X86::POP32r && Opc != X86::POP64r &&
745         !PI->getDesc().isTerminator())
746       break;
747     --MBBI;
748   }
749
750   // If there is an ADD32ri or SUB32ri of ESP immediately before this
751   // instruction, merge the two instructions.
752   if (NumBytes || MFI->hasVarSizedObjects())
753     mergeSPUpdatesUp(MBB, MBBI, StackPtr, &NumBytes);
754
755   // If dynamic alloca is used, then reset esp to point to the last callee-saved
756   // slot before popping them off!  Also, if it's main() on Cygwin/Mingw32 we
757   // aligned stack in the prologue, - revert stack changes back. Note: we're
758   // assuming, that frame pointer was forced for main()
759   if (MFI->hasVarSizedObjects() ||
760       (Fn->hasExternalLinkage() && Fn->getName() == "main" &&
761        Subtarget->isTargetCygMing())) {
762     unsigned Opc = Is64Bit ? X86::LEA64r : X86::LEA32r;
763     if (CSSize) {
764       MachineInstr *MI = addRegOffset(BuildMI(TII.get(Opc), StackPtr),
765                                       FramePtr, -CSSize);
766       MBB.insert(MBBI, MI);
767     } else
768       BuildMI(MBB, MBBI, TII.get(Is64Bit ? X86::MOV64rr : X86::MOV32rr),StackPtr).
769         addReg(FramePtr);
770
771     NumBytes = 0;
772   }
773
774   // adjust stack pointer back: ESP += numbytes
775   if (NumBytes)
776     emitSPUpdate(MBB, MBBI, StackPtr, NumBytes, Is64Bit, TII);
777
778   // We're returning from function via eh_return.
779   if (RetOpcode == X86::EH_RETURN) {
780     MBBI = prior(MBB.end());
781     MachineOperand &DestAddr  = MBBI->getOperand(0);
782     assert(DestAddr.isRegister() && "Offset should be in register!");
783     BuildMI(MBB, MBBI, TII.get(Is64Bit ? X86::MOV64rr : X86::MOV32rr),StackPtr).
784       addReg(DestAddr.getReg()); 
785   // Tail call return: adjust the stack pointer and jump to callee
786   } else if (RetOpcode == X86::TCRETURNri || RetOpcode == X86::TCRETURNdi ||
787              RetOpcode== X86::TCRETURNri64 || RetOpcode == X86::TCRETURNdi64) {
788     MBBI = prior(MBB.end());
789     MachineOperand &JumpTarget = MBBI->getOperand(0);
790     MachineOperand &StackAdjust = MBBI->getOperand(1);
791     assert( StackAdjust.isImmediate() && "Expecting immediate value.");
792     
793     // Adjust stack pointer.
794     int StackAdj = StackAdjust.getImm();
795     int MaxTCDelta = X86FI->getTCReturnAddrDelta();
796     int Offset = 0;
797     assert(MaxTCDelta <= 0 && "MaxTCDelta should never be positive");
798     // Incoporate the retaddr area.
799     Offset = StackAdj-MaxTCDelta;
800     assert(Offset >= 0 && "Offset should never be negative");
801     if (Offset) {
802       // Check for possible merge with preceeding ADD instruction.
803       Offset += mergeSPUpdates(MBB, MBBI, StackPtr, true);
804       emitSPUpdate(MBB, MBBI, StackPtr, Offset, Is64Bit, TII);
805     } 
806     // Jump to label or value in register.
807     if (RetOpcode == X86::TCRETURNdi|| RetOpcode == X86::TCRETURNdi64)
808       BuildMI(MBB, MBBI, TII.get(X86::TAILJMPd)).
809         addGlobalAddress(JumpTarget.getGlobal(), JumpTarget.getOffset());
810     else if (RetOpcode== X86::TCRETURNri64) {
811       BuildMI(MBB, MBBI, TII.get(X86::TAILJMPr64), JumpTarget.getReg());
812     } else
813        BuildMI(MBB, MBBI, TII.get(X86::TAILJMPr), JumpTarget.getReg());
814     // Delete the pseudo instruction TCRETURN.
815     MBB.erase(MBBI);
816   } else if ((RetOpcode == X86::RET || RetOpcode == X86::RETI) && 
817              (X86FI->getTCReturnAddrDelta() < 0)) {
818     // Add the return addr area delta back since we are not tail calling.
819     int delta = -1*X86FI->getTCReturnAddrDelta();
820     MBBI = prior(MBB.end());
821     // Check for possible merge with preceeding ADD instruction.
822     delta += mergeSPUpdates(MBB, MBBI, StackPtr, true);
823     emitSPUpdate(MBB, MBBI, StackPtr, delta, Is64Bit, TII);
824   }
825 }
826
827 unsigned X86RegisterInfo::getRARegister() const {
828   if (Is64Bit)
829     return X86::RIP;  // Should have dwarf #16
830   else
831     return X86::EIP;  // Should have dwarf #8
832 }
833
834 unsigned X86RegisterInfo::getFrameRegister(MachineFunction &MF) const {
835   return hasFP(MF) ? FramePtr : StackPtr;
836 }
837
838 int
839 X86RegisterInfo::getFrameIndexOffset(MachineFunction &MF, unsigned FI) const {
840   int Offset = MF.getFrameInfo()->getObjectOffset(FI) + SlotSize;
841   if (!hasFP(MF))
842     return Offset + MF.getFrameInfo()->getStackSize();
843
844   Offset += SlotSize;  // Skip the saved EBP
845   // Skip the RETADDR move area
846   X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
847   int TailCallReturnAddrDelta = X86FI->getTCReturnAddrDelta();
848   if (TailCallReturnAddrDelta < 0) Offset -= TailCallReturnAddrDelta;
849   return Offset;
850 }
851
852 void X86RegisterInfo::getInitialFrameState(std::vector<MachineMove> &Moves)
853                                                                          const {
854   // Calculate amount of bytes used for return address storing
855   int stackGrowth = (Is64Bit ? -8 : -4);
856
857   // Initial state of the frame pointer is esp+4.
858   MachineLocation Dst(MachineLocation::VirtualFP);
859   MachineLocation Src(StackPtr, stackGrowth);
860   Moves.push_back(MachineMove(0, Dst, Src));
861
862   // Add return address to move list
863   MachineLocation CSDst(StackPtr, stackGrowth);
864   MachineLocation CSSrc(getRARegister());
865   Moves.push_back(MachineMove(0, CSDst, CSSrc));
866 }
867
868 unsigned X86RegisterInfo::getEHExceptionRegister() const {
869   assert(0 && "What is the exception register");
870   return 0;
871 }
872
873 unsigned X86RegisterInfo::getEHHandlerRegister() const {
874   assert(0 && "What is the exception handler register");
875   return 0;
876 }
877
878 namespace llvm {
879 unsigned getX86SubSuperRegister(unsigned Reg, MVT::ValueType VT, bool High) {
880   switch (VT) {
881   default: return Reg;
882   case MVT::i8:
883     if (High) {
884       switch (Reg) {
885       default: return 0;
886       case X86::AH: case X86::AL: case X86::AX: case X86::EAX: case X86::RAX:
887         return X86::AH;
888       case X86::DH: case X86::DL: case X86::DX: case X86::EDX: case X86::RDX:
889         return X86::DH;
890       case X86::CH: case X86::CL: case X86::CX: case X86::ECX: case X86::RCX:
891         return X86::CH;
892       case X86::BH: case X86::BL: case X86::BX: case X86::EBX: case X86::RBX:
893         return X86::BH;
894       }
895     } else {
896       switch (Reg) {
897       default: return 0;
898       case X86::AH: case X86::AL: case X86::AX: case X86::EAX: case X86::RAX:
899         return X86::AL;
900       case X86::DH: case X86::DL: case X86::DX: case X86::EDX: case X86::RDX:
901         return X86::DL;
902       case X86::CH: case X86::CL: case X86::CX: case X86::ECX: case X86::RCX:
903         return X86::CL;
904       case X86::BH: case X86::BL: case X86::BX: case X86::EBX: case X86::RBX:
905         return X86::BL;
906       case X86::SIL: case X86::SI: case X86::ESI: case X86::RSI:
907         return X86::SIL;
908       case X86::DIL: case X86::DI: case X86::EDI: case X86::RDI:
909         return X86::DIL;
910       case X86::BPL: case X86::BP: case X86::EBP: case X86::RBP:
911         return X86::BPL;
912       case X86::SPL: case X86::SP: case X86::ESP: case X86::RSP:
913         return X86::SPL;
914       case X86::R8B: case X86::R8W: case X86::R8D: case X86::R8:
915         return X86::R8B;
916       case X86::R9B: case X86::R9W: case X86::R9D: case X86::R9:
917         return X86::R9B;
918       case X86::R10B: case X86::R10W: case X86::R10D: case X86::R10:
919         return X86::R10B;
920       case X86::R11B: case X86::R11W: case X86::R11D: case X86::R11:
921         return X86::R11B;
922       case X86::R12B: case X86::R12W: case X86::R12D: case X86::R12:
923         return X86::R12B;
924       case X86::R13B: case X86::R13W: case X86::R13D: case X86::R13:
925         return X86::R13B;
926       case X86::R14B: case X86::R14W: case X86::R14D: case X86::R14:
927         return X86::R14B;
928       case X86::R15B: case X86::R15W: case X86::R15D: case X86::R15:
929         return X86::R15B;
930       }
931     }
932   case MVT::i16:
933     switch (Reg) {
934     default: return Reg;
935     case X86::AH: case X86::AL: case X86::AX: case X86::EAX: case X86::RAX:
936       return X86::AX;
937     case X86::DH: case X86::DL: case X86::DX: case X86::EDX: case X86::RDX:
938       return X86::DX;
939     case X86::CH: case X86::CL: case X86::CX: case X86::ECX: case X86::RCX:
940       return X86::CX;
941     case X86::BH: case X86::BL: case X86::BX: case X86::EBX: case X86::RBX:
942       return X86::BX;
943     case X86::SIL: case X86::SI: case X86::ESI: case X86::RSI:
944       return X86::SI;
945     case X86::DIL: case X86::DI: case X86::EDI: case X86::RDI:
946       return X86::DI;
947     case X86::BPL: case X86::BP: case X86::EBP: case X86::RBP:
948       return X86::BP;
949     case X86::SPL: case X86::SP: case X86::ESP: case X86::RSP:
950       return X86::SP;
951     case X86::R8B: case X86::R8W: case X86::R8D: case X86::R8:
952       return X86::R8W;
953     case X86::R9B: case X86::R9W: case X86::R9D: case X86::R9:
954       return X86::R9W;
955     case X86::R10B: case X86::R10W: case X86::R10D: case X86::R10:
956       return X86::R10W;
957     case X86::R11B: case X86::R11W: case X86::R11D: case X86::R11:
958       return X86::R11W;
959     case X86::R12B: case X86::R12W: case X86::R12D: case X86::R12:
960       return X86::R12W;
961     case X86::R13B: case X86::R13W: case X86::R13D: case X86::R13:
962       return X86::R13W;
963     case X86::R14B: case X86::R14W: case X86::R14D: case X86::R14:
964       return X86::R14W;
965     case X86::R15B: case X86::R15W: case X86::R15D: case X86::R15:
966       return X86::R15W;
967     }
968   case MVT::i32:
969     switch (Reg) {
970     default: return Reg;
971     case X86::AH: case X86::AL: case X86::AX: case X86::EAX: case X86::RAX:
972       return X86::EAX;
973     case X86::DH: case X86::DL: case X86::DX: case X86::EDX: case X86::RDX:
974       return X86::EDX;
975     case X86::CH: case X86::CL: case X86::CX: case X86::ECX: case X86::RCX:
976       return X86::ECX;
977     case X86::BH: case X86::BL: case X86::BX: case X86::EBX: case X86::RBX:
978       return X86::EBX;
979     case X86::SIL: case X86::SI: case X86::ESI: case X86::RSI:
980       return X86::ESI;
981     case X86::DIL: case X86::DI: case X86::EDI: case X86::RDI:
982       return X86::EDI;
983     case X86::BPL: case X86::BP: case X86::EBP: case X86::RBP:
984       return X86::EBP;
985     case X86::SPL: case X86::SP: case X86::ESP: case X86::RSP:
986       return X86::ESP;
987     case X86::R8B: case X86::R8W: case X86::R8D: case X86::R8:
988       return X86::R8D;
989     case X86::R9B: case X86::R9W: case X86::R9D: case X86::R9:
990       return X86::R9D;
991     case X86::R10B: case X86::R10W: case X86::R10D: case X86::R10:
992       return X86::R10D;
993     case X86::R11B: case X86::R11W: case X86::R11D: case X86::R11:
994       return X86::R11D;
995     case X86::R12B: case X86::R12W: case X86::R12D: case X86::R12:
996       return X86::R12D;
997     case X86::R13B: case X86::R13W: case X86::R13D: case X86::R13:
998       return X86::R13D;
999     case X86::R14B: case X86::R14W: case X86::R14D: case X86::R14:
1000       return X86::R14D;
1001     case X86::R15B: case X86::R15W: case X86::R15D: case X86::R15:
1002       return X86::R15D;
1003     }
1004   case MVT::i64:
1005     switch (Reg) {
1006     default: return Reg;
1007     case X86::AH: case X86::AL: case X86::AX: case X86::EAX: case X86::RAX:
1008       return X86::RAX;
1009     case X86::DH: case X86::DL: case X86::DX: case X86::EDX: case X86::RDX:
1010       return X86::RDX;
1011     case X86::CH: case X86::CL: case X86::CX: case X86::ECX: case X86::RCX:
1012       return X86::RCX;
1013     case X86::BH: case X86::BL: case X86::BX: case X86::EBX: case X86::RBX:
1014       return X86::RBX;
1015     case X86::SIL: case X86::SI: case X86::ESI: case X86::RSI:
1016       return X86::RSI;
1017     case X86::DIL: case X86::DI: case X86::EDI: case X86::RDI:
1018       return X86::RDI;
1019     case X86::BPL: case X86::BP: case X86::EBP: case X86::RBP:
1020       return X86::RBP;
1021     case X86::SPL: case X86::SP: case X86::ESP: case X86::RSP:
1022       return X86::RSP;
1023     case X86::R8B: case X86::R8W: case X86::R8D: case X86::R8:
1024       return X86::R8;
1025     case X86::R9B: case X86::R9W: case X86::R9D: case X86::R9:
1026       return X86::R9;
1027     case X86::R10B: case X86::R10W: case X86::R10D: case X86::R10:
1028       return X86::R10;
1029     case X86::R11B: case X86::R11W: case X86::R11D: case X86::R11:
1030       return X86::R11;
1031     case X86::R12B: case X86::R12W: case X86::R12D: case X86::R12:
1032       return X86::R12;
1033     case X86::R13B: case X86::R13W: case X86::R13D: case X86::R13:
1034       return X86::R13;
1035     case X86::R14B: case X86::R14W: case X86::R14D: case X86::R14:
1036       return X86::R14;
1037     case X86::R15B: case X86::R15W: case X86::R15D: case X86::R15:
1038       return X86::R15;
1039     }
1040   }
1041
1042   return Reg;
1043 }
1044 }
1045
1046 #include "X86GenRegisterInfo.inc"
1047