remove some never-completed and now-obsolete code.
[oota-llvm.git] / lib / Target / X86 / X86TargetMachine.cpp
1 //===-- X86TargetMachine.cpp - Define TargetMachine for the X86 -----------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the X86 specific subclass of TargetMachine.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "X86TargetMachine.h"
15 #include "X86.h"
16 #include "llvm/Module.h"
17 #include "llvm/PassManager.h"
18 #include "llvm/CodeGen/IntrinsicLowering.h"
19 #include "llvm/CodeGen/MachineFunction.h"
20 #include "llvm/CodeGen/Passes.h"
21 #include "llvm/Target/TargetOptions.h"
22 #include "llvm/Target/TargetMachineRegistry.h"
23 #include "llvm/Transforms/Scalar.h"
24 #include "llvm/Support/CommandLine.h"
25 #include "llvm/ADT/Statistic.h"
26 using namespace llvm;
27
28 X86VectorEnum llvm::X86Vector = NoSSE;
29 bool llvm::X86ScalarSSE = false;
30
31 /// X86TargetMachineModule - Note that this is used on hosts that cannot link
32 /// in a library unless there are references into the library.  In particular,
33 /// it seems that it is not possible to get things to work on Win32 without
34 /// this.  Though it is unused, do not remove it.
35 extern "C" int X86TargetMachineModule;
36 int X86TargetMachineModule = 0;
37
38 namespace {
39   cl::opt<bool> DisableOutput("disable-x86-llc-output", cl::Hidden,
40                               cl::desc("Disable the X86 asm printer, for use "
41                                        "when profiling the code generator."));
42   cl::opt<bool, true> EnableSSEFP("enable-sse-scalar-fp",
43                 cl::desc("Perform FP math in SSE regs instead of the FP stack"),
44                 cl::location(X86ScalarSSE),
45                 cl::init(false));
46
47   cl::opt<bool> EnableX86DAGDAG("enable-x86-dag-isel", cl::Hidden,
48                       cl::desc("Enable DAG-to-DAG isel for X86"));
49   
50   // FIXME: This should eventually be handled with target triples and
51   // subtarget support!
52   cl::opt<X86VectorEnum, true>
53   SSEArg(
54     cl::desc("Enable SSE support in the X86 target:"),
55     cl::values(
56        clEnumValN(SSE,  "sse", "  Enable SSE support"),
57        clEnumValN(SSE2, "sse2", "  Enable SSE and SSE2 support"),
58        clEnumValN(SSE3, "sse3", "  Enable SSE, SSE2, and SSE3 support"),
59        clEnumValEnd),
60     cl::location(X86Vector), cl::init(NoSSE));
61
62   // Register the target.
63   RegisterTarget<X86TargetMachine> X("x86", "  IA-32 (Pentium and above)");
64 }
65
66 unsigned X86TargetMachine::getJITMatchQuality() {
67 #if defined(i386) || defined(__i386__) || defined(__x86__) || defined(_M_IX86)
68   return 10;
69 #else
70   return 0;
71 #endif
72 }
73
74 unsigned X86TargetMachine::getModuleMatchQuality(const Module &M) {
75   // We strongly match "i[3-9]86-*".
76   std::string TT = M.getTargetTriple();
77   if (TT.size() >= 5 && TT[0] == 'i' && TT[2] == '8' && TT[3] == '6' &&
78       TT[4] == '-' && TT[1] - '3' < 6)
79     return 20;
80
81   if (M.getEndianness()  == Module::LittleEndian &&
82       M.getPointerSize() == Module::Pointer32)
83     return 10;                                   // Weak match
84   else if (M.getEndianness() != Module::AnyEndianness ||
85            M.getPointerSize() != Module::AnyPointerSize)
86     return 0;                                    // Match for some other target
87
88   return getJITMatchQuality()/2;
89 }
90
91 /// X86TargetMachine ctor - Create an ILP32 architecture model
92 ///
93 X86TargetMachine::X86TargetMachine(const Module &M,
94                                   IntrinsicLowering *IL,
95                                   const std::string &FS)
96   : TargetMachine("X86", IL, true, 4, 4, 4, 4, 4),
97     Subtarget(M, FS),
98     FrameInfo(TargetFrameInfo::StackGrowsDown,
99               Subtarget.getStackAlignment(), -4),
100     JITInfo(*this) {
101   // Scalar SSE FP requires at least SSE2
102   X86ScalarSSE &= X86Vector >= SSE2;
103 }
104
105
106 // addPassesToEmitFile - We currently use all of the same passes as the JIT
107 // does to emit statically compiled machine code.
108 bool X86TargetMachine::addPassesToEmitFile(PassManager &PM, std::ostream &Out,
109                                            CodeGenFileType FileType,
110                                            bool Fast) {
111   if (FileType != TargetMachine::AssemblyFile &&
112       FileType != TargetMachine::ObjectFile) return true;
113
114   // FIXME: Implement efficient support for garbage collection intrinsics.
115   PM.add(createLowerGCPass());
116
117   // FIXME: Implement the invoke/unwind instructions!
118   PM.add(createLowerInvokePass());
119
120   // FIXME: Implement the switch instruction in the instruction selector!
121   PM.add(createLowerSwitchPass());
122
123   // Make sure that no unreachable blocks are instruction selected.
124   PM.add(createUnreachableBlockEliminationPass());
125
126   // Install an instruction selector.
127   if (EnableX86DAGDAG)
128     PM.add(createX86ISelDag(*this));
129   else
130     PM.add(createX86ISelPattern(*this));
131
132   // Print the instruction selected machine code...
133   if (PrintMachineCode)
134     PM.add(createMachineFunctionPrinterPass(&std::cerr));
135
136   // Perform register allocation to convert to a concrete x86 representation
137   PM.add(createRegisterAllocator());
138
139   if (PrintMachineCode)
140     PM.add(createMachineFunctionPrinterPass(&std::cerr));
141
142   PM.add(createX86FloatingPointStackifierPass());
143
144   if (PrintMachineCode)
145     PM.add(createMachineFunctionPrinterPass(&std::cerr));
146
147   // Insert prolog/epilog code.  Eliminate abstract frame index references...
148   PM.add(createPrologEpilogCodeInserter());
149
150   PM.add(createX86PeepholeOptimizerPass());
151
152   if (PrintMachineCode)  // Print the register-allocated code
153     PM.add(createX86CodePrinterPass(std::cerr, *this));
154
155   if (!DisableOutput)
156     switch (FileType) {
157     default:
158       assert(0 && "Unexpected filetype here!");
159     case TargetMachine::AssemblyFile:
160       PM.add(createX86CodePrinterPass(Out, *this));
161       break;
162     case TargetMachine::ObjectFile:
163       // FIXME: We only support emission of ELF files for now, this should check
164       // the target triple and decide on the format to write (e.g. COFF on
165       // win32).
166       addX86ELFObjectWriterPass(PM, Out, *this);
167       break;
168     }
169
170   // Delete machine code for this function
171   PM.add(createMachineCodeDeleter());
172
173   return false; // success!
174 }
175
176 /// addPassesToJITCompile - Add passes to the specified pass manager to
177 /// implement a fast dynamic compiler for this target.  Return true if this is
178 /// not supported for this target.
179 ///
180 void X86JITInfo::addPassesToJITCompile(FunctionPassManager &PM) {
181   // FIXME: Implement efficient support for garbage collection intrinsics.
182   PM.add(createLowerGCPass());
183
184   // FIXME: Implement the invoke/unwind instructions!
185   PM.add(createLowerInvokePass());
186
187   // FIXME: Implement the switch instruction in the instruction selector!
188   PM.add(createLowerSwitchPass());
189
190   // Make sure that no unreachable blocks are instruction selected.
191   PM.add(createUnreachableBlockEliminationPass());
192
193   // Install an instruction selector.
194   if (EnableX86DAGDAG)
195     PM.add(createX86ISelDag(TM));
196   else
197     PM.add(createX86ISelPattern(TM));
198
199   // FIXME: Add SSA based peephole optimizer here.
200
201   // Print the instruction selected machine code...
202   if (PrintMachineCode)
203     PM.add(createMachineFunctionPrinterPass(&std::cerr));
204
205   // Perform register allocation to convert to a concrete x86 representation
206   PM.add(createRegisterAllocator());
207
208   if (PrintMachineCode)
209     PM.add(createMachineFunctionPrinterPass(&std::cerr));
210
211   PM.add(createX86FloatingPointStackifierPass());
212
213   if (PrintMachineCode)
214     PM.add(createMachineFunctionPrinterPass(&std::cerr));
215
216   // Insert prolog/epilog code.  Eliminate abstract frame index references...
217   PM.add(createPrologEpilogCodeInserter());
218
219   PM.add(createX86PeepholeOptimizerPass());
220
221   if (PrintMachineCode)  // Print the register-allocated code
222     PM.add(createX86CodePrinterPass(std::cerr, TM));
223 }
224
225 bool X86TargetMachine::addPassesToEmitMachineCode(FunctionPassManager &PM,
226                                                   MachineCodeEmitter &MCE) {
227   PM.add(createX86CodeEmitterPass(MCE));
228   // Delete machine code for this function
229   PM.add(createMachineCodeDeleter());
230   return false;
231 }