XCore target: Lower FRAME_TO_ARGS_OFFSET
[oota-llvm.git] / lib / Target / XCore / XCoreISelLowering.h
1 //===-- XCoreISelLowering.h - XCore DAG Lowering Interface ------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that XCore uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #ifndef XCOREISELLOWERING_H
16 #define XCOREISELLOWERING_H
17
18 #include "XCore.h"
19 #include "llvm/CodeGen/SelectionDAG.h"
20 #include "llvm/Target/TargetLowering.h"
21
22 namespace llvm {
23
24   // Forward delcarations
25   class XCoreSubtarget;
26   class XCoreTargetMachine;
27
28   namespace XCoreISD {
29     enum NodeType {
30       // Start the numbering where the builtin ops and target ops leave off.
31       FIRST_NUMBER = ISD::BUILTIN_OP_END,
32
33       // Branch and link (call)
34       BL,
35
36       // pc relative address
37       PCRelativeWrapper,
38
39       // dp relative address
40       DPRelativeWrapper,
41
42       // cp relative address
43       CPRelativeWrapper,
44
45       // Store word to stack
46       STWSP,
47
48       // Corresponds to retsp instruction
49       RETSP,
50
51       // Corresponds to LADD instruction
52       LADD,
53
54       // Corresponds to LSUB instruction
55       LSUB,
56
57       // Corresponds to LMUL instruction
58       LMUL,
59
60       // Corresponds to MACCU instruction
61       MACCU,
62
63       // Corresponds to MACCS instruction
64       MACCS,
65
66       // Corresponds to CRC8 instruction
67       CRC8,
68
69       // Jumptable branch.
70       BR_JT,
71
72       // Jumptable branch using long branches for each entry.
73       BR_JT32,
74
75       // Offset from frame pointer to the first (possible) on-stack argument
76       FRAME_TO_ARGS_OFFSET,
77
78       // Memory barrier.
79       MEMBARRIER
80     };
81   }
82
83   //===--------------------------------------------------------------------===//
84   // TargetLowering Implementation
85   //===--------------------------------------------------------------------===//
86   class XCoreTargetLowering : public TargetLowering
87   {
88   public:
89
90     explicit XCoreTargetLowering(XCoreTargetMachine &TM);
91
92     using TargetLowering::isZExtFree;
93     virtual bool isZExtFree(SDValue Val, EVT VT2) const;
94
95
96     virtual unsigned getJumpTableEncoding() const;
97     virtual MVT getScalarShiftAmountTy(EVT LHSTy) const { return MVT::i32; }
98
99     /// LowerOperation - Provide custom lowering hooks for some operations.
100     virtual SDValue LowerOperation(SDValue Op, SelectionDAG &DAG) const;
101
102     /// ReplaceNodeResults - Replace the results of node with an illegal result
103     /// type with new values built out of custom code.
104     ///
105     virtual void ReplaceNodeResults(SDNode *N, SmallVectorImpl<SDValue>&Results,
106                                     SelectionDAG &DAG) const;
107
108     /// getTargetNodeName - This method returns the name of a target specific
109     //  DAG node.
110     virtual const char *getTargetNodeName(unsigned Opcode) const;
111
112     virtual MachineBasicBlock *
113       EmitInstrWithCustomInserter(MachineInstr *MI,
114                                   MachineBasicBlock *MBB) const;
115
116     virtual bool isLegalAddressingMode(const AddrMode &AM,
117                                        Type *Ty) const;
118
119   private:
120     const XCoreTargetMachine &TM;
121     const XCoreSubtarget &Subtarget;
122
123     // Lower Operand helpers
124     SDValue LowerCCCArguments(SDValue Chain,
125                               CallingConv::ID CallConv,
126                               bool isVarArg,
127                               const SmallVectorImpl<ISD::InputArg> &Ins,
128                               SDLoc dl, SelectionDAG &DAG,
129                               SmallVectorImpl<SDValue> &InVals) const;
130     SDValue LowerCCCCallTo(SDValue Chain, SDValue Callee,
131                            CallingConv::ID CallConv, bool isVarArg,
132                            bool isTailCall,
133                            const SmallVectorImpl<ISD::OutputArg> &Outs,
134                            const SmallVectorImpl<SDValue> &OutVals,
135                            const SmallVectorImpl<ISD::InputArg> &Ins,
136                            SDLoc dl, SelectionDAG &DAG,
137                            SmallVectorImpl<SDValue> &InVals) const;
138     SDValue LowerCallResult(SDValue Chain, SDValue InFlag,
139                             CallingConv::ID CallConv, bool isVarArg,
140                             const SmallVectorImpl<ISD::InputArg> &Ins,
141                             SDLoc dl, SelectionDAG &DAG,
142                             SmallVectorImpl<SDValue> &InVals) const;
143     SDValue getReturnAddressFrameIndex(SelectionDAG &DAG) const;
144     SDValue getGlobalAddressWrapper(SDValue GA, const GlobalValue *GV,
145                                     SelectionDAG &DAG) const;
146     SDValue lowerLoadWordFromAlignedBasePlusOffset(SDLoc DL, SDValue Chain,
147                                                    SDValue Base, int64_t Offset,
148                                                    SelectionDAG &DAG) const;
149
150     // Lower Operand specifics
151     SDValue LowerLOAD(SDValue Op, SelectionDAG &DAG) const;
152     SDValue LowerSTORE(SDValue Op, SelectionDAG &DAG) const;
153     SDValue LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) const;
154     SDValue LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const;
155     SDValue LowerBlockAddress(SDValue Op, SelectionDAG &DAG) const;
156     SDValue LowerConstantPool(SDValue Op, SelectionDAG &DAG) const;
157     SDValue LowerBR_JT(SDValue Op, SelectionDAG &DAG) const;
158     SDValue LowerSELECT_CC(SDValue Op, SelectionDAG &DAG) const;
159     SDValue LowerVAARG(SDValue Op, SelectionDAG &DAG) const;
160     SDValue LowerVASTART(SDValue Op, SelectionDAG &DAG) const;
161     SDValue LowerUMUL_LOHI(SDValue Op, SelectionDAG &DAG) const;
162     SDValue LowerSMUL_LOHI(SDValue Op, SelectionDAG &DAG) const;
163     SDValue LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) const;
164     SDValue LowerFRAME_TO_ARGS_OFFSET(SDValue Op, SelectionDAG &DAG) const;
165     SDValue LowerRETURNADDR(SDValue Op, SelectionDAG &DAG) const;
166     SDValue LowerINIT_TRAMPOLINE(SDValue Op, SelectionDAG &DAG) const;
167     SDValue LowerADJUST_TRAMPOLINE(SDValue Op, SelectionDAG &DAG) const;
168     SDValue LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) const;
169     SDValue LowerATOMIC_FENCE(SDValue Op, SelectionDAG &DAG) const;
170
171     // Inline asm support
172     std::pair<unsigned, const TargetRegisterClass*>
173     getRegForInlineAsmConstraint(const std::string &Constraint,
174                                  MVT VT) const;
175
176     // Expand specifics
177     SDValue TryExpandADDWithMul(SDNode *Op, SelectionDAG &DAG) const;
178     SDValue ExpandADDSUB(SDNode *Op, SelectionDAG &DAG) const;
179
180     virtual SDValue PerformDAGCombine(SDNode *N, DAGCombinerInfo &DCI) const;
181
182     virtual void computeMaskedBitsForTargetNode(const SDValue Op,
183                                                 APInt &KnownZero,
184                                                 APInt &KnownOne,
185                                                 const SelectionDAG &DAG,
186                                                 unsigned Depth = 0) const;
187
188     virtual SDValue
189       LowerFormalArguments(SDValue Chain,
190                            CallingConv::ID CallConv,
191                            bool isVarArg,
192                            const SmallVectorImpl<ISD::InputArg> &Ins,
193                            SDLoc dl, SelectionDAG &DAG,
194                            SmallVectorImpl<SDValue> &InVals) const;
195
196     virtual SDValue
197       LowerCall(TargetLowering::CallLoweringInfo &CLI,
198                 SmallVectorImpl<SDValue> &InVals) const;
199
200     virtual SDValue
201       LowerReturn(SDValue Chain,
202                   CallingConv::ID CallConv, bool isVarArg,
203                   const SmallVectorImpl<ISD::OutputArg> &Outs,
204                   const SmallVectorImpl<SDValue> &OutVals,
205                   SDLoc dl, SelectionDAG &DAG) const;
206
207     virtual bool
208       CanLowerReturn(CallingConv::ID CallConv, MachineFunction &MF,
209                      bool isVarArg,
210                      const SmallVectorImpl<ISD::OutputArg> &ArgsFlags,
211                      LLVMContext &Context) const;
212   };
213 }
214
215 #endif // XCOREISELLOWERING_H