1 ; RUN: llc -mtriple=arm64-linux-gnu -fast-isel=0 -verify-machineinstrs < %s | FileCheck %s
2 ; RUN: llc -mtriple=arm64-linux-gnu -fast-isel=1 -verify-machineinstrs < %s | FileCheck %s
4 define i32 @test1(i32 %x) {
6 ; CHECK: add w8, w0, #7
8 ; CHECK: csel w8, w8, w0, lt
9 ; CHECK: asr w0, w8, #3
14 define i32 @test2(i32 %x) {
16 ; CHECK: add w8, w0, #7
18 ; CHECK: csel w8, w8, w0, lt
19 ; CHECK: neg w0, w8, asr #3
20 %div = sdiv i32 %x, -8
24 define i32 @test3(i32 %x) {
26 ; CHECK: add w8, w0, #31
28 ; CHECK: csel w8, w8, w0, lt
29 ; CHECK: asr w0, w8, #5
30 %div = sdiv i32 %x, 32
34 define i64 @test4(i64 %x) {
36 ; CHECK: add x8, x0, #7
38 ; CHECK: csel x8, x8, x0, lt
39 ; CHECK: asr x0, x8, #3
44 define i64 @test5(i64 %x) {
46 ; CHECK: add x8, x0, #7
48 ; CHECK: csel x8, x8, x0, lt
49 ; CHECK: neg x0, x8, asr #3
50 %div = sdiv i64 %x, -8
54 define i64 @test6(i64 %x) {
56 ; CHECK: add x8, x0, #63
58 ; CHECK: csel x8, x8, x0, lt
59 ; CHECK: asr x0, x8, #6
60 %div = sdiv i64 %x, 64
64 define i64 @test7(i64 %x) {
66 ; CHECK: orr [[REG:x[0-9]+]], xzr, #0xffffffffffff
67 ; CHECK: add x8, x0, [[REG]]
69 ; CHECK: csel x8, x8, x0, lt
70 ; CHECK: asr x0, x8, #48
71 %div = sdiv i64 %x, 281474976710656