[FastISel][AArch64] Use the target-dependent selection code for shifts first.
[oota-llvm.git] / test / CodeGen / AArch64 / sdivpow2.ll
1 ; RUN: llc -mtriple=arm64-linux-gnu -o - %s | FileCheck %s
2
3 define i32 @test1(i32 %x) {
4 ; CHECK-LABEL: test1
5 ; CHECK: add w8, w0, #7
6 ; CHECK: cmp w0, #0
7 ; CHECK: csel w8, w8, w0, lt
8 ; CHECK: asr w0, w8, #3
9   %div = sdiv i32 %x, 8
10   ret i32 %div
11 }
12
13 define i32 @test2(i32 %x) {
14 ; CHECK-LABEL: test2
15 ; CHECK: add w8, w0, #7
16 ; CHECK: cmp w0, #0
17 ; CHECK: csel w8, w8, w0, lt
18 ; CHECK: neg w0, w8, asr #3
19   %div = sdiv i32 %x, -8
20   ret i32 %div
21 }
22
23 define i32 @test3(i32 %x) {
24 ; CHECK-LABEL: test3
25 ; CHECK: add w8, w0, #31
26 ; CHECK: cmp w0, #0
27 ; CHECK: csel w8, w8, w0, lt
28 ; CHECK: asr w0, w8, #5
29   %div = sdiv i32 %x, 32
30   ret i32 %div
31 }
32
33 define i64 @test4(i64 %x) {
34 ; CHECK-LABEL: test4
35 ; CHECK: add x8, x0, #7
36 ; CHECK: cmp x0, #0
37 ; CHECK: csel x8, x8, x0, lt
38 ; CHECK: asr x0, x8, #3
39   %div = sdiv i64 %x, 8
40   ret i64 %div
41 }
42
43 define i64 @test5(i64 %x) {
44 ; CHECK-LABEL: test5
45 ; CHECK: add x8, x0, #7
46 ; CHECK: cmp x0, #0
47 ; CHECK: csel x8, x8, x0, lt
48 ; CHECK: neg x0, x8, asr #3
49   %div = sdiv i64 %x, -8
50   ret i64 %div
51 }
52
53 define i64 @test6(i64 %x) {
54 ; CHECK-LABEL: test6
55 ; CHECK: add x8, x0, #63
56 ; CHECK: cmp x0, #0
57 ; CHECK: csel x8, x8, x0, lt
58 ; CHECK: asr x0, x8, #6
59   %div = sdiv i64 %x, 64
60   ret i64 %div
61 }