- Add sugregister logic to handle f64=(f32,f32).
[oota-llvm.git] / test / CodeGen / ARM / 2009-08-15-RegScavengerAssert.ll
1 ; RUN: llc < %s -march=arm
2 ; PR4716
3
4 define arm_aapcscc void @_start() nounwind naked {
5 entry:
6   tail call arm_aapcscc  void @exit(i32 undef) noreturn nounwind
7   unreachable
8 }
9
10 declare arm_aapcscc void @exit(i32) noreturn nounwind