Add support for ARM's Advanced SIMD (NEON) instruction set.
[oota-llvm.git] / test / CodeGen / ARM / vaddw.ll
1 ; RUN: llvm-as < %s | llc -march=arm -mattr=+neon > %t
2 ; RUN: grep {vaddw\\.s8} %t | count 1
3 ; RUN: grep {vaddw\\.s16} %t | count 1
4 ; RUN: grep {vaddw\\.s32} %t | count 1
5 ; RUN: grep {vaddw\\.u8} %t | count 1
6 ; RUN: grep {vaddw\\.u16} %t | count 1
7 ; RUN: grep {vaddw\\.u32} %t | count 1
8
9 define <8 x i16> @vaddws8(<8 x i16>* %A, <8 x i8>* %B) nounwind {
10         %tmp1 = load <8 x i16>* %A
11         %tmp2 = load <8 x i8>* %B
12         %tmp3 = call <8 x i16> @llvm.arm.neon.vaddws.v8i16(<8 x i16> %tmp1, <8 x i8> %tmp2)
13         ret <8 x i16> %tmp3
14 }
15
16 define <4 x i32> @vaddws16(<4 x i32>* %A, <4 x i16>* %B) nounwind {
17         %tmp1 = load <4 x i32>* %A
18         %tmp2 = load <4 x i16>* %B
19         %tmp3 = call <4 x i32> @llvm.arm.neon.vaddws.v4i32(<4 x i32> %tmp1, <4 x i16> %tmp2)
20         ret <4 x i32> %tmp3
21 }
22
23 define <2 x i64> @vaddws32(<2 x i64>* %A, <2 x i32>* %B) nounwind {
24         %tmp1 = load <2 x i64>* %A
25         %tmp2 = load <2 x i32>* %B
26         %tmp3 = call <2 x i64> @llvm.arm.neon.vaddws.v2i64(<2 x i64> %tmp1, <2 x i32> %tmp2)
27         ret <2 x i64> %tmp3
28 }
29
30 define <8 x i16> @vaddwu8(<8 x i16>* %A, <8 x i8>* %B) nounwind {
31         %tmp1 = load <8 x i16>* %A
32         %tmp2 = load <8 x i8>* %B
33         %tmp3 = call <8 x i16> @llvm.arm.neon.vaddwu.v8i16(<8 x i16> %tmp1, <8 x i8> %tmp2)
34         ret <8 x i16> %tmp3
35 }
36
37 define <4 x i32> @vaddwu16(<4 x i32>* %A, <4 x i16>* %B) nounwind {
38         %tmp1 = load <4 x i32>* %A
39         %tmp2 = load <4 x i16>* %B
40         %tmp3 = call <4 x i32> @llvm.arm.neon.vaddwu.v4i32(<4 x i32> %tmp1, <4 x i16> %tmp2)
41         ret <4 x i32> %tmp3
42 }
43
44 define <2 x i64> @vaddwu32(<2 x i64>* %A, <2 x i32>* %B) nounwind {
45         %tmp1 = load <2 x i64>* %A
46         %tmp2 = load <2 x i32>* %B
47         %tmp3 = call <2 x i64> @llvm.arm.neon.vaddwu.v2i64(<2 x i64> %tmp1, <2 x i32> %tmp2)
48         ret <2 x i64> %tmp3
49 }
50
51 declare <8 x i16> @llvm.arm.neon.vaddws.v8i16(<8 x i16>, <8 x i8>) nounwind readnone
52 declare <4 x i32> @llvm.arm.neon.vaddws.v4i32(<4 x i32>, <4 x i16>) nounwind readnone
53 declare <2 x i64> @llvm.arm.neon.vaddws.v2i64(<2 x i64>, <2 x i32>) nounwind readnone
54
55 declare <8 x i16> @llvm.arm.neon.vaddwu.v8i16(<8 x i16>, <8 x i8>) nounwind readnone
56 declare <4 x i32> @llvm.arm.neon.vaddwu.v4i32(<4 x i32>, <4 x i16>) nounwind readnone
57 declare <2 x i64> @llvm.arm.neon.vaddwu.v2i64(<2 x i64>, <2 x i32>) nounwind readnone