Convert more NEON tests to use FileCheck.
[oota-llvm.git] / test / CodeGen / ARM / vmul.ll
1 ; RUN: llc < %s -march=arm -mattr=+neon | FileCheck %s
2
3 define <8 x i8> @vmuli8(<8 x i8>* %A, <8 x i8>* %B) nounwind {
4 ;CHECK: vmuli8:
5 ;CHECK: vmul.i8
6         %tmp1 = load <8 x i8>* %A
7         %tmp2 = load <8 x i8>* %B
8         %tmp3 = mul <8 x i8> %tmp1, %tmp2
9         ret <8 x i8> %tmp3
10 }
11
12 define <4 x i16> @vmuli16(<4 x i16>* %A, <4 x i16>* %B) nounwind {
13 ;CHECK: vmuli16:
14 ;CHECK: vmul.i16
15         %tmp1 = load <4 x i16>* %A
16         %tmp2 = load <4 x i16>* %B
17         %tmp3 = mul <4 x i16> %tmp1, %tmp2
18         ret <4 x i16> %tmp3
19 }
20
21 define <2 x i32> @vmuli32(<2 x i32>* %A, <2 x i32>* %B) nounwind {
22 ;CHECK: vmuli32:
23 ;CHECK: vmul.i32
24         %tmp1 = load <2 x i32>* %A
25         %tmp2 = load <2 x i32>* %B
26         %tmp3 = mul <2 x i32> %tmp1, %tmp2
27         ret <2 x i32> %tmp3
28 }
29
30 define <2 x float> @vmulf32(<2 x float>* %A, <2 x float>* %B) nounwind {
31 ;CHECK: vmulf32:
32 ;CHECK: vmul.f32
33         %tmp1 = load <2 x float>* %A
34         %tmp2 = load <2 x float>* %B
35         %tmp3 = mul <2 x float> %tmp1, %tmp2
36         ret <2 x float> %tmp3
37 }
38
39 define <8 x i8> @vmulp8(<8 x i8>* %A, <8 x i8>* %B) nounwind {
40 ;CHECK: vmulp8:
41 ;CHECK: vmul.p8
42         %tmp1 = load <8 x i8>* %A
43         %tmp2 = load <8 x i8>* %B
44         %tmp3 = call <8 x i8> @llvm.arm.neon.vmulp.v8i8(<8 x i8> %tmp1, <8 x i8> %tmp2)
45         ret <8 x i8> %tmp3
46 }
47
48 define <16 x i8> @vmulQi8(<16 x i8>* %A, <16 x i8>* %B) nounwind {
49 ;CHECK: vmulQi8:
50 ;CHECK: vmul.i8
51         %tmp1 = load <16 x i8>* %A
52         %tmp2 = load <16 x i8>* %B
53         %tmp3 = mul <16 x i8> %tmp1, %tmp2
54         ret <16 x i8> %tmp3
55 }
56
57 define <8 x i16> @vmulQi16(<8 x i16>* %A, <8 x i16>* %B) nounwind {
58 ;CHECK: vmulQi16:
59 ;CHECK: vmul.i16
60         %tmp1 = load <8 x i16>* %A
61         %tmp2 = load <8 x i16>* %B
62         %tmp3 = mul <8 x i16> %tmp1, %tmp2
63         ret <8 x i16> %tmp3
64 }
65
66 define <4 x i32> @vmulQi32(<4 x i32>* %A, <4 x i32>* %B) nounwind {
67 ;CHECK: vmulQi32:
68 ;CHECK: vmul.i32
69         %tmp1 = load <4 x i32>* %A
70         %tmp2 = load <4 x i32>* %B
71         %tmp3 = mul <4 x i32> %tmp1, %tmp2
72         ret <4 x i32> %tmp3
73 }
74
75 define <4 x float> @vmulQf32(<4 x float>* %A, <4 x float>* %B) nounwind {
76 ;CHECK: vmulQf32:
77 ;CHECK: vmul.f32
78         %tmp1 = load <4 x float>* %A
79         %tmp2 = load <4 x float>* %B
80         %tmp3 = mul <4 x float> %tmp1, %tmp2
81         ret <4 x float> %tmp3
82 }
83
84 define <16 x i8> @vmulQp8(<16 x i8>* %A, <16 x i8>* %B) nounwind {
85 ;CHECK: vmulQp8:
86 ;CHECK: vmul.p8
87         %tmp1 = load <16 x i8>* %A
88         %tmp2 = load <16 x i8>* %B
89         %tmp3 = call <16 x i8> @llvm.arm.neon.vmulp.v16i8(<16 x i8> %tmp1, <16 x i8> %tmp2)
90         ret <16 x i8> %tmp3
91 }
92
93 declare <8 x i8>  @llvm.arm.neon.vmulp.v8i8(<8 x i8>, <8 x i8>) nounwind readnone
94 declare <16 x i8>  @llvm.arm.neon.vmulp.v16i8(<16 x i8>, <16 x i8>) nounwind readnone