Fix ordering of operands on lowering of atomicrmw min/max nodes on ARM.
[oota-llvm.git] / test / CodeGen / CellSPU / fcmp64.ll
1 ; RUN: llc < %s -march=cellspu > %t1.s
2
3 define i1 @fcmp_eq_setcc_f64(double %arg1, double %arg2) nounwind {
4 entry:
5        %A = fcmp oeq double %arg1, %arg2
6        ret i1 %A
7 }