ARM doesn't support byval yet. XFAIL this test until it does.
[oota-llvm.git] / test / CodeGen / Generic / badlive.ll
1 ; RUN: llc < %s
2
3 define i32 @main() {
4 bb0:
5         %reg109 = malloc i32, i32 100           ; <i32*> [#uses=2]
6         br label %bb2
7
8 bb2:            ; preds = %bb2, %bb0
9         %cann-indvar1 = phi i32 [ 0, %bb0 ], [ %add1-indvar1, %bb2 ]            ; <i32> [#uses=2]
10         %reg127 = mul i32 %cann-indvar1, 2              ; <i32> [#uses=1]
11         %add1-indvar1 = add i32 %cann-indvar1, 1                ; <i32> [#uses=1]
12         store i32 999, i32* %reg109
13         %cond1015 = icmp sle i32 1, 99          ; <i1> [#uses=1]
14         %reg128 = add i32 %reg127, 2            ; <i32> [#uses=0]
15         br i1 %cond1015, label %bb2, label %bb4
16
17 bb4:            ; preds = %bb4, %bb2
18         %cann-indvar = phi i32 [ %add1-indvar, %bb4 ], [ 0, %bb2 ]              ; <i32> [#uses=1]
19         %add1-indvar = add i32 %cann-indvar, 1          ; <i32> [#uses=2]
20         store i32 333, i32* %reg109
21         %reg131 = add i32 %add1-indvar, 3               ; <i32> [#uses=1]
22         %cond1017 = icmp ule i32 %reg131, 99            ; <i1> [#uses=1]
23         br i1 %cond1017, label %bb4, label %bb5
24
25 bb5:            ; preds = %bb4
26         ret i32 0
27 }
28