Beginning of alloca implementation for Mips fast-isel
[oota-llvm.git] / test / CodeGen / Mips / Fast-ISel / retabi.ll
1 ; RUN: llc -march=mipsel -relocation-model=pic -O0 -mips-fast-isel -fast-isel-abort -mcpu=mips32r2 \
2 ; RUN:     < %s | FileCheck %s
3
4 @i = global i32 75, align 4
5 @s = global i16 -345, align 2
6 @c = global i8 118, align 1
7 @f = global float 0x40BE623360000000, align 4
8 @d = global double 1.298330e+03, align 8
9
10 ; Function Attrs: nounwind
11 define i32 @reti() {
12 entry:
13 ; CHECK-LABEL: reti:
14   %0 = load i32* @i, align 4
15   ret i32 %0
16 ; CHECK:        lui     $[[REG_GPa:[0-9]+]], %hi(_gp_disp)
17 ; CHECK:        addiu   $[[REG_GPb:[0-9]+]], $[[REG_GPa]], %lo(_gp_disp)
18 ; CHECK:        addu    $[[REG_GP:[0-9]+]], $[[REG_GPb]], $25
19 ; CHECK:        lw      $[[REG_I_ADDR:[0-9]+]], %got(i)($[[REG_GP]])
20 ; CHECK:        lw      $2, 0($[[REG_I_ADDR]])
21 ; CHECK:        jr      $ra
22 }
23
24 ; Function Attrs: nounwind
25 define signext i16 @rets() {
26 entry:
27 ; CHECK-LABEL: rets:
28   %0 = load i16* @s, align 2
29   ret i16 %0
30 ; CHECK:        lui     $[[REG_GPa:[0-9]+]], %hi(_gp_disp)
31 ; CHECK:        addiu   $[[REG_GPb:[0-9]+]], $[[REG_GPa]], %lo(_gp_disp)
32 ; CHECK:        addu    $[[REG_GP:[0-9]+]], $[[REG_GPb]], $25
33 ; CHECK:        lw      $[[REG_S_ADDR:[0-9]+]], %got(s)($[[REG_GP]])
34 ; CHECK:        lhu     $[[REG_S:[0-9]+]], 0($[[REG_S_ADDR]])
35 ; CHECK:        seh     $2, $[[REG_S]]
36 ; CHECK:        jr      $ra
37 }
38
39 ; Function Attrs: nounwind
40 define signext i8 @retc() {
41 entry:
42 ; CHECK-LABEL: retc:
43   %0 = load i8* @c, align 1
44   ret i8 %0
45 ; CHECK:        lui     $[[REG_GPa:[0-9]+]], %hi(_gp_disp)
46 ; CHECK:        addiu   $[[REG_GPb:[0-9]+]], $[[REG_GPa]], %lo(_gp_disp)
47 ; CHECK:        addu    $[[REG_GP:[0-9]+]], $[[REG_GPb]], $25
48 ; CHECK:        lw      $[[REG_C_ADDR:[0-9]+]], %got(c)($[[REG_GP]])
49 ; CHECK:        lbu     $[[REG_C:[0-9]+]], 0($[[REG_C_ADDR]])
50 ; CHECK:        seb     $2, $[[REG_C]]
51 ; CHECK:        jr      $ra
52 }
53
54 ; Function Attrs: nounwind
55 define float @retf() {
56 entry:
57 ; CHECK-LABEL: retf:
58   %0 = load float* @f, align 4
59   ret float %0
60 ; CHECK:        lui     $[[REG_GPa:[0-9]+]], %hi(_gp_disp)
61 ; CHECK:        addiu   $[[REG_GPb:[0-9]+]], $[[REG_GPa]], %lo(_gp_disp)
62 ; CHECK:        addu    $[[REG_GP:[0-9]+]], $[[REG_GPb]], $25
63 ; CHECK:        lw      $[[REG_F_ADDR:[0-9]+]], %got(f)($[[REG_GP]])
64 ; CHECK:        lwc1    $f0, 0($[[REG_F_ADDR]])
65 ; CHECK:        jr      $ra
66 }
67
68 ; Function Attrs: nounwind
69 define double @retd() {
70 entry:
71 ; CHECK-LABEL: retd:
72   %0 = load double* @d, align 8
73   ret double %0
74 ; CHECK:        lui     $[[REG_GPa:[0-9]+]], %hi(_gp_disp)
75 ; CHECK:        addiu   $[[REG_GPb:[0-9]+]], $[[REG_GPa]], %lo(_gp_disp)
76 ; CHECK:        addu    $[[REG_GP:[0-9]+]], $[[REG_GPb]], $25
77 ; CHECK:        lw      $[[REG_D_ADDR:[0-9]+]], %got(d)($[[REG_GP]])
78 ; CHECK:        ldc1    $f0, 0($[[REG_D_ADDR]])
79 ; CHECK:        jr      $ra
80 }