[mips][msa] Improves robustness of the test by enhancing pattern matching.
[oota-llvm.git] / test / CodeGen / Mips / msa / 3rf_4rf.ll
1 ; Test the MSA intrinsics that are encoded with the 3RF instruction format and
2 ; use the result as a third operand.
3
4 ; RUN: llc -march=mips -mattr=+msa,+fp64 < %s | FileCheck %s
5
6 @llvm_mips_fmadd_w_ARG1 = global <4 x float> <float 0.000000e+00, float 1.000000e+00, float 2.000000e+00, float 3.000000e+00>, align 16
7 @llvm_mips_fmadd_w_ARG2 = global <4 x float> <float 4.000000e+00, float 5.000000e+00, float 6.000000e+00, float 7.000000e+00>, align 16
8 @llvm_mips_fmadd_w_ARG3 = global <4 x float> <float 8.000000e+00, float 9.000000e+00, float 1.000000e+01, float 1.100000e+01>, align 16
9 @llvm_mips_fmadd_w_RES  = global <4 x float> <float 0.000000e+00, float 0.000000e+00, float 0.000000e+00, float 0.000000e+00>, align 16
10
11 define void @llvm_mips_fmadd_w_test() nounwind {
12 entry:
13   %0 = load <4 x float>* @llvm_mips_fmadd_w_ARG1
14   %1 = load <4 x float>* @llvm_mips_fmadd_w_ARG2
15   %2 = load <4 x float>* @llvm_mips_fmadd_w_ARG3
16   %3 = tail call <4 x float> @llvm.mips.fmadd.w(<4 x float> %0, <4 x float> %1, <4 x float> %2)
17   store <4 x float> %3, <4 x float>* @llvm_mips_fmadd_w_RES
18   ret void
19 }
20
21 declare <4 x float> @llvm.mips.fmadd.w(<4 x float>, <4 x float>, <4 x float>) nounwind
22
23 ; CHECK: llvm_mips_fmadd_w_test:
24 ; CHECK: ld.w
25 ; CHECK: ld.w
26 ; CHECK: ld.w
27 ; CHECK: fmadd.w
28 ; CHECK: st.w
29 ; CHECK: .size llvm_mips_fmadd_w_test
30 ;
31 @llvm_mips_fmadd_d_ARG1 = global <2 x double> <double 0.000000e+00, double 1.000000e+00>, align 16
32 @llvm_mips_fmadd_d_ARG2 = global <2 x double> <double 2.000000e+00, double 3.000000e+00>, align 16
33 @llvm_mips_fmadd_d_ARG3 = global <2 x double> <double 4.000000e+00, double 5.000000e+00>, align 16
34 @llvm_mips_fmadd_d_RES  = global <2 x double> <double 0.000000e+00, double 0.000000e+00>, align 16
35
36 define void @llvm_mips_fmadd_d_test() nounwind {
37 entry:
38   %0 = load <2 x double>* @llvm_mips_fmadd_d_ARG1
39   %1 = load <2 x double>* @llvm_mips_fmadd_d_ARG2
40   %2 = load <2 x double>* @llvm_mips_fmadd_d_ARG3
41   %3 = tail call <2 x double> @llvm.mips.fmadd.d(<2 x double> %0, <2 x double> %1, <2 x double> %2)
42   store <2 x double> %3, <2 x double>* @llvm_mips_fmadd_d_RES
43   ret void
44 }
45
46 declare <2 x double> @llvm.mips.fmadd.d(<2 x double>, <2 x double>, <2 x double>) nounwind
47
48 ; CHECK: llvm_mips_fmadd_d_test:
49 ; CHECK: ld.d
50 ; CHECK: ld.d
51 ; CHECK: ld.d
52 ; CHECK: fmadd.d
53 ; CHECK: st.d
54 ; CHECK: .size llvm_mips_fmadd_d_test
55 ;
56 @llvm_mips_fmsub_w_ARG1 = global <4 x float> <float 0.000000e+00, float 1.000000e+00, float 2.000000e+00, float 3.000000e+00>, align 16
57 @llvm_mips_fmsub_w_ARG2 = global <4 x float> <float 4.000000e+00, float 5.000000e+00, float 6.000000e+00, float 7.000000e+00>, align 16
58 @llvm_mips_fmsub_w_ARG3 = global <4 x float> <float 8.000000e+00, float 9.000000e+00, float 1.000000e+01, float 1.100000e+01>, align 16
59 @llvm_mips_fmsub_w_RES  = global <4 x float> <float 0.000000e+00, float 0.000000e+00, float 0.000000e+00, float 0.000000e+00>, align 16
60
61 define void @llvm_mips_fmsub_w_test() nounwind {
62 entry:
63   %0 = load <4 x float>* @llvm_mips_fmsub_w_ARG1
64   %1 = load <4 x float>* @llvm_mips_fmsub_w_ARG2
65   %2 = load <4 x float>* @llvm_mips_fmsub_w_ARG3
66   %3 = tail call <4 x float> @llvm.mips.fmsub.w(<4 x float> %0, <4 x float> %1, <4 x float> %2)
67   store <4 x float> %3, <4 x float>* @llvm_mips_fmsub_w_RES
68   ret void
69 }
70
71 declare <4 x float> @llvm.mips.fmsub.w(<4 x float>, <4 x float>, <4 x float>) nounwind
72
73 ; CHECK: llvm_mips_fmsub_w_test:
74 ; CHECK: ld.w
75 ; CHECK: ld.w
76 ; CHECK: ld.w
77 ; CHECK: fmsub.w
78 ; CHECK: st.w
79 ; CHECK: .size llvm_mips_fmsub_w_test
80 ;
81 @llvm_mips_fmsub_d_ARG1 = global <2 x double> <double 0.000000e+00, double 1.000000e+00>, align 16
82 @llvm_mips_fmsub_d_ARG2 = global <2 x double> <double 2.000000e+00, double 3.000000e+00>, align 16
83 @llvm_mips_fmsub_d_ARG3 = global <2 x double> <double 4.000000e+00, double 5.000000e+00>, align 16
84 @llvm_mips_fmsub_d_RES  = global <2 x double> <double 0.000000e+00, double 0.000000e+00>, align 16
85
86 define void @llvm_mips_fmsub_d_test() nounwind {
87 entry:
88   %0 = load <2 x double>* @llvm_mips_fmsub_d_ARG1
89   %1 = load <2 x double>* @llvm_mips_fmsub_d_ARG2
90   %2 = load <2 x double>* @llvm_mips_fmsub_d_ARG3
91   %3 = tail call <2 x double> @llvm.mips.fmsub.d(<2 x double> %0, <2 x double> %1, <2 x double> %2)
92   store <2 x double> %3, <2 x double>* @llvm_mips_fmsub_d_RES
93   ret void
94 }
95
96 declare <2 x double> @llvm.mips.fmsub.d(<2 x double>, <2 x double>, <2 x double>) nounwind
97
98 ; CHECK: llvm_mips_fmsub_d_test:
99 ; CHECK: ld.d
100 ; CHECK: ld.d
101 ; CHECK: ld.d
102 ; CHECK: fmsub.d
103 ; CHECK: st.d
104 ; CHECK: .size llvm_mips_fmsub_d_test
105 ;