[mips][msa] Added support for matching bsel and bseli from normal IR (i.e. not intrin...
[oota-llvm.git] / test / CodeGen / Mips / msa / 3rf_float_int.ll
1 ; Test the MSA intrinsics that are encoded with the 3RF instruction format and
2 ; take an integer as an operand.
3
4 ; RUN: llc -march=mips -mattr=+msa < %s | FileCheck %s
5
6 @llvm_mips_fexp2_w_ARG1 = global <4 x float> <float 0.000000e+00, float 1.000000e+00, float 2.000000e+00, float 3.000000e+00>, align 16
7 @llvm_mips_fexp2_w_ARG2 = global <4 x i32> <i32 4, i32 5, i32 6, i32 7>, align 16
8 @llvm_mips_fexp2_w_RES  = global <4 x float> <float 0.000000e+00, float 0.000000e+00, float 0.000000e+00, float 0.000000e+00>, align 16
9
10 define void @llvm_mips_fexp2_w_test() nounwind {
11 entry:
12   %0 = load <4 x float>* @llvm_mips_fexp2_w_ARG1
13   %1 = load <4 x i32>* @llvm_mips_fexp2_w_ARG2
14   %2 = tail call <4 x float> @llvm.mips.fexp2.w(<4 x float> %0, <4 x i32> %1)
15   store <4 x float> %2, <4 x float>* @llvm_mips_fexp2_w_RES
16   ret void
17 }
18
19 declare <4 x float> @llvm.mips.fexp2.w(<4 x float>, <4 x i32>) nounwind
20
21 ; CHECK: llvm_mips_fexp2_w_test:
22 ; CHECK: ld.w
23 ; CHECK: ld.w
24 ; CHECK: fexp2.w
25 ; CHECK: st.w
26 ; CHECK: .size llvm_mips_fexp2_w_test
27 ;
28 @llvm_mips_fexp2_d_ARG1 = global <2 x double> <double 0.000000e+00, double 1.000000e+00>, align 16
29 @llvm_mips_fexp2_d_ARG2 = global <2 x i64> <i64 2, i64 3>, align 16
30 @llvm_mips_fexp2_d_RES  = global <2 x double> <double 0.000000e+00, double 0.000000e+00>, align 16
31
32 define void @llvm_mips_fexp2_d_test() nounwind {
33 entry:
34   %0 = load <2 x double>* @llvm_mips_fexp2_d_ARG1
35   %1 = load <2 x i64>* @llvm_mips_fexp2_d_ARG2
36   %2 = tail call <2 x double> @llvm.mips.fexp2.d(<2 x double> %0, <2 x i64> %1)
37   store <2 x double> %2, <2 x double>* @llvm_mips_fexp2_d_RES
38   ret void
39 }
40
41 declare <2 x double> @llvm.mips.fexp2.d(<2 x double>, <2 x i64>) nounwind
42
43 ; CHECK: llvm_mips_fexp2_d_test:
44 ; CHECK: ld.d
45 ; CHECK: ld.d
46 ; CHECK: fexp2.d
47 ; CHECK: st.d
48 ; CHECK: .size llvm_mips_fexp2_d_test
49 ;