[mips][msa] Improves robustness of the test by enhancing pattern matching.
[oota-llvm.git] / test / CodeGen / Mips / msa / 3rf_q.ll
1 ; Test the MSA fixed-point intrinsics that are encoded with the 3RF instruction
2 ; format.
3
4 ; RUN: llc -march=mips -mattr=+msa,+fp64 < %s | FileCheck %s
5
6 @llvm_mips_mul_q_h_ARG1 = global <8 x i16> <i16 0, i16 1, i16 2, i16 3, i16 4, i16 5, i16 6, i16 7>, align 16
7 @llvm_mips_mul_q_h_ARG2 = global <8 x i16> <i16 8, i16 9, i16 10, i16 11, i16 12, i16 13, i16 14, i16 15>, align 16
8 @llvm_mips_mul_q_h_RES  = global <8 x i16> <i16 0, i16 0, i16 0, i16 0, i16 0, i16 0, i16 0, i16 0>, align 16
9
10 define void @llvm_mips_mul_q_h_test() nounwind {
11 entry:
12   %0 = load <8 x i16>* @llvm_mips_mul_q_h_ARG1
13   %1 = load <8 x i16>* @llvm_mips_mul_q_h_ARG2
14   %2 = tail call <8 x i16> @llvm.mips.mul.q.h(<8 x i16> %0, <8 x i16> %1)
15   store <8 x i16> %2, <8 x i16>* @llvm_mips_mul_q_h_RES
16   ret void
17 }
18
19 declare <8 x i16> @llvm.mips.mul.q.h(<8 x i16>, <8 x i16>) nounwind
20
21 ; CHECK: llvm_mips_mul_q_h_test:
22 ; CHECK: ld.h
23 ; CHECK: ld.h
24 ; CHECK: mul_q.h
25 ; CHECK: st.h
26 ; CHECK: .size llvm_mips_mul_q_h_test
27 ;
28 @llvm_mips_mul_q_w_ARG1 = global <4 x i32> <i32 0, i32 1, i32 2, i32 3>, align 16
29 @llvm_mips_mul_q_w_ARG2 = global <4 x i32> <i32 4, i32 5, i32 6, i32 7>, align 16
30 @llvm_mips_mul_q_w_RES  = global <4 x i32> <i32 0, i32 0, i32 0, i32 0>, align 16
31
32 define void @llvm_mips_mul_q_w_test() nounwind {
33 entry:
34   %0 = load <4 x i32>* @llvm_mips_mul_q_w_ARG1
35   %1 = load <4 x i32>* @llvm_mips_mul_q_w_ARG2
36   %2 = tail call <4 x i32> @llvm.mips.mul.q.w(<4 x i32> %0, <4 x i32> %1)
37   store <4 x i32> %2, <4 x i32>* @llvm_mips_mul_q_w_RES
38   ret void
39 }
40
41 declare <4 x i32> @llvm.mips.mul.q.w(<4 x i32>, <4 x i32>) nounwind
42
43 ; CHECK: llvm_mips_mul_q_w_test:
44 ; CHECK: ld.w
45 ; CHECK: ld.w
46 ; CHECK: mul_q.w
47 ; CHECK: st.w
48 ; CHECK: .size llvm_mips_mul_q_w_test
49 ;
50 @llvm_mips_mulr_q_h_ARG1 = global <8 x i16> <i16 0, i16 1, i16 2, i16 3, i16 4, i16 5, i16 6, i16 7>, align 16
51 @llvm_mips_mulr_q_h_ARG2 = global <8 x i16> <i16 8, i16 9, i16 10, i16 11, i16 12, i16 13, i16 14, i16 15>, align 16
52 @llvm_mips_mulr_q_h_RES  = global <8 x i16> <i16 0, i16 0, i16 0, i16 0, i16 0, i16 0, i16 0, i16 0>, align 16
53
54 define void @llvm_mips_mulr_q_h_test() nounwind {
55 entry:
56   %0 = load <8 x i16>* @llvm_mips_mulr_q_h_ARG1
57   %1 = load <8 x i16>* @llvm_mips_mulr_q_h_ARG2
58   %2 = tail call <8 x i16> @llvm.mips.mulr.q.h(<8 x i16> %0, <8 x i16> %1)
59   store <8 x i16> %2, <8 x i16>* @llvm_mips_mulr_q_h_RES
60   ret void
61 }
62
63 declare <8 x i16> @llvm.mips.mulr.q.h(<8 x i16>, <8 x i16>) nounwind
64
65 ; CHECK: llvm_mips_mulr_q_h_test:
66 ; CHECK: ld.h
67 ; CHECK: ld.h
68 ; CHECK: mulr_q.h
69 ; CHECK: st.h
70 ; CHECK: .size llvm_mips_mulr_q_h_test
71 ;
72 @llvm_mips_mulr_q_w_ARG1 = global <4 x i32> <i32 0, i32 1, i32 2, i32 3>, align 16
73 @llvm_mips_mulr_q_w_ARG2 = global <4 x i32> <i32 4, i32 5, i32 6, i32 7>, align 16
74 @llvm_mips_mulr_q_w_RES  = global <4 x i32> <i32 0, i32 0, i32 0, i32 0>, align 16
75
76 define void @llvm_mips_mulr_q_w_test() nounwind {
77 entry:
78   %0 = load <4 x i32>* @llvm_mips_mulr_q_w_ARG1
79   %1 = load <4 x i32>* @llvm_mips_mulr_q_w_ARG2
80   %2 = tail call <4 x i32> @llvm.mips.mulr.q.w(<4 x i32> %0, <4 x i32> %1)
81   store <4 x i32> %2, <4 x i32>* @llvm_mips_mulr_q_w_RES
82   ret void
83 }
84
85 declare <4 x i32> @llvm.mips.mulr.q.w(<4 x i32>, <4 x i32>) nounwind
86
87 ; CHECK: llvm_mips_mulr_q_w_test:
88 ; CHECK: ld.w
89 ; CHECK: ld.w
90 ; CHECK: mulr_q.w
91 ; CHECK: st.w
92 ; CHECK: .size llvm_mips_mulr_q_w_test
93 ;