[Mips][msa] Added the simple builtins (add_a to dpsub[su], ilvev to ldi)
[oota-llvm.git] / test / CodeGen / Mips / msa / i5-b.ll
1 ; RUN: llc -march=mips -mattr=+msa < %s | FileCheck %s
2
3 @llvm_mips_bclri_b_ARG1 = global <16 x i8> <i8 0, i8 1, i8 2, i8 3, i8 4, i8 5, i8 6, i8 7, i8 8, i8 9, i8 10, i8 11, i8 12, i8 13, i8 14, i8 15>, align 16
4 @llvm_mips_bclri_b_RES  = global <16 x i8> <i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0>, align 16
5
6 define void @llvm_mips_bclri_b_test() nounwind {
7 entry:
8   %0 = load <16 x i8>* @llvm_mips_bclri_b_ARG1
9   %1 = tail call <16 x i8> @llvm.mips.bclri.b(<16 x i8> %0, i32 7)
10   store <16 x i8> %1, <16 x i8>* @llvm_mips_bclri_b_RES
11   ret void
12 }
13
14 declare <16 x i8> @llvm.mips.bclri.b(<16 x i8>, i32) nounwind
15
16 ; CHECK: llvm_mips_bclri_b_test:
17 ; CHECK: ld.b
18 ; CHECK: bclri.b
19 ; CHECK: st.b
20 ; CHECK: .size llvm_mips_bclri_b_test
21 ;
22 @llvm_mips_bclri_h_ARG1 = global <8 x i16> <i16 0, i16 1, i16 2, i16 3, i16 4, i16 5, i16 6, i16 7>, align 16
23 @llvm_mips_bclri_h_RES  = global <8 x i16> <i16 0, i16 0, i16 0, i16 0, i16 0, i16 0, i16 0, i16 0>, align 16
24
25 define void @llvm_mips_bclri_h_test() nounwind {
26 entry:
27   %0 = load <8 x i16>* @llvm_mips_bclri_h_ARG1
28   %1 = tail call <8 x i16> @llvm.mips.bclri.h(<8 x i16> %0, i32 7)
29   store <8 x i16> %1, <8 x i16>* @llvm_mips_bclri_h_RES
30   ret void
31 }
32
33 declare <8 x i16> @llvm.mips.bclri.h(<8 x i16>, i32) nounwind
34
35 ; CHECK: llvm_mips_bclri_h_test:
36 ; CHECK: ld.h
37 ; CHECK: bclri.h
38 ; CHECK: st.h
39 ; CHECK: .size llvm_mips_bclri_h_test
40 ;
41 @llvm_mips_bclri_w_ARG1 = global <4 x i32> <i32 0, i32 1, i32 2, i32 3>, align 16
42 @llvm_mips_bclri_w_RES  = global <4 x i32> <i32 0, i32 0, i32 0, i32 0>, align 16
43
44 define void @llvm_mips_bclri_w_test() nounwind {
45 entry:
46   %0 = load <4 x i32>* @llvm_mips_bclri_w_ARG1
47   %1 = tail call <4 x i32> @llvm.mips.bclri.w(<4 x i32> %0, i32 7)
48   store <4 x i32> %1, <4 x i32>* @llvm_mips_bclri_w_RES
49   ret void
50 }
51
52 declare <4 x i32> @llvm.mips.bclri.w(<4 x i32>, i32) nounwind
53
54 ; CHECK: llvm_mips_bclri_w_test:
55 ; CHECK: ld.w
56 ; CHECK: bclri.w
57 ; CHECK: st.w
58 ; CHECK: .size llvm_mips_bclri_w_test
59 ;
60 @llvm_mips_bclri_d_ARG1 = global <2 x i64> <i64 0, i64 1>, align 16
61 @llvm_mips_bclri_d_RES  = global <2 x i64> <i64 0, i64 0>, align 16
62
63 define void @llvm_mips_bclri_d_test() nounwind {
64 entry:
65   %0 = load <2 x i64>* @llvm_mips_bclri_d_ARG1
66   %1 = tail call <2 x i64> @llvm.mips.bclri.d(<2 x i64> %0, i32 7)
67   store <2 x i64> %1, <2 x i64>* @llvm_mips_bclri_d_RES
68   ret void
69 }
70
71 declare <2 x i64> @llvm.mips.bclri.d(<2 x i64>, i32) nounwind
72
73 ; CHECK: llvm_mips_bclri_d_test:
74 ; CHECK: ld.d
75 ; CHECK: bclri.d
76 ; CHECK: st.d
77 ; CHECK: .size llvm_mips_bclri_d_test
78 ;
79 @llvm_mips_binsli_b_ARG1 = global <16 x i8> <i8 0, i8 1, i8 2, i8 3, i8 4, i8 5, i8 6, i8 7, i8 8, i8 9, i8 10, i8 11, i8 12, i8 13, i8 14, i8 15>, align 16
80 @llvm_mips_binsli_b_RES  = global <16 x i8> <i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0>, align 16
81
82 define void @llvm_mips_binsli_b_test() nounwind {
83 entry:
84   %0 = load <16 x i8>* @llvm_mips_binsli_b_ARG1
85   %1 = tail call <16 x i8> @llvm.mips.binsli.b(<16 x i8> %0, i32 7)
86   store <16 x i8> %1, <16 x i8>* @llvm_mips_binsli_b_RES
87   ret void
88 }
89
90 declare <16 x i8> @llvm.mips.binsli.b(<16 x i8>, i32) nounwind
91
92 ; CHECK: llvm_mips_binsli_b_test:
93 ; CHECK: ld.b
94 ; CHECK: binsli.b
95 ; CHECK: st.b
96 ; CHECK: .size llvm_mips_binsli_b_test
97 ;
98 @llvm_mips_binsli_h_ARG1 = global <8 x i16> <i16 0, i16 1, i16 2, i16 3, i16 4, i16 5, i16 6, i16 7>, align 16
99 @llvm_mips_binsli_h_RES  = global <8 x i16> <i16 0, i16 0, i16 0, i16 0, i16 0, i16 0, i16 0, i16 0>, align 16
100
101 define void @llvm_mips_binsli_h_test() nounwind {
102 entry:
103   %0 = load <8 x i16>* @llvm_mips_binsli_h_ARG1
104   %1 = tail call <8 x i16> @llvm.mips.binsli.h(<8 x i16> %0, i32 7)
105   store <8 x i16> %1, <8 x i16>* @llvm_mips_binsli_h_RES
106   ret void
107 }
108
109 declare <8 x i16> @llvm.mips.binsli.h(<8 x i16>, i32) nounwind
110
111 ; CHECK: llvm_mips_binsli_h_test:
112 ; CHECK: ld.h
113 ; CHECK: binsli.h
114 ; CHECK: st.h
115 ; CHECK: .size llvm_mips_binsli_h_test
116 ;
117 @llvm_mips_binsli_w_ARG1 = global <4 x i32> <i32 0, i32 1, i32 2, i32 3>, align 16
118 @llvm_mips_binsli_w_RES  = global <4 x i32> <i32 0, i32 0, i32 0, i32 0>, align 16
119
120 define void @llvm_mips_binsli_w_test() nounwind {
121 entry:
122   %0 = load <4 x i32>* @llvm_mips_binsli_w_ARG1
123   %1 = tail call <4 x i32> @llvm.mips.binsli.w(<4 x i32> %0, i32 7)
124   store <4 x i32> %1, <4 x i32>* @llvm_mips_binsli_w_RES
125   ret void
126 }
127
128 declare <4 x i32> @llvm.mips.binsli.w(<4 x i32>, i32) nounwind
129
130 ; CHECK: llvm_mips_binsli_w_test:
131 ; CHECK: ld.w
132 ; CHECK: binsli.w
133 ; CHECK: st.w
134 ; CHECK: .size llvm_mips_binsli_w_test
135 ;
136 @llvm_mips_binsli_d_ARG1 = global <2 x i64> <i64 0, i64 1>, align 16
137 @llvm_mips_binsli_d_RES  = global <2 x i64> <i64 0, i64 0>, align 16
138
139 define void @llvm_mips_binsli_d_test() nounwind {
140 entry:
141   %0 = load <2 x i64>* @llvm_mips_binsli_d_ARG1
142   %1 = tail call <2 x i64> @llvm.mips.binsli.d(<2 x i64> %0, i32 7)
143   store <2 x i64> %1, <2 x i64>* @llvm_mips_binsli_d_RES
144   ret void
145 }
146
147 declare <2 x i64> @llvm.mips.binsli.d(<2 x i64>, i32) nounwind
148
149 ; CHECK: llvm_mips_binsli_d_test:
150 ; CHECK: ld.d
151 ; CHECK: binsli.d
152 ; CHECK: st.d
153 ; CHECK: .size llvm_mips_binsli_d_test
154 ;
155 @llvm_mips_binsri_b_ARG1 = global <16 x i8> <i8 0, i8 1, i8 2, i8 3, i8 4, i8 5, i8 6, i8 7, i8 8, i8 9, i8 10, i8 11, i8 12, i8 13, i8 14, i8 15>, align 16
156 @llvm_mips_binsri_b_RES  = global <16 x i8> <i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0>, align 16
157
158 define void @llvm_mips_binsri_b_test() nounwind {
159 entry:
160   %0 = load <16 x i8>* @llvm_mips_binsri_b_ARG1
161   %1 = tail call <16 x i8> @llvm.mips.binsri.b(<16 x i8> %0, i32 7)
162   store <16 x i8> %1, <16 x i8>* @llvm_mips_binsri_b_RES
163   ret void
164 }
165
166 declare <16 x i8> @llvm.mips.binsri.b(<16 x i8>, i32) nounwind
167
168 ; CHECK: llvm_mips_binsri_b_test:
169 ; CHECK: ld.b
170 ; CHECK: binsri.b
171 ; CHECK: st.b
172 ; CHECK: .size llvm_mips_binsri_b_test
173 ;
174 @llvm_mips_binsri_h_ARG1 = global <8 x i16> <i16 0, i16 1, i16 2, i16 3, i16 4, i16 5, i16 6, i16 7>, align 16
175 @llvm_mips_binsri_h_RES  = global <8 x i16> <i16 0, i16 0, i16 0, i16 0, i16 0, i16 0, i16 0, i16 0>, align 16
176
177 define void @llvm_mips_binsri_h_test() nounwind {
178 entry:
179   %0 = load <8 x i16>* @llvm_mips_binsri_h_ARG1
180   %1 = tail call <8 x i16> @llvm.mips.binsri.h(<8 x i16> %0, i32 7)
181   store <8 x i16> %1, <8 x i16>* @llvm_mips_binsri_h_RES
182   ret void
183 }
184
185 declare <8 x i16> @llvm.mips.binsri.h(<8 x i16>, i32) nounwind
186
187 ; CHECK: llvm_mips_binsri_h_test:
188 ; CHECK: ld.h
189 ; CHECK: binsri.h
190 ; CHECK: st.h
191 ; CHECK: .size llvm_mips_binsri_h_test
192 ;
193 @llvm_mips_binsri_w_ARG1 = global <4 x i32> <i32 0, i32 1, i32 2, i32 3>, align 16
194 @llvm_mips_binsri_w_RES  = global <4 x i32> <i32 0, i32 0, i32 0, i32 0>, align 16
195
196 define void @llvm_mips_binsri_w_test() nounwind {
197 entry:
198   %0 = load <4 x i32>* @llvm_mips_binsri_w_ARG1
199   %1 = tail call <4 x i32> @llvm.mips.binsri.w(<4 x i32> %0, i32 7)
200   store <4 x i32> %1, <4 x i32>* @llvm_mips_binsri_w_RES
201   ret void
202 }
203
204 declare <4 x i32> @llvm.mips.binsri.w(<4 x i32>, i32) nounwind
205
206 ; CHECK: llvm_mips_binsri_w_test:
207 ; CHECK: ld.w
208 ; CHECK: binsri.w
209 ; CHECK: st.w
210 ; CHECK: .size llvm_mips_binsri_w_test
211 ;
212 @llvm_mips_binsri_d_ARG1 = global <2 x i64> <i64 0, i64 1>, align 16
213 @llvm_mips_binsri_d_RES  = global <2 x i64> <i64 0, i64 0>, align 16
214
215 define void @llvm_mips_binsri_d_test() nounwind {
216 entry:
217   %0 = load <2 x i64>* @llvm_mips_binsri_d_ARG1
218   %1 = tail call <2 x i64> @llvm.mips.binsri.d(<2 x i64> %0, i32 7)
219   store <2 x i64> %1, <2 x i64>* @llvm_mips_binsri_d_RES
220   ret void
221 }
222
223 declare <2 x i64> @llvm.mips.binsri.d(<2 x i64>, i32) nounwind
224
225 ; CHECK: llvm_mips_binsri_d_test:
226 ; CHECK: ld.d
227 ; CHECK: binsri.d
228 ; CHECK: st.d
229 ; CHECK: .size llvm_mips_binsri_d_test
230 ;
231 @llvm_mips_bnegi_b_ARG1 = global <16 x i8> <i8 0, i8 1, i8 2, i8 3, i8 4, i8 5, i8 6, i8 7, i8 8, i8 9, i8 10, i8 11, i8 12, i8 13, i8 14, i8 15>, align 16
232 @llvm_mips_bnegi_b_RES  = global <16 x i8> <i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0>, align 16
233
234 define void @llvm_mips_bnegi_b_test() nounwind {
235 entry:
236   %0 = load <16 x i8>* @llvm_mips_bnegi_b_ARG1
237   %1 = tail call <16 x i8> @llvm.mips.bnegi.b(<16 x i8> %0, i32 7)
238   store <16 x i8> %1, <16 x i8>* @llvm_mips_bnegi_b_RES
239   ret void
240 }
241
242 declare <16 x i8> @llvm.mips.bnegi.b(<16 x i8>, i32) nounwind
243
244 ; CHECK: llvm_mips_bnegi_b_test:
245 ; CHECK: ld.b
246 ; CHECK: bnegi.b
247 ; CHECK: st.b
248 ; CHECK: .size llvm_mips_bnegi_b_test
249 ;
250 @llvm_mips_bnegi_h_ARG1 = global <8 x i16> <i16 0, i16 1, i16 2, i16 3, i16 4, i16 5, i16 6, i16 7>, align 16
251 @llvm_mips_bnegi_h_RES  = global <8 x i16> <i16 0, i16 0, i16 0, i16 0, i16 0, i16 0, i16 0, i16 0>, align 16
252
253 define void @llvm_mips_bnegi_h_test() nounwind {
254 entry:
255   %0 = load <8 x i16>* @llvm_mips_bnegi_h_ARG1
256   %1 = tail call <8 x i16> @llvm.mips.bnegi.h(<8 x i16> %0, i32 7)
257   store <8 x i16> %1, <8 x i16>* @llvm_mips_bnegi_h_RES
258   ret void
259 }
260
261 declare <8 x i16> @llvm.mips.bnegi.h(<8 x i16>, i32) nounwind
262
263 ; CHECK: llvm_mips_bnegi_h_test:
264 ; CHECK: ld.h
265 ; CHECK: bnegi.h
266 ; CHECK: st.h
267 ; CHECK: .size llvm_mips_bnegi_h_test
268 ;
269 @llvm_mips_bnegi_w_ARG1 = global <4 x i32> <i32 0, i32 1, i32 2, i32 3>, align 16
270 @llvm_mips_bnegi_w_RES  = global <4 x i32> <i32 0, i32 0, i32 0, i32 0>, align 16
271
272 define void @llvm_mips_bnegi_w_test() nounwind {
273 entry:
274   %0 = load <4 x i32>* @llvm_mips_bnegi_w_ARG1
275   %1 = tail call <4 x i32> @llvm.mips.bnegi.w(<4 x i32> %0, i32 7)
276   store <4 x i32> %1, <4 x i32>* @llvm_mips_bnegi_w_RES
277   ret void
278 }
279
280 declare <4 x i32> @llvm.mips.bnegi.w(<4 x i32>, i32) nounwind
281
282 ; CHECK: llvm_mips_bnegi_w_test:
283 ; CHECK: ld.w
284 ; CHECK: bnegi.w
285 ; CHECK: st.w
286 ; CHECK: .size llvm_mips_bnegi_w_test
287 ;
288 @llvm_mips_bnegi_d_ARG1 = global <2 x i64> <i64 0, i64 1>, align 16
289 @llvm_mips_bnegi_d_RES  = global <2 x i64> <i64 0, i64 0>, align 16
290
291 define void @llvm_mips_bnegi_d_test() nounwind {
292 entry:
293   %0 = load <2 x i64>* @llvm_mips_bnegi_d_ARG1
294   %1 = tail call <2 x i64> @llvm.mips.bnegi.d(<2 x i64> %0, i32 7)
295   store <2 x i64> %1, <2 x i64>* @llvm_mips_bnegi_d_RES
296   ret void
297 }
298
299 declare <2 x i64> @llvm.mips.bnegi.d(<2 x i64>, i32) nounwind
300
301 ; CHECK: llvm_mips_bnegi_d_test:
302 ; CHECK: ld.d
303 ; CHECK: bnegi.d
304 ; CHECK: st.d
305 ; CHECK: .size llvm_mips_bnegi_d_test
306 ;
307 @llvm_mips_bseti_b_ARG1 = global <16 x i8> <i8 0, i8 1, i8 2, i8 3, i8 4, i8 5, i8 6, i8 7, i8 8, i8 9, i8 10, i8 11, i8 12, i8 13, i8 14, i8 15>, align 16
308 @llvm_mips_bseti_b_RES  = global <16 x i8> <i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0>, align 16
309
310 define void @llvm_mips_bseti_b_test() nounwind {
311 entry:
312   %0 = load <16 x i8>* @llvm_mips_bseti_b_ARG1
313   %1 = tail call <16 x i8> @llvm.mips.bseti.b(<16 x i8> %0, i32 7)
314   store <16 x i8> %1, <16 x i8>* @llvm_mips_bseti_b_RES
315   ret void
316 }
317
318 declare <16 x i8> @llvm.mips.bseti.b(<16 x i8>, i32) nounwind
319
320 ; CHECK: llvm_mips_bseti_b_test:
321 ; CHECK: ld.b
322 ; CHECK: bseti.b
323 ; CHECK: st.b
324 ; CHECK: .size llvm_mips_bseti_b_test
325 ;
326 @llvm_mips_bseti_h_ARG1 = global <8 x i16> <i16 0, i16 1, i16 2, i16 3, i16 4, i16 5, i16 6, i16 7>, align 16
327 @llvm_mips_bseti_h_RES  = global <8 x i16> <i16 0, i16 0, i16 0, i16 0, i16 0, i16 0, i16 0, i16 0>, align 16
328
329 define void @llvm_mips_bseti_h_test() nounwind {
330 entry:
331   %0 = load <8 x i16>* @llvm_mips_bseti_h_ARG1
332   %1 = tail call <8 x i16> @llvm.mips.bseti.h(<8 x i16> %0, i32 7)
333   store <8 x i16> %1, <8 x i16>* @llvm_mips_bseti_h_RES
334   ret void
335 }
336
337 declare <8 x i16> @llvm.mips.bseti.h(<8 x i16>, i32) nounwind
338
339 ; CHECK: llvm_mips_bseti_h_test:
340 ; CHECK: ld.h
341 ; CHECK: bseti.h
342 ; CHECK: st.h
343 ; CHECK: .size llvm_mips_bseti_h_test
344 ;
345 @llvm_mips_bseti_w_ARG1 = global <4 x i32> <i32 0, i32 1, i32 2, i32 3>, align 16
346 @llvm_mips_bseti_w_RES  = global <4 x i32> <i32 0, i32 0, i32 0, i32 0>, align 16
347
348 define void @llvm_mips_bseti_w_test() nounwind {
349 entry:
350   %0 = load <4 x i32>* @llvm_mips_bseti_w_ARG1
351   %1 = tail call <4 x i32> @llvm.mips.bseti.w(<4 x i32> %0, i32 7)
352   store <4 x i32> %1, <4 x i32>* @llvm_mips_bseti_w_RES
353   ret void
354 }
355
356 declare <4 x i32> @llvm.mips.bseti.w(<4 x i32>, i32) nounwind
357
358 ; CHECK: llvm_mips_bseti_w_test:
359 ; CHECK: ld.w
360 ; CHECK: bseti.w
361 ; CHECK: st.w
362 ; CHECK: .size llvm_mips_bseti_w_test
363 ;
364 @llvm_mips_bseti_d_ARG1 = global <2 x i64> <i64 0, i64 1>, align 16
365 @llvm_mips_bseti_d_RES  = global <2 x i64> <i64 0, i64 0>, align 16
366
367 define void @llvm_mips_bseti_d_test() nounwind {
368 entry:
369   %0 = load <2 x i64>* @llvm_mips_bseti_d_ARG1
370   %1 = tail call <2 x i64> @llvm.mips.bseti.d(<2 x i64> %0, i32 7)
371   store <2 x i64> %1, <2 x i64>* @llvm_mips_bseti_d_RES
372   ret void
373 }
374
375 declare <2 x i64> @llvm.mips.bseti.d(<2 x i64>, i32) nounwind
376
377 ; CHECK: llvm_mips_bseti_d_test:
378 ; CHECK: ld.d
379 ; CHECK: bseti.d
380 ; CHECK: st.d
381 ; CHECK: .size llvm_mips_bseti_d_test
382 ;