[PowerPC] Add vec_vsx_ld and vec_vsx_st intrinsics
[oota-llvm.git] / test / CodeGen / PowerPC / vsx-ldst.ll
1 ; RUN: llc -mcpu=pwr8 -mattr=+vsx -O2 -mtriple=powerpc64-unknown-linux-gnu < %s > %t
2 ; RUN: grep lxvw4x < %t | count 3
3 ; RUN: grep lxvd2x < %t | count 3
4 ; RUN: grep stxvw4x < %t | count 3
5 ; RUN: grep stxvd2x < %t | count 3
6
7 @vsi = global <4 x i32> <i32 -1, i32 2, i32 -3, i32 4>, align 16
8 @vui = global <4 x i32> <i32 0, i32 1, i32 2, i32 3>, align 16
9 @vf = global <4 x float> <float -1.500000e+00, float 2.500000e+00, float -3.500000e+00, float 4.500000e+00>, align 16
10 @vsll = global <2 x i64> <i64 255, i64 -937>, align 16
11 @vull = global <2 x i64> <i64 1447, i64 2894>, align 16
12 @vd = global <2 x double> <double 3.500000e+00, double -7.500000e+00>, align 16
13 @res_vsi = common global <4 x i32> zeroinitializer, align 16
14 @res_vui = common global <4 x i32> zeroinitializer, align 16
15 @res_vf = common global <4 x float> zeroinitializer, align 16
16 @res_vsll = common global <2 x i64> zeroinitializer, align 16
17 @res_vull = common global <2 x i64> zeroinitializer, align 16
18 @res_vd = common global <2 x double> zeroinitializer, align 16
19
20 ; Function Attrs: nounwind
21 define void @test1() {
22 entry:
23   %0 = load <4 x i32>* @vsi, align 16
24   %1 = load <4 x i32>* @vui, align 16
25   %2 = load <4 x i32>* bitcast (<4 x float>* @vf to <4 x i32>*), align 16
26   %3 = load <2 x double>* bitcast (<2 x i64>* @vsll to <2 x double>*), align 16
27   %4 = load <2 x double>* bitcast (<2 x i64>* @vull to <2 x double>*), align 16
28   %5 = load <2 x double>* @vd, align 16
29   store <4 x i32> %0, <4 x i32>* @res_vsi, align 16
30   store <4 x i32> %1, <4 x i32>* @res_vui, align 16
31   store <4 x i32> %2, <4 x i32>* bitcast (<4 x float>* @res_vf to <4 x i32>*), align 16
32   store <2 x double> %3, <2 x double>* bitcast (<2 x i64>* @res_vsll to <2 x double>*), align 16
33   store <2 x double> %4, <2 x double>* bitcast (<2 x i64>* @res_vull to <2 x double>*), align 16
34   store <2 x double> %5, <2 x double>* @res_vd, align 16
35   ret void
36 }