R600: Non vector only instruction can be scheduled on trans unit
[oota-llvm.git] / test / CodeGen / R600 / fp_to_sint.ll
1 ; RUN: llc < %s -march=r600 -mcpu=redwood | FileCheck %s --check-prefix=R600-CHECK
2 ; RUN: llc < %s -march=r600 -mcpu=SI | FileCheck %s --check-prefix=SI-CHECK
3
4 ; R600-CHECK: @fp_to_sint_v4i32
5 ; R600-CHECK: FLT_TO_INT * T{{[0-9]+\.[XYZW], PV\.[XYZW]}}
6 ; R600-CHECK: FLT_TO_INT T{{[0-9]+\.[XYZW]}}
7 ; R600-CHECK: FLT_TO_INT T{{[0-9]+\.[XYZW], PV\.[XYZW]}}
8 ; R600-CHECK: FLT_TO_INT {{[* ]*}}T{{[0-9]+\.[XYZW], PV\.[XYZW]}}
9 ; SI-CHECK: @fp_to_sint_v4i32
10 ; SI-CHECK: V_CVT_I32_F32_e32
11 ; SI-CHECK: V_CVT_I32_F32_e32
12 ; SI-CHECK: V_CVT_I32_F32_e32
13 ; SI-CHECK: V_CVT_I32_F32_e32
14
15 define void @fp_to_sint_v4i32(<4 x i32> addrspace(1)* %out, <4 x float> addrspace(1)* %in) {
16   %value = load <4 x float> addrspace(1) * %in
17   %result = fptosi <4 x float> %value to <4 x i32>
18   store <4 x i32> %result, <4 x i32> addrspace(1)* %out
19   ret void
20 }