R600: Add support for GROUP_BARRIER instruction
[oota-llvm.git] / test / CodeGen / R600 / load.vec.ll
1 ; RUN: llc < %s -march=r600 -mcpu=redwood | FileCheck --check-prefix=EG-CHECK  %s
2 ; RUN: llc < %s -march=r600 -mcpu=SI | FileCheck --check-prefix=SI-CHECK  %s
3
4 ; load a v2i32 value from the global address space.
5 ; EG-CHECK: @load_v2i32
6 ; EG-CHECK: VTX_READ_32 T{{[0-9]+}}.X, T{{[0-9]+}}.X, 4
7 ; EG-CHECK: VTX_READ_32 T{{[0-9]+}}.X, T{{[0-9]+}}.X, 0
8 ; SI-CHECK: @load_v2i32
9 ; SI-CHECK: BUFFER_LOAD_DWORDX2 VGPR{{[0-9]+}}
10 define void @load_v2i32(<2 x i32> addrspace(1)* %out, <2 x i32> addrspace(1)* %in) {
11   %a = load <2 x i32> addrspace(1) * %in
12   store <2 x i32> %a, <2 x i32> addrspace(1)* %out
13   ret void
14 }
15
16 ; load a v4i32 value from the global address space.
17 ; EG-CHECK: @load_v4i32
18 ; EG-CHECK: VTX_READ_128 T{{[0-9]+}}.XYZW, T{{[0-9]+}}.X, 0
19 ; SI-CHECK: @load_v4i32
20 ; SI-CHECK: BUFFER_LOAD_DWORDX4 VGPR{{[0-9]+}}
21 define void @load_v4i32(<4 x i32> addrspace(1)* %out, <4 x i32> addrspace(1)* %in) {
22   %a = load <4 x i32> addrspace(1) * %in
23   store <4 x i32> %a, <4 x i32> addrspace(1)* %out
24   ret void
25 }