[mips][msa] Added a regression test that depended on multiple patches to pass.
[oota-llvm.git] / test / CodeGen / R600 / store.ll
1 ; RUN: llc < %s -march=r600 -mcpu=redwood | FileCheck --check-prefix=EG-CHECK %s
2 ; RUN: llc < %s -march=r600 -mcpu=cayman | FileCheck --check-prefix=CM-CHECK %s
3 ; RUN: llc < %s -march=r600 -mcpu=verde -verify-machineinstrs | FileCheck --check-prefix=SI-CHECK %s
4
5 ;===------------------------------------------------------------------------===;
6 ; Global Address Space
7 ;===------------------------------------------------------------------------===;
8
9 ; i8 store
10 ; EG-CHECK: @store_i8
11 ; EG-CHECK: MEM_RAT MSKOR T[[RW_GPR:[0-9]]].XW, T{{[0-9]}}.X
12 ; EG-CHECK: VTX_READ_8 [[VAL:T[0-9]\.X]], [[VAL]]
13 ; IG 0: Get the byte index and truncate the value
14 ; EG-CHECK: AND_INT T{{[0-9]}}.[[BI_CHAN:[XYZW]]], KC0[2].Y, literal.x
15 ; EG-CHECK-NEXT: AND_INT * T{{[0-9]}}.[[TRUNC_CHAN:[XYZW]]], [[VAL]], literal.y
16 ; EG-CHECK-NEXT: 3(4.203895e-45), 255(3.573311e-43)
17 ; IG 1: Truncate the calculated the shift amount for the mask
18 ; EG-CHECK: LSHL * T{{[0-9]}}.[[SHIFT_CHAN:[XYZW]]], PV.[[BI_CHAN]], literal.x
19 ; EG-CHECK-NEXT: 3
20 ; IG 2: Shift the value and the mask
21 ; EG-CHECK: LSHL T[[RW_GPR]].X, T{{[0-9]}}.[[TRUNC_CHAN]], PV.[[SHIFT_CHAN]]
22 ; EG-CHECK: LSHL * T[[RW_GPR]].W, literal.x, PV.[[SHIFT_CHAN]]
23 ; EG-CHECK-NEXT: 255
24 ; IG 3: Initialize the Y and Z channels to zero
25 ;       XXX: An optimal scheduler should merge this into one of the prevous IGs.
26 ; EG-CHECK: MOV T[[RW_GPR]].Y, 0.0
27 ; EG-CHECK: MOV * T[[RW_GPR]].Z, 0.0
28
29 ; SI-CHECK: @store_i8
30 ; SI-CHECK: BUFFER_STORE_BYTE
31
32 define void @store_i8(i8 addrspace(1)* %out, i8 %in) {
33 entry:
34   store i8 %in, i8 addrspace(1)* %out
35   ret void
36 }
37
38 ; i16 store
39 ; EG-CHECK: @store_i16
40 ; EG-CHECK: MEM_RAT MSKOR T[[RW_GPR:[0-9]]].XW, T{{[0-9]}}.X
41 ; EG-CHECK: VTX_READ_16 [[VAL:T[0-9]\.X]], [[VAL]]
42 ; IG 0: Get the byte index and truncate the value
43 ; EG-CHECK: AND_INT T{{[0-9]}}.[[BI_CHAN:[XYZW]]], KC0[2].Y, literal.x
44 ; EG-CHECK: AND_INT * T{{[0-9]}}.[[TRUNC_CHAN:[XYZW]]], [[VAL]], literal.y
45 ; EG-CHECK-NEXT: 3(4.203895e-45), 65535(9.183409e-41)
46 ; IG 1: Truncate the calculated the shift amount for the mask
47 ; EG-CHECK: LSHL * T{{[0-9]}}.[[SHIFT_CHAN:[XYZW]]], PV.[[BI_CHAN]], literal.x
48 ; EG-CHECK: 3
49 ; IG 2: Shift the value and the mask
50 ; EG-CHECK: LSHL T[[RW_GPR]].X, T{{[0-9]}}.[[TRUNC_CHAN]], PV.[[SHIFT_CHAN]]
51 ; EG-CHECK: LSHL * T[[RW_GPR]].W, literal.x, PV.[[SHIFT_CHAN]]
52 ; EG-CHECK-NEXT: 65535
53 ; IG 3: Initialize the Y and Z channels to zero
54 ;       XXX: An optimal scheduler should merge this into one of the prevous IGs.
55 ; EG-CHECK: MOV T[[RW_GPR]].Y, 0.0
56 ; EG-CHECK: MOV * T[[RW_GPR]].Z, 0.0
57
58 ; SI-CHECK: @store_i16
59 ; SI-CHECK: BUFFER_STORE_SHORT
60 define void @store_i16(i16 addrspace(1)* %out, i16 %in) {
61 entry:
62   store i16 %in, i16 addrspace(1)* %out
63   ret void
64 }
65
66 ; EG-CHECK: @store_v2i8
67 ; EG-CHECK: MEM_RAT MSKOR
68 ; EG-CHECK-NOT: MEM_RAT MSKOR
69 ; SI-CHECK: @store_v2i8
70 ; SI-CHECK: BUFFER_STORE_BYTE
71 ; SI-CHECK: BUFFER_STORE_BYTE
72 define void @store_v2i8(<2 x i8> addrspace(1)* %out, <2 x i32> %in) {
73 entry:
74   %0 = trunc <2 x i32> %in to <2 x i8>
75   store <2 x i8> %0, <2 x i8> addrspace(1)* %out
76   ret void
77 }
78
79
80 ; EG-CHECK: @store_v2i16
81 ; EG-CHECK: MEM_RAT_CACHELESS STORE_RAW
82 ; CM-CHECK: @store_v2i16
83 ; CM-CHECK: MEM_RAT_CACHELESS STORE_DWORD
84 ; SI-CHECK: @store_v2i16
85 ; SI-CHECK: BUFFER_STORE_DWORD
86 define void @store_v2i16(<2 x i16> addrspace(1)* %out, <2 x i32> %in) {
87 entry:
88   %0 = trunc <2 x i32> %in to <2 x i16>
89   store <2 x i16> %0, <2 x i16> addrspace(1)* %out
90   ret void
91 }
92
93 ; EG-CHECK: @store_v4i8
94 ; EG-CHECK: MEM_RAT_CACHELESS STORE_RAW
95 ; CM-CHECK: @store_v4i8
96 ; CM-CHECK: MEM_RAT_CACHELESS STORE_DWORD
97 ; SI-CHECK: @store_v4i8
98 ; SI-CHECK: BUFFER_STORE_BYTE
99 ; SI-CHECK: BUFFER_STORE_BYTE
100 ; SI-CHECK: BUFFER_STORE_BYTE
101 ; SI-CHECK: BUFFER_STORE_BYTE
102 define void @store_v4i8(<4 x i8> addrspace(1)* %out, <4 x i32> %in) {
103 entry:
104   %0 = trunc <4 x i32> %in to <4 x i8>
105   store <4 x i8> %0, <4 x i8> addrspace(1)* %out
106   ret void
107 }
108
109 ; floating-point store
110 ; EG-CHECK: @store_f32
111 ; EG-CHECK: MEM_RAT_CACHELESS STORE_RAW T{{[0-9]+\.X, T[0-9]+\.X}}, 1
112 ; CM-CHECK: @store_f32
113 ; CM-CHECK: MEM_RAT_CACHELESS STORE_DWORD T{{[0-9]+\.X, T[0-9]+\.X}}
114 ; SI-CHECK: @store_f32
115 ; SI-CHECK: BUFFER_STORE_DWORD
116
117 define void @store_f32(float addrspace(1)* %out, float %in) {
118   store float %in, float addrspace(1)* %out
119   ret void
120 }
121
122 ; EG-CHECK: @store_v4i16
123 ; EG-CHECK: MEM_RAT MSKOR
124 ; EG-CHECK: MEM_RAT MSKOR
125 ; EG-CHECK: MEM_RAT MSKOR
126 ; EG-CHECK: MEM_RAT MSKOR
127 ; EG-CHECK-NOT: MEM_RAT MSKOR
128 ; SI-CHECK: @store_v4i16
129 ; SI-CHECK: BUFFER_STORE_SHORT
130 ; SI-CHECK: BUFFER_STORE_SHORT
131 ; SI-CHECK: BUFFER_STORE_SHORT
132 ; SI-CHECK: BUFFER_STORE_SHORT
133 ; SI-CHECK-NOT: BUFFER_STORE_BYTE
134 define void @store_v4i16(<4 x i16> addrspace(1)* %out, <4 x i32> %in) {
135 entry:
136   %0 = trunc <4 x i32> %in to <4 x i16>
137   store <4 x i16> %0, <4 x i16> addrspace(1)* %out
138   ret void
139 }
140
141 ; vec2 floating-point stores
142 ; EG-CHECK: @store_v2f32
143 ; EG-CHECK: MEM_RAT_CACHELESS STORE_RAW
144 ; CM-CHECK: @store_v2f32
145 ; CM-CHECK: MEM_RAT_CACHELESS STORE_DWORD
146 ; SI-CHECK: @store_v2f32
147 ; SI-CHECK: BUFFER_STORE_DWORDX2
148
149 define void @store_v2f32(<2 x float> addrspace(1)* %out, float %a, float %b) {
150 entry:
151   %0 = insertelement <2 x float> <float 0.0, float 0.0>, float %a, i32 0
152   %1 = insertelement <2 x float> %0, float %b, i32 1
153   store <2 x float> %1, <2 x float> addrspace(1)* %out
154   ret void
155 }
156
157 ; EG-CHECK: @store_v4i32
158 ; EG-CHECK: MEM_RAT_CACHELESS STORE_RAW
159 ; EG-CHECK-NOT: MEM_RAT_CACHELESS STORE_RAW
160 ; CM-CHECK: @store_v4i32
161 ; CM-CHECK: MEM_RAT_CACHELESS STORE_DWORD
162 ; CM-CHECK-NOT: MEM_RAT_CACHELESS STORE_DWORD
163 ; SI-CHECK: @store_v4i32
164 ; SI-CHECK: BUFFER_STORE_DWORDX4
165 define void @store_v4i32(<4 x i32> addrspace(1)* %out, <4 x i32> %in) {
166 entry:
167   store <4 x i32> %in, <4 x i32> addrspace(1)* %out
168   ret void
169 }
170
171 ;===------------------------------------------------------------------------===;
172 ; Local Address Space
173 ;===------------------------------------------------------------------------===;
174
175 ; EG-CHECK: @store_local_i8
176 ; EG-CHECK: LDS_BYTE_WRITE
177 ; SI-CHECK: @store_local_i8
178 ; SI-CHECK: DS_WRITE_B8
179 define void @store_local_i8(i8 addrspace(3)* %out, i8 %in) {
180   store i8 %in, i8 addrspace(3)* %out
181   ret void
182 }
183
184 ; EG-CHECK: @store_local_i16
185 ; EG-CHECK: LDS_SHORT_WRITE
186 ; SI-CHECK: @store_local_i16
187 ; SI-CHECK: DS_WRITE_B16
188 define void @store_local_i16(i16 addrspace(3)* %out, i16 %in) {
189   store i16 %in, i16 addrspace(3)* %out
190   ret void
191 }
192
193 ; EG-CHECK: @store_local_v2i16
194 ; EG-CHECK: LDS_WRITE
195 ; CM-CHECK: @store_local_v2i16
196 ; CM-CHECK: LDS_WRITE
197 ; SI-CHECK: @store_local_v2i16
198 ; SI-CHECK: DS_WRITE_B32
199 define void @store_local_v2i16(<2 x i16> addrspace(3)* %out, <2 x i16> %in) {
200 entry:
201   store <2 x i16> %in, <2 x i16> addrspace(3)* %out
202   ret void
203 }
204
205 ; EG-CHECK: @store_local_v4i8
206 ; EG-CHECK: LDS_WRITE
207 ; CM-CHECK: @store_local_v4i8
208 ; CM-CHECK: LDS_WRITE
209 ; SI-CHECK: @store_local_v4i8
210 ; SI-CHECK: DS_WRITE_B8
211 ; SI-CHECK: DS_WRITE_B8
212 ; SI-CHECK: DS_WRITE_B8
213 ; SI-CHECK: DS_WRITE_B8
214 define void @store_local_v4i8(<4 x i8> addrspace(3)* %out, <4 x i8> %in) {
215 entry:
216   store <4 x i8> %in, <4 x i8> addrspace(3)* %out
217   ret void
218 }
219
220 ; EG-CHECK: @store_local_v2i32
221 ; EG-CHECK: LDS_WRITE
222 ; EG-CHECK: LDS_WRITE
223 ; CM-CHECK: @store_local_v2i32
224 ; CM-CHECK: LDS_WRITE
225 ; CM-CHECK: LDS_WRITE
226 ; SI-CHECK: @store_local_v2i32
227 ; SI-CHECK: DS_WRITE_B32
228 ; SI-CHECK: DS_WRITE_B32
229 define void @store_local_v2i32(<2 x i32> addrspace(3)* %out, <2 x i32> %in) {
230 entry:
231   store <2 x i32> %in, <2 x i32> addrspace(3)* %out
232   ret void
233 }
234
235 ; EG-CHECK: @store_local_v4i32
236 ; EG-CHECK: LDS_WRITE
237 ; EG-CHECK: LDS_WRITE
238 ; EG-CHECK: LDS_WRITE
239 ; EG-CHECK: LDS_WRITE
240 ; CM-CHECK: @store_local_v4i32
241 ; CM-CHECK: LDS_WRITE
242 ; CM-CHECK: LDS_WRITE
243 ; CM-CHECK: LDS_WRITE
244 ; CM-CHECK: LDS_WRITE
245 ; SI-CHECK: @store_local_v4i32
246 ; SI-CHECK: DS_WRITE_B32
247 ; SI-CHECK: DS_WRITE_B32
248 ; SI-CHECK: DS_WRITE_B32
249 ; SI-CHECK: DS_WRITE_B32
250 define void @store_local_v4i32(<4 x i32> addrspace(3)* %out, <4 x i32> %in) {
251 entry:
252   store <4 x i32> %in, <4 x i32> addrspace(3)* %out
253   ret void
254 }
255
256 ; The stores in this function are combined by the optimizer to create a
257 ; 64-bit store with 32-bit alignment.  This is legal for SI and the legalizer
258 ; should not try to split the 64-bit store back into 2 32-bit stores.
259 ;
260 ; Evergreen / Northern Islands don't support 64-bit stores yet, so there should
261 ; be two 32-bit stores.
262
263 ; EG-CHECK: @vecload2
264 ; EG-CHECK: MEM_RAT_CACHELESS STORE_RAW
265 ; CM-CHECK: @vecload2
266 ; CM-CHECK: MEM_RAT_CACHELESS STORE_DWORD
267 ; SI-CHECK: @vecload2
268 ; SI-CHECK: BUFFER_STORE_DWORDX2
269 define void @vecload2(i32 addrspace(1)* nocapture %out, i32 addrspace(2)* nocapture %mem) #0 {
270 entry:
271   %0 = load i32 addrspace(2)* %mem, align 4
272   %arrayidx1.i = getelementptr inbounds i32 addrspace(2)* %mem, i64 1
273   %1 = load i32 addrspace(2)* %arrayidx1.i, align 4
274   store i32 %0, i32 addrspace(1)* %out, align 4
275   %arrayidx1 = getelementptr inbounds i32 addrspace(1)* %out, i64 1
276   store i32 %1, i32 addrspace(1)* %arrayidx1, align 4
277   ret void
278 }
279
280 attributes #0 = { nounwind "less-precise-fpmad"="false" "no-frame-pointer-elim"="false" "no-infs-fp-math"="false" "no-nans-fp-math"="false" "unsafe-fp-math"="false" "use-soft-float"="false" }