[x32] Fix FrameIndex check in SelectLEA64_32Addr
[oota-llvm.git] / test / CodeGen / R600 / unaligned-load-store.ll
1 ; RUN: llc -march=r600 -mcpu=SI -verify-machineinstrs< %s | FileCheck -check-prefix=SI %s
2
3 ; FIXME: This is probably wrong. This probably needs to expand to 8-bit reads and writes.
4 ; SI-LABEL: @unaligned_load_store_i32:
5 ; SI: DS_READ_U16
6 ; SI: DS_READ_U16
7 ; SI: DS_WRITE_B32
8 ; SI: S_ENDPGM
9 define void @unaligned_load_store_i32(i32 addrspace(3)* %p, i32 addrspace(3)* %r) nounwind {
10   %v = load i32 addrspace(3)* %p, align 1
11   store i32 %v, i32 addrspace(3)* %r, align 1
12   ret void
13 }
14
15 ; SI-LABEL: @unaligned_load_store_v4i32:
16 ; SI: DS_READ_U16
17 ; SI: DS_READ_U16
18 ; SI: DS_READ_U16
19 ; SI: DS_READ_U16
20 ; SI: DS_READ_U16
21 ; SI: DS_READ_U16
22 ; SI: DS_READ_U16
23 ; SI: DS_READ_U16
24 ; SI: DS_WRITE_B32
25 ; SI: DS_WRITE_B32
26 ; SI: DS_WRITE_B32
27 ; SI: DS_WRITE_B32
28 ; SI: S_ENDPGM
29 define void @unaligned_load_store_v4i32(<4 x i32> addrspace(3)* %p, <4 x i32> addrspace(3)* %r) nounwind {
30   %v = load <4 x i32> addrspace(3)* %p, align 1
31   store <4 x i32> %v, <4 x i32> addrspace(3)* %r, align 1
32   ret void
33 }
34
35 ; FIXME: This should use ds_read2_b32
36 ; SI-LABEL: @load_lds_i64_align_4
37 ; SI: DS_READ_B64
38 ; SI: S_ENDPGM
39 define void @load_lds_i64_align_4(i64 addrspace(1)* nocapture %out, i64 addrspace(3)* %in) #0 {
40   %val = load i64 addrspace(3)* %in, align 4
41   store i64 %val, i64 addrspace(1)* %out, align 8
42   ret void
43 }
44
45 ; FIXME: Need to fix this case.
46 ; define void @load_lds_i64_align_1(i64 addrspace(1)* nocapture %out, i64 addrspace(3)* %in) #0 {
47 ;   %val = load i64 addrspace(3)* %in, align 1
48 ;   store i64 %val, i64 addrspace(1)* %out, align 8
49 ;   ret void
50 ; }