1 ; RUN: llc < %s -march=thumb -mattr=+thumb2,+t2xtpk | FileCheck %s
3 define i32 @test1(i32 %x) {
6 %tmp1 = and i32 %x, 16711935 ; <i32> [#uses=1]
10 define i32 @test2(i32 %x) {
12 ; CHECK: uxtb16 r0, r0, ror #8
13 %tmp1 = lshr i32 %x, 8 ; <i32> [#uses=1]
14 %tmp2 = and i32 %tmp1, 16711935 ; <i32> [#uses=1]
18 define i32 @test3(i32 %x) {
20 ; CHECK: uxtb16 r0, r0, ror #8
21 %tmp1 = lshr i32 %x, 8 ; <i32> [#uses=1]
22 %tmp2 = and i32 %tmp1, 16711935 ; <i32> [#uses=1]
26 define i32 @test4(i32 %x) {
28 ; CHECK: uxtb16 r0, r0, ror #8
29 %tmp1 = lshr i32 %x, 8 ; <i32> [#uses=1]
30 %tmp6 = and i32 %tmp1, 16711935 ; <i32> [#uses=1]
34 define i32 @test5(i32 %x) {
36 ; CHECK: uxtb16 r0, r0, ror #8
37 %tmp1 = lshr i32 %x, 8 ; <i32> [#uses=1]
38 %tmp2 = and i32 %tmp1, 16711935 ; <i32> [#uses=1]
42 define i32 @test6(i32 %x) {
44 ; CHECK: uxtb16 r0, r0, ror #16
45 %tmp1 = lshr i32 %x, 16 ; <i32> [#uses=1]
46 %tmp2 = and i32 %tmp1, 255 ; <i32> [#uses=1]
47 %tmp4 = shl i32 %x, 16 ; <i32> [#uses=1]
48 %tmp5 = and i32 %tmp4, 16711680 ; <i32> [#uses=1]
49 %tmp6 = or i32 %tmp2, %tmp5 ; <i32> [#uses=1]
53 define i32 @test7(i32 %x) {
55 ; CHECK: uxtb16 r0, r0, ror #16
56 %tmp1 = lshr i32 %x, 16 ; <i32> [#uses=1]
57 %tmp2 = and i32 %tmp1, 255 ; <i32> [#uses=1]
58 %tmp4 = shl i32 %x, 16 ; <i32> [#uses=1]
59 %tmp5 = and i32 %tmp4, 16711680 ; <i32> [#uses=1]
60 %tmp6 = or i32 %tmp2, %tmp5 ; <i32> [#uses=1]
64 define i32 @test8(i32 %x) {
66 ; CHECK: uxtb16 r0, r0, ror #24
67 %tmp1 = shl i32 %x, 8 ; <i32> [#uses=1]
68 %tmp2 = and i32 %tmp1, 16711680 ; <i32> [#uses=1]
69 %tmp5 = lshr i32 %x, 24 ; <i32> [#uses=1]
70 %tmp6 = or i32 %tmp2, %tmp5 ; <i32> [#uses=1]
74 define i32 @test9(i32 %x) {
76 ; CHECK: uxtb16 r0, r0, ror #24
77 %tmp1 = lshr i32 %x, 24 ; <i32> [#uses=1]
78 %tmp4 = shl i32 %x, 8 ; <i32> [#uses=1]
79 %tmp5 = and i32 %tmp4, 16711680 ; <i32> [#uses=1]
80 %tmp6 = or i32 %tmp5, %tmp1 ; <i32> [#uses=1]
84 define i32 @test10(i32 %p0) {
86 ; CHECK: mov.w r1, #16253176
87 ; CHECK: and.w r0, r1, r0, lsr #7
88 ; CHECK: lsrs r1, r0, #5
89 ; CHECK: uxtb16 r1, r1
90 ; CHECK: orr.w r0, r1, r0
92 %tmp1 = lshr i32 %p0, 7 ; <i32> [#uses=1]
93 %tmp2 = and i32 %tmp1, 16253176 ; <i32> [#uses=2]
94 %tmp4 = lshr i32 %tmp2, 5 ; <i32> [#uses=1]
95 %tmp5 = and i32 %tmp4, 458759 ; <i32> [#uses=1]
96 %tmp7 = or i32 %tmp5, %tmp2 ; <i32> [#uses=1]