Verify that llvm can generate the prefetchw instruction when the CPU is
[oota-llvm.git] / test / CodeGen / X86 / prefetch.ll
1 ; RUN: llc < %s -march=x86 -mattr=+sse | FileCheck %s
2 ; RUN: llc < %s -march=x86 -mattr=+avx | FileCheck %s
3 ; RUN: llc < %s -march=x86 -mattr=+sse -mattr=+prfchw | FileCheck %s -check-prefix=PRFCHW
4 ; RUN: llc < %s -mcpu=slm | FileCheck %s -check-prefix=SLM
5
6 ; rdar://10538297
7
8 define void @t(i8* %ptr) nounwind  {
9 entry:
10 ; CHECK: prefetcht2
11 ; CHECK: prefetcht1
12 ; CHECK: prefetcht0
13 ; CHECK: prefetchnta
14 ; PRFCHW: prefetchw
15 ; SLM: prefetchw
16         tail call void @llvm.prefetch( i8* %ptr, i32 0, i32 1, i32 1 )
17         tail call void @llvm.prefetch( i8* %ptr, i32 0, i32 2, i32 1 )
18         tail call void @llvm.prefetch( i8* %ptr, i32 0, i32 3, i32 1 )
19         tail call void @llvm.prefetch( i8* %ptr, i32 0, i32 0, i32 1 )
20         tail call void @llvm.prefetch( i8* %ptr, i32 1, i32 3, i32 1 )
21         ret void
22 }
23
24 declare void @llvm.prefetch(i8*, i32, i32, i32) nounwind