1 ; RUN: llc < %s -mtriple=x86_64-apple-darwin -mcpu=corei7 -mattr=+sse41 | FileCheck %s
6 define <4 x float> @vsel_float(<4 x float> %v1, <4 x float> %v2) {
7 %vsel = select <4 x i1> <i1 true, i1 false, i1 false, i1 false>, <4 x float> %v1, <4 x float> %v2
15 define <4 x i8> @vsel_4xi8(<4 x i8> %v1, <4 x i8> %v2) {
16 %vsel = select <4 x i1> <i1 true, i1 false, i1 false, i1 false>, <4 x i8> %v1, <4 x i8> %v2
23 define <4 x i16> @vsel_4xi16(<4 x i16> %v1, <4 x i16> %v2) {
24 %vsel = select <4 x i1> <i1 true, i1 false, i1 false, i1 false>, <4 x i16> %v1, <4 x i16> %v2
32 define <4 x i32> @vsel_i32(<4 x i32> %v1, <4 x i32> %v2) {
33 %vsel = select <4 x i1> <i1 true, i1 false, i1 false, i1 false>, <4 x i32> %v1, <4 x i32> %v2
41 define <4 x double> @vsel_double(<4 x double> %v1, <4 x double> %v2) {
42 %vsel = select <4 x i1> <i1 true, i1 false, i1 false, i1 false>, <4 x double> %v1, <4 x double> %v2
43 ret <4 x double> %vsel
50 define <4 x i64> @vsel_i64(<4 x i64> %v1, <4 x i64> %v2) {
51 %vsel = select <4 x i1> <i1 true, i1 false, i1 false, i1 false>, <4 x i64> %v1, <4 x i64> %v2
59 define <16 x i8> @vsel_i8(<16 x i8> %v1, <16 x i8> %v2) {
60 %vsel = select <16 x i1> <i1 true, i1 false, i1 false, i1 false, i1 true, i1 false, i1 false, i1 false, i1 true, i1 false, i1 false, i1 false, i1 true, i1 false, i1 false, i1 false>, <16 x i8> %v1, <16 x i8> %v2
64 ;; TEST blend + compares
66 define <2 x double> @A(<2 x double> %x, <2 x double> %y) {
69 %max_is_x = fcmp oge <2 x double> %x, %y
70 %max = select <2 x i1> %max_is_x, <2 x double> %x, <2 x double> %y
75 define <2 x double> @B(<2 x double> %x, <2 x double> %y) {
78 %min_is_x = fcmp ult <2 x double> %x, %y
79 %min = select <2 x i1> %min_is_x, <2 x double> %x, <2 x double> %y
84 define void @float_crash() nounwind {
86 %merge205vector_func.i = select <4 x i1> undef, <4 x double> undef, <4 x double> undef
87 %extract214vector_func.i = extractelement <4 x double> %merge205vector_func.i, i32 0
88 store double %extract214vector_func.i, double addrspace(1)* undef, align 8