This patch teaches the DAGCombiner how to fold insert_subvector nodes
[oota-llvm.git] / test / CodeGen / X86 / vec_shuf-insert.ll
1 ; RUN: llc < %s -mtriple=x86_64-unknown-linux -mcpu=corei7-avx | FileCheck %s
2
3 ; These tests check that an insert_subvector which replaces one of the halves
4 ; of a concat_vectors is optimized into a single vinsertf128.
5
6 declare <8 x float> @llvm.x86.avx.vinsertf128.ps.256(<8 x float>, <4 x float>, i8)
7
8 define <8 x float> @lower_half(<4 x float> %v1, <4 x float> %v2, <4 x float> %v3) {
9   %1 = shufflevector <4 x float> %v1, <4 x float> %v2, <8 x i32> <i32 0, i32 1, i32 2, i32 3, i32 4, i32 5, i32 6, i32 7>
10   %2 = tail call <8 x float> @llvm.x86.avx.vinsertf128.ps.256(<8 x float> %1, <4 x float> %v3, i8 0)
11   ret <8 x float> %2
12
13 ; CHECK-LABEL: lower_half
14 ; CHECK-NOT: vinsertf128
15 ; CHECK: vinsertf128 $1, %xmm1, %ymm2, %ymm0
16 ; CHECK-NEXT: ret
17 }
18
19 define <8 x float> @upper_half(<4 x float> %v1, <4 x float> %v2, <4 x float> %v3) {
20   %1 = shufflevector <4 x float> %v1, <4 x float> %v2, <8 x i32> <i32 0, i32 1, i32 2, i32 3, i32 4, i32 5, i32 6, i32 7>
21   %2 = tail call <8 x float> @llvm.x86.avx.vinsertf128.ps.256(<8 x float> %1, <4 x float> %v3, i8 1)
22   ret <8 x float> %2
23
24 ; CHECK-LABEL: upper_half
25 ; CHECK-NOT: vinsertf128
26 ; CHECK: vinsertf128 $1, %xmm2, %ymm0, %ymm0
27 ; CHECK-NEXT: ret
28 }