Expand i8 selects into control flow instead of 16-bit conditional
[oota-llvm.git] / test / CodeGen / X86 / vec_shuffle-36.ll
1 ; RUN: llvm-as < %s | llc -march=x86 -mattr=sse41 -o %t
2 ; RUN: grep pshufb %t | count 1
3
4
5 define <8 x i16> @shuf6(<8 x i16> %T0, <8 x i16> %T1) nounwind readnone {
6 entry:
7         %tmp9 = shufflevector <8 x i16> %T0, <8 x i16> %T1, <8 x i32> < i32 3, i32 2, i32 0, i32 2, i32 1, i32 5, i32 6 , i32 undef >
8         ret <8 x i16> %tmp9
9 }