5786a34c11abb84a98acbc55ddf663a725d67ffb
[oota-llvm.git] / test / MC / Disassembler / ARM / invalid-LDR-thumb.txt
1 # invalid LDRSHs   Rt=PC
2 # RUN: echo "0x30 0xf9 0x00 0xf0" | llvm-mc -triple=thumbv7 -disassemble 2>&1 | FileCheck %s
3
4 # invalid LDRSHi8  Rt=PC
5 # RUN: echo "0x30 0xf9 0x00 0xfc" | llvm-mc -triple=thumbv7 -disassemble 2>&1 | FileCheck %s
6
7 # invalid LDRSHi12 Rt=PC
8 # RUN: echo "0xb0 0xf9 0x00 0xf0" | llvm-mc -triple=thumbv7 -disassemble 2>&1 | FileCheck %s
9
10 # CHECK: invalid instruction encoding