e8e5d6fa21cdaa11dde38c564f70e99b48bfbfca
[oota-llvm.git] / test / MC / Disassembler / ARM / invalid-VQADD-arm.txt
1 # RUN: llvm-mc --disassemble %s -triple=armv7-unknown-unknwon -mcpu=cortex-a8 2>&1 | FileCheck %s
2
3 # Opcode=1225 Name=VQADDsv16i8 Format=ARM_FORMAT_N3Reg(37)
4 #  31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10  9  8  7  6  5  4  3  2  1  0 
5 # -------------------------------------------------------------------------------------------------
6 # | 1: 1: 1: 1| 0: 0: 1: 0| 0: 1: 0: 0| 0: 0: 0: 0| 1: 1: 1: 0| 0: 0: 0: 0| 1: 1: 0: 1| 1: 0: 1: 1|
7 # -------------------------------------------------------------------------------------------------
8 #
9 # Qm -> bit[0] == 0, otherwise UNDEFINED
10 0xdb 0xe0 0x40 0xf2
11 # CHECK: invalid instruction encoding