3576cc93a6fd76b012bbcbc90222a0c0566e837b
[oota-llvm.git] / utils / TableGen / AsmMatcherEmitter.cpp
1 //===- AsmMatcherEmitter.cpp - Generate an assembly matcher ---------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This tablegen backend emits a target specifier matcher for converting parsed
11 // assembly operands in the MCInst structures. It also emits a matcher for
12 // custom operand parsing.
13 //
14 // Converting assembly operands into MCInst structures
15 // ---------------------------------------------------
16 //
17 // The input to the target specific matcher is a list of literal tokens and
18 // operands. The target specific parser should generally eliminate any syntax
19 // which is not relevant for matching; for example, comma tokens should have
20 // already been consumed and eliminated by the parser. Most instructions will
21 // end up with a single literal token (the instruction name) and some number of
22 // operands.
23 //
24 // Some example inputs, for X86:
25 //   'addl' (immediate ...) (register ...)
26 //   'add' (immediate ...) (memory ...)
27 //   'call' '*' %epc
28 //
29 // The assembly matcher is responsible for converting this input into a precise
30 // machine instruction (i.e., an instruction with a well defined encoding). This
31 // mapping has several properties which complicate matching:
32 //
33 //  - It may be ambiguous; many architectures can legally encode particular
34 //    variants of an instruction in different ways (for example, using a smaller
35 //    encoding for small immediates). Such ambiguities should never be
36 //    arbitrarily resolved by the assembler, the assembler is always responsible
37 //    for choosing the "best" available instruction.
38 //
39 //  - It may depend on the subtarget or the assembler context. Instructions
40 //    which are invalid for the current mode, but otherwise unambiguous (e.g.,
41 //    an SSE instruction in a file being assembled for i486) should be accepted
42 //    and rejected by the assembler front end. However, if the proper encoding
43 //    for an instruction is dependent on the assembler context then the matcher
44 //    is responsible for selecting the correct machine instruction for the
45 //    current mode.
46 //
47 // The core matching algorithm attempts to exploit the regularity in most
48 // instruction sets to quickly determine the set of possibly matching
49 // instructions, and the simplify the generated code. Additionally, this helps
50 // to ensure that the ambiguities are intentionally resolved by the user.
51 //
52 // The matching is divided into two distinct phases:
53 //
54 //   1. Classification: Each operand is mapped to the unique set which (a)
55 //      contains it, and (b) is the largest such subset for which a single
56 //      instruction could match all members.
57 //
58 //      For register classes, we can generate these subgroups automatically. For
59 //      arbitrary operands, we expect the user to define the classes and their
60 //      relations to one another (for example, 8-bit signed immediates as a
61 //      subset of 32-bit immediates).
62 //
63 //      By partitioning the operands in this way, we guarantee that for any
64 //      tuple of classes, any single instruction must match either all or none
65 //      of the sets of operands which could classify to that tuple.
66 //
67 //      In addition, the subset relation amongst classes induces a partial order
68 //      on such tuples, which we use to resolve ambiguities.
69 //
70 //   2. The input can now be treated as a tuple of classes (static tokens are
71 //      simple singleton sets). Each such tuple should generally map to a single
72 //      instruction (we currently ignore cases where this isn't true, whee!!!),
73 //      which we can emit a simple matcher for.
74 //
75 // Custom Operand Parsing
76 // ----------------------
77 //
78 //  Some targets need a custom way to parse operands, some specific instructions
79 //  can contain arguments that can represent processor flags and other kinds of
80 //  identifiers that need to be mapped to specific valeus in the final encoded
81 //  instructions. The target specific custom operand parsing works in the
82 //  following way:
83 //
84 //   1. A operand match table is built, each entry contains a mnemonic, an
85 //      operand class, a mask for all operand positions for that same
86 //      class/mnemonic and target features to be checked while trying to match.
87 //
88 //   2. The operand matcher will try every possible entry with the same
89 //      mnemonic and will check if the target feature for this mnemonic also
90 //      matches. After that, if the operand to be matched has its index
91 //      present in the mask, a successful match occurs. Otherwise, fallback
92 //      to the regular operand parsing.
93 //
94 //   3. For a match success, each operand class that has a 'ParserMethod'
95 //      becomes part of a switch from where the custom method is called.
96 //
97 //===----------------------------------------------------------------------===//
98
99 #include "AsmMatcherEmitter.h"
100 #include "CodeGenTarget.h"
101 #include "StringMatcher.h"
102 #include "llvm/ADT/OwningPtr.h"
103 #include "llvm/ADT/PointerUnion.h"
104 #include "llvm/ADT/SmallPtrSet.h"
105 #include "llvm/ADT/SmallVector.h"
106 #include "llvm/ADT/STLExtras.h"
107 #include "llvm/ADT/StringExtras.h"
108 #include "llvm/Support/CommandLine.h"
109 #include "llvm/Support/Debug.h"
110 #include "llvm/TableGen/Error.h"
111 #include "llvm/TableGen/Record.h"
112 #include <map>
113 #include <set>
114 using namespace llvm;
115
116 static cl::opt<std::string>
117 MatchPrefix("match-prefix", cl::init(""),
118             cl::desc("Only match instructions with the given prefix"));
119
120 namespace {
121 class AsmMatcherInfo;
122 struct SubtargetFeatureInfo;
123
124 /// ClassInfo - Helper class for storing the information about a particular
125 /// class of operands which can be matched.
126 struct ClassInfo {
127   enum ClassInfoKind {
128     /// Invalid kind, for use as a sentinel value.
129     Invalid = 0,
130
131     /// The class for a particular token.
132     Token,
133
134     /// The (first) register class, subsequent register classes are
135     /// RegisterClass0+1, and so on.
136     RegisterClass0,
137
138     /// The (first) user defined class, subsequent user defined classes are
139     /// UserClass0+1, and so on.
140     UserClass0 = 1<<16
141   };
142
143   /// Kind - The class kind, which is either a predefined kind, or (UserClass0 +
144   /// N) for the Nth user defined class.
145   unsigned Kind;
146
147   /// SuperClasses - The super classes of this class. Note that for simplicities
148   /// sake user operands only record their immediate super class, while register
149   /// operands include all superclasses.
150   std::vector<ClassInfo*> SuperClasses;
151
152   /// Name - The full class name, suitable for use in an enum.
153   std::string Name;
154
155   /// ClassName - The unadorned generic name for this class (e.g., Token).
156   std::string ClassName;
157
158   /// ValueName - The name of the value this class represents; for a token this
159   /// is the literal token string, for an operand it is the TableGen class (or
160   /// empty if this is a derived class).
161   std::string ValueName;
162
163   /// PredicateMethod - The name of the operand method to test whether the
164   /// operand matches this class; this is not valid for Token or register kinds.
165   std::string PredicateMethod;
166
167   /// RenderMethod - The name of the operand method to add this operand to an
168   /// MCInst; this is not valid for Token or register kinds.
169   std::string RenderMethod;
170
171   /// ParserMethod - The name of the operand method to do a target specific
172   /// parsing on the operand.
173   std::string ParserMethod;
174
175   /// For register classes, the records for all the registers in this class.
176   std::set<Record*> Registers;
177
178 public:
179   /// isRegisterClass() - Check if this is a register class.
180   bool isRegisterClass() const {
181     return Kind >= RegisterClass0 && Kind < UserClass0;
182   }
183
184   /// isUserClass() - Check if this is a user defined class.
185   bool isUserClass() const {
186     return Kind >= UserClass0;
187   }
188
189   /// isRelatedTo - Check whether this class is "related" to \arg RHS. Classes
190   /// are related if they are in the same class hierarchy.
191   bool isRelatedTo(const ClassInfo &RHS) const {
192     // Tokens are only related to tokens.
193     if (Kind == Token || RHS.Kind == Token)
194       return Kind == Token && RHS.Kind == Token;
195
196     // Registers classes are only related to registers classes, and only if
197     // their intersection is non-empty.
198     if (isRegisterClass() || RHS.isRegisterClass()) {
199       if (!isRegisterClass() || !RHS.isRegisterClass())
200         return false;
201
202       std::set<Record*> Tmp;
203       std::insert_iterator< std::set<Record*> > II(Tmp, Tmp.begin());
204       std::set_intersection(Registers.begin(), Registers.end(),
205                             RHS.Registers.begin(), RHS.Registers.end(),
206                             II);
207
208       return !Tmp.empty();
209     }
210
211     // Otherwise we have two users operands; they are related if they are in the
212     // same class hierarchy.
213     //
214     // FIXME: This is an oversimplification, they should only be related if they
215     // intersect, however we don't have that information.
216     assert(isUserClass() && RHS.isUserClass() && "Unexpected class!");
217     const ClassInfo *Root = this;
218     while (!Root->SuperClasses.empty())
219       Root = Root->SuperClasses.front();
220
221     const ClassInfo *RHSRoot = &RHS;
222     while (!RHSRoot->SuperClasses.empty())
223       RHSRoot = RHSRoot->SuperClasses.front();
224
225     return Root == RHSRoot;
226   }
227
228   /// isSubsetOf - Test whether this class is a subset of \arg RHS;
229   bool isSubsetOf(const ClassInfo &RHS) const {
230     // This is a subset of RHS if it is the same class...
231     if (this == &RHS)
232       return true;
233
234     // ... or if any of its super classes are a subset of RHS.
235     for (std::vector<ClassInfo*>::const_iterator it = SuperClasses.begin(),
236            ie = SuperClasses.end(); it != ie; ++it)
237       if ((*it)->isSubsetOf(RHS))
238         return true;
239
240     return false;
241   }
242
243   /// operator< - Compare two classes.
244   bool operator<(const ClassInfo &RHS) const {
245     if (this == &RHS)
246       return false;
247
248     // Unrelated classes can be ordered by kind.
249     if (!isRelatedTo(RHS))
250       return Kind < RHS.Kind;
251
252     switch (Kind) {
253     case Invalid:
254       assert(0 && "Invalid kind!");
255
256     default:
257       // This class precedes the RHS if it is a proper subset of the RHS.
258       if (isSubsetOf(RHS))
259         return true;
260       if (RHS.isSubsetOf(*this))
261         return false;
262
263       // Otherwise, order by name to ensure we have a total ordering.
264       return ValueName < RHS.ValueName;
265     }
266   }
267 };
268
269 /// MatchableInfo - Helper class for storing the necessary information for an
270 /// instruction or alias which is capable of being matched.
271 struct MatchableInfo {
272   struct AsmOperand {
273     /// Token - This is the token that the operand came from.
274     StringRef Token;
275
276     /// The unique class instance this operand should match.
277     ClassInfo *Class;
278
279     /// The operand name this is, if anything.
280     StringRef SrcOpName;
281
282     /// The suboperand index within SrcOpName, or -1 for the entire operand.
283     int SubOpIdx;
284
285     explicit AsmOperand(StringRef T) : Token(T), Class(0), SubOpIdx(-1) {}
286   };
287
288   /// ResOperand - This represents a single operand in the result instruction
289   /// generated by the match.  In cases (like addressing modes) where a single
290   /// assembler operand expands to multiple MCOperands, this represents the
291   /// single assembler operand, not the MCOperand.
292   struct ResOperand {
293     enum {
294       /// RenderAsmOperand - This represents an operand result that is
295       /// generated by calling the render method on the assembly operand.  The
296       /// corresponding AsmOperand is specified by AsmOperandNum.
297       RenderAsmOperand,
298
299       /// TiedOperand - This represents a result operand that is a duplicate of
300       /// a previous result operand.
301       TiedOperand,
302
303       /// ImmOperand - This represents an immediate value that is dumped into
304       /// the operand.
305       ImmOperand,
306
307       /// RegOperand - This represents a fixed register that is dumped in.
308       RegOperand
309     } Kind;
310
311     union {
312       /// This is the operand # in the AsmOperands list that this should be
313       /// copied from.
314       unsigned AsmOperandNum;
315
316       /// TiedOperandNum - This is the (earlier) result operand that should be
317       /// copied from.
318       unsigned TiedOperandNum;
319
320       /// ImmVal - This is the immediate value added to the instruction.
321       int64_t ImmVal;
322
323       /// Register - This is the register record.
324       Record *Register;
325     };
326
327     /// MINumOperands - The number of MCInst operands populated by this
328     /// operand.
329     unsigned MINumOperands;
330
331     static ResOperand getRenderedOp(unsigned AsmOpNum, unsigned NumOperands) {
332       ResOperand X;
333       X.Kind = RenderAsmOperand;
334       X.AsmOperandNum = AsmOpNum;
335       X.MINumOperands = NumOperands;
336       return X;
337     }
338
339     static ResOperand getTiedOp(unsigned TiedOperandNum) {
340       ResOperand X;
341       X.Kind = TiedOperand;
342       X.TiedOperandNum = TiedOperandNum;
343       X.MINumOperands = 1;
344       return X;
345     }
346
347     static ResOperand getImmOp(int64_t Val) {
348       ResOperand X;
349       X.Kind = ImmOperand;
350       X.ImmVal = Val;
351       X.MINumOperands = 1;
352       return X;
353     }
354
355     static ResOperand getRegOp(Record *Reg) {
356       ResOperand X;
357       X.Kind = RegOperand;
358       X.Register = Reg;
359       X.MINumOperands = 1;
360       return X;
361     }
362   };
363
364   /// TheDef - This is the definition of the instruction or InstAlias that this
365   /// matchable came from.
366   Record *const TheDef;
367
368   /// DefRec - This is the definition that it came from.
369   PointerUnion<const CodeGenInstruction*, const CodeGenInstAlias*> DefRec;
370
371   const CodeGenInstruction *getResultInst() const {
372     if (DefRec.is<const CodeGenInstruction*>())
373       return DefRec.get<const CodeGenInstruction*>();
374     return DefRec.get<const CodeGenInstAlias*>()->ResultInst;
375   }
376
377   /// ResOperands - This is the operand list that should be built for the result
378   /// MCInst.
379   std::vector<ResOperand> ResOperands;
380
381   /// AsmString - The assembly string for this instruction (with variants
382   /// removed), e.g. "movsx $src, $dst".
383   std::string AsmString;
384
385   /// Mnemonic - This is the first token of the matched instruction, its
386   /// mnemonic.
387   StringRef Mnemonic;
388
389   /// AsmOperands - The textual operands that this instruction matches,
390   /// annotated with a class and where in the OperandList they were defined.
391   /// This directly corresponds to the tokenized AsmString after the mnemonic is
392   /// removed.
393   SmallVector<AsmOperand, 4> AsmOperands;
394
395   /// Predicates - The required subtarget features to match this instruction.
396   SmallVector<SubtargetFeatureInfo*, 4> RequiredFeatures;
397
398   /// ConversionFnKind - The enum value which is passed to the generated
399   /// ConvertToMCInst to convert parsed operands into an MCInst for this
400   /// function.
401   std::string ConversionFnKind;
402
403   MatchableInfo(const CodeGenInstruction &CGI)
404     : TheDef(CGI.TheDef), DefRec(&CGI), AsmString(CGI.AsmString) {
405   }
406
407   MatchableInfo(const CodeGenInstAlias *Alias)
408     : TheDef(Alias->TheDef), DefRec(Alias), AsmString(Alias->AsmString) {
409   }
410
411   void Initialize(const AsmMatcherInfo &Info,
412                   SmallPtrSet<Record*, 16> &SingletonRegisters);
413
414   /// Validate - Return true if this matchable is a valid thing to match against
415   /// and perform a bunch of validity checking.
416   bool Validate(StringRef CommentDelimiter, bool Hack) const;
417
418   /// getSingletonRegisterForAsmOperand - If the specified token is a singleton
419   /// register, return the Record for it, otherwise return null.
420   Record *getSingletonRegisterForAsmOperand(unsigned i,
421                                             const AsmMatcherInfo &Info) const;
422
423   /// FindAsmOperand - Find the AsmOperand with the specified name and
424   /// suboperand index.
425   int FindAsmOperand(StringRef N, int SubOpIdx) const {
426     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
427       if (N == AsmOperands[i].SrcOpName &&
428           SubOpIdx == AsmOperands[i].SubOpIdx)
429         return i;
430     return -1;
431   }
432
433   /// FindAsmOperandNamed - Find the first AsmOperand with the specified name.
434   /// This does not check the suboperand index.
435   int FindAsmOperandNamed(StringRef N) const {
436     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
437       if (N == AsmOperands[i].SrcOpName)
438         return i;
439     return -1;
440   }
441
442   void BuildInstructionResultOperands();
443   void BuildAliasResultOperands();
444
445   /// operator< - Compare two matchables.
446   bool operator<(const MatchableInfo &RHS) const {
447     // The primary comparator is the instruction mnemonic.
448     if (Mnemonic != RHS.Mnemonic)
449       return Mnemonic < RHS.Mnemonic;
450
451     if (AsmOperands.size() != RHS.AsmOperands.size())
452       return AsmOperands.size() < RHS.AsmOperands.size();
453
454     // Compare lexicographically by operand. The matcher validates that other
455     // orderings wouldn't be ambiguous using \see CouldMatchAmbiguouslyWith().
456     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
457       if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class)
458         return true;
459       if (*RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
460         return false;
461     }
462
463     return false;
464   }
465
466   /// CouldMatchAmbiguouslyWith - Check whether this matchable could
467   /// ambiguously match the same set of operands as \arg RHS (without being a
468   /// strictly superior match).
469   bool CouldMatchAmbiguouslyWith(const MatchableInfo &RHS) {
470     // The primary comparator is the instruction mnemonic.
471     if (Mnemonic != RHS.Mnemonic)
472       return false;
473
474     // The number of operands is unambiguous.
475     if (AsmOperands.size() != RHS.AsmOperands.size())
476       return false;
477
478     // Otherwise, make sure the ordering of the two instructions is unambiguous
479     // by checking that either (a) a token or operand kind discriminates them,
480     // or (b) the ordering among equivalent kinds is consistent.
481
482     // Tokens and operand kinds are unambiguous (assuming a correct target
483     // specific parser).
484     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
485       if (AsmOperands[i].Class->Kind != RHS.AsmOperands[i].Class->Kind ||
486           AsmOperands[i].Class->Kind == ClassInfo::Token)
487         if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class ||
488             *RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
489           return false;
490
491     // Otherwise, this operand could commute if all operands are equivalent, or
492     // there is a pair of operands that compare less than and a pair that
493     // compare greater than.
494     bool HasLT = false, HasGT = false;
495     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
496       if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class)
497         HasLT = true;
498       if (*RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
499         HasGT = true;
500     }
501
502     return !(HasLT ^ HasGT);
503   }
504
505   void dump();
506
507 private:
508   void TokenizeAsmString(const AsmMatcherInfo &Info);
509 };
510
511 /// SubtargetFeatureInfo - Helper class for storing information on a subtarget
512 /// feature which participates in instruction matching.
513 struct SubtargetFeatureInfo {
514   /// \brief The predicate record for this feature.
515   Record *TheDef;
516
517   /// \brief An unique index assigned to represent this feature.
518   unsigned Index;
519
520   SubtargetFeatureInfo(Record *D, unsigned Idx) : TheDef(D), Index(Idx) {}
521
522   /// \brief The name of the enumerated constant identifying this feature.
523   std::string getEnumName() const {
524     return "Feature_" + TheDef->getName();
525   }
526 };
527
528 struct OperandMatchEntry {
529   unsigned OperandMask;
530   MatchableInfo* MI;
531   ClassInfo *CI;
532
533   static OperandMatchEntry Create(MatchableInfo* mi, ClassInfo *ci,
534                                   unsigned opMask) {
535     OperandMatchEntry X;
536     X.OperandMask = opMask;
537     X.CI = ci;
538     X.MI = mi;
539     return X;
540   }
541 };
542
543
544 class AsmMatcherInfo {
545 public:
546   /// Tracked Records
547   RecordKeeper &Records;
548
549   /// The tablegen AsmParser record.
550   Record *AsmParser;
551
552   /// Target - The target information.
553   CodeGenTarget &Target;
554
555   /// The AsmParser "RegisterPrefix" value.
556   std::string RegisterPrefix;
557
558   /// The AsmParser variant number.
559   int AsmVariantNo;
560
561   /// The classes which are needed for matching.
562   std::vector<ClassInfo*> Classes;
563
564   /// The information on the matchables to match.
565   std::vector<MatchableInfo*> Matchables;
566
567   /// Info for custom matching operands by user defined methods.
568   std::vector<OperandMatchEntry> OperandMatchInfo;
569
570   /// Map of Register records to their class information.
571   std::map<Record*, ClassInfo*> RegisterClasses;
572
573   /// Map of Predicate records to their subtarget information.
574   std::map<Record*, SubtargetFeatureInfo*> SubtargetFeatures;
575
576 private:
577   /// Map of token to class information which has already been constructed.
578   std::map<std::string, ClassInfo*> TokenClasses;
579
580   /// Map of RegisterClass records to their class information.
581   std::map<Record*, ClassInfo*> RegisterClassClasses;
582
583   /// Map of AsmOperandClass records to their class information.
584   std::map<Record*, ClassInfo*> AsmOperandClasses;
585
586 private:
587   /// getTokenClass - Lookup or create the class for the given token.
588   ClassInfo *getTokenClass(StringRef Token);
589
590   /// getOperandClass - Lookup or create the class for the given operand.
591   ClassInfo *getOperandClass(const CGIOperandList::OperandInfo &OI,
592                              int SubOpIdx);
593   ClassInfo *getOperandClass(Record *Rec, int SubOpIdx);
594
595   /// BuildRegisterClasses - Build the ClassInfo* instances for register
596   /// classes.
597   void BuildRegisterClasses(SmallPtrSet<Record*, 16> &SingletonRegisters);
598
599   /// BuildOperandClasses - Build the ClassInfo* instances for user defined
600   /// operand classes.
601   void BuildOperandClasses();
602
603   void BuildInstructionOperandReference(MatchableInfo *II, StringRef OpName,
604                                         unsigned AsmOpIdx);
605   void BuildAliasOperandReference(MatchableInfo *II, StringRef OpName,
606                                   MatchableInfo::AsmOperand &Op);
607
608 public:
609   AsmMatcherInfo(Record *AsmParser,
610                  CodeGenTarget &Target,
611                  RecordKeeper &Records);
612
613   /// BuildInfo - Construct the various tables used during matching.
614   void BuildInfo();
615
616   /// BuildOperandMatchInfo - Build the necessary information to handle user
617   /// defined operand parsing methods.
618   void BuildOperandMatchInfo();
619
620   /// getSubtargetFeature - Lookup or create the subtarget feature info for the
621   /// given operand.
622   SubtargetFeatureInfo *getSubtargetFeature(Record *Def) const {
623     assert(Def->isSubClassOf("Predicate") && "Invalid predicate type!");
624     std::map<Record*, SubtargetFeatureInfo*>::const_iterator I =
625       SubtargetFeatures.find(Def);
626     return I == SubtargetFeatures.end() ? 0 : I->second;
627   }
628
629   RecordKeeper &getRecords() const {
630     return Records;
631   }
632 };
633
634 }
635
636 void MatchableInfo::dump() {
637   errs() << TheDef->getName() << " -- " << "flattened:\"" << AsmString <<"\"\n";
638
639   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
640     AsmOperand &Op = AsmOperands[i];
641     errs() << "  op[" << i << "] = " << Op.Class->ClassName << " - ";
642     errs() << '\"' << Op.Token << "\"\n";
643   }
644 }
645
646 void MatchableInfo::Initialize(const AsmMatcherInfo &Info,
647                                SmallPtrSet<Record*, 16> &SingletonRegisters) {
648   // TODO: Eventually support asmparser for Variant != 0.
649   AsmString = 
650     CodeGenInstruction::FlattenAsmStringVariants(AsmString, Info.AsmVariantNo);
651
652   TokenizeAsmString(Info);
653
654   // Compute the require features.
655   std::vector<Record*> Predicates =TheDef->getValueAsListOfDefs("Predicates");
656   for (unsigned i = 0, e = Predicates.size(); i != e; ++i)
657     if (SubtargetFeatureInfo *Feature =
658         Info.getSubtargetFeature(Predicates[i]))
659       RequiredFeatures.push_back(Feature);
660
661   // Collect singleton registers, if used.
662   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
663     if (Record *Reg = getSingletonRegisterForAsmOperand(i, Info))
664       SingletonRegisters.insert(Reg);
665   }
666 }
667
668 /// TokenizeAsmString - Tokenize a simplified assembly string.
669 void MatchableInfo::TokenizeAsmString(const AsmMatcherInfo &Info) {
670   StringRef String = AsmString;
671   unsigned Prev = 0;
672   bool InTok = true;
673   for (unsigned i = 0, e = String.size(); i != e; ++i) {
674     switch (String[i]) {
675     case '[':
676     case ']':
677     case '*':
678     case '!':
679     case ' ':
680     case '\t':
681     case ',':
682       if (InTok) {
683         AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
684         InTok = false;
685       }
686       if (!isspace(String[i]) && String[i] != ',')
687         AsmOperands.push_back(AsmOperand(String.substr(i, 1)));
688       Prev = i + 1;
689       break;
690
691     case '\\':
692       if (InTok) {
693         AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
694         InTok = false;
695       }
696       ++i;
697       assert(i != String.size() && "Invalid quoted character");
698       AsmOperands.push_back(AsmOperand(String.substr(i, 1)));
699       Prev = i + 1;
700       break;
701
702     case '$': {
703       if (InTok) {
704         AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
705         InTok = false;
706       }
707
708       // If this isn't "${", treat like a normal token.
709       if (i + 1 == String.size() || String[i + 1] != '{') {
710         Prev = i;
711         break;
712       }
713
714       StringRef::iterator End = std::find(String.begin() + i, String.end(),'}');
715       assert(End != String.end() && "Missing brace in operand reference!");
716       size_t EndPos = End - String.begin();
717       AsmOperands.push_back(AsmOperand(String.slice(i, EndPos+1)));
718       Prev = EndPos + 1;
719       i = EndPos;
720       break;
721     }
722
723     case '.':
724       if (InTok)
725         AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
726       Prev = i;
727       InTok = true;
728       break;
729
730     default:
731       InTok = true;
732     }
733   }
734   if (InTok && Prev != String.size())
735     AsmOperands.push_back(AsmOperand(String.substr(Prev)));
736
737   // The first token of the instruction is the mnemonic, which must be a
738   // simple string, not a $foo variable or a singleton register.
739   if (AsmOperands.empty())
740     throw TGError(TheDef->getLoc(),
741                   "Instruction '" + TheDef->getName() + "' has no tokens");
742   Mnemonic = AsmOperands[0].Token;
743   // FIXME : Check and raise an error if it is register.
744   if (Mnemonic[0] == '$')
745     throw TGError(TheDef->getLoc(),
746                   "Invalid instruction mnemonic '" + Mnemonic.str() + "'!");
747
748   // Remove the first operand, it is tracked in the mnemonic field.
749   AsmOperands.erase(AsmOperands.begin());
750 }
751
752 bool MatchableInfo::Validate(StringRef CommentDelimiter, bool Hack) const {
753   // Reject matchables with no .s string.
754   if (AsmString.empty())
755     throw TGError(TheDef->getLoc(), "instruction with empty asm string");
756
757   // Reject any matchables with a newline in them, they should be marked
758   // isCodeGenOnly if they are pseudo instructions.
759   if (AsmString.find('\n') != std::string::npos)
760     throw TGError(TheDef->getLoc(),
761                   "multiline instruction is not valid for the asmparser, "
762                   "mark it isCodeGenOnly");
763
764   // Remove comments from the asm string.  We know that the asmstring only
765   // has one line.
766   if (!CommentDelimiter.empty() &&
767       StringRef(AsmString).find(CommentDelimiter) != StringRef::npos)
768     throw TGError(TheDef->getLoc(),
769                   "asmstring for instruction has comment character in it, "
770                   "mark it isCodeGenOnly");
771
772   // Reject matchables with operand modifiers, these aren't something we can
773   // handle, the target should be refactored to use operands instead of
774   // modifiers.
775   //
776   // Also, check for instructions which reference the operand multiple times;
777   // this implies a constraint we would not honor.
778   std::set<std::string> OperandNames;
779   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
780     StringRef Tok = AsmOperands[i].Token;
781     if (Tok[0] == '$' && Tok.find(':') != StringRef::npos)
782       throw TGError(TheDef->getLoc(),
783                     "matchable with operand modifier '" + Tok.str() +
784                     "' not supported by asm matcher.  Mark isCodeGenOnly!");
785
786     // Verify that any operand is only mentioned once.
787     // We reject aliases and ignore instructions for now.
788     if (Tok[0] == '$' && !OperandNames.insert(Tok).second) {
789       if (!Hack)
790         throw TGError(TheDef->getLoc(),
791                       "ERROR: matchable with tied operand '" + Tok.str() +
792                       "' can never be matched!");
793       // FIXME: Should reject these.  The ARM backend hits this with $lane in a
794       // bunch of instructions.  It is unclear what the right answer is.
795       DEBUG({
796         errs() << "warning: '" << TheDef->getName() << "': "
797                << "ignoring instruction with tied operand '"
798                << Tok.str() << "'\n";
799       });
800       return false;
801     }
802   }
803
804   return true;
805 }
806
807 /// getSingletonRegisterForAsmOperand - If the specified token is a singleton
808 /// register, return the register name, otherwise return a null StringRef.
809 Record *MatchableInfo::
810 getSingletonRegisterForAsmOperand(unsigned i, const AsmMatcherInfo &Info) const{
811   StringRef Tok = AsmOperands[i].Token;
812   if (!Tok.startswith(Info.RegisterPrefix))
813     return 0;
814
815   StringRef RegName = Tok.substr(Info.RegisterPrefix.size());
816   if (const CodeGenRegister *Reg = Info.Target.getRegisterByName(RegName))
817     return Reg->TheDef;
818
819   // If there is no register prefix (i.e. "%" in "%eax"), then this may
820   // be some random non-register token, just ignore it.
821   if (Info.RegisterPrefix.empty())
822     return 0;
823
824   // Otherwise, we have something invalid prefixed with the register prefix,
825   // such as %foo.
826   std::string Err = "unable to find register for '" + RegName.str() +
827   "' (which matches register prefix)";
828   throw TGError(TheDef->getLoc(), Err);
829 }
830
831 static std::string getEnumNameForToken(StringRef Str) {
832   std::string Res;
833
834   for (StringRef::iterator it = Str.begin(), ie = Str.end(); it != ie; ++it) {
835     switch (*it) {
836     case '*': Res += "_STAR_"; break;
837     case '%': Res += "_PCT_"; break;
838     case ':': Res += "_COLON_"; break;
839     case '!': Res += "_EXCLAIM_"; break;
840     case '.': Res += "_DOT_"; break;
841     default:
842       if (isalnum(*it))
843         Res += *it;
844       else
845         Res += "_" + utostr((unsigned) *it) + "_";
846     }
847   }
848
849   return Res;
850 }
851
852 ClassInfo *AsmMatcherInfo::getTokenClass(StringRef Token) {
853   ClassInfo *&Entry = TokenClasses[Token];
854
855   if (!Entry) {
856     Entry = new ClassInfo();
857     Entry->Kind = ClassInfo::Token;
858     Entry->ClassName = "Token";
859     Entry->Name = "MCK_" + getEnumNameForToken(Token);
860     Entry->ValueName = Token;
861     Entry->PredicateMethod = "<invalid>";
862     Entry->RenderMethod = "<invalid>";
863     Entry->ParserMethod = "";
864     Classes.push_back(Entry);
865   }
866
867   return Entry;
868 }
869
870 ClassInfo *
871 AsmMatcherInfo::getOperandClass(const CGIOperandList::OperandInfo &OI,
872                                 int SubOpIdx) {
873   Record *Rec = OI.Rec;
874   if (SubOpIdx != -1)
875     Rec = dynamic_cast<DefInit*>(OI.MIOperandInfo->getArg(SubOpIdx))->getDef();
876   return getOperandClass(Rec, SubOpIdx);
877 }
878
879 ClassInfo *
880 AsmMatcherInfo::getOperandClass(Record *Rec, int SubOpIdx) {
881   if (Rec->isSubClassOf("RegisterOperand")) {
882     // RegisterOperand may have an associated ParserMatchClass. If it does,
883     // use it, else just fall back to the underlying register class.
884     const RecordVal *R = Rec->getValue("ParserMatchClass");
885     if (R == 0 || R->getValue() == 0)
886       throw "Record `" + Rec->getName() +
887         "' does not have a ParserMatchClass!\n";
888
889     if (DefInit *DI= dynamic_cast<DefInit*>(R->getValue())) {
890       Record *MatchClass = DI->getDef();
891       if (ClassInfo *CI = AsmOperandClasses[MatchClass])
892         return CI;
893     }
894
895     // No custom match class. Just use the register class.
896     Record *ClassRec = Rec->getValueAsDef("RegClass");
897     if (!ClassRec)
898       throw TGError(Rec->getLoc(), "RegisterOperand `" + Rec->getName() +
899                     "' has no associated register class!\n");
900     if (ClassInfo *CI = RegisterClassClasses[ClassRec])
901       return CI;
902     throw TGError(Rec->getLoc(), "register class has no class info!");
903   }
904
905
906   if (Rec->isSubClassOf("RegisterClass")) {
907     if (ClassInfo *CI = RegisterClassClasses[Rec])
908       return CI;
909     throw TGError(Rec->getLoc(), "register class has no class info!");
910   }
911
912   assert(Rec->isSubClassOf("Operand") && "Unexpected operand!");
913   Record *MatchClass = Rec->getValueAsDef("ParserMatchClass");
914   if (ClassInfo *CI = AsmOperandClasses[MatchClass])
915     return CI;
916
917   throw TGError(Rec->getLoc(), "operand has no match class!");
918 }
919
920 void AsmMatcherInfo::
921 BuildRegisterClasses(SmallPtrSet<Record*, 16> &SingletonRegisters) {
922   const std::vector<CodeGenRegister*> &Registers =
923     Target.getRegBank().getRegisters();
924   ArrayRef<CodeGenRegisterClass*> RegClassList =
925     Target.getRegBank().getRegClasses();
926
927   // The register sets used for matching.
928   std::set< std::set<Record*> > RegisterSets;
929
930   // Gather the defined sets.
931   for (ArrayRef<CodeGenRegisterClass*>::const_iterator it =
932        RegClassList.begin(), ie = RegClassList.end(); it != ie; ++it)
933     RegisterSets.insert(std::set<Record*>(
934         (*it)->getOrder().begin(), (*it)->getOrder().end()));
935
936   // Add any required singleton sets.
937   for (SmallPtrSet<Record*, 16>::iterator it = SingletonRegisters.begin(),
938        ie = SingletonRegisters.end(); it != ie; ++it) {
939     Record *Rec = *it;
940     RegisterSets.insert(std::set<Record*>(&Rec, &Rec + 1));
941   }
942
943   // Introduce derived sets where necessary (when a register does not determine
944   // a unique register set class), and build the mapping of registers to the set
945   // they should classify to.
946   std::map<Record*, std::set<Record*> > RegisterMap;
947   for (std::vector<CodeGenRegister*>::const_iterator it = Registers.begin(),
948          ie = Registers.end(); it != ie; ++it) {
949     const CodeGenRegister &CGR = **it;
950     // Compute the intersection of all sets containing this register.
951     std::set<Record*> ContainingSet;
952
953     for (std::set< std::set<Record*> >::iterator it = RegisterSets.begin(),
954            ie = RegisterSets.end(); it != ie; ++it) {
955       if (!it->count(CGR.TheDef))
956         continue;
957
958       if (ContainingSet.empty()) {
959         ContainingSet = *it;
960         continue;
961       }
962
963       std::set<Record*> Tmp;
964       std::swap(Tmp, ContainingSet);
965       std::insert_iterator< std::set<Record*> > II(ContainingSet,
966                                                    ContainingSet.begin());
967       std::set_intersection(Tmp.begin(), Tmp.end(), it->begin(), it->end(), II);
968     }
969
970     if (!ContainingSet.empty()) {
971       RegisterSets.insert(ContainingSet);
972       RegisterMap.insert(std::make_pair(CGR.TheDef, ContainingSet));
973     }
974   }
975
976   // Construct the register classes.
977   std::map<std::set<Record*>, ClassInfo*> RegisterSetClasses;
978   unsigned Index = 0;
979   for (std::set< std::set<Record*> >::iterator it = RegisterSets.begin(),
980          ie = RegisterSets.end(); it != ie; ++it, ++Index) {
981     ClassInfo *CI = new ClassInfo();
982     CI->Kind = ClassInfo::RegisterClass0 + Index;
983     CI->ClassName = "Reg" + utostr(Index);
984     CI->Name = "MCK_Reg" + utostr(Index);
985     CI->ValueName = "";
986     CI->PredicateMethod = ""; // unused
987     CI->RenderMethod = "addRegOperands";
988     CI->Registers = *it;
989     Classes.push_back(CI);
990     RegisterSetClasses.insert(std::make_pair(*it, CI));
991   }
992
993   // Find the superclasses; we could compute only the subgroup lattice edges,
994   // but there isn't really a point.
995   for (std::set< std::set<Record*> >::iterator it = RegisterSets.begin(),
996          ie = RegisterSets.end(); it != ie; ++it) {
997     ClassInfo *CI = RegisterSetClasses[*it];
998     for (std::set< std::set<Record*> >::iterator it2 = RegisterSets.begin(),
999            ie2 = RegisterSets.end(); it2 != ie2; ++it2)
1000       if (*it != *it2 &&
1001           std::includes(it2->begin(), it2->end(), it->begin(), it->end()))
1002         CI->SuperClasses.push_back(RegisterSetClasses[*it2]);
1003   }
1004
1005   // Name the register classes which correspond to a user defined RegisterClass.
1006   for (ArrayRef<CodeGenRegisterClass*>::const_iterator
1007        it = RegClassList.begin(), ie = RegClassList.end(); it != ie; ++it) {
1008     const CodeGenRegisterClass &RC = **it;
1009     // Def will be NULL for non-user defined register classes.
1010     Record *Def = RC.getDef();
1011     if (!Def)
1012       continue;
1013     ClassInfo *CI = RegisterSetClasses[std::set<Record*>(RC.getOrder().begin(),
1014                                                          RC.getOrder().end())];
1015     if (CI->ValueName.empty()) {
1016       CI->ClassName = RC.getName();
1017       CI->Name = "MCK_" + RC.getName();
1018       CI->ValueName = RC.getName();
1019     } else
1020       CI->ValueName = CI->ValueName + "," + RC.getName();
1021
1022     RegisterClassClasses.insert(std::make_pair(Def, CI));
1023   }
1024
1025   // Populate the map for individual registers.
1026   for (std::map<Record*, std::set<Record*> >::iterator it = RegisterMap.begin(),
1027          ie = RegisterMap.end(); it != ie; ++it)
1028     RegisterClasses[it->first] = RegisterSetClasses[it->second];
1029
1030   // Name the register classes which correspond to singleton registers.
1031   for (SmallPtrSet<Record*, 16>::iterator it = SingletonRegisters.begin(),
1032          ie = SingletonRegisters.end(); it != ie; ++it) {
1033     Record *Rec = *it;
1034     ClassInfo *CI = RegisterClasses[Rec];
1035     assert(CI && "Missing singleton register class info!");
1036
1037     if (CI->ValueName.empty()) {
1038       CI->ClassName = Rec->getName();
1039       CI->Name = "MCK_" + Rec->getName();
1040       CI->ValueName = Rec->getName();
1041     } else
1042       CI->ValueName = CI->ValueName + "," + Rec->getName();
1043   }
1044 }
1045
1046 void AsmMatcherInfo::BuildOperandClasses() {
1047   std::vector<Record*> AsmOperands =
1048     Records.getAllDerivedDefinitions("AsmOperandClass");
1049
1050   // Pre-populate AsmOperandClasses map.
1051   for (std::vector<Record*>::iterator it = AsmOperands.begin(),
1052          ie = AsmOperands.end(); it != ie; ++it)
1053     AsmOperandClasses[*it] = new ClassInfo();
1054
1055   unsigned Index = 0;
1056   for (std::vector<Record*>::iterator it = AsmOperands.begin(),
1057          ie = AsmOperands.end(); it != ie; ++it, ++Index) {
1058     ClassInfo *CI = AsmOperandClasses[*it];
1059     CI->Kind = ClassInfo::UserClass0 + Index;
1060
1061     ListInit *Supers = (*it)->getValueAsListInit("SuperClasses");
1062     for (unsigned i = 0, e = Supers->getSize(); i != e; ++i) {
1063       DefInit *DI = dynamic_cast<DefInit*>(Supers->getElement(i));
1064       if (!DI) {
1065         PrintError((*it)->getLoc(), "Invalid super class reference!");
1066         continue;
1067       }
1068
1069       ClassInfo *SC = AsmOperandClasses[DI->getDef()];
1070       if (!SC)
1071         PrintError((*it)->getLoc(), "Invalid super class reference!");
1072       else
1073         CI->SuperClasses.push_back(SC);
1074     }
1075     CI->ClassName = (*it)->getValueAsString("Name");
1076     CI->Name = "MCK_" + CI->ClassName;
1077     CI->ValueName = (*it)->getName();
1078
1079     // Get or construct the predicate method name.
1080     Init *PMName = (*it)->getValueInit("PredicateMethod");
1081     if (StringInit *SI = dynamic_cast<StringInit*>(PMName)) {
1082       CI->PredicateMethod = SI->getValue();
1083     } else {
1084       assert(dynamic_cast<UnsetInit*>(PMName) &&
1085              "Unexpected PredicateMethod field!");
1086       CI->PredicateMethod = "is" + CI->ClassName;
1087     }
1088
1089     // Get or construct the render method name.
1090     Init *RMName = (*it)->getValueInit("RenderMethod");
1091     if (StringInit *SI = dynamic_cast<StringInit*>(RMName)) {
1092       CI->RenderMethod = SI->getValue();
1093     } else {
1094       assert(dynamic_cast<UnsetInit*>(RMName) &&
1095              "Unexpected RenderMethod field!");
1096       CI->RenderMethod = "add" + CI->ClassName + "Operands";
1097     }
1098
1099     // Get the parse method name or leave it as empty.
1100     Init *PRMName = (*it)->getValueInit("ParserMethod");
1101     if (StringInit *SI = dynamic_cast<StringInit*>(PRMName))
1102       CI->ParserMethod = SI->getValue();
1103
1104     AsmOperandClasses[*it] = CI;
1105     Classes.push_back(CI);
1106   }
1107 }
1108
1109 AsmMatcherInfo::AsmMatcherInfo(Record *asmParser,
1110                                CodeGenTarget &target,
1111                                RecordKeeper &records)
1112   : Records(records), AsmParser(asmParser), Target(target),
1113     RegisterPrefix(AsmParser->getValueAsString("RegisterPrefix")),
1114     AsmVariantNo(AsmParser->getValueAsInt("Variant")) {
1115 }
1116
1117 /// BuildOperandMatchInfo - Build the necessary information to handle user
1118 /// defined operand parsing methods.
1119 void AsmMatcherInfo::BuildOperandMatchInfo() {
1120
1121   /// Map containing a mask with all operands indicies that can be found for
1122   /// that class inside a instruction.
1123   std::map<ClassInfo*, unsigned> OpClassMask;
1124
1125   for (std::vector<MatchableInfo*>::const_iterator it =
1126        Matchables.begin(), ie = Matchables.end();
1127        it != ie; ++it) {
1128     MatchableInfo &II = **it;
1129     OpClassMask.clear();
1130
1131     // Keep track of all operands of this instructions which belong to the
1132     // same class.
1133     for (unsigned i = 0, e = II.AsmOperands.size(); i != e; ++i) {
1134       MatchableInfo::AsmOperand &Op = II.AsmOperands[i];
1135       if (Op.Class->ParserMethod.empty())
1136         continue;
1137       unsigned &OperandMask = OpClassMask[Op.Class];
1138       OperandMask |= (1 << i);
1139     }
1140
1141     // Generate operand match info for each mnemonic/operand class pair.
1142     for (std::map<ClassInfo*, unsigned>::iterator iit = OpClassMask.begin(),
1143          iie = OpClassMask.end(); iit != iie; ++iit) {
1144       unsigned OpMask = iit->second;
1145       ClassInfo *CI = iit->first;
1146       OperandMatchInfo.push_back(OperandMatchEntry::Create(&II, CI, OpMask));
1147     }
1148   }
1149 }
1150
1151 void AsmMatcherInfo::BuildInfo() {
1152   // Build information about all of the AssemblerPredicates.
1153   std::vector<Record*> AllPredicates =
1154     Records.getAllDerivedDefinitions("Predicate");
1155   for (unsigned i = 0, e = AllPredicates.size(); i != e; ++i) {
1156     Record *Pred = AllPredicates[i];
1157     // Ignore predicates that are not intended for the assembler.
1158     if (!Pred->getValueAsBit("AssemblerMatcherPredicate"))
1159       continue;
1160
1161     if (Pred->getName().empty())
1162       throw TGError(Pred->getLoc(), "Predicate has no name!");
1163
1164     unsigned FeatureNo = SubtargetFeatures.size();
1165     SubtargetFeatures[Pred] = new SubtargetFeatureInfo(Pred, FeatureNo);
1166     assert(FeatureNo < 32 && "Too many subtarget features!");
1167   }
1168
1169   std::string CommentDelimiter = AsmParser->getValueAsString("CommentDelimiter");
1170
1171   // Parse the instructions; we need to do this first so that we can gather the
1172   // singleton register classes.
1173   SmallPtrSet<Record*, 16> SingletonRegisters;
1174   for (CodeGenTarget::inst_iterator I = Target.inst_begin(),
1175        E = Target.inst_end(); I != E; ++I) {
1176     const CodeGenInstruction &CGI = **I;
1177
1178     // If the tblgen -match-prefix option is specified (for tblgen hackers),
1179     // filter the set of instructions we consider.
1180     if (!StringRef(CGI.TheDef->getName()).startswith(MatchPrefix))
1181       continue;
1182
1183     // Ignore "codegen only" instructions.
1184     if (CGI.TheDef->getValueAsBit("isCodeGenOnly"))
1185       continue;
1186
1187     // Validate the operand list to ensure we can handle this instruction.
1188     for (unsigned i = 0, e = CGI.Operands.size(); i != e; ++i) {
1189       const CGIOperandList::OperandInfo &OI = CGI.Operands[i];
1190
1191       // Validate tied operands.
1192       if (OI.getTiedRegister() != -1) {
1193         // If we have a tied operand that consists of multiple MCOperands,
1194         // reject it.  We reject aliases and ignore instructions for now.
1195         if (OI.MINumOperands != 1) {
1196           // FIXME: Should reject these.  The ARM backend hits this with $lane
1197           // in a bunch of instructions. It is unclear what the right answer is.
1198           DEBUG({
1199             errs() << "warning: '" << CGI.TheDef->getName() << "': "
1200             << "ignoring instruction with multi-operand tied operand '"
1201             << OI.Name << "'\n";
1202           });
1203           continue;
1204         }
1205       }
1206     }
1207
1208     OwningPtr<MatchableInfo> II(new MatchableInfo(CGI));
1209
1210     II->Initialize(*this, SingletonRegisters);
1211
1212     // Ignore instructions which shouldn't be matched and diagnose invalid
1213     // instruction definitions with an error.
1214     if (!II->Validate(CommentDelimiter, true))
1215       continue;
1216
1217     // Ignore "Int_*" and "*_Int" instructions, which are internal aliases.
1218     //
1219     // FIXME: This is a total hack.
1220     if (StringRef(II->TheDef->getName()).startswith("Int_") ||
1221         StringRef(II->TheDef->getName()).endswith("_Int"))
1222       continue;
1223
1224      Matchables.push_back(II.take());
1225   }
1226
1227   // Parse all of the InstAlias definitions and stick them in the list of
1228   // matchables.
1229   std::vector<Record*> AllInstAliases =
1230     Records.getAllDerivedDefinitions("InstAlias");
1231   for (unsigned i = 0, e = AllInstAliases.size(); i != e; ++i) {
1232     CodeGenInstAlias *Alias = new CodeGenInstAlias(AllInstAliases[i], Target);
1233
1234     // If the tblgen -match-prefix option is specified (for tblgen hackers),
1235     // filter the set of instruction aliases we consider, based on the target
1236     // instruction.
1237     if (!StringRef(Alias->ResultInst->TheDef->getName()).startswith(
1238           MatchPrefix))
1239       continue;
1240
1241     OwningPtr<MatchableInfo> II(new MatchableInfo(Alias));
1242
1243     II->Initialize(*this, SingletonRegisters);
1244
1245     // Validate the alias definitions.
1246     II->Validate(CommentDelimiter, false);
1247
1248     Matchables.push_back(II.take());
1249   }
1250
1251   // Build info for the register classes.
1252   BuildRegisterClasses(SingletonRegisters);
1253
1254   // Build info for the user defined assembly operand classes.
1255   BuildOperandClasses();
1256
1257   // Build the information about matchables, now that we have fully formed
1258   // classes.
1259   for (std::vector<MatchableInfo*>::iterator it = Matchables.begin(),
1260          ie = Matchables.end(); it != ie; ++it) {
1261     MatchableInfo *II = *it;
1262
1263     // Parse the tokens after the mnemonic.
1264     // Note: BuildInstructionOperandReference may insert new AsmOperands, so
1265     // don't precompute the loop bound.
1266     for (unsigned i = 0; i != II->AsmOperands.size(); ++i) {
1267       MatchableInfo::AsmOperand &Op = II->AsmOperands[i];
1268       StringRef Token = Op.Token;
1269
1270       // Check for singleton registers.
1271       if (Record *RegRecord = II->getSingletonRegisterForAsmOperand(i, *this)) {
1272         Op.Class = RegisterClasses[RegRecord];
1273         assert(Op.Class && Op.Class->Registers.size() == 1 &&
1274                "Unexpected class for singleton register");
1275         continue;
1276       }
1277
1278       // Check for simple tokens.
1279       if (Token[0] != '$') {
1280         Op.Class = getTokenClass(Token);
1281         continue;
1282       }
1283
1284       if (Token.size() > 1 && isdigit(Token[1])) {
1285         Op.Class = getTokenClass(Token);
1286         continue;
1287       }
1288
1289       // Otherwise this is an operand reference.
1290       StringRef OperandName;
1291       if (Token[1] == '{')
1292         OperandName = Token.substr(2, Token.size() - 3);
1293       else
1294         OperandName = Token.substr(1);
1295
1296       if (II->DefRec.is<const CodeGenInstruction*>())
1297         BuildInstructionOperandReference(II, OperandName, i);
1298       else
1299         BuildAliasOperandReference(II, OperandName, Op);
1300     }
1301
1302     if (II->DefRec.is<const CodeGenInstruction*>())
1303       II->BuildInstructionResultOperands();
1304     else
1305       II->BuildAliasResultOperands();
1306   }
1307
1308   // Process token alias definitions and set up the associated superclass
1309   // information.
1310   std::vector<Record*> AllTokenAliases =
1311     Records.getAllDerivedDefinitions("TokenAlias");
1312   for (unsigned i = 0, e = AllTokenAliases.size(); i != e; ++i) {
1313     Record *Rec = AllTokenAliases[i];
1314     ClassInfo *FromClass = getTokenClass(Rec->getValueAsString("FromToken"));
1315     ClassInfo *ToClass = getTokenClass(Rec->getValueAsString("ToToken"));
1316     FromClass->SuperClasses.push_back(ToClass);
1317   }
1318
1319   // Reorder classes so that classes precede super classes.
1320   std::sort(Classes.begin(), Classes.end(), less_ptr<ClassInfo>());
1321 }
1322
1323 /// BuildInstructionOperandReference - The specified operand is a reference to a
1324 /// named operand such as $src.  Resolve the Class and OperandInfo pointers.
1325 void AsmMatcherInfo::
1326 BuildInstructionOperandReference(MatchableInfo *II,
1327                                  StringRef OperandName,
1328                                  unsigned AsmOpIdx) {
1329   const CodeGenInstruction &CGI = *II->DefRec.get<const CodeGenInstruction*>();
1330   const CGIOperandList &Operands = CGI.Operands;
1331   MatchableInfo::AsmOperand *Op = &II->AsmOperands[AsmOpIdx];
1332
1333   // Map this token to an operand.
1334   unsigned Idx;
1335   if (!Operands.hasOperandNamed(OperandName, Idx))
1336     throw TGError(II->TheDef->getLoc(), "error: unable to find operand: '" +
1337                   OperandName.str() + "'");
1338
1339   // If the instruction operand has multiple suboperands, but the parser
1340   // match class for the asm operand is still the default "ImmAsmOperand",
1341   // then handle each suboperand separately.
1342   if (Op->SubOpIdx == -1 && Operands[Idx].MINumOperands > 1) {
1343     Record *Rec = Operands[Idx].Rec;
1344     assert(Rec->isSubClassOf("Operand") && "Unexpected operand!");
1345     Record *MatchClass = Rec->getValueAsDef("ParserMatchClass");
1346     if (MatchClass && MatchClass->getValueAsString("Name") == "Imm") {
1347       // Insert remaining suboperands after AsmOpIdx in II->AsmOperands.
1348       StringRef Token = Op->Token; // save this in case Op gets moved
1349       for (unsigned SI = 1, SE = Operands[Idx].MINumOperands; SI != SE; ++SI) {
1350         MatchableInfo::AsmOperand NewAsmOp(Token);
1351         NewAsmOp.SubOpIdx = SI;
1352         II->AsmOperands.insert(II->AsmOperands.begin()+AsmOpIdx+SI, NewAsmOp);
1353       }
1354       // Replace Op with first suboperand.
1355       Op = &II->AsmOperands[AsmOpIdx]; // update the pointer in case it moved
1356       Op->SubOpIdx = 0;
1357     }
1358   }
1359
1360   // Set up the operand class.
1361   Op->Class = getOperandClass(Operands[Idx], Op->SubOpIdx);
1362
1363   // If the named operand is tied, canonicalize it to the untied operand.
1364   // For example, something like:
1365   //   (outs GPR:$dst), (ins GPR:$src)
1366   // with an asmstring of
1367   //   "inc $src"
1368   // we want to canonicalize to:
1369   //   "inc $dst"
1370   // so that we know how to provide the $dst operand when filling in the result.
1371   int OITied = Operands[Idx].getTiedRegister();
1372   if (OITied != -1) {
1373     // The tied operand index is an MIOperand index, find the operand that
1374     // contains it.
1375     std::pair<unsigned, unsigned> Idx = Operands.getSubOperandNumber(OITied);
1376     OperandName = Operands[Idx.first].Name;
1377     Op->SubOpIdx = Idx.second;
1378   }
1379
1380   Op->SrcOpName = OperandName;
1381 }
1382
1383 /// BuildAliasOperandReference - When parsing an operand reference out of the
1384 /// matching string (e.g. "movsx $src, $dst"), determine what the class of the
1385 /// operand reference is by looking it up in the result pattern definition.
1386 void AsmMatcherInfo::BuildAliasOperandReference(MatchableInfo *II,
1387                                                 StringRef OperandName,
1388                                                 MatchableInfo::AsmOperand &Op) {
1389   const CodeGenInstAlias &CGA = *II->DefRec.get<const CodeGenInstAlias*>();
1390
1391   // Set up the operand class.
1392   for (unsigned i = 0, e = CGA.ResultOperands.size(); i != e; ++i)
1393     if (CGA.ResultOperands[i].isRecord() &&
1394         CGA.ResultOperands[i].getName() == OperandName) {
1395       // It's safe to go with the first one we find, because CodeGenInstAlias
1396       // validates that all operands with the same name have the same record.
1397       Op.SubOpIdx = CGA.ResultInstOperandIndex[i].second;
1398       // Use the match class from the Alias definition, not the
1399       // destination instruction, as we may have an immediate that's
1400       // being munged by the match class.
1401       Op.Class = getOperandClass(CGA.ResultOperands[i].getRecord(),
1402                                  Op.SubOpIdx);
1403       Op.SrcOpName = OperandName;
1404       return;
1405     }
1406
1407   throw TGError(II->TheDef->getLoc(), "error: unable to find operand: '" +
1408                 OperandName.str() + "'");
1409 }
1410
1411 void MatchableInfo::BuildInstructionResultOperands() {
1412   const CodeGenInstruction *ResultInst = getResultInst();
1413
1414   // Loop over all operands of the result instruction, determining how to
1415   // populate them.
1416   for (unsigned i = 0, e = ResultInst->Operands.size(); i != e; ++i) {
1417     const CGIOperandList::OperandInfo &OpInfo = ResultInst->Operands[i];
1418
1419     // If this is a tied operand, just copy from the previously handled operand.
1420     int TiedOp = OpInfo.getTiedRegister();
1421     if (TiedOp != -1) {
1422       ResOperands.push_back(ResOperand::getTiedOp(TiedOp));
1423       continue;
1424     }
1425
1426     // Find out what operand from the asmparser this MCInst operand comes from.
1427     int SrcOperand = FindAsmOperandNamed(OpInfo.Name);
1428     if (OpInfo.Name.empty() || SrcOperand == -1)
1429       throw TGError(TheDef->getLoc(), "Instruction '" +
1430                     TheDef->getName() + "' has operand '" + OpInfo.Name +
1431                     "' that doesn't appear in asm string!");
1432
1433     // Check if the one AsmOperand populates the entire operand.
1434     unsigned NumOperands = OpInfo.MINumOperands;
1435     if (AsmOperands[SrcOperand].SubOpIdx == -1) {
1436       ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand, NumOperands));
1437       continue;
1438     }
1439
1440     // Add a separate ResOperand for each suboperand.
1441     for (unsigned AI = 0; AI < NumOperands; ++AI) {
1442       assert(AsmOperands[SrcOperand+AI].SubOpIdx == (int)AI &&
1443              AsmOperands[SrcOperand+AI].SrcOpName == OpInfo.Name &&
1444              "unexpected AsmOperands for suboperands");
1445       ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand + AI, 1));
1446     }
1447   }
1448 }
1449
1450 void MatchableInfo::BuildAliasResultOperands() {
1451   const CodeGenInstAlias &CGA = *DefRec.get<const CodeGenInstAlias*>();
1452   const CodeGenInstruction *ResultInst = getResultInst();
1453
1454   // Loop over all operands of the result instruction, determining how to
1455   // populate them.
1456   unsigned AliasOpNo = 0;
1457   unsigned LastOpNo = CGA.ResultInstOperandIndex.size();
1458   for (unsigned i = 0, e = ResultInst->Operands.size(); i != e; ++i) {
1459     const CGIOperandList::OperandInfo *OpInfo = &ResultInst->Operands[i];
1460
1461     // If this is a tied operand, just copy from the previously handled operand.
1462     int TiedOp = OpInfo->getTiedRegister();
1463     if (TiedOp != -1) {
1464       ResOperands.push_back(ResOperand::getTiedOp(TiedOp));
1465       continue;
1466     }
1467
1468     // Handle all the suboperands for this operand.
1469     const std::string &OpName = OpInfo->Name;
1470     for ( ; AliasOpNo <  LastOpNo &&
1471             CGA.ResultInstOperandIndex[AliasOpNo].first == i; ++AliasOpNo) {
1472       int SubIdx = CGA.ResultInstOperandIndex[AliasOpNo].second;
1473
1474       // Find out what operand from the asmparser that this MCInst operand
1475       // comes from.
1476       switch (CGA.ResultOperands[AliasOpNo].Kind) {
1477       default: assert(0 && "unexpected InstAlias operand kind");
1478       case CodeGenInstAlias::ResultOperand::K_Record: {
1479         StringRef Name = CGA.ResultOperands[AliasOpNo].getName();
1480         int SrcOperand = FindAsmOperand(Name, SubIdx);
1481         if (SrcOperand == -1)
1482           throw TGError(TheDef->getLoc(), "Instruction '" +
1483                         TheDef->getName() + "' has operand '" + OpName +
1484                         "' that doesn't appear in asm string!");
1485         unsigned NumOperands = (SubIdx == -1 ? OpInfo->MINumOperands : 1);
1486         ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand,
1487                                                         NumOperands));
1488         break;
1489       }
1490       case CodeGenInstAlias::ResultOperand::K_Imm: {
1491         int64_t ImmVal = CGA.ResultOperands[AliasOpNo].getImm();
1492         ResOperands.push_back(ResOperand::getImmOp(ImmVal));
1493         break;
1494       }
1495       case CodeGenInstAlias::ResultOperand::K_Reg: {
1496         Record *Reg = CGA.ResultOperands[AliasOpNo].getRegister();
1497         ResOperands.push_back(ResOperand::getRegOp(Reg));
1498         break;
1499       }
1500       }
1501     }
1502   }
1503 }
1504
1505 static void EmitConvertToMCInst(CodeGenTarget &Target, StringRef ClassName,
1506                                 std::vector<MatchableInfo*> &Infos,
1507                                 raw_ostream &OS) {
1508   // Write the convert function to a separate stream, so we can drop it after
1509   // the enum.
1510   std::string ConvertFnBody;
1511   raw_string_ostream CvtOS(ConvertFnBody);
1512
1513   // Function we have already generated.
1514   std::set<std::string> GeneratedFns;
1515
1516   // Start the unified conversion function.
1517   CvtOS << "bool " << Target.getName() << ClassName << "::\n";
1518   CvtOS << "ConvertToMCInst(unsigned Kind, MCInst &Inst, "
1519         << "unsigned Opcode,\n"
1520         << "                      const SmallVectorImpl<MCParsedAsmOperand*"
1521         << "> &Operands) {\n";
1522   CvtOS << "  Inst.setOpcode(Opcode);\n";
1523   CvtOS << "  switch (Kind) {\n";
1524   CvtOS << "  default:\n";
1525
1526   // Start the enum, which we will generate inline.
1527
1528   OS << "// Unified function for converting operands to MCInst instances.\n\n";
1529   OS << "enum ConversionKind {\n";
1530
1531   // TargetOperandClass - This is the target's operand class, like X86Operand.
1532   std::string TargetOperandClass = Target.getName() + "Operand";
1533
1534   for (std::vector<MatchableInfo*>::const_iterator it = Infos.begin(),
1535          ie = Infos.end(); it != ie; ++it) {
1536     MatchableInfo &II = **it;
1537
1538     // Check if we have a custom match function.
1539     std::string AsmMatchConverter =
1540       II.getResultInst()->TheDef->getValueAsString("AsmMatchConverter");
1541     if (!AsmMatchConverter.empty()) {
1542       std::string Signature = "ConvertCustom_" + AsmMatchConverter;
1543       II.ConversionFnKind = Signature;
1544
1545       // Check if we have already generated this signature.
1546       if (!GeneratedFns.insert(Signature).second)
1547         continue;
1548
1549       // If not, emit it now.  Add to the enum list.
1550       OS << "  " << Signature << ",\n";
1551
1552       CvtOS << "  case " << Signature << ":\n";
1553       CvtOS << "    return " << AsmMatchConverter
1554             << "(Inst, Opcode, Operands);\n";
1555       continue;
1556     }
1557
1558     // Build the conversion function signature.
1559     std::string Signature = "Convert";
1560     std::string CaseBody;
1561     raw_string_ostream CaseOS(CaseBody);
1562
1563     // Compute the convert enum and the case body.
1564     for (unsigned i = 0, e = II.ResOperands.size(); i != e; ++i) {
1565       const MatchableInfo::ResOperand &OpInfo = II.ResOperands[i];
1566
1567       // Generate code to populate each result operand.
1568       switch (OpInfo.Kind) {
1569       case MatchableInfo::ResOperand::RenderAsmOperand: {
1570         // This comes from something we parsed.
1571         MatchableInfo::AsmOperand &Op = II.AsmOperands[OpInfo.AsmOperandNum];
1572
1573         // Registers are always converted the same, don't duplicate the
1574         // conversion function based on them.
1575         Signature += "__";
1576         if (Op.Class->isRegisterClass())
1577           Signature += "Reg";
1578         else
1579           Signature += Op.Class->ClassName;
1580         Signature += utostr(OpInfo.MINumOperands);
1581         Signature += "_" + itostr(OpInfo.AsmOperandNum);
1582
1583         CaseOS << "    ((" << TargetOperandClass << "*)Operands["
1584                << (OpInfo.AsmOperandNum+1) << "])->" << Op.Class->RenderMethod
1585                << "(Inst, " << OpInfo.MINumOperands << ");\n";
1586         break;
1587       }
1588
1589       case MatchableInfo::ResOperand::TiedOperand: {
1590         // If this operand is tied to a previous one, just copy the MCInst
1591         // operand from the earlier one.We can only tie single MCOperand values.
1592         //assert(OpInfo.MINumOperands == 1 && "Not a singular MCOperand");
1593         unsigned TiedOp = OpInfo.TiedOperandNum;
1594         assert(i > TiedOp && "Tied operand precedes its target!");
1595         CaseOS << "    Inst.addOperand(Inst.getOperand(" << TiedOp << "));\n";
1596         Signature += "__Tie" + utostr(TiedOp);
1597         break;
1598       }
1599       case MatchableInfo::ResOperand::ImmOperand: {
1600         int64_t Val = OpInfo.ImmVal;
1601         CaseOS << "    Inst.addOperand(MCOperand::CreateImm(" << Val << "));\n";
1602         Signature += "__imm" + itostr(Val);
1603         break;
1604       }
1605       case MatchableInfo::ResOperand::RegOperand: {
1606         if (OpInfo.Register == 0) {
1607           CaseOS << "    Inst.addOperand(MCOperand::CreateReg(0));\n";
1608           Signature += "__reg0";
1609         } else {
1610           std::string N = getQualifiedName(OpInfo.Register);
1611           CaseOS << "    Inst.addOperand(MCOperand::CreateReg(" << N << "));\n";
1612           Signature += "__reg" + OpInfo.Register->getName();
1613         }
1614       }
1615       }
1616     }
1617
1618     II.ConversionFnKind = Signature;
1619
1620     // Check if we have already generated this signature.
1621     if (!GeneratedFns.insert(Signature).second)
1622       continue;
1623
1624     // If not, emit it now.  Add to the enum list.
1625     OS << "  " << Signature << ",\n";
1626
1627     CvtOS << "  case " << Signature << ":\n";
1628     CvtOS << CaseOS.str();
1629     CvtOS << "    return true;\n";
1630   }
1631
1632   // Finish the convert function.
1633
1634   CvtOS << "  }\n";
1635   CvtOS << "  return false;\n";
1636   CvtOS << "}\n\n";
1637
1638   // Finish the enum, and drop the convert function after it.
1639
1640   OS << "  NumConversionVariants\n";
1641   OS << "};\n\n";
1642
1643   OS << CvtOS.str();
1644 }
1645
1646 /// EmitMatchClassEnumeration - Emit the enumeration for match class kinds.
1647 static void EmitMatchClassEnumeration(CodeGenTarget &Target,
1648                                       std::vector<ClassInfo*> &Infos,
1649                                       raw_ostream &OS) {
1650   OS << "namespace {\n\n";
1651
1652   OS << "/// MatchClassKind - The kinds of classes which participate in\n"
1653      << "/// instruction matching.\n";
1654   OS << "enum MatchClassKind {\n";
1655   OS << "  InvalidMatchClass = 0,\n";
1656   for (std::vector<ClassInfo*>::iterator it = Infos.begin(),
1657          ie = Infos.end(); it != ie; ++it) {
1658     ClassInfo &CI = **it;
1659     OS << "  " << CI.Name << ", // ";
1660     if (CI.Kind == ClassInfo::Token) {
1661       OS << "'" << CI.ValueName << "'\n";
1662     } else if (CI.isRegisterClass()) {
1663       if (!CI.ValueName.empty())
1664         OS << "register class '" << CI.ValueName << "'\n";
1665       else
1666         OS << "derived register class\n";
1667     } else {
1668       OS << "user defined class '" << CI.ValueName << "'\n";
1669     }
1670   }
1671   OS << "  NumMatchClassKinds\n";
1672   OS << "};\n\n";
1673
1674   OS << "}\n\n";
1675 }
1676
1677 /// EmitValidateOperandClass - Emit the function to validate an operand class.
1678 static void EmitValidateOperandClass(AsmMatcherInfo &Info,
1679                                      raw_ostream &OS) {
1680   OS << "static bool validateOperandClass(MCParsedAsmOperand *GOp, "
1681      << "MatchClassKind Kind) {\n";
1682   OS << "  " << Info.Target.getName() << "Operand &Operand = *("
1683      << Info.Target.getName() << "Operand*)GOp;\n";
1684
1685   // The InvalidMatchClass is not to match any operand.
1686   OS << "  if (Kind == InvalidMatchClass)\n";
1687   OS << "    return false;\n\n";
1688
1689   // Check for Token operands first.
1690   OS << "  if (Operand.isToken())\n";
1691   OS << "    return isSubclass(matchTokenString(Operand.getToken()), Kind);"
1692      << "\n\n";
1693
1694   // Check for register operands, including sub-classes.
1695   OS << "  if (Operand.isReg()) {\n";
1696   OS << "    MatchClassKind OpKind;\n";
1697   OS << "    switch (Operand.getReg()) {\n";
1698   OS << "    default: OpKind = InvalidMatchClass; break;\n";
1699   for (std::map<Record*, ClassInfo*>::iterator
1700          it = Info.RegisterClasses.begin(), ie = Info.RegisterClasses.end();
1701        it != ie; ++it)
1702     OS << "    case " << Info.Target.getName() << "::"
1703        << it->first->getName() << ": OpKind = " << it->second->Name
1704        << "; break;\n";
1705   OS << "    }\n";
1706   OS << "    return isSubclass(OpKind, Kind);\n";
1707   OS << "  }\n\n";
1708
1709   // Check the user classes. We don't care what order since we're only
1710   // actually matching against one of them.
1711   for (std::vector<ClassInfo*>::iterator it = Info.Classes.begin(),
1712          ie = Info.Classes.end(); it != ie; ++it) {
1713     ClassInfo &CI = **it;
1714
1715     if (!CI.isUserClass())
1716       continue;
1717
1718     OS << "  // '" << CI.ClassName << "' class\n";
1719     OS << "  if (Kind == " << CI.Name
1720        << " && Operand." << CI.PredicateMethod << "()) {\n";
1721     OS << "    return true;\n";
1722     OS << "  }\n\n";
1723   }
1724
1725   OS << "  return false;\n";
1726   OS << "}\n\n";
1727 }
1728
1729 /// EmitIsSubclass - Emit the subclass predicate function.
1730 static void EmitIsSubclass(CodeGenTarget &Target,
1731                            std::vector<ClassInfo*> &Infos,
1732                            raw_ostream &OS) {
1733   OS << "/// isSubclass - Compute whether \\arg A is a subclass of \\arg B.\n";
1734   OS << "static bool isSubclass(MatchClassKind A, MatchClassKind B) {\n";
1735   OS << "  if (A == B)\n";
1736   OS << "    return true;\n\n";
1737
1738   OS << "  switch (A) {\n";
1739   OS << "  default:\n";
1740   OS << "    return false;\n";
1741   for (std::vector<ClassInfo*>::iterator it = Infos.begin(),
1742          ie = Infos.end(); it != ie; ++it) {
1743     ClassInfo &A = **it;
1744
1745     std::vector<StringRef> SuperClasses;
1746     for (std::vector<ClassInfo*>::iterator it = Infos.begin(),
1747          ie = Infos.end(); it != ie; ++it) {
1748       ClassInfo &B = **it;
1749
1750       if (&A != &B && A.isSubsetOf(B))
1751         SuperClasses.push_back(B.Name);
1752     }
1753
1754     if (SuperClasses.empty())
1755       continue;
1756
1757     OS << "\n  case " << A.Name << ":\n";
1758
1759     if (SuperClasses.size() == 1) {
1760       OS << "    return B == " << SuperClasses.back() << ";\n";
1761       continue;
1762     }
1763
1764     OS << "    switch (B) {\n";
1765     OS << "    default: return false;\n";
1766     for (unsigned i = 0, e = SuperClasses.size(); i != e; ++i)
1767       OS << "    case " << SuperClasses[i] << ": return true;\n";
1768     OS << "    }\n";
1769   }
1770   OS << "  }\n";
1771   OS << "}\n\n";
1772 }
1773
1774 /// EmitMatchTokenString - Emit the function to match a token string to the
1775 /// appropriate match class value.
1776 static void EmitMatchTokenString(CodeGenTarget &Target,
1777                                  std::vector<ClassInfo*> &Infos,
1778                                  raw_ostream &OS) {
1779   // Construct the match list.
1780   std::vector<StringMatcher::StringPair> Matches;
1781   for (std::vector<ClassInfo*>::iterator it = Infos.begin(),
1782          ie = Infos.end(); it != ie; ++it) {
1783     ClassInfo &CI = **it;
1784
1785     if (CI.Kind == ClassInfo::Token)
1786       Matches.push_back(StringMatcher::StringPair(CI.ValueName,
1787                                                   "return " + CI.Name + ";"));
1788   }
1789
1790   OS << "static MatchClassKind matchTokenString(StringRef Name) {\n";
1791
1792   StringMatcher("Name", Matches, OS).Emit();
1793
1794   OS << "  return InvalidMatchClass;\n";
1795   OS << "}\n\n";
1796 }
1797
1798 /// EmitMatchRegisterName - Emit the function to match a string to the target
1799 /// specific register enum.
1800 static void EmitMatchRegisterName(CodeGenTarget &Target, Record *AsmParser,
1801                                   raw_ostream &OS) {
1802   // Construct the match list.
1803   std::vector<StringMatcher::StringPair> Matches;
1804   const std::vector<CodeGenRegister*> &Regs =
1805     Target.getRegBank().getRegisters();
1806   for (unsigned i = 0, e = Regs.size(); i != e; ++i) {
1807     const CodeGenRegister *Reg = Regs[i];
1808     if (Reg->TheDef->getValueAsString("AsmName").empty())
1809       continue;
1810
1811     Matches.push_back(StringMatcher::StringPair(
1812                                      Reg->TheDef->getValueAsString("AsmName"),
1813                                      "return " + utostr(Reg->EnumValue) + ";"));
1814   }
1815
1816   OS << "static unsigned MatchRegisterName(StringRef Name) {\n";
1817
1818   StringMatcher("Name", Matches, OS).Emit();
1819
1820   OS << "  return 0;\n";
1821   OS << "}\n\n";
1822 }
1823
1824 /// EmitSubtargetFeatureFlagEnumeration - Emit the subtarget feature flag
1825 /// definitions.
1826 static void EmitSubtargetFeatureFlagEnumeration(AsmMatcherInfo &Info,
1827                                                 raw_ostream &OS) {
1828   OS << "// Flags for subtarget features that participate in "
1829      << "instruction matching.\n";
1830   OS << "enum SubtargetFeatureFlag {\n";
1831   for (std::map<Record*, SubtargetFeatureInfo*>::const_iterator
1832          it = Info.SubtargetFeatures.begin(),
1833          ie = Info.SubtargetFeatures.end(); it != ie; ++it) {
1834     SubtargetFeatureInfo &SFI = *it->second;
1835     OS << "  " << SFI.getEnumName() << " = (1 << " << SFI.Index << "),\n";
1836   }
1837   OS << "  Feature_None = 0\n";
1838   OS << "};\n\n";
1839 }
1840
1841 /// EmitComputeAvailableFeatures - Emit the function to compute the list of
1842 /// available features given a subtarget.
1843 static void EmitComputeAvailableFeatures(AsmMatcherInfo &Info,
1844                                          raw_ostream &OS) {
1845   std::string ClassName =
1846     Info.AsmParser->getValueAsString("AsmParserClassName");
1847
1848   OS << "unsigned " << Info.Target.getName() << ClassName << "::\n"
1849      << "ComputeAvailableFeatures(uint64_t FB) const {\n";
1850   OS << "  unsigned Features = 0;\n";
1851   for (std::map<Record*, SubtargetFeatureInfo*>::const_iterator
1852          it = Info.SubtargetFeatures.begin(),
1853          ie = Info.SubtargetFeatures.end(); it != ie; ++it) {
1854     SubtargetFeatureInfo &SFI = *it->second;
1855
1856     OS << "  if (";
1857     std::string CondStorage = SFI.TheDef->getValueAsString("AssemblerCondString");
1858     StringRef Conds = CondStorage;
1859     std::pair<StringRef,StringRef> Comma = Conds.split(',');
1860     bool First = true;
1861     do {
1862       if (!First)
1863         OS << " && ";
1864
1865       bool Neg = false;
1866       StringRef Cond = Comma.first;
1867       if (Cond[0] == '!') {
1868         Neg = true;
1869         Cond = Cond.substr(1);
1870       }
1871
1872       OS << "((FB & " << Info.Target.getName() << "::" << Cond << ")";
1873       if (Neg)
1874         OS << " == 0";
1875       else
1876         OS << " != 0";
1877       OS << ")";
1878
1879       if (Comma.second.empty())
1880         break;
1881
1882       First = false;
1883       Comma = Comma.second.split(',');
1884     } while (true);
1885
1886     OS << ")\n";
1887     OS << "    Features |= " << SFI.getEnumName() << ";\n";
1888   }
1889   OS << "  return Features;\n";
1890   OS << "}\n\n";
1891 }
1892
1893 static std::string GetAliasRequiredFeatures(Record *R,
1894                                             const AsmMatcherInfo &Info) {
1895   std::vector<Record*> ReqFeatures = R->getValueAsListOfDefs("Predicates");
1896   std::string Result;
1897   unsigned NumFeatures = 0;
1898   for (unsigned i = 0, e = ReqFeatures.size(); i != e; ++i) {
1899     SubtargetFeatureInfo *F = Info.getSubtargetFeature(ReqFeatures[i]);
1900
1901     if (F == 0)
1902       throw TGError(R->getLoc(), "Predicate '" + ReqFeatures[i]->getName() +
1903                     "' is not marked as an AssemblerPredicate!");
1904
1905     if (NumFeatures)
1906       Result += '|';
1907
1908     Result += F->getEnumName();
1909     ++NumFeatures;
1910   }
1911
1912   if (NumFeatures > 1)
1913     Result = '(' + Result + ')';
1914   return Result;
1915 }
1916
1917 /// EmitMnemonicAliases - If the target has any MnemonicAlias<> definitions,
1918 /// emit a function for them and return true, otherwise return false.
1919 static bool EmitMnemonicAliases(raw_ostream &OS, const AsmMatcherInfo &Info) {
1920   // Ignore aliases when match-prefix is set.
1921   if (!MatchPrefix.empty())
1922     return false;
1923
1924   std::vector<Record*> Aliases =
1925     Info.getRecords().getAllDerivedDefinitions("MnemonicAlias");
1926   if (Aliases.empty()) return false;
1927
1928   OS << "static void applyMnemonicAliases(StringRef &Mnemonic, "
1929         "unsigned Features) {\n";
1930
1931   // Keep track of all the aliases from a mnemonic.  Use an std::map so that the
1932   // iteration order of the map is stable.
1933   std::map<std::string, std::vector<Record*> > AliasesFromMnemonic;
1934
1935   for (unsigned i = 0, e = Aliases.size(); i != e; ++i) {
1936     Record *R = Aliases[i];
1937     AliasesFromMnemonic[R->getValueAsString("FromMnemonic")].push_back(R);
1938   }
1939
1940   // Process each alias a "from" mnemonic at a time, building the code executed
1941   // by the string remapper.
1942   std::vector<StringMatcher::StringPair> Cases;
1943   for (std::map<std::string, std::vector<Record*> >::iterator
1944        I = AliasesFromMnemonic.begin(), E = AliasesFromMnemonic.end();
1945        I != E; ++I) {
1946     const std::vector<Record*> &ToVec = I->second;
1947
1948     // Loop through each alias and emit code that handles each case.  If there
1949     // are two instructions without predicates, emit an error.  If there is one,
1950     // emit it last.
1951     std::string MatchCode;
1952     int AliasWithNoPredicate = -1;
1953
1954     for (unsigned i = 0, e = ToVec.size(); i != e; ++i) {
1955       Record *R = ToVec[i];
1956       std::string FeatureMask = GetAliasRequiredFeatures(R, Info);
1957
1958       // If this unconditionally matches, remember it for later and diagnose
1959       // duplicates.
1960       if (FeatureMask.empty()) {
1961         if (AliasWithNoPredicate != -1) {
1962           // We can't have two aliases from the same mnemonic with no predicate.
1963           PrintError(ToVec[AliasWithNoPredicate]->getLoc(),
1964                      "two MnemonicAliases with the same 'from' mnemonic!");
1965           throw TGError(R->getLoc(), "this is the other MnemonicAlias.");
1966         }
1967
1968         AliasWithNoPredicate = i;
1969         continue;
1970       }
1971       if (R->getValueAsString("ToMnemonic") == I->first)
1972         throw TGError(R->getLoc(), "MnemonicAlias to the same string");
1973
1974       if (!MatchCode.empty())
1975         MatchCode += "else ";
1976       MatchCode += "if ((Features & " + FeatureMask + ") == "+FeatureMask+")\n";
1977       MatchCode += "  Mnemonic = \"" +R->getValueAsString("ToMnemonic")+"\";\n";
1978     }
1979
1980     if (AliasWithNoPredicate != -1) {
1981       Record *R = ToVec[AliasWithNoPredicate];
1982       if (!MatchCode.empty())
1983         MatchCode += "else\n  ";
1984       MatchCode += "Mnemonic = \"" + R->getValueAsString("ToMnemonic")+"\";\n";
1985     }
1986
1987     MatchCode += "return;";
1988
1989     Cases.push_back(std::make_pair(I->first, MatchCode));
1990   }
1991
1992   StringMatcher("Mnemonic", Cases, OS).Emit();
1993   OS << "}\n\n";
1994
1995   return true;
1996 }
1997
1998 static const char *getMinimalTypeForRange(uint64_t Range) {
1999   assert(Range < 0xFFFFFFFFULL && "Enum too large");
2000   if (Range > 0xFFFF)
2001     return "uint32_t";
2002   if (Range > 0xFF)
2003     return "uint16_t";
2004   return "uint8_t";
2005 }
2006
2007 static void EmitCustomOperandParsing(raw_ostream &OS, CodeGenTarget &Target,
2008                               const AsmMatcherInfo &Info, StringRef ClassName) {
2009   // Emit the static custom operand parsing table;
2010   OS << "namespace {\n";
2011   OS << "  struct OperandMatchEntry {\n";
2012   OS << "    const char *Mnemonic;\n";
2013   OS << "    unsigned OperandMask;\n";
2014   OS << "    MatchClassKind Class;\n";
2015   OS << "    unsigned RequiredFeatures;\n";
2016   OS << "  };\n\n";
2017
2018   OS << "  // Predicate for searching for an opcode.\n";
2019   OS << "  struct LessOpcodeOperand {\n";
2020   OS << "    bool operator()(const OperandMatchEntry &LHS, StringRef RHS) {\n";
2021   OS << "      return StringRef(LHS.Mnemonic) < RHS;\n";
2022   OS << "    }\n";
2023   OS << "    bool operator()(StringRef LHS, const OperandMatchEntry &RHS) {\n";
2024   OS << "      return LHS < StringRef(RHS.Mnemonic);\n";
2025   OS << "    }\n";
2026   OS << "    bool operator()(const OperandMatchEntry &LHS,";
2027   OS << " const OperandMatchEntry &RHS) {\n";
2028   OS << "      return StringRef(LHS.Mnemonic) < StringRef(RHS.Mnemonic);\n";
2029   OS << "    }\n";
2030   OS << "  };\n";
2031
2032   OS << "} // end anonymous namespace.\n\n";
2033
2034   OS << "static const OperandMatchEntry OperandMatchTable["
2035      << Info.OperandMatchInfo.size() << "] = {\n";
2036
2037   OS << "  /* Mnemonic, Operand List Mask, Operand Class, Features */\n";
2038   for (std::vector<OperandMatchEntry>::const_iterator it =
2039        Info.OperandMatchInfo.begin(), ie = Info.OperandMatchInfo.end();
2040        it != ie; ++it) {
2041     const OperandMatchEntry &OMI = *it;
2042     const MatchableInfo &II = *OMI.MI;
2043
2044     OS << "  { \"" << II.Mnemonic << "\""
2045        << ", " << OMI.OperandMask;
2046
2047     OS << " /* ";
2048     bool printComma = false;
2049     for (int i = 0, e = 31; i !=e; ++i)
2050       if (OMI.OperandMask & (1 << i)) {
2051         if (printComma)
2052           OS << ", ";
2053         OS << i;
2054         printComma = true;
2055       }
2056     OS << " */";
2057
2058     OS << ", " << OMI.CI->Name
2059        << ", ";
2060
2061     // Write the required features mask.
2062     if (!II.RequiredFeatures.empty()) {
2063       for (unsigned i = 0, e = II.RequiredFeatures.size(); i != e; ++i) {
2064         if (i) OS << "|";
2065         OS << II.RequiredFeatures[i]->getEnumName();
2066       }
2067     } else
2068       OS << "0";
2069     OS << " },\n";
2070   }
2071   OS << "};\n\n";
2072
2073   // Emit the operand class switch to call the correct custom parser for
2074   // the found operand class.
2075   OS << Target.getName() << ClassName << "::OperandMatchResultTy "
2076      << Target.getName() << ClassName << "::\n"
2077      << "tryCustomParseOperand(SmallVectorImpl<MCParsedAsmOperand*>"
2078      << " &Operands,\n                      unsigned MCK) {\n\n"
2079      << "  switch(MCK) {\n";
2080
2081   for (std::vector<ClassInfo*>::const_iterator it = Info.Classes.begin(),
2082        ie = Info.Classes.end(); it != ie; ++it) {
2083     ClassInfo *CI = *it;
2084     if (CI->ParserMethod.empty())
2085       continue;
2086     OS << "  case " << CI->Name << ":\n"
2087        << "    return " << CI->ParserMethod << "(Operands);\n";
2088   }
2089
2090   OS << "  default:\n";
2091   OS << "    return MatchOperand_NoMatch;\n";
2092   OS << "  }\n";
2093   OS << "  return MatchOperand_NoMatch;\n";
2094   OS << "}\n\n";
2095
2096   // Emit the static custom operand parser. This code is very similar with
2097   // the other matcher. Also use MatchResultTy here just in case we go for
2098   // a better error handling.
2099   OS << Target.getName() << ClassName << "::OperandMatchResultTy "
2100      << Target.getName() << ClassName << "::\n"
2101      << "MatchOperandParserImpl(SmallVectorImpl<MCParsedAsmOperand*>"
2102      << " &Operands,\n                       StringRef Mnemonic) {\n";
2103
2104   // Emit code to get the available features.
2105   OS << "  // Get the current feature set.\n";
2106   OS << "  unsigned AvailableFeatures = getAvailableFeatures();\n\n";
2107
2108   OS << "  // Get the next operand index.\n";
2109   OS << "  unsigned NextOpNum = Operands.size()-1;\n";
2110
2111   // Emit code to search the table.
2112   OS << "  // Search the table.\n";
2113   OS << "  std::pair<const OperandMatchEntry*, const OperandMatchEntry*>";
2114   OS << " MnemonicRange =\n";
2115   OS << "    std::equal_range(OperandMatchTable, OperandMatchTable+"
2116      << Info.OperandMatchInfo.size() << ", Mnemonic,\n"
2117      << "                     LessOpcodeOperand());\n\n";
2118
2119   OS << "  if (MnemonicRange.first == MnemonicRange.second)\n";
2120   OS << "    return MatchOperand_NoMatch;\n\n";
2121
2122   OS << "  for (const OperandMatchEntry *it = MnemonicRange.first,\n"
2123      << "       *ie = MnemonicRange.second; it != ie; ++it) {\n";
2124
2125   OS << "    // equal_range guarantees that instruction mnemonic matches.\n";
2126   OS << "    assert(Mnemonic == it->Mnemonic);\n\n";
2127
2128   // Emit check that the required features are available.
2129   OS << "    // check if the available features match\n";
2130   OS << "    if ((AvailableFeatures & it->RequiredFeatures) "
2131      << "!= it->RequiredFeatures) {\n";
2132   OS << "      continue;\n";
2133   OS << "    }\n\n";
2134
2135   // Emit check to ensure the operand number matches.
2136   OS << "    // check if the operand in question has a custom parser.\n";
2137   OS << "    if (!(it->OperandMask & (1 << NextOpNum)))\n";
2138   OS << "      continue;\n\n";
2139
2140   // Emit call to the custom parser method
2141   OS << "    // call custom parse method to handle the operand\n";
2142   OS << "    OperandMatchResultTy Result = ";
2143   OS << "tryCustomParseOperand(Operands, it->Class);\n";
2144   OS << "    if (Result != MatchOperand_NoMatch)\n";
2145   OS << "      return Result;\n";
2146   OS << "  }\n\n";
2147
2148   OS << "  // Okay, we had no match.\n";
2149   OS << "  return MatchOperand_NoMatch;\n";
2150   OS << "}\n\n";
2151 }
2152
2153 void AsmMatcherEmitter::run(raw_ostream &OS) {
2154   CodeGenTarget Target(Records);
2155   Record *AsmParser = Target.getAsmParser();
2156   std::string ClassName = AsmParser->getValueAsString("AsmParserClassName");
2157
2158   // Compute the information on the instructions to match.
2159   AsmMatcherInfo Info(AsmParser, Target, Records);
2160   Info.BuildInfo();
2161
2162   // Sort the instruction table using the partial order on classes. We use
2163   // stable_sort to ensure that ambiguous instructions are still
2164   // deterministically ordered.
2165   std::stable_sort(Info.Matchables.begin(), Info.Matchables.end(),
2166                    less_ptr<MatchableInfo>());
2167
2168   DEBUG_WITH_TYPE("instruction_info", {
2169       for (std::vector<MatchableInfo*>::iterator
2170              it = Info.Matchables.begin(), ie = Info.Matchables.end();
2171            it != ie; ++it)
2172         (*it)->dump();
2173     });
2174
2175   // Check for ambiguous matchables.
2176   DEBUG_WITH_TYPE("ambiguous_instrs", {
2177     unsigned NumAmbiguous = 0;
2178     for (unsigned i = 0, e = Info.Matchables.size(); i != e; ++i) {
2179       for (unsigned j = i + 1; j != e; ++j) {
2180         MatchableInfo &A = *Info.Matchables[i];
2181         MatchableInfo &B = *Info.Matchables[j];
2182
2183         if (A.CouldMatchAmbiguouslyWith(B)) {
2184           errs() << "warning: ambiguous matchables:\n";
2185           A.dump();
2186           errs() << "\nis incomparable with:\n";
2187           B.dump();
2188           errs() << "\n\n";
2189           ++NumAmbiguous;
2190         }
2191       }
2192     }
2193     if (NumAmbiguous)
2194       errs() << "warning: " << NumAmbiguous
2195              << " ambiguous matchables!\n";
2196   });
2197
2198   // Compute the information on the custom operand parsing.
2199   Info.BuildOperandMatchInfo();
2200
2201   // Write the output.
2202
2203   EmitSourceFileHeader("Assembly Matcher Source Fragment", OS);
2204
2205   // Information for the class declaration.
2206   OS << "\n#ifdef GET_ASSEMBLER_HEADER\n";
2207   OS << "#undef GET_ASSEMBLER_HEADER\n";
2208   OS << "  // This should be included into the middle of the declaration of\n";
2209   OS << "  // your subclasses implementation of MCTargetAsmParser.\n";
2210   OS << "  unsigned ComputeAvailableFeatures(uint64_t FeatureBits) const;\n";
2211   OS << "  bool ConvertToMCInst(unsigned Kind, MCInst &Inst, "
2212      << "unsigned Opcode,\n"
2213      << "                       const SmallVectorImpl<MCParsedAsmOperand*> "
2214      << "&Operands);\n";
2215   OS << "  bool MnemonicIsValid(StringRef Mnemonic);\n";
2216   OS << "  unsigned MatchInstructionImpl(\n";
2217   OS << "    const SmallVectorImpl<MCParsedAsmOperand*> &Operands,\n";
2218   OS << "    MCInst &Inst, unsigned &ErrorInfo);\n";
2219
2220   if (Info.OperandMatchInfo.size()) {
2221     OS << "\n  enum OperandMatchResultTy {\n";
2222     OS << "    MatchOperand_Success,    // operand matched successfully\n";
2223     OS << "    MatchOperand_NoMatch,    // operand did not match\n";
2224     OS << "    MatchOperand_ParseFail   // operand matched but had errors\n";
2225     OS << "  };\n";
2226     OS << "  OperandMatchResultTy MatchOperandParserImpl(\n";
2227     OS << "    SmallVectorImpl<MCParsedAsmOperand*> &Operands,\n";
2228     OS << "    StringRef Mnemonic);\n";
2229
2230     OS << "  OperandMatchResultTy tryCustomParseOperand(\n";
2231     OS << "    SmallVectorImpl<MCParsedAsmOperand*> &Operands,\n";
2232     OS << "    unsigned MCK);\n\n";
2233   }
2234
2235   OS << "#endif // GET_ASSEMBLER_HEADER_INFO\n\n";
2236
2237   OS << "\n#ifdef GET_REGISTER_MATCHER\n";
2238   OS << "#undef GET_REGISTER_MATCHER\n\n";
2239
2240   // Emit the subtarget feature enumeration.
2241   EmitSubtargetFeatureFlagEnumeration(Info, OS);
2242
2243   // Emit the function to match a register name to number.
2244   EmitMatchRegisterName(Target, AsmParser, OS);
2245
2246   OS << "#endif // GET_REGISTER_MATCHER\n\n";
2247
2248
2249   OS << "\n#ifdef GET_MATCHER_IMPLEMENTATION\n";
2250   OS << "#undef GET_MATCHER_IMPLEMENTATION\n\n";
2251
2252   // Generate the function that remaps for mnemonic aliases.
2253   bool HasMnemonicAliases = EmitMnemonicAliases(OS, Info);
2254
2255   // Generate the unified function to convert operands into an MCInst.
2256   EmitConvertToMCInst(Target, ClassName, Info.Matchables, OS);
2257
2258   // Emit the enumeration for classes which participate in matching.
2259   EmitMatchClassEnumeration(Target, Info.Classes, OS);
2260
2261   // Emit the routine to match token strings to their match class.
2262   EmitMatchTokenString(Target, Info.Classes, OS);
2263
2264   // Emit the subclass predicate routine.
2265   EmitIsSubclass(Target, Info.Classes, OS);
2266
2267   // Emit the routine to validate an operand against a match class.
2268   EmitValidateOperandClass(Info, OS);
2269
2270   // Emit the available features compute function.
2271   EmitComputeAvailableFeatures(Info, OS);
2272
2273
2274   size_t MaxNumOperands = 0;
2275   for (std::vector<MatchableInfo*>::const_iterator it =
2276          Info.Matchables.begin(), ie = Info.Matchables.end();
2277        it != ie; ++it)
2278     MaxNumOperands = std::max(MaxNumOperands, (*it)->AsmOperands.size());
2279
2280   // Emit the static match table; unused classes get initalized to 0 which is
2281   // guaranteed to be InvalidMatchClass.
2282   //
2283   // FIXME: We can reduce the size of this table very easily. First, we change
2284   // it so that store the kinds in separate bit-fields for each index, which
2285   // only needs to be the max width used for classes at that index (we also need
2286   // to reject based on this during classification). If we then make sure to
2287   // order the match kinds appropriately (putting mnemonics last), then we
2288   // should only end up using a few bits for each class, especially the ones
2289   // following the mnemonic.
2290   OS << "namespace {\n";
2291   OS << "  struct MatchEntry {\n";
2292   OS << "    unsigned Opcode;\n";
2293   OS << "    const char *Mnemonic;\n";
2294   OS << "    " << getMinimalTypeForRange(Info.Matchables.size())
2295                << " ConvertFn;\n";
2296   OS << "    " << getMinimalTypeForRange(Info.Classes.size())
2297                << " Classes[" << MaxNumOperands << "];\n";
2298   OS << "    " << getMinimalTypeForRange(1ULL << Info.SubtargetFeatures.size())
2299                << " RequiredFeatures;\n";
2300   OS << "  };\n\n";
2301
2302   OS << "  // Predicate for searching for an opcode.\n";
2303   OS << "  struct LessOpcode {\n";
2304   OS << "    bool operator()(const MatchEntry &LHS, StringRef RHS) {\n";
2305   OS << "      return StringRef(LHS.Mnemonic) < RHS;\n";
2306   OS << "    }\n";
2307   OS << "    bool operator()(StringRef LHS, const MatchEntry &RHS) {\n";
2308   OS << "      return LHS < StringRef(RHS.Mnemonic);\n";
2309   OS << "    }\n";
2310   OS << "    bool operator()(const MatchEntry &LHS, const MatchEntry &RHS) {\n";
2311   OS << "      return StringRef(LHS.Mnemonic) < StringRef(RHS.Mnemonic);\n";
2312   OS << "    }\n";
2313   OS << "  };\n";
2314
2315   OS << "} // end anonymous namespace.\n\n";
2316
2317   OS << "static const MatchEntry MatchTable["
2318      << Info.Matchables.size() << "] = {\n";
2319
2320   for (std::vector<MatchableInfo*>::const_iterator it =
2321        Info.Matchables.begin(), ie = Info.Matchables.end();
2322        it != ie; ++it) {
2323     MatchableInfo &II = **it;
2324
2325     OS << "  { " << Target.getName() << "::"
2326        << II.getResultInst()->TheDef->getName() << ", \"" << II.Mnemonic << "\""
2327        << ", " << II.ConversionFnKind << ", { ";
2328     for (unsigned i = 0, e = II.AsmOperands.size(); i != e; ++i) {
2329       MatchableInfo::AsmOperand &Op = II.AsmOperands[i];
2330
2331       if (i) OS << ", ";
2332       OS << Op.Class->Name;
2333     }
2334     OS << " }, ";
2335
2336     // Write the required features mask.
2337     if (!II.RequiredFeatures.empty()) {
2338       for (unsigned i = 0, e = II.RequiredFeatures.size(); i != e; ++i) {
2339         if (i) OS << "|";
2340         OS << II.RequiredFeatures[i]->getEnumName();
2341       }
2342     } else
2343       OS << "0";
2344
2345     OS << "},\n";
2346   }
2347
2348   OS << "};\n\n";
2349
2350   // A method to determine if a mnemonic is in the list.
2351   OS << "bool " << Target.getName() << ClassName << "::\n"
2352      << "MnemonicIsValid(StringRef Mnemonic) {\n";
2353   OS << "  // Search the table.\n";
2354   OS << "  std::pair<const MatchEntry*, const MatchEntry*> MnemonicRange =\n";
2355   OS << "    std::equal_range(MatchTable, MatchTable+"
2356      << Info.Matchables.size() << ", Mnemonic, LessOpcode());\n";
2357   OS << "  return MnemonicRange.first != MnemonicRange.second;\n";
2358   OS << "}\n\n";
2359
2360   // Finally, build the match function.
2361   OS << "unsigned "
2362      << Target.getName() << ClassName << "::\n"
2363      << "MatchInstructionImpl(const SmallVectorImpl<MCParsedAsmOperand*>"
2364      << " &Operands,\n";
2365   OS << "                     MCInst &Inst, unsigned &ErrorInfo) {\n";
2366
2367   // Emit code to get the available features.
2368   OS << "  // Get the current feature set.\n";
2369   OS << "  unsigned AvailableFeatures = getAvailableFeatures();\n\n";
2370
2371   OS << "  // Get the instruction mnemonic, which is the first token.\n";
2372   OS << "  StringRef Mnemonic = ((" << Target.getName()
2373      << "Operand*)Operands[0])->getToken();\n\n";
2374
2375   if (HasMnemonicAliases) {
2376     OS << "  // Process all MnemonicAliases to remap the mnemonic.\n";
2377     OS << "  applyMnemonicAliases(Mnemonic, AvailableFeatures);\n\n";
2378   }
2379
2380   // Emit code to compute the class list for this operand vector.
2381   OS << "  // Eliminate obvious mismatches.\n";
2382   OS << "  if (Operands.size() > " << (MaxNumOperands+1) << ") {\n";
2383   OS << "    ErrorInfo = " << (MaxNumOperands+1) << ";\n";
2384   OS << "    return Match_InvalidOperand;\n";
2385   OS << "  }\n\n";
2386
2387   OS << "  // Some state to try to produce better error messages.\n";
2388   OS << "  bool HadMatchOtherThanFeatures = false;\n";
2389   OS << "  bool HadMatchOtherThanPredicate = false;\n";
2390   OS << "  unsigned RetCode = Match_InvalidOperand;\n";
2391   OS << "  // Set ErrorInfo to the operand that mismatches if it is\n";
2392   OS << "  // wrong for all instances of the instruction.\n";
2393   OS << "  ErrorInfo = ~0U;\n";
2394
2395   // Emit code to search the table.
2396   OS << "  // Search the table.\n";
2397   OS << "  std::pair<const MatchEntry*, const MatchEntry*> MnemonicRange =\n";
2398   OS << "    std::equal_range(MatchTable, MatchTable+"
2399      << Info.Matchables.size() << ", Mnemonic, LessOpcode());\n\n";
2400
2401   OS << "  // Return a more specific error code if no mnemonics match.\n";
2402   OS << "  if (MnemonicRange.first == MnemonicRange.second)\n";
2403   OS << "    return Match_MnemonicFail;\n\n";
2404
2405   OS << "  for (const MatchEntry *it = MnemonicRange.first, "
2406      << "*ie = MnemonicRange.second;\n";
2407   OS << "       it != ie; ++it) {\n";
2408
2409   OS << "    // equal_range guarantees that instruction mnemonic matches.\n";
2410   OS << "    assert(Mnemonic == it->Mnemonic);\n";
2411
2412   // Emit check that the subclasses match.
2413   OS << "    bool OperandsValid = true;\n";
2414   OS << "    for (unsigned i = 0; i != " << MaxNumOperands << "; ++i) {\n";
2415   OS << "      if (i + 1 >= Operands.size()) {\n";
2416   OS << "        OperandsValid = (it->Classes[i] == " <<"InvalidMatchClass);\n";
2417   OS << "        break;\n";
2418   OS << "      }\n";
2419   OS << "      if (validateOperandClass(Operands[i+1], "
2420                                        "(MatchClassKind)it->Classes[i]))\n";
2421   OS << "        continue;\n";
2422   OS << "      // If this operand is broken for all of the instances of this\n";
2423   OS << "      // mnemonic, keep track of it so we can report loc info.\n";
2424   OS << "      if (it == MnemonicRange.first || ErrorInfo <= i+1)\n";
2425   OS << "        ErrorInfo = i+1;\n";
2426   OS << "      // Otherwise, just reject this instance of the mnemonic.\n";
2427   OS << "      OperandsValid = false;\n";
2428   OS << "      break;\n";
2429   OS << "    }\n\n";
2430
2431   OS << "    if (!OperandsValid) continue;\n";
2432
2433   // Emit check that the required features are available.
2434   OS << "    if ((AvailableFeatures & it->RequiredFeatures) "
2435      << "!= it->RequiredFeatures) {\n";
2436   OS << "      HadMatchOtherThanFeatures = true;\n";
2437   OS << "      continue;\n";
2438   OS << "    }\n";
2439   OS << "\n";
2440   OS << "    // We have selected a definite instruction, convert the parsed\n"
2441      << "    // operands into the appropriate MCInst.\n";
2442   OS << "    if (!ConvertToMCInst(it->ConvertFn, Inst,\n"
2443      << "                         it->Opcode, Operands))\n";
2444   OS << "      return Match_ConversionFail;\n";
2445   OS << "\n";
2446
2447   // Verify the instruction with the target-specific match predicate function.
2448   OS << "    // We have a potential match. Check the target predicate to\n"
2449      << "    // handle any context sensitive constraints.\n"
2450      << "    unsigned MatchResult;\n"
2451      << "    if ((MatchResult = checkTargetMatchPredicate(Inst)) !="
2452      << " Match_Success) {\n"
2453      << "      Inst.clear();\n"
2454      << "      RetCode = MatchResult;\n"
2455      << "      HadMatchOtherThanPredicate = true;\n"
2456      << "      continue;\n"
2457      << "    }\n\n";
2458
2459   // Call the post-processing function, if used.
2460   std::string InsnCleanupFn =
2461     AsmParser->getValueAsString("AsmParserInstCleanup");
2462   if (!InsnCleanupFn.empty())
2463     OS << "    " << InsnCleanupFn << "(Inst);\n";
2464
2465   OS << "    return Match_Success;\n";
2466   OS << "  }\n\n";
2467
2468   OS << "  // Okay, we had no match.  Try to return a useful error code.\n";
2469   OS << "  if (HadMatchOtherThanPredicate || !HadMatchOtherThanFeatures)";
2470   OS << " return RetCode;\n";
2471   OS << "  return Match_MissingFeature;\n";
2472   OS << "}\n\n";
2473
2474   if (Info.OperandMatchInfo.size())
2475     EmitCustomOperandParsing(OS, Target, Info, ClassName);
2476
2477   OS << "#endif // GET_MATCHER_IMPLEMENTATION\n\n";
2478 }