Make sure to initialize the TheDef field!
[oota-llvm.git] / utils / TableGen / InstrInfoEmitter.cpp
1 //===- InstrInfoEmitter.cpp - Generate a Instruction Set Desc. ------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This tablegen backend is responsible for emitting a description of the target
11 // instruction set for the code generator.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "InstrInfoEmitter.h"
16 #include "CodeGenTarget.h"
17 #include "Record.h"
18 #include <algorithm>
19 using namespace llvm;
20
21 // runEnums - Print out enum values for all of the instructions.
22 void InstrInfoEmitter::runEnums(std::ostream &OS) {
23   EmitSourceFileHeader("Target Instruction Enum Values", OS);
24   OS << "namespace llvm {\n\n";
25
26   CodeGenTarget Target;
27
28   // We must emit the PHI opcode first...
29   Record *InstrInfo = Target.getInstructionSet();
30
31   std::string Namespace = Target.inst_begin()->second.Namespace;
32
33   if (!Namespace.empty())
34     OS << "namespace " << Namespace << " {\n";
35   OS << "  enum {\n";
36
37   std::vector<const CodeGenInstruction*> NumberedInstructions;
38   Target.getInstructionsByEnumValue(NumberedInstructions);
39
40   for (unsigned i = 0, e = NumberedInstructions.size(); i != e; ++i) {
41     OS << "    " << NumberedInstructions[i]->TheDef->getName()
42        << ", \t// " << i << "\n";
43   }
44   OS << "    INSTRUCTION_LIST_END\n";
45   OS << "  };\n";
46   if (!Namespace.empty())
47     OS << "}\n";
48   OS << "} // End llvm namespace \n";
49 }
50
51 void InstrInfoEmitter::printDefList(const std::vector<Record*> &Uses,
52                                     unsigned Num, std::ostream &OS) const {
53   OS << "static const unsigned ImplicitList" << Num << "[] = { ";
54   for (unsigned i = 0, e = Uses.size(); i != e; ++i)
55     OS << getQualifiedName(Uses[i]) << ", ";
56   OS << "0 };\n";
57 }
58
59 static std::vector<Record*> GetOperandInfo(const CodeGenInstruction &Inst) {
60   std::vector<Record*> Result;
61   if (Inst.hasVariableNumberOfOperands)
62     return Result;  // No info for variable operand instrs.
63
64   for (unsigned i = 0, e = Inst.OperandList.size(); i != e; ++i) {
65     if (Inst.OperandList[i].Rec->isSubClassOf("RegisterClass")) {
66       Result.push_back(Inst.OperandList[i].Rec);
67     } else {
68       // This might be a multiple operand thing.
69       // Targets like X86 have registers in their multi-operand operands.
70       DagInit *MIOI = Inst.OperandList[i].MIOperandInfo;
71       unsigned NumDefs = MIOI->getNumArgs();
72       for (unsigned j = 0, e = Inst.OperandList[i].MINumOperands; j != e; ++j) {
73         if (NumDefs <= j) {
74           Result.push_back(0);
75         } else {
76           DefInit *Def = dynamic_cast<DefInit*>(MIOI->getArg(j));
77           Result.push_back(Def ? Def->getDef() : 0);
78         }
79       }
80     }
81   }
82   return Result;
83 }
84
85
86 // run - Emit the main instruction description records for the target...
87 void InstrInfoEmitter::run(std::ostream &OS) {
88   GatherItinClasses();
89
90   EmitSourceFileHeader("Target Instruction Descriptors", OS);
91   OS << "namespace llvm {\n\n";
92
93   CodeGenTarget Target;
94   const std::string &TargetName = Target.getName();
95   Record *InstrInfo = Target.getInstructionSet();
96
97   // Emit empty implicit uses and defs lists
98   OS << "static const unsigned EmptyImpList[] = { 0 };\n";
99
100   // Keep track of all of the def lists we have emitted already.
101   std::map<std::vector<Record*>, unsigned> EmittedLists;
102   unsigned ListNumber = 0;
103  
104   // Emit all of the instruction's implicit uses and defs.
105   for (CodeGenTarget::inst_iterator II = Target.inst_begin(),
106          E = Target.inst_end(); II != E; ++II) {
107     Record *Inst = II->second.TheDef;
108     std::vector<Record*> Uses = Inst->getValueAsListOfDefs("Uses");
109     if (!Uses.empty()) {
110       unsigned &IL = EmittedLists[Uses];
111       if (!IL) printDefList(Uses, IL = ++ListNumber, OS);
112     }
113     std::vector<Record*> Defs = Inst->getValueAsListOfDefs("Defs");
114     if (!Defs.empty()) {
115       unsigned &IL = EmittedLists[Defs];
116       if (!IL) printDefList(Defs, IL = ++ListNumber, OS);
117     }
118   }
119
120   std::map<std::vector<Record*>, unsigned> OperandInfosEmitted;
121   unsigned OperandListNum = 0;
122   OperandInfosEmitted[std::vector<Record*>()] = ++OperandListNum;
123   
124   // Emit all of the operand info records.
125   OS << "\n";
126   for (CodeGenTarget::inst_iterator II = Target.inst_begin(),
127        E = Target.inst_end(); II != E; ++II) {
128     std::vector<Record*> OperandInfo = GetOperandInfo(II->second);
129     unsigned &N = OperandInfosEmitted[OperandInfo];
130     if (N == 0) {
131       N = ++OperandListNum;
132       OS << "static const TargetOperandInfo OperandInfo" << N << "[] = { ";
133       for (unsigned i = 0, e = OperandInfo.size(); i != e; ++i) {
134         Record *RC = OperandInfo[i];
135         // FIXME: We only care about register operands for now.
136         if (RC && RC->isSubClassOf("RegisterClass")) {
137           OS << "{ &" << getQualifiedName(RC) << "RegClass }, ";
138         } else {
139           OS << "{ 0 }, ";
140         }
141       }
142       OS << "};\n";
143     }
144   }
145   
146   // Emit all of the TargetInstrDescriptor records in their ENUM ordering.
147   //
148   OS << "\nstatic const TargetInstrDescriptor " << TargetName
149      << "Insts[] = {\n";
150   std::vector<const CodeGenInstruction*> NumberedInstructions;
151   Target.getInstructionsByEnumValue(NumberedInstructions);
152
153   for (unsigned i = 0, e = NumberedInstructions.size(); i != e; ++i)
154     emitRecord(*NumberedInstructions[i], i, InstrInfo, EmittedLists,
155                OperandInfosEmitted, OS);
156   OS << "};\n";
157   OS << "} // End llvm namespace \n";
158 }
159
160 void InstrInfoEmitter::emitRecord(const CodeGenInstruction &Inst, unsigned Num,
161                                   Record *InstrInfo,
162                          std::map<std::vector<Record*>, unsigned> &EmittedLists,
163                                std::map<std::vector<Record*>, unsigned> &OpInfo,
164                                   std::ostream &OS) {
165   int NumOperands;
166   if (Inst.hasVariableNumberOfOperands)
167     NumOperands = -1;
168   else if (!Inst.OperandList.empty())
169     // Each logical operand can be multiple MI operands.
170     NumOperands = Inst.OperandList.back().MIOperandNo +
171                   Inst.OperandList.back().MINumOperands;
172   else
173     NumOperands = 0;
174   
175   OS << "  { \"";
176   if (Inst.Name.empty())
177     OS << Inst.TheDef->getName();
178   else
179     OS << Inst.Name;
180   
181   unsigned ItinClass = !IsItineraries ? 0 :
182             ItinClassNumber(Inst.TheDef->getValueAsDef("Itinerary")->getName());
183   
184   OS << "\",\t" << NumOperands << ", -1, 0, false, 0, 0, "
185      << ItinClass
186      << ", 0";
187
188   // Emit all of the target indepedent flags...
189   if (Inst.isReturn)     OS << "|M_RET_FLAG";
190   if (Inst.isBranch)     OS << "|M_BRANCH_FLAG";
191   if (Inst.isBarrier)    OS << "|M_BARRIER_FLAG";
192   if (Inst.hasDelaySlot) OS << "|M_DELAY_SLOT_FLAG";
193   if (Inst.isCall)       OS << "|M_CALL_FLAG";
194   if (Inst.isLoad)       OS << "|M_LOAD_FLAG";
195   if (Inst.isStore)      OS << "|M_STORE_FLAG";
196   if (Inst.isTwoAddress) OS << "|M_2_ADDR_FLAG";
197   if (Inst.isConvertibleToThreeAddress) OS << "|M_CONVERTIBLE_TO_3_ADDR";
198   if (Inst.isCommutable) OS << "|M_COMMUTABLE";
199   if (Inst.isTerminator) OS << "|M_TERMINATOR_FLAG";
200   if (Inst.usesCustomDAGSchedInserter)
201     OS << "|M_USES_CUSTOM_DAG_SCHED_INSERTION";
202   OS << ", 0";
203
204   // Emit all of the target-specific flags...
205   ListInit *LI    = InstrInfo->getValueAsListInit("TSFlagsFields");
206   ListInit *Shift = InstrInfo->getValueAsListInit("TSFlagsShifts");
207   if (LI->getSize() != Shift->getSize())
208     throw "Lengths of " + InstrInfo->getName() +
209           ":(TargetInfoFields, TargetInfoPositions) must be equal!";
210
211   for (unsigned i = 0, e = LI->getSize(); i != e; ++i)
212     emitShiftedValue(Inst.TheDef, dynamic_cast<StringInit*>(LI->getElement(i)),
213                      dynamic_cast<IntInit*>(Shift->getElement(i)), OS);
214
215   OS << ", ";
216
217   // Emit the implicit uses and defs lists...
218   std::vector<Record*> UseList = Inst.TheDef->getValueAsListOfDefs("Uses");
219   if (UseList.empty())
220     OS << "EmptyImpList, ";
221   else
222     OS << "ImplicitList" << EmittedLists[UseList] << ", ";
223
224   std::vector<Record*> DefList = Inst.TheDef->getValueAsListOfDefs("Defs");
225   if (DefList.empty())
226     OS << "EmptyImpList, ";
227   else
228     OS << "ImplicitList" << EmittedLists[DefList] << ", ";
229
230   // Emit the operand info.
231   std::vector<Record*> OperandInfo = GetOperandInfo(Inst);
232   if (OperandInfo.empty())
233     OS << "0";
234   else
235     OS << "OperandInfo" << OpInfo[OperandInfo];
236   
237   OS << " },  // Inst #" << Num << " = " << Inst.TheDef->getName() << "\n";
238 }
239
240 struct LessRecord {
241   bool operator()(const Record *Rec1, const Record *Rec2) const {
242     return Rec1->getName() < Rec2->getName();
243   }
244 };
245 void InstrInfoEmitter::GatherItinClasses() {
246   std::vector<Record*> DefList =
247                           Records.getAllDerivedDefinitions("InstrItinClass");
248   IsItineraries = !DefList.empty();
249   
250   if (!IsItineraries) return;
251   
252   std::sort(DefList.begin(), DefList.end(), LessRecord());
253
254   for (unsigned i = 0, N = DefList.size(); i < N; i++) {
255     Record *Def = DefList[i];
256     ItinClassMap[Def->getName()] = i;
257   }
258 }  
259   
260 unsigned InstrInfoEmitter::ItinClassNumber(std::string ItinName) {
261   return ItinClassMap[ItinName];
262 }
263
264 void InstrInfoEmitter::emitShiftedValue(Record *R, StringInit *Val,
265                                         IntInit *ShiftInt, std::ostream &OS) {
266   if (Val == 0 || ShiftInt == 0)
267     throw std::string("Illegal value or shift amount in TargetInfo*!");
268   RecordVal *RV = R->getValue(Val->getValue());
269   int Shift = ShiftInt->getValue();
270
271   if (RV == 0 || RV->getValue() == 0) {
272     // This isn't an error if this is a builtin instruction.
273     if (R->getName() != "PHI" && R->getName() != "INLINEASM")
274       throw R->getName() + " doesn't have a field named '" + 
275             Val->getValue() + "'!";
276     return;
277   }
278
279   Init *Value = RV->getValue();
280   if (BitInit *BI = dynamic_cast<BitInit*>(Value)) {
281     if (BI->getValue()) OS << "|(1<<" << Shift << ")";
282     return;
283   } else if (BitsInit *BI = dynamic_cast<BitsInit*>(Value)) {
284     // Convert the Bits to an integer to print...
285     Init *I = BI->convertInitializerTo(new IntRecTy());
286     if (I)
287       if (IntInit *II = dynamic_cast<IntInit*>(I)) {
288         if (II->getValue()) {
289           if (Shift)
290             OS << "|(" << II->getValue() << "<<" << Shift << ")";
291           else
292             OS << "|" << II->getValue();
293         }
294         return;
295       }
296
297   } else if (IntInit *II = dynamic_cast<IntInit*>(Value)) {
298     if (II->getValue()) {
299       if (Shift)
300         OS << "|(" << II->getValue() << "<<" << Shift << ")";
301       else
302         OS << II->getValue();
303     }
304     return;
305   }
306
307   std::cerr << "Unhandled initializer: " << *Val << "\n";
308   throw "In record '" + R->getName() + "' for TSFlag emission.";
309 }
310