The ARM disassembler did not handle the alignment correctly for VLD*DUP* instructions
[oota-llvm.git] / test / CodeGen / ARM / 2009-07-01-CommuteBug.ll
index 5c0e5fa57b9fd3265097ce5389a5b692f988da3e..f0d79ce25c970f3a39edfab47067f202213cde8c 100644 (file)
@@ -4,7 +4,7 @@
 @II = external global i32*             ; <i32**> [#uses=1]
 @JJ = external global i32*             ; <i32**> [#uses=1]
 
-define arm_apcscc void @SIM(i8* %A, i8* %B, i32 %M, i32 %N, i32 %K, [256 x i32]* %V, i32 %Q, i32 %R, i32 %nseq) nounwind {
+define void @SIM(i8* %A, i8* %B, i32 %M, i32 %N, i32 %K, [256 x i32]* %V, i32 %Q, i32 %R, i32 %nseq) nounwind {
 entry:
        br i1 undef, label %bb5, label %bb