Temporarily disable Hexagon tests. They are failing on OS X
[oota-llvm.git] / test / CodeGen / ARM / fparith.ll
index 7210eee9ddd87fd32fbcdfb560a0c31ff8181eb2..ce6d6b29e9d559017e964f6cb802535b74cd27bb 100644 (file)
-; RUN: llvm-as < %s | llc -march=arm &&
-; RUN: llvm-as < %s | llc -march=arm | grep fadds &&
-; RUN: llvm-as < %s | llc -march=arm | grep faddd &&
-; RUN: llvm-as < %s | llc -march=arm | grep fmuls &&
-; RUN: llvm-as < %s | llc -march=arm | grep fmuld
+; RUN: llc < %s -march=arm -mattr=+vfp2 | FileCheck %s
 
-float %f1(float %a, float %b) {
+define float @f1(float %a, float %b) {
+;CHECK: f1:
+;CHECK: vadd.f32
 entry:
-       %tmp = add float %a, %b
+       %tmp = fadd float %a, %b                ; <float> [#uses=1]
        ret float %tmp
 }
 
-double %f2(double %a, double %b) {
+define double @f2(double %a, double %b) {
+;CHECK: f2:
+;CHECK: vadd.f64
 entry:
-       %tmp = add double %a, %b
+       %tmp = fadd double %a, %b               ; <double> [#uses=1]
        ret double %tmp
 }
 
-float %f3(float %a, float %b) {
+define float @f3(float %a, float %b) {
+;CHECK: f3:
+;CHECK: vmul.f32
 entry:
-       %tmp = mul float %a, %b
+       %tmp = fmul float %a, %b                ; <float> [#uses=1]
        ret float %tmp
 }
 
-double %f4(double %a, double %b) {
+define double @f4(double %a, double %b) {
+;CHECK: f4:
+;CHECK: vmul.f64
 entry:
-       %tmp = mul double %a, %b
+       %tmp = fmul double %a, %b               ; <double> [#uses=1]
        ret double %tmp
 }
 
-float %f5(float %a, float %b) {
+define float @f5(float %a, float %b) {
+;CHECK: f5:
+;CHECK: vsub.f32
 entry:
-       %tmp = sub float %a, %b
+       %tmp = fsub float %a, %b                ; <float> [#uses=1]
        ret float %tmp
 }
 
-double %f6(double %a, double %b) {
+define double @f6(double %a, double %b) {
+;CHECK: f6:
+;CHECK: vsub.f64
 entry:
-       %tmp = sub double %a, %b
+       %tmp = fsub double %a, %b               ; <double> [#uses=1]
        ret double %tmp
 }
+
+define float @f7(float %a) {
+;CHECK: f7:
+;CHECK: eor
+entry:
+       %tmp1 = fsub float -0.000000e+00, %a            ; <float> [#uses=1]
+       ret float %tmp1
+}
+
+define double @f8(double %a) {
+;CHECK: f8:
+;CHECK: vneg.f64
+entry:
+       %tmp1 = fsub double -0.000000e+00, %a           ; <double> [#uses=1]
+       ret double %tmp1
+}
+
+define float @f9(float %a, float %b) {
+;CHECK: f9:
+;CHECK: vdiv.f32
+entry:
+       %tmp1 = fdiv float %a, %b               ; <float> [#uses=1]
+       ret float %tmp1
+}
+
+define double @f10(double %a, double %b) {
+;CHECK: f10:
+;CHECK: vdiv.f64
+entry:
+       %tmp1 = fdiv double %a, %b              ; <double> [#uses=1]
+       ret double %tmp1
+}
+
+define float @f11(float %a) {
+;CHECK: f11:
+;CHECK: bic
+entry:
+       %tmp1 = call float @fabsf( float %a )           ; <float> [#uses=1]
+       ret float %tmp1
+}
+
+declare float @fabsf(float)
+
+define double @f12(double %a) {
+;CHECK: f12:
+;CHECK: vabs.f64
+entry:
+       %tmp1 = call double @fabs( double %a )          ; <double> [#uses=1]
+       ret double %tmp1
+}
+
+declare double @fabs(double)