Fix missing relocation for TLS addressing peephole optimization.
[oota-llvm.git] / test / CodeGen / ARM / str_pre-2.ll
index a79cf9bf7f8605ab7de0f67130c020499f376b70..5ce2bcecb4766aa36c8e89afaef7ce7ca061c23c 100644 (file)
@@ -1,11 +1,12 @@
-; RUN: llc < %s -mtriple=arm-linux-gnu | FileCheck %s
+; RUN: llc < %s -mtriple=armv6-linux-gnu | FileCheck %s
 
 @b = external global i64*
 
 define i64 @t(i64 %a) nounwind readonly {
 entry:
-; CHECK: push    {lr}
-; CHECK: ldmia   sp!, {pc}
+; CHECK: push {r4, r5, lr}
+; CHECK: pop {r4, r5, pc}
+        call void asm sideeffect "", "~{r4},~{r5}"() nounwind
        %0 = load i64** @b, align 4
        %1 = load i64* %0, align 4
        %2 = mul i64 %1, %a