[Hexagon] Fixing load instruction parsing and reenabling tests.
[oota-llvm.git] / test / CodeGen / PowerPC / Frames-leaf.ll
index 11b64703ebd80f222bac229980d12d19c52c5114..7b1c464f9e7d519ce9a91bbc7d017926625fbf36 100644 (file)
@@ -1,35 +1,35 @@
-; RUN: llvm-as < %s | llc -march=ppc32 | \
-; RUN:   not grep {stw r31, 20(r1)}
-; RUN: llvm-as < %s | llc -march=ppc32 | \
-; RUN:   not grep {stwu r1, -.*(r1)}
-; RUN: llvm-as < %s | llc -march=ppc32 | \
-; RUN:   not grep {addi r1, r1, }
-; RUN: llvm-as < %s | llc -march=ppc32 | \
-; RUN:   not grep {lwz r31, 20(r1)}
-; RUN: llvm-as < %s | llc -march=ppc32 -disable-fp-elim | \
-; RUN:   not grep {stw r31, 20(r1)}
-; RUN: llvm-as < %s | llc -march=ppc32 -disable-fp-elim | \
-; RUN:   not grep {stwu r1, -.*(r1)}
-; RUN: llvm-as < %s | llc -march=ppc32 -disable-fp-elim | \
-; RUN:   not grep {addi r1, r1, }
-; RUN: llvm-as < %s | llc -march=ppc32 -disable-fp-elim | \
-; RUN:   not grep {lwz r31, 20(r1)}
-; RUN: llvm-as < %s | llc -march=ppc64 | \
-; RUN:   not grep {std r31, 40(r1)}
-; RUN: llvm-as < %s | llc -march=ppc64 | \
-; RUN:   not grep {stdu r1, -.*(r1)}
-; RUN: llvm-as < %s | llc -march=ppc64 | \
-; RUN:   not grep {addi r1, r1, }
-; RUN: llvm-as < %s | llc -march=ppc64 | \
-; RUN:   not grep {ld r31, 40(r1)}
-; RUN: llvm-as < %s | llc -march=ppc64 -disable-fp-elim | \
-; RUN:   not grep {stw r31, 40(r1)}
-; RUN: llvm-as < %s | llc -march=ppc64 -disable-fp-elim | \
-; RUN:   not grep {stdu r1, -.*(r1)}
-; RUN: llvm-as < %s | llc -march=ppc64 -disable-fp-elim | \
-; RUN:   not grep {addi r1, r1, }
-; RUN: llvm-as < %s | llc -march=ppc64 -disable-fp-elim | \
-; RUN:   not grep {ld r31, 40(r1)}
+; RUN: llc < %s -march=ppc32 | \
+; RUN:   not grep "stw r31, 20(r1)"
+; RUN: llc < %s -march=ppc32 | \
+; RUN:   not grep "stwu r1, -.*(r1)"
+; RUN: llc < %s -march=ppc32 | \
+; RUN:   not grep "addi r1, r1, "
+; RUN: llc < %s -march=ppc32 | \
+; RUN:   not grep "lwz r31, 20(r1)"
+; RUN: llc < %s -march=ppc32 -disable-fp-elim | \
+; RUN:   not grep "stw r31, 20(r1)"
+; RUN: llc < %s -march=ppc32 -disable-fp-elim | \
+; RUN:   not grep "stwu r1, -.*(r1)"
+; RUN: llc < %s -march=ppc32 -disable-fp-elim | \
+; RUN:   not grep "addi r1, r1, "
+; RUN: llc < %s -march=ppc32 -disable-fp-elim | \
+; RUN:   not grep "lwz r31, 20(r1)"
+; RUN: llc < %s -march=ppc64 | \
+; RUN:   not grep "std r31, 40(r1)"
+; RUN: llc < %s -march=ppc64 | \
+; RUN:   not grep "stdu r1, -.*(r1)"
+; RUN: llc < %s -march=ppc64 | \
+; RUN:   not grep "addi r1, r1, "
+; RUN: llc < %s -march=ppc64 | \
+; RUN:   not grep "ld r31, 40(r1)"
+; RUN: llc < %s -march=ppc64 -disable-fp-elim | \
+; RUN:   not grep "stw r31, 40(r1)"
+; RUN: llc < %s -march=ppc64 -disable-fp-elim | \
+; RUN:   not grep "stdu r1, -.*(r1)"
+; RUN: llc < %s -march=ppc64 -disable-fp-elim | \
+; RUN:   not grep "addi r1, r1, "
+; RUN: llc < %s -march=ppc64 -disable-fp-elim | \
+; RUN:   not grep "ld r31, 40(r1)"
 
 define i32* @f1() {
         %tmp = alloca i32, i32 2                ; <i32*> [#uses=1]