[Hexagon] Fixing load instruction parsing and reenabling tests.
[oota-llvm.git] / test / CodeGen / PowerPC / ppcf128-1.ll
index 1047fe5d3ba9e47210940df1dc64f6c738b86add..f0e58f61a867925d9976f128ed27e7315768679d 100644 (file)
@@ -1,4 +1,4 @@
-; RUN: opt < %s -std-compile-opts | llc > %t
+; RUN: opt < %s -O3 | llc > %t
 ; ModuleID = 'ld3.c'
 target datalayout = "E-p:32:32:32-i1:8:8-i8:8:8-i16:16:16-i32:32:32-i64:32:64-f32:32:32-f64:32:64-v64:64:64-v128:128:128-a0:0:64-f128:64:128"
 target triple = "powerpc-apple-darwin8"
@@ -12,16 +12,16 @@ entry:
        %"alloca point" = bitcast i32 0 to i32          ; <i32> [#uses=0]
        store ppc_fp128 %x, ppc_fp128* %x_addr
        store ppc_fp128 %y, ppc_fp128* %y_addr
-       %tmp1 = load ppc_fp128* %x_addr, align 16               ; <ppc_fp128> [#uses=1]
-       %tmp2 = load ppc_fp128* %y_addr, align 16               ; <ppc_fp128> [#uses=1]
+       %tmp1 = load ppc_fp128, ppc_fp128* %x_addr, align 16            ; <ppc_fp128> [#uses=1]
+       %tmp2 = load ppc_fp128, ppc_fp128* %y_addr, align 16            ; <ppc_fp128> [#uses=1]
        %tmp3 = fadd ppc_fp128 %tmp1, %tmp2             ; <ppc_fp128> [#uses=1]
        store ppc_fp128 %tmp3, ppc_fp128* %tmp, align 16
-       %tmp4 = load ppc_fp128* %tmp, align 16          ; <ppc_fp128> [#uses=1]
+       %tmp4 = load ppc_fp128, ppc_fp128* %tmp, align 16               ; <ppc_fp128> [#uses=1]
        store ppc_fp128 %tmp4, ppc_fp128* %retval, align 16
        br label %return
 
 return:                ; preds = %entry
-       %retval5 = load ppc_fp128* %retval              ; <ppc_fp128> [#uses=1]
+       %retval5 = load ppc_fp128, ppc_fp128* %retval           ; <ppc_fp128> [#uses=1]
        ret ppc_fp128 %retval5
 }
 
@@ -34,16 +34,16 @@ entry:
        %"alloca point" = bitcast i32 0 to i32          ; <i32> [#uses=0]
        store ppc_fp128 %x, ppc_fp128* %x_addr
        store ppc_fp128 %y, ppc_fp128* %y_addr
-       %tmp1 = load ppc_fp128* %x_addr, align 16               ; <ppc_fp128> [#uses=1]
-       %tmp2 = load ppc_fp128* %y_addr, align 16               ; <ppc_fp128> [#uses=1]
+       %tmp1 = load ppc_fp128, ppc_fp128* %x_addr, align 16            ; <ppc_fp128> [#uses=1]
+       %tmp2 = load ppc_fp128, ppc_fp128* %y_addr, align 16            ; <ppc_fp128> [#uses=1]
        %tmp3 = fsub ppc_fp128 %tmp1, %tmp2             ; <ppc_fp128> [#uses=1]
        store ppc_fp128 %tmp3, ppc_fp128* %tmp, align 16
-       %tmp4 = load ppc_fp128* %tmp, align 16          ; <ppc_fp128> [#uses=1]
+       %tmp4 = load ppc_fp128, ppc_fp128* %tmp, align 16               ; <ppc_fp128> [#uses=1]
        store ppc_fp128 %tmp4, ppc_fp128* %retval, align 16
        br label %return
 
 return:                ; preds = %entry
-       %retval5 = load ppc_fp128* %retval              ; <ppc_fp128> [#uses=1]
+       %retval5 = load ppc_fp128, ppc_fp128* %retval           ; <ppc_fp128> [#uses=1]
        ret ppc_fp128 %retval5
 }
 
@@ -56,16 +56,16 @@ entry:
        %"alloca point" = bitcast i32 0 to i32          ; <i32> [#uses=0]
        store ppc_fp128 %x, ppc_fp128* %x_addr
        store ppc_fp128 %y, ppc_fp128* %y_addr
-       %tmp1 = load ppc_fp128* %x_addr, align 16               ; <ppc_fp128> [#uses=1]
-       %tmp2 = load ppc_fp128* %y_addr, align 16               ; <ppc_fp128> [#uses=1]
+       %tmp1 = load ppc_fp128, ppc_fp128* %x_addr, align 16            ; <ppc_fp128> [#uses=1]
+       %tmp2 = load ppc_fp128, ppc_fp128* %y_addr, align 16            ; <ppc_fp128> [#uses=1]
        %tmp3 = fmul ppc_fp128 %tmp1, %tmp2             ; <ppc_fp128> [#uses=1]
        store ppc_fp128 %tmp3, ppc_fp128* %tmp, align 16
-       %tmp4 = load ppc_fp128* %tmp, align 16          ; <ppc_fp128> [#uses=1]
+       %tmp4 = load ppc_fp128, ppc_fp128* %tmp, align 16               ; <ppc_fp128> [#uses=1]
        store ppc_fp128 %tmp4, ppc_fp128* %retval, align 16
        br label %return
 
 return:                ; preds = %entry
-       %retval5 = load ppc_fp128* %retval              ; <ppc_fp128> [#uses=1]
+       %retval5 = load ppc_fp128, ppc_fp128* %retval           ; <ppc_fp128> [#uses=1]
        ret ppc_fp128 %retval5
 }
 
@@ -78,15 +78,15 @@ entry:
        %"alloca point" = bitcast i32 0 to i32          ; <i32> [#uses=0]
        store ppc_fp128 %x, ppc_fp128* %x_addr
        store ppc_fp128 %y, ppc_fp128* %y_addr
-       %tmp1 = load ppc_fp128* %x_addr, align 16               ; <ppc_fp128> [#uses=1]
-       %tmp2 = load ppc_fp128* %y_addr, align 16               ; <ppc_fp128> [#uses=1]
+       %tmp1 = load ppc_fp128, ppc_fp128* %x_addr, align 16            ; <ppc_fp128> [#uses=1]
+       %tmp2 = load ppc_fp128, ppc_fp128* %y_addr, align 16            ; <ppc_fp128> [#uses=1]
        %tmp3 = fdiv ppc_fp128 %tmp1, %tmp2             ; <ppc_fp128> [#uses=1]
        store ppc_fp128 %tmp3, ppc_fp128* %tmp, align 16
-       %tmp4 = load ppc_fp128* %tmp, align 16          ; <ppc_fp128> [#uses=1]
+       %tmp4 = load ppc_fp128, ppc_fp128* %tmp, align 16               ; <ppc_fp128> [#uses=1]
        store ppc_fp128 %tmp4, ppc_fp128* %retval, align 16
        br label %return
 
 return:                ; preds = %entry
-       %retval5 = load ppc_fp128* %retval              ; <ppc_fp128> [#uses=1]
+       %retval5 = load ppc_fp128, ppc_fp128* %retval           ; <ppc_fp128> [#uses=1]
        ret ppc_fp128 %retval5
 }