CodeGen peephole: fold redundant phys reg copies
[oota-llvm.git] / test / CodeGen / X86 / nosse-varargs.ll
index c3ea1c34b25022f4f1cc8ff705f7abbd99203b9e..8a81d0e719533c899ab7ac0dd05e9f8245a494c7 100644 (file)
@@ -13,13 +13,13 @@ entry:
        %ap12 = bitcast [1 x %struct.__va_list_tag]* %ap to i8*         ; <i8*> [#uses=2]
        call void @llvm.va_start(i8* %ap12)
        %0 = getelementptr [1 x %struct.__va_list_tag], [1 x %struct.__va_list_tag]* %ap, i64 0, i64 0, i32 0           ; <i32*> [#uses=2]
-       %1 = load i32* %0, align 8              ; <i32> [#uses=3]
+       %1 = load i32, i32* %0, align 8         ; <i32> [#uses=3]
        %2 = icmp ult i32 %1, 48                ; <i1> [#uses=1]
        br i1 %2, label %bb, label %bb3
 
 bb:            ; preds = %entry
        %3 = getelementptr [1 x %struct.__va_list_tag], [1 x %struct.__va_list_tag]* %ap, i64 0, i64 0, i32 3           ; <i8**> [#uses=1]
-       %4 = load i8** %3, align 8              ; <i8*> [#uses=1]
+       %4 = load i8*, i8** %3, align 8         ; <i8*> [#uses=1]
        %5 = inttoptr i32 %1 to i8*             ; <i8*> [#uses=1]
        %6 = ptrtoint i8* %5 to i64             ; <i64> [#uses=1]
        %ctg2 = getelementptr i8, i8* %4, i64 %6                ; <i8*> [#uses=1]
@@ -29,7 +29,7 @@ bb:           ; preds = %entry
 
 bb3:           ; preds = %entry
        %8 = getelementptr [1 x %struct.__va_list_tag], [1 x %struct.__va_list_tag]* %ap, i64 0, i64 0, i32 2           ; <i8**> [#uses=2]
-       %9 = load i8** %8, align 8              ; <i8*> [#uses=2]
+       %9 = load i8*, i8** %8, align 8         ; <i8*> [#uses=2]
        %10 = getelementptr i8, i8* %9, i64 8           ; <i8*> [#uses=1]
        store i8* %10, i8** %8, align 8
        br label %bb4
@@ -37,7 +37,7 @@ bb3:          ; preds = %entry
 bb4:           ; preds = %bb3, %bb
        %addr.0.0 = phi i8* [ %ctg2, %bb ], [ %9, %bb3 ]                ; <i8*> [#uses=1]
        %11 = bitcast i8* %addr.0.0 to i32*             ; <i32*> [#uses=1]
-       %12 = load i32* %11, align 4            ; <i32> [#uses=1]
+       %12 = load i32, i32* %11, align 4               ; <i32> [#uses=1]
        call void @llvm.va_end(i8* %ap12)
        ret i32 %12
 }