Enable all Hexagon tests.
[oota-llvm.git] / test / CodeGen / X86 / sse3.ll
index 8b3a317ffb78c0dea4d5637225e3f07dedacca77..5ea1b4dff1c1587cb0b1bd00c23c271b9ddb5eec 100644 (file)
@@ -16,10 +16,8 @@ entry:
        ret void
         
 ; X64: t0:
-; X64:         movddup (%rsi), %xmm0
-; X64:  pshuflw        $0, %xmm0, %xmm0
-; X64: xorl    %eax, %eax
-; X64: pinsrw  $0, %eax, %xmm0
+; X64: movdqa  (%rsi), %xmm0
+; X64: pslldq  $2, %xmm0
 ; X64: movdqa  %xmm0, (%rdi)
 ; X64: ret
 }
@@ -31,9 +29,8 @@ define <8 x i16> @t1(<8 x i16>* %A, <8 x i16>* %B) nounwind {
        ret <8 x i16> %tmp3
         
 ; X64: t1:
-; X64:         movl    (%rsi), %eax
 ; X64:         movdqa  (%rdi), %xmm0
-; X64:         pinsrw  $0, %eax, %xmm0
+; X64:         pinsrw  $0, (%rsi), %xmm0
 ; X64:         ret
 }
 
@@ -167,12 +164,12 @@ define internal void @t10() nounwind {
         store <4 x i16> %6, <4 x i16>* @g2, align 8
         ret void
 ; X64:         t10:
-; X64:                 pextrw  $4, [[X0:%xmm[0-9]+]], %eax
-; X64:                 unpcklpd [[X1:%xmm[0-9]+]]
-; X64:                 pshuflw $8, [[X1]], [[X2:%xmm[0-9]+]]
-; X64:                 pinsrw  $2, %eax, [[X2]]
+; X64:                 pextrw  $4, [[X0:%xmm[0-9]+]], %ecx
 ; X64:                 pextrw  $6, [[X0]], %eax
-; X64:                 pinsrw  $3, %eax, [[X2]]
+; X64:                 movlhps [[X0]], [[X0]]
+; X64:                 pshuflw $8, [[X0]], [[X0]]
+; X64:                 pinsrw  $2, %ecx, [[X0]]
+; X64:                 pinsrw  $3, %eax, [[X0]]
 }
 
 
@@ -229,7 +226,7 @@ entry:
 }
 
 
-
+; FIXME: t15 is worse off from disabling of scheduler 2-address hack.
 define <8 x i16> @t15(<8 x i16> %T0, <8 x i16> %T1) nounwind readnone {
 entry:
         %tmp8 = shufflevector <8 x i16> %T0, <8 x i16> %T1, <8 x i32> < i32 undef, i32 undef, i32 7, i32 2, i32 8, i32 undef, i32 undef , i32 undef >
@@ -250,13 +247,11 @@ entry:
         %tmp9 = shufflevector <16 x i8> %tmp8, <16 x i8> %T0,  <16 x i32> < i32 0, i32 1, i32 2, i32 17,  i32 undef, i32 undef, i32 undef, i32 undef, i32 undef, i32 undef, i32 undef, i32 undef, i32 undef, i32 undef, i32 undef , i32 undef >
         ret <16 x i8> %tmp9
 ; X64:         t16:
-; X64:                 pinsrw  $0, %eax, [[X1:%xmm[0-9]+]]
-; X64:                 pextrw  $8, [[X0:%xmm[0-9]+]], %eax
-; X64:                 pinsrw  $1, %eax, [[X1]]
-; X64:                 pextrw  $1, [[X1]], %ecx
-; X64:                 movd    [[X1]], %edx
-; X64:                 pinsrw  $0, %edx, %xmm
-; X64:                 pinsrw  $1, %eax, %xmm
+; X64:                 pextrw  $8, %xmm0, %eax
+; X64:                 pslldq  $2, %xmm0
+; X64:                 movd    %xmm0, %ecx
+; X64:                 pextrw  $1, %xmm0, %edx
+; X64:                 pinsrw  $0, %ecx, %xmm0
 ; X64:                 ret
 }