Handle ARM inline asm "w" constraints with 64-bit ("d") registers.
[oota-llvm.git] / test / ExecutionEngine / test-setcond-fp.ll
index 2f53e9018707ba863f9ffd265ce184253564286e..4264e2c593fc71eeb72e1f8b37006ff0b8d07dbf 100644 (file)
@@ -1,12 +1,12 @@
-; RUN: llvm-as < %s -f -o %t.bc
+; RUN: llvm-as %s -o %t.bc
 ; RUN: lli %t.bc > /dev/null
 
 
 define i32 @main() {
-       %double1 = add double 0.000000e+00, 0.000000e+00                ; <double> [#uses=6]
-       %double2 = add double 0.000000e+00, 0.000000e+00                ; <double> [#uses=6]
-       %float1 = add float 0.000000e+00, 0.000000e+00          ; <float> [#uses=6]
-       %float2 = add float 0.000000e+00, 0.000000e+00          ; <float> [#uses=6]
+       %double1 = fadd double 0.000000e+00, 0.000000e+00               ; <double> [#uses=6]
+       %double2 = fadd double 0.000000e+00, 0.000000e+00               ; <double> [#uses=6]
+       %float1 = fadd float 0.000000e+00, 0.000000e+00         ; <float> [#uses=6]
+       %float2 = fadd float 0.000000e+00, 0.000000e+00         ; <float> [#uses=6]
        %test49 = fcmp oeq float %float1, %float2               ; <i1> [#uses=0]
        %test50 = fcmp oge float %float1, %float2               ; <i1> [#uses=0]
        %test51 = fcmp ogt float %float1, %float2               ; <i1> [#uses=0]