X-Git-Url: http://demsky.eecs.uci.edu/git/?a=blobdiff_plain;f=include%2Fllvm%2FCodeGen%2FValueTypes.td;h=b5fa0e8c6a23174d45bca03b55a492bd997ec44e;hb=a2cd42a0a7c46d158714c09047a77b7bc1cf9d69;hp=31538fe348676b64c39ca6d366e195853f9c741a;hpb=28eff96ee6a22c67baccc36ebd369b7e3aa0cd41;p=oota-llvm.git diff --git a/include/llvm/CodeGen/ValueTypes.td b/include/llvm/CodeGen/ValueTypes.td index 31538fe3486..b5fa0e8c6a2 100644 --- a/include/llvm/CodeGen/ValueTypes.td +++ b/include/llvm/CodeGen/ValueTypes.td @@ -1,10 +1,10 @@ //===- ValueTypes.td - ValueType definitions ---------------*- tablegen -*-===// -// +// // The LLVM Compiler Infrastructure // // This file is distributed under the University of Illinois Open Source // License. See LICENSE.TXT for details. -// +// //===----------------------------------------------------------------------===// // // Value types - These values correspond to the register types defined in the @@ -26,68 +26,75 @@ def i16 : ValueType<16 , 3>; // 16-bit integer value def i32 : ValueType<32 , 4>; // 32-bit integer value def i64 : ValueType<64 , 5>; // 64-bit integer value def i128 : ValueType<128, 6>; // 128-bit integer value -def f32 : ValueType<32 , 7>; // 32-bit floating point value -def f64 : ValueType<64 , 8>; // 64-bit floating point value -def f80 : ValueType<80 , 9>; // 80-bit floating point value -def f128 : ValueType<128, 10>; // 128-bit floating point value -def ppcf128: ValueType<128, 11>; // PPC 128-bit floating point value -def FlagVT : ValueType<0 , 12>; // Condition code or machine flag -def isVoid : ValueType<0 , 13>; // Produces no value - -def v2i8 : ValueType<16 , 14>; // 2 x i8 vector value -def v4i8 : ValueType<32 , 15>; // 4 x i8 vector value -def v8i8 : ValueType<64 , 16>; // 8 x i8 vector value -def v16i8 : ValueType<128, 17>; // 16 x i8 vector value -def v24i8 : ValueType<192, 18>; // 24 x i8 vector value -def v32i8 : ValueType<256, 19>; // 32 x i8 vector value -def v48i8 : ValueType<384, 20>; // 48 x i8 vector value -def v64i8 : ValueType<512, 21>; // 64 x i8 vector value +def f16 : ValueType<16 , 7>; // 16-bit floating point value +def f32 : ValueType<32 , 8>; // 32-bit floating point value +def f64 : ValueType<64 , 9>; // 64-bit floating point value +def f80 : ValueType<80 , 10>; // 80-bit floating point value +def f128 : ValueType<128, 11>; // 128-bit floating point value +def ppcf128: ValueType<128, 12>; // PPC 128-bit floating point value -def v2i16 : ValueType<32 , 22>; // 2 x i16 vector value -def v4i16 : ValueType<64 , 23>; // 4 x i16 vector value -def v8i16 : ValueType<128, 24>; // 8 x i16 vector value -def v12i16 : ValueType<192, 25>; // 12 x i16 vector value -def v16i16 : ValueType<256, 26>; // 16 x i16 vector value -def v24i16 : ValueType<384, 27>; // 24 x i16 vector value -def v32i16 : ValueType<512, 28>; // 32 x i16 vector value - -def v2i32 : ValueType<64 , 29>; // 2 x i32 vector value -def v3i32 : ValueType<96 , 30>; // 3 x i32 vector value -def v4i32 : ValueType<128, 31>; // 4 x i32 vector value -def v6i32 : ValueType<192, 32>; // 6 x i32 vector value -def v8i32 : ValueType<256, 33>; // 8 x i32 vector value -def v12i32 : ValueType<384, 34>; // 12 x i32 vector value -def v16i32 : ValueType<512, 35>; // 16 x i32 vector value - -def v1i64 : ValueType<64 , 36>; // 1 x i64 vector value -def v2i64 : ValueType<128, 37>; // 2 x i64 vector value -def v3i64 : ValueType<192, 38>; // 3 x i64 vector value +def v2i1 : ValueType<2 , 13>; // 2 x i1 vector value +def v4i1 : ValueType<4 , 14>; // 4 x i1 vector value +def v8i1 : ValueType<8 , 15>; // 8 x i1 vector value +def v16i1 : ValueType<16, 16>; // 16 x i1 vector value +def v32i1 : ValueType<32 , 17>; // 32 x i1 vector value +def v64i1 : ValueType<64 , 18>; // 64 x i1 vector value +def v1i8 : ValueType<16, 19>; // 1 x i8 vector value +def v2i8 : ValueType<16 , 20>; // 2 x i8 vector value +def v4i8 : ValueType<32 , 21>; // 4 x i8 vector value +def v8i8 : ValueType<64 , 22>; // 8 x i8 vector value +def v16i8 : ValueType<128, 23>; // 16 x i8 vector value +def v32i8 : ValueType<256, 24>; // 32 x i8 vector value +def v64i8 : ValueType<512, 25>; // 64 x i8 vector value +def v1i16 : ValueType<16 , 26>; // 1 x i16 vector value +def v2i16 : ValueType<32 , 27>; // 2 x i16 vector value +def v4i16 : ValueType<64 , 28>; // 4 x i16 vector value +def v8i16 : ValueType<128, 29>; // 8 x i16 vector value +def v16i16 : ValueType<256, 30>; // 16 x i16 vector value +def v32i16 : ValueType<512, 31>; // 32 x i16 vector value +def v1i32 : ValueType<32 , 32>; // 1 x i32 vector value +def v2i32 : ValueType<64 , 33>; // 2 x i32 vector value +def v4i32 : ValueType<128, 34>; // 4 x i32 vector value +def v8i32 : ValueType<256, 35>; // 8 x i32 vector value +def v16i32 : ValueType<512, 36>; // 16 x i32 vector value +def v1i64 : ValueType<64 , 37>; // 1 x i64 vector value +def v2i64 : ValueType<128, 38>; // 2 x i64 vector value def v4i64 : ValueType<256, 39>; // 4 x i64 vector value -def v6i64 : ValueType<384, 40>; // 6 x i64 vector value -def v8i64 : ValueType<512, 41>; // 8 x i64 vector value +def v8i64 : ValueType<512, 40>; // 8 x i64 vector value +def v16i64 : ValueType<1024,41>; // 16 x i64 vector value -def v2f32 : ValueType<64, 42>; // 2 x f32 vector value -def v3f32 : ValueType<96 , 43>; // 3 x f32 vector value -def v4f32 : ValueType<128, 44>; // 4 x f32 vector value -def v6f32 : ValueType<192, 45>; // 6 x f32 vector value -def v8f32 : ValueType<256, 46>; // 8 x f32 vector value -def v12f32 : ValueType<384, 47>; // 12 x f32 vector value -def v16f32 : ValueType<512, 48>; // 16 x f32 vector value +def v2f16 : ValueType<32 , 42>; // 2 x f16 vector value +def v4f16 : ValueType<64 , 43>; // 4 x f16 vector value +def v8f16 : ValueType<128, 44>; // 8 x f16 vector value +def v1f32 : ValueType<32 , 45>; // 1 x f32 vector value +def v2f32 : ValueType<64 , 46>; // 2 x f32 vector value +def v4f32 : ValueType<128, 47>; // 4 x f32 vector value +def v8f32 : ValueType<256, 48>; // 8 x f32 vector value +def v16f32 : ValueType<512, 49>; // 16 x f32 vector value +def v1f64 : ValueType<64, 50>; // 1 x f64 vector value +def v2f64 : ValueType<128, 51>; // 2 x f64 vector value +def v4f64 : ValueType<256, 52>; // 4 x f64 vector value +def v8f64 : ValueType<512, 53>; // 8 x f64 vector value -def v2f64 : ValueType<128, 49>; // 2 x f64 vector value -def v4f64 : ValueType<256, 50>; // 4 x f64 vector value -def MetadataVT: ValueType<0, 251>; // Metadata +def x86mmx : ValueType<64 , 54>; // X86 MMX value +def FlagVT : ValueType<0 , 55>; // Pre-RA sched glue +def isVoid : ValueType<0 , 56>; // Produces no value +def untyped: ValueType<8 , 57>; // Produces an untyped value +def MetadataVT: ValueType<0, 250>; // Metadata // Pseudo valuetype mapped to the current pointer size to any address space. // Should only be used in TableGen. -def iPTRAny: ValueType<0, 252>; +def iPTRAny : ValueType<0, 251>; + +// Pseudo valuetype to represent "vector of any size" +def vAny : ValueType<0 , 252>; // Pseudo valuetype to represent "float of any format" -def fAny : ValueType<0, 253>; +def fAny : ValueType<0 , 253>; // Pseudo valuetype to represent "integer of any bit width" -def iAny : ValueType<0, 254>; +def iAny : ValueType<0 , 254>; // Pseudo valuetype mapped to the current pointer size. -def iPTR : ValueType<0, 255>; +def iPTR : ValueType<0 , 255>;