Overhaul memory barriers in the ARM backend. Radar 8601999.
authorBob Wilson <bob.wilson@apple.com>
Sat, 30 Oct 2010 00:54:37 +0000 (00:54 +0000)
committerBob Wilson <bob.wilson@apple.com>
Sat, 30 Oct 2010 00:54:37 +0000 (00:54 +0000)
commitf74a4298163a7d0b500c7f7a818829c153dc942e
tree83601a64c9448cbd20943da9ed0be359071eda55
parentbaaadb2672e70916eb7e35b48b5ca34bec772fb8
Overhaul memory barriers in the ARM backend.  Radar 8601999.
There were a number of issues to fix up here:
* The "device" argument of the llvm.memory.barrier intrinsic should be
used to distinguish the "Full System" domain from the "Inner Shareable"
domain.  It has nothing to do with using DMB vs. DSB instructions.
* The compiler should never need to emit DSB instructions.  Remove the
ARMISD::SYNCBARRIER node and also remove the instruction patterns for DSB.
* Merge the separate DMB/DSB instructions for options only used for the
disassembler with the default DMB/DSB instructions.  Add the default
"full system" option ARM_MB::SY to the ARM_MB::MemBOpt enum.
* Add a separate ARMISD::MEMBARRIER_MCR node for subtargets that implement
a data memory barrier using the MCR instruction.
* Fix up encodings for these instructions (except MCR).
I also updated the tests and added a few new ones to check for DMB options
that were not currently being exercised.

git-svn-id: https://llvm.org/svn/llvm-project/llvm/trunk@117756 91177308-0d34-0410-b5e6-96231b3b80d8
lib/Target/ARM/ARMBaseInfo.h
lib/Target/ARM/ARMISelLowering.cpp
lib/Target/ARM/ARMISelLowering.h
lib/Target/ARM/ARMInstrInfo.td
lib/Target/ARM/ARMInstrThumb2.td
test/CodeGen/Thumb/barrier.ll
test/CodeGen/Thumb2/thumb2-barrier.ll