add rk29 Winaccord board config
authorlhh <lhh@rock-chips.com>
Sat, 18 Dec 2010 11:37:59 +0000 (19:37 +0800)
committerlhh <lhh@rock-chips.com>
Sat, 18 Dec 2010 11:37:59 +0000 (19:37 +0800)
arch/arm/configs/rk29_Winaccord_defconfig [new file with mode: 0644]
arch/arm/mach-rk29/board-rk29-winaccord.c [new file with mode: 0644]

diff --git a/arch/arm/configs/rk29_Winaccord_defconfig b/arch/arm/configs/rk29_Winaccord_defconfig
new file mode 100644 (file)
index 0000000..bf14757
--- /dev/null
@@ -0,0 +1,1901 @@
+#
+# Automatically generated make config: don't edit
+# Linux kernel version: 2.6.32.9
+# Sat Dec 18 19:32:46 2010
+#
+CONFIG_ARM=y
+CONFIG_SYS_SUPPORTS_APM_EMULATION=y
+CONFIG_GENERIC_GPIO=y
+CONFIG_GENERIC_TIME=y
+CONFIG_GENERIC_CLOCKEVENTS=y
+CONFIG_GENERIC_HARDIRQS=y
+CONFIG_STACKTRACE_SUPPORT=y
+CONFIG_HAVE_LATENCYTOP_SUPPORT=y
+CONFIG_LOCKDEP_SUPPORT=y
+CONFIG_TRACE_IRQFLAGS_SUPPORT=y
+CONFIG_HARDIRQS_SW_RESEND=y
+CONFIG_GENERIC_IRQ_PROBE=y
+CONFIG_RWSEM_GENERIC_SPINLOCK=y
+CONFIG_ARCH_HAS_CPUFREQ=y
+CONFIG_GENERIC_HWEIGHT=y
+CONFIG_GENERIC_CALIBRATE_DELAY=y
+CONFIG_GENERIC_HARDIRQS_NO__DO_IRQ=y
+CONFIG_VECTORS_BASE=0xffff0000
+CONFIG_DEFCONFIG_LIST="/lib/modules/$UNAME_RELEASE/.config"
+CONFIG_CONSTRUCTORS=y
+
+#
+# General setup
+#
+CONFIG_EXPERIMENTAL=y
+CONFIG_BROKEN_ON_SMP=y
+CONFIG_LOCK_KERNEL=y
+CONFIG_INIT_ENV_ARG_LIMIT=32
+CONFIG_LOCALVERSION=""
+# CONFIG_LOCALVERSION_AUTO is not set
+# CONFIG_SWAP is not set
+# CONFIG_SYSVIPC is not set
+# CONFIG_POSIX_MQUEUE is not set
+# CONFIG_BSD_PROCESS_ACCT is not set
+# CONFIG_TASKSTATS is not set
+# CONFIG_AUDIT is not set
+
+#
+# RCU Subsystem
+#
+CONFIG_TREE_RCU=y
+# CONFIG_TREE_PREEMPT_RCU is not set
+# CONFIG_RCU_TRACE is not set
+CONFIG_RCU_FANOUT=32
+# CONFIG_RCU_FANOUT_EXACT is not set
+# CONFIG_TREE_RCU_TRACE is not set
+# CONFIG_IKCONFIG is not set
+CONFIG_LOG_BUF_SHIFT=17
+CONFIG_GROUP_SCHED=y
+CONFIG_FAIR_GROUP_SCHED=y
+CONFIG_RT_GROUP_SCHED=y
+# CONFIG_USER_SCHED is not set
+CONFIG_CGROUP_SCHED=y
+CONFIG_CGROUPS=y
+CONFIG_CGROUP_DEBUG=y
+# CONFIG_CGROUP_NS is not set
+CONFIG_CGROUP_FREEZER=y
+# CONFIG_CGROUP_DEVICE is not set
+# CONFIG_CPUSETS is not set
+CONFIG_CGROUP_CPUACCT=y
+CONFIG_RESOURCE_COUNTERS=y
+# CONFIG_CGROUP_MEM_RES_CTLR is not set
+# CONFIG_SYSFS_DEPRECATED_V2 is not set
+# CONFIG_RELAY is not set
+# CONFIG_NAMESPACES is not set
+CONFIG_BLK_DEV_INITRD=y
+CONFIG_INITRAMFS_SOURCE=""
+CONFIG_RD_GZIP=y
+# CONFIG_RD_BZIP2 is not set
+# CONFIG_RD_LZMA is not set
+CONFIG_CC_OPTIMIZE_FOR_SIZE=y
+CONFIG_SYSCTL=y
+CONFIG_ANON_INODES=y
+CONFIG_PANIC_TIMEOUT=5
+CONFIG_EMBEDDED=y
+CONFIG_UID16=y
+# CONFIG_SYSCTL_SYSCALL is not set
+CONFIG_KALLSYMS=y
+# CONFIG_KALLSYMS_ALL is not set
+# CONFIG_KALLSYMS_EXTRA_PASS is not set
+CONFIG_HOTPLUG=y
+CONFIG_PRINTK=y
+CONFIG_BUG=y
+# CONFIG_ELF_CORE is not set
+CONFIG_BASE_FULL=y
+CONFIG_FUTEX=y
+CONFIG_EPOLL=y
+CONFIG_SIGNALFD=y
+CONFIG_TIMERFD=y
+CONFIG_EVENTFD=y
+CONFIG_SHMEM=y
+CONFIG_ASHMEM=y
+CONFIG_AIO=y
+
+#
+# Kernel Performance Events And Counters
+#
+CONFIG_VM_EVENT_COUNTERS=y
+CONFIG_COMPAT_BRK=y
+CONFIG_SLAB=y
+# CONFIG_SLUB is not set
+# CONFIG_SLOB is not set
+# CONFIG_PROFILING is not set
+CONFIG_HAVE_OPROFILE=y
+# CONFIG_KPROBES is not set
+CONFIG_HAVE_KPROBES=y
+CONFIG_HAVE_KRETPROBES=y
+CONFIG_HAVE_CLK=y
+
+#
+# GCOV-based kernel profiling
+#
+# CONFIG_SLOW_WORK is not set
+CONFIG_HAVE_GENERIC_DMA_COHERENT=y
+CONFIG_SLABINFO=y
+CONFIG_RT_MUTEXES=y
+CONFIG_BASE_SMALL=0
+CONFIG_MODULES=y
+# CONFIG_MODULE_FORCE_LOAD is not set
+CONFIG_MODULE_UNLOAD=y
+CONFIG_MODULE_FORCE_UNLOAD=y
+# CONFIG_MODVERSIONS is not set
+# CONFIG_MODULE_SRCVERSION_ALL is not set
+CONFIG_BLOCK=y
+# CONFIG_LBDAF is not set
+# CONFIG_BLK_DEV_BSG is not set
+# CONFIG_BLK_DEV_INTEGRITY is not set
+
+#
+# IO Schedulers
+#
+CONFIG_IOSCHED_NOOP=y
+# CONFIG_IOSCHED_AS is not set
+# CONFIG_IOSCHED_DEADLINE is not set
+CONFIG_IOSCHED_CFQ=y
+# CONFIG_DEFAULT_AS is not set
+# CONFIG_DEFAULT_DEADLINE is not set
+CONFIG_DEFAULT_CFQ=y
+# CONFIG_DEFAULT_NOOP is not set
+CONFIG_DEFAULT_IOSCHED="cfq"
+CONFIG_FREEZER=y
+
+#
+# System Type
+#
+CONFIG_MMU=y
+# CONFIG_ARCH_AAEC2000 is not set
+# CONFIG_ARCH_INTEGRATOR is not set
+# CONFIG_ARCH_REALVIEW is not set
+# CONFIG_ARCH_VERSATILE is not set
+# CONFIG_ARCH_AT91 is not set
+# CONFIG_ARCH_CLPS711X is not set
+# CONFIG_ARCH_GEMINI is not set
+# CONFIG_ARCH_EBSA110 is not set
+# CONFIG_ARCH_EP93XX is not set
+# CONFIG_ARCH_FOOTBRIDGE is not set
+# CONFIG_ARCH_MXC is not set
+# CONFIG_ARCH_STMP3XXX is not set
+# CONFIG_ARCH_NETX is not set
+# CONFIG_ARCH_H720X is not set
+# CONFIG_ARCH_NOMADIK is not set
+# CONFIG_ARCH_IOP13XX is not set
+# CONFIG_ARCH_IOP32X is not set
+# CONFIG_ARCH_IOP33X is not set
+# CONFIG_ARCH_IXP23XX is not set
+# CONFIG_ARCH_IXP2000 is not set
+# CONFIG_ARCH_IXP4XX is not set
+# CONFIG_ARCH_L7200 is not set
+# CONFIG_ARCH_KIRKWOOD is not set
+# CONFIG_ARCH_LOKI is not set
+# CONFIG_ARCH_MV78XX0 is not set
+# CONFIG_ARCH_ORION5X is not set
+# CONFIG_ARCH_MMP is not set
+# CONFIG_ARCH_KS8695 is not set
+# CONFIG_ARCH_NS9XXX is not set
+# CONFIG_ARCH_W90X900 is not set
+# CONFIG_ARCH_PNX4008 is not set
+# CONFIG_ARCH_PXA is not set
+# CONFIG_ARCH_MSM is not set
+# CONFIG_ARCH_RPC is not set
+# CONFIG_ARCH_SA1100 is not set
+# CONFIG_ARCH_S3C2410 is not set
+# CONFIG_ARCH_S3C64XX is not set
+# CONFIG_ARCH_S5PC1XX is not set
+# CONFIG_ARCH_SHARK is not set
+# CONFIG_ARCH_LH7A40X is not set
+# CONFIG_ARCH_U300 is not set
+# CONFIG_ARCH_DAVINCI is not set
+# CONFIG_ARCH_OMAP is not set
+# CONFIG_ARCH_BCMRING is not set
+# CONFIG_ARCH_RK2818 is not set
+CONFIG_ARCH_RK29=y
+CONFIG_WIFI_CONTROL_FUNC=y
+# CONFIG_MACH_RK29SDK is not set
+CONFIG_MACH_RK29WINACCORD=y
+CONFIG_MACH_RK29SDK_MEM_SIZE_M=512
+
+#
+# RK29 VPU (Video Processing Unit) support
+#
+CONFIG_RK29_VPU=y
+# CONFIG_RK29_VPU_DEBUG is not set
+# CONFIG_RK29_VPU_HW_PERFORMANCE is not set
+
+#
+# Processor Type
+#
+CONFIG_CPU_32=y
+CONFIG_CPU_32v6K=y
+CONFIG_CPU_V7=y
+CONFIG_CPU_32v7=y
+CONFIG_CPU_ABRT_EV7=y
+CONFIG_CPU_PABRT_V7=y
+CONFIG_CPU_CACHE_V7=y
+CONFIG_CPU_CACHE_VIPT=y
+CONFIG_CPU_COPY_V6=y
+CONFIG_CPU_TLB_V7=y
+CONFIG_CPU_HAS_ASID=y
+CONFIG_CPU_CP15=y
+CONFIG_CPU_CP15_MMU=y
+
+#
+# Processor Features
+#
+CONFIG_ARM_THUMB=y
+CONFIG_ARM_THUMBEE=y
+# CONFIG_CPU_ICACHE_DISABLE is not set
+# CONFIG_CPU_DCACHE_DISABLE is not set
+# CONFIG_CPU_BPREDICT_DISABLE is not set
+CONFIG_HAS_TLS_REG=y
+CONFIG_ARM_L1_CACHE_SHIFT=6
+# CONFIG_ARM_ERRATA_430973 is not set
+# CONFIG_ARM_ERRATA_458693 is not set
+# CONFIG_ARM_ERRATA_460075 is not set
+CONFIG_ARM_GIC=y
+CONFIG_PL330=y
+CONFIG_COMMON_CLKDEV=y
+
+#
+# Bus support
+#
+# CONFIG_PCI_SYSCALL is not set
+# CONFIG_ARCH_SUPPORTS_MSI is not set
+# CONFIG_PCCARD is not set
+
+#
+# Kernel Features
+#
+CONFIG_TICK_ONESHOT=y
+CONFIG_NO_HZ=y
+CONFIG_HIGH_RES_TIMERS=y
+CONFIG_GENERIC_CLOCKEVENTS_BUILD=y
+CONFIG_VMSPLIT_3G=y
+# CONFIG_VMSPLIT_2G is not set
+# CONFIG_VMSPLIT_1G is not set
+CONFIG_PAGE_OFFSET=0xC0000000
+# CONFIG_PREEMPT_NONE is not set
+# CONFIG_PREEMPT_VOLUNTARY is not set
+CONFIG_PREEMPT=y
+CONFIG_HZ=100
+# CONFIG_THUMB2_KERNEL is not set
+CONFIG_AEABI=y
+# CONFIG_OABI_COMPAT is not set
+# CONFIG_ARCH_SPARSEMEM_DEFAULT is not set
+# CONFIG_ARCH_SELECT_MEMORY_MODEL is not set
+# CONFIG_HIGHMEM is not set
+CONFIG_SELECT_MEMORY_MODEL=y
+CONFIG_FLATMEM_MANUAL=y
+# CONFIG_DISCONTIGMEM_MANUAL is not set
+# CONFIG_SPARSEMEM_MANUAL is not set
+CONFIG_FLATMEM=y
+CONFIG_FLAT_NODE_MEM_MAP=y
+CONFIG_PAGEFLAGS_EXTENDED=y
+CONFIG_SPLIT_PTLOCK_CPUS=4
+# CONFIG_PHYS_ADDR_T_64BIT is not set
+CONFIG_ZONE_DMA_FLAG=0
+CONFIG_VIRT_TO_BUS=y
+CONFIG_HAVE_MLOCK=y
+CONFIG_HAVE_MLOCKED_PAGE_BIT=y
+# CONFIG_KSM is not set
+CONFIG_DEFAULT_MMAP_MIN_ADDR=32768
+CONFIG_ALIGNMENT_TRAP=y
+# CONFIG_UACCESS_WITH_MEMCPY is not set
+
+#
+# Boot options
+#
+CONFIG_ZBOOT_ROM_TEXT=0
+CONFIG_ZBOOT_ROM_BSS=0
+CONFIG_CMDLINE=""
+# CONFIG_XIP_KERNEL is not set
+CONFIG_KEXEC=y
+CONFIG_ATAGS_PROC=y
+
+#
+# CPU Power Management
+#
+CONFIG_CPU_FREQ=y
+CONFIG_CPU_FREQ_TABLE=y
+# CONFIG_CPU_FREQ_DEBUG is not set
+CONFIG_CPU_FREQ_STAT=y
+CONFIG_CPU_FREQ_STAT_DETAILS=y
+# CONFIG_CPU_FREQ_DEFAULT_GOV_PERFORMANCE is not set
+# CONFIG_CPU_FREQ_DEFAULT_GOV_POWERSAVE is not set
+CONFIG_CPU_FREQ_DEFAULT_GOV_USERSPACE=y
+# CONFIG_CPU_FREQ_DEFAULT_GOV_ONDEMAND is not set
+# CONFIG_CPU_FREQ_DEFAULT_GOV_CONSERVATIVE is not set
+CONFIG_CPU_FREQ_GOV_PERFORMANCE=y
+# CONFIG_CPU_FREQ_GOV_POWERSAVE is not set
+CONFIG_CPU_FREQ_GOV_USERSPACE=y
+CONFIG_CPU_FREQ_GOV_ONDEMAND=y
+# CONFIG_CPU_FREQ_GOV_CONSERVATIVE is not set
+# CONFIG_CPU_IDLE is not set
+
+#
+# Floating point emulation
+#
+
+#
+# At least one emulation must be selected
+#
+CONFIG_VFP=y
+CONFIG_VFPv3=y
+CONFIG_NEON=y
+
+#
+# Userspace binary formats
+#
+CONFIG_BINFMT_ELF=y
+CONFIG_HAVE_AOUT=y
+# CONFIG_BINFMT_AOUT is not set
+# CONFIG_BINFMT_MISC is not set
+
+#
+# Power management options
+#
+CONFIG_PM=y
+# CONFIG_PM_DEBUG is not set
+CONFIG_PM_SLEEP=y
+CONFIG_SUSPEND=y
+CONFIG_SUSPEND_FREEZER=y
+CONFIG_HAS_WAKELOCK=y
+CONFIG_HAS_EARLYSUSPEND=y
+CONFIG_WAKELOCK=y
+CONFIG_WAKELOCK_STAT=y
+CONFIG_USER_WAKELOCK=y
+CONFIG_EARLYSUSPEND=y
+# CONFIG_NO_USER_SPACE_SCREEN_ACCESS_CONTROL is not set
+CONFIG_CONSOLE_EARLYSUSPEND=y
+# CONFIG_FB_EARLYSUSPEND is not set
+# CONFIG_APM_EMULATION is not set
+# CONFIG_PM_RUNTIME is not set
+CONFIG_ARCH_SUSPEND_POSSIBLE=y
+CONFIG_NET=y
+
+#
+# Networking options
+#
+CONFIG_PACKET=y
+# CONFIG_PACKET_MMAP is not set
+CONFIG_UNIX=y
+CONFIG_XFRM=y
+# CONFIG_XFRM_USER is not set
+# CONFIG_XFRM_SUB_POLICY is not set
+# CONFIG_XFRM_MIGRATE is not set
+# CONFIG_XFRM_STATISTICS is not set
+# CONFIG_NET_KEY is not set
+CONFIG_INET=y
+# CONFIG_IP_MULTICAST is not set
+# CONFIG_IP_ADVANCED_ROUTER is not set
+CONFIG_IP_FIB_HASH=y
+CONFIG_IP_PNP=y
+CONFIG_IP_PNP_DHCP=y
+CONFIG_IP_PNP_BOOTP=y
+CONFIG_IP_PNP_RARP=y
+# CONFIG_NET_IPIP is not set
+# CONFIG_NET_IPGRE is not set
+# CONFIG_ARPD is not set
+# CONFIG_SYN_COOKIES is not set
+# CONFIG_INET_AH is not set
+# CONFIG_INET_ESP is not set
+# CONFIG_INET_IPCOMP is not set
+# CONFIG_INET_XFRM_TUNNEL is not set
+# CONFIG_INET_TUNNEL is not set
+CONFIG_INET_XFRM_MODE_TRANSPORT=y
+CONFIG_INET_XFRM_MODE_TUNNEL=y
+CONFIG_INET_XFRM_MODE_BEET=y
+# CONFIG_INET_LRO is not set
+CONFIG_INET_DIAG=y
+CONFIG_INET_TCP_DIAG=y
+# CONFIG_TCP_CONG_ADVANCED is not set
+CONFIG_TCP_CONG_CUBIC=y
+CONFIG_DEFAULT_TCP_CONG="cubic"
+# CONFIG_TCP_MD5SIG is not set
+# CONFIG_IPV6 is not set
+CONFIG_ANDROID_PARANOID_NETWORK=y
+# CONFIG_NETWORK_SECMARK is not set
+# CONFIG_NETFILTER is not set
+# CONFIG_IP_DCCP is not set
+# CONFIG_IP_SCTP is not set
+# CONFIG_RDS is not set
+# CONFIG_TIPC is not set
+# CONFIG_ATM is not set
+# CONFIG_BRIDGE is not set
+# CONFIG_NET_DSA is not set
+# CONFIG_VLAN_8021Q is not set
+# CONFIG_DECNET is not set
+# CONFIG_LLC2 is not set
+# CONFIG_IPX is not set
+# CONFIG_ATALK is not set
+# CONFIG_X25 is not set
+# CONFIG_LAPB is not set
+# CONFIG_ECONET is not set
+# CONFIG_WAN_ROUTER is not set
+# CONFIG_PHONET is not set
+# CONFIG_IEEE802154 is not set
+# CONFIG_NET_SCHED is not set
+# CONFIG_DCB is not set
+
+#
+# Network testing
+#
+# CONFIG_NET_PKTGEN is not set
+# CONFIG_HAMRADIO is not set
+# CONFIG_CAN is not set
+# CONFIG_IRDA is not set
+# CONFIG_BT is not set
+# CONFIG_AF_RXRPC is not set
+CONFIG_WIRELESS=y
+# CONFIG_CFG80211 is not set
+CONFIG_CFG80211_DEFAULT_PS_VALUE=0
+# CONFIG_WIRELESS_OLD_REGULATORY is not set
+CONFIG_WIRELESS_EXT=y
+CONFIG_WIRELESS_EXT_SYSFS=y
+# CONFIG_LIB80211 is not set
+
+#
+# CFG80211 needs to be enabled for MAC80211
+#
+
+#
+# Some wireless drivers require a rate control algorithm
+#
+# CONFIG_WIMAX is not set
+# CONFIG_RFKILL is not set
+# CONFIG_NET_9P is not set
+
+#
+# Device Drivers
+#
+
+#
+# Generic Driver Options
+#
+CONFIG_UEVENT_HELPER_PATH=""
+CONFIG_DEVTMPFS=y
+CONFIG_DEVTMPFS_MOUNT=y
+CONFIG_STANDALONE=y
+CONFIG_PREVENT_FIRMWARE_BUILD=y
+CONFIG_FW_LOADER=y
+# CONFIG_FIRMWARE_IN_KERNEL is not set
+CONFIG_EXTRA_FIRMWARE=""
+# CONFIG_DEBUG_DRIVER is not set
+# CONFIG_DEBUG_DEVRES is not set
+# CONFIG_SYS_HYPERVISOR is not set
+# CONFIG_CONNECTOR is not set
+CONFIG_MTD=y
+# CONFIG_MTD_DEBUG is not set
+# CONFIG_MTD_TESTS is not set
+# CONFIG_MTD_CONCAT is not set
+CONFIG_MTD_PARTITIONS=y
+# CONFIG_MTD_REDBOOT_PARTS is not set
+CONFIG_MTD_CMDLINE_PARTS=y
+# CONFIG_MTD_AFS_PARTS is not set
+# CONFIG_MTD_AR7_PARTS is not set
+
+#
+# User Modules And Translation Layers
+#
+CONFIG_MTD_CHAR=y
+CONFIG_MTD_BLKDEVS=y
+CONFIG_MTD_BLOCK=y
+# CONFIG_FTL is not set
+# CONFIG_NFTL is not set
+# CONFIG_INFTL is not set
+# CONFIG_RFD_FTL is not set
+# CONFIG_SSFDC is not set
+# CONFIG_MTD_OOPS is not set
+
+#
+# RAM/ROM/Flash chip drivers
+#
+# CONFIG_MTD_CFI is not set
+# CONFIG_MTD_JEDECPROBE is not set
+CONFIG_MTD_MAP_BANK_WIDTH_1=y
+CONFIG_MTD_MAP_BANK_WIDTH_2=y
+CONFIG_MTD_MAP_BANK_WIDTH_4=y
+# CONFIG_MTD_MAP_BANK_WIDTH_8 is not set
+# CONFIG_MTD_MAP_BANK_WIDTH_16 is not set
+# CONFIG_MTD_MAP_BANK_WIDTH_32 is not set
+CONFIG_MTD_CFI_I1=y
+CONFIG_MTD_CFI_I2=y
+# CONFIG_MTD_CFI_I4 is not set
+# CONFIG_MTD_CFI_I8 is not set
+# CONFIG_MTD_RAM is not set
+# CONFIG_MTD_ROM is not set
+# CONFIG_MTD_ABSENT is not set
+
+#
+# Mapping drivers for chip access
+#
+# CONFIG_MTD_COMPLEX_MAPPINGS is not set
+# CONFIG_MTD_PLATRAM is not set
+
+#
+# Self-contained MTD device drivers
+#
+# CONFIG_MTD_SLRAM is not set
+# CONFIG_MTD_PHRAM is not set
+# CONFIG_MTD_MTDRAM is not set
+# CONFIG_MTD_BLOCK2MTD is not set
+
+#
+# Disk-On-Chip Device Drivers
+#
+# CONFIG_MTD_DOC2000 is not set
+# CONFIG_MTD_DOC2001 is not set
+# CONFIG_MTD_DOC2001PLUS is not set
+CONFIG_MTD_NAND_IDS=y
+# CONFIG_MTD_NAND is not set
+CONFIG_MTD_RKNAND=y
+CONFIG_MTD_NAND_RK29XX=y
+CONFIG_RKFTL_PAGECACHE_SIZE=64
+CONFIG_MTD_RKNAND_BUFFER=y
+# CONFIG_MTD_NAND_RK29XX_DEBUG is not set
+# CONFIG_MTD_ONENAND is not set
+
+#
+# LPDDR flash memory drivers
+#
+# CONFIG_MTD_LPDDR is not set
+
+#
+# UBI - Unsorted block images
+#
+# CONFIG_MTD_UBI is not set
+# CONFIG_PARPORT is not set
+CONFIG_BLK_DEV=y
+# CONFIG_BLK_DEV_COW_COMMON is not set
+CONFIG_BLK_DEV_LOOP=y
+# CONFIG_BLK_DEV_CRYPTOLOOP is not set
+# CONFIG_BLK_DEV_NBD is not set
+# CONFIG_BLK_DEV_UB is not set
+# CONFIG_BLK_DEV_RAM is not set
+# CONFIG_CDROM_PKTCDVD is not set
+# CONFIG_ATA_OVER_ETH is not set
+# CONFIG_MG_DISK is not set
+CONFIG_MISC_DEVICES=y
+CONFIG_ANDROID_PMEM=y
+# CONFIG_ICS932S401 is not set
+# CONFIG_ENCLOSURE_SERVICES is not set
+# CONFIG_KERNEL_DEBUGGER_CORE is not set
+# CONFIG_ISL29003 is not set
+# CONFIG_UID_STAT is not set
+# CONFIG_APANIC is not set
+# CONFIG_STE is not set
+# CONFIG_C2PORT is not set
+
+#
+# EEPROM support
+#
+# CONFIG_EEPROM_AT24 is not set
+# CONFIG_EEPROM_LEGACY is not set
+# CONFIG_EEPROM_MAX6875 is not set
+# CONFIG_EEPROM_93CX6 is not set
+CONFIG_HAVE_IDE=y
+# CONFIG_IDE is not set
+
+#
+# SCSI device support
+#
+# CONFIG_RAID_ATTRS is not set
+CONFIG_SCSI=y
+CONFIG_SCSI_DMA=y
+# CONFIG_SCSI_TGT is not set
+# CONFIG_SCSI_NETLINK is not set
+CONFIG_SCSI_PROC_FS=y
+
+#
+# SCSI support type (disk, tape, CD-ROM)
+#
+CONFIG_BLK_DEV_SD=y
+# CONFIG_CHR_DEV_ST is not set
+# CONFIG_CHR_DEV_OSST is not set
+# CONFIG_BLK_DEV_SR is not set
+# CONFIG_CHR_DEV_SG is not set
+# CONFIG_CHR_DEV_SCH is not set
+CONFIG_SCSI_MULTI_LUN=y
+# CONFIG_SCSI_CONSTANTS is not set
+# CONFIG_SCSI_LOGGING is not set
+# CONFIG_SCSI_SCAN_ASYNC is not set
+CONFIG_SCSI_WAIT_SCAN=m
+
+#
+# SCSI Transports
+#
+# CONFIG_SCSI_SPI_ATTRS is not set
+# CONFIG_SCSI_FC_ATTRS is not set
+# CONFIG_SCSI_ISCSI_ATTRS is not set
+# CONFIG_SCSI_SAS_LIBSAS is not set
+# CONFIG_SCSI_SRP_ATTRS is not set
+CONFIG_SCSI_LOWLEVEL=y
+# CONFIG_ISCSI_TCP is not set
+# CONFIG_LIBFC is not set
+# CONFIG_LIBFCOE is not set
+# CONFIG_SCSI_DEBUG is not set
+# CONFIG_SCSI_DH is not set
+# CONFIG_SCSI_OSD_INITIATOR is not set
+# CONFIG_ATA is not set
+# CONFIG_MD is not set
+CONFIG_NETDEVICES=y
+# CONFIG_DUMMY is not set
+# CONFIG_BONDING is not set
+# CONFIG_MACVLAN is not set
+# CONFIG_EQUALIZER is not set
+# CONFIG_TUN is not set
+# CONFIG_VETH is not set
+CONFIG_PHYLIB=y
+
+#
+# MII PHY device drivers
+#
+# CONFIG_MARVELL_PHY is not set
+# CONFIG_DAVICOM_PHY is not set
+# CONFIG_QSEMI_PHY is not set
+# CONFIG_LXT_PHY is not set
+# CONFIG_CICADA_PHY is not set
+# CONFIG_VITESSE_PHY is not set
+# CONFIG_SMSC_PHY is not set
+# CONFIG_BROADCOM_PHY is not set
+# CONFIG_ICPLUS_PHY is not set
+# CONFIG_REALTEK_PHY is not set
+# CONFIG_NATIONAL_PHY is not set
+# CONFIG_STE10XP is not set
+# CONFIG_LSI_ET1011C_PHY is not set
+# CONFIG_FIXED_PHY is not set
+# CONFIG_MDIO_BITBANG is not set
+CONFIG_NET_ETHERNET=y
+CONFIG_MII=y
+# CONFIG_AX88796 is not set
+CONFIG_RK29_VMAC=y
+# CONFIG_SMC91X is not set
+# CONFIG_DM9000 is not set
+# CONFIG_ETHOC is not set
+# CONFIG_SMC911X is not set
+# CONFIG_SMSC911X is not set
+# CONFIG_DNET is not set
+# CONFIG_IBM_NEW_EMAC_ZMII is not set
+# CONFIG_IBM_NEW_EMAC_RGMII is not set
+# CONFIG_IBM_NEW_EMAC_TAH is not set
+# CONFIG_IBM_NEW_EMAC_EMAC4 is not set
+# CONFIG_IBM_NEW_EMAC_NO_FLOW_CTRL is not set
+# CONFIG_IBM_NEW_EMAC_MAL_CLR_ICINTSTAT is not set
+# CONFIG_IBM_NEW_EMAC_MAL_COMMON_ERR is not set
+# CONFIG_B44 is not set
+# CONFIG_KS8842 is not set
+# CONFIG_KS8851_MLL is not set
+# CONFIG_NETDEV_1000 is not set
+# CONFIG_NETDEV_10000 is not set
+CONFIG_WLAN=y
+# CONFIG_WLAN_PRE80211 is not set
+CONFIG_WLAN_80211=y
+# CONFIG_LIBERTAS is not set
+# CONFIG_USB_ZD1201 is not set
+# CONFIG_HOSTAP is not set
+CONFIG_BCM4329=m
+CONFIG_BCM4329_FW_PATH="/etc/firmware/fw_bcm4329.bin"
+CONFIG_BCM4329_NVRAM_PATH="/etc/firmware/nvram_bcm4329_B23.txt"
+
+#
+# Enable WiMAX (Networking options) to see the WiMAX drivers
+#
+
+#
+# USB Network Adapters
+#
+# CONFIG_USB_CATC is not set
+# CONFIG_USB_KAWETH is not set
+# CONFIG_USB_PEGASUS is not set
+# CONFIG_USB_RTL8150 is not set
+# CONFIG_USB_USBNET is not set
+# CONFIG_WAN is not set
+# CONFIG_PPP is not set
+# CONFIG_SLIP is not set
+# CONFIG_NETCONSOLE is not set
+# CONFIG_NETPOLL is not set
+# CONFIG_NET_POLL_CONTROLLER is not set
+# CONFIG_ISDN is not set
+# CONFIG_PHONE is not set
+
+#
+# Input device support
+#
+CONFIG_INPUT=y
+# CONFIG_INPUT_FF_MEMLESS is not set
+CONFIG_INPUT_POLLDEV=y
+
+#
+# Userland interfaces
+#
+# CONFIG_INPUT_MOUSEDEV is not set
+# CONFIG_INPUT_JOYDEV is not set
+CONFIG_INPUT_EVDEV=y
+# CONFIG_INPUT_EVBUG is not set
+CONFIG_INPUT_KEYRESET=y
+
+#
+# Input Device Drivers
+#
+CONFIG_INPUT_KEYBOARD=y
+CONFIG_KEYS_RK29=y
+# CONFIG_KEYBOARD_ADP5588 is not set
+# CONFIG_KEYBOARD_ATKBD is not set
+# CONFIG_QT2160 is not set
+# CONFIG_KEYBOARD_LKKBD is not set
+# CONFIG_KEYBOARD_GPIO is not set
+# CONFIG_KEYBOARD_MATRIX is not set
+# CONFIG_KEYBOARD_MAX7359 is not set
+# CONFIG_KEYBOARD_NEWTON is not set
+# CONFIG_KEYBOARD_OPENCORES is not set
+# CONFIG_KEYBOARD_STOWAWAY is not set
+# CONFIG_KEYBOARD_SUNKBD is not set
+# CONFIG_KEYBOARD_XTKBD is not set
+# CONFIG_INPUT_MOUSE is not set
+# CONFIG_INPUT_JOYSTICK is not set
+# CONFIG_INPUT_TABLET is not set
+CONFIG_INPUT_TOUCHSCREEN=y
+CONFIG_TOUCHSCREEN_XPT2046_SPI_NOCHOOSE=y
+# CONFIG_TOUCHSCREEN_XPT2046_SPI is not set
+# CONFIG_TOUCHSCREEN_XPT2046_CBN_SPI is not set
+# CONFIG_TOUCHSCREEN_XPT2046_320X480_SPI is not set
+# CONFIG_TOUCHSCREEN_XPT2046_320X480_CBN_SPI is not set
+# CONFIG_TOUCHSCREEN_IT7250 is not set
+# CONFIG_TOUCHSCREEN_AD7879_I2C is not set
+# CONFIG_TOUCHSCREEN_AD7879 is not set
+# CONFIG_TOUCHSCREEN_EETI is not set
+# CONFIG_TOUCHSCREEN_FUJITSU is not set
+# CONFIG_TOUCHSCREEN_GUNZE is not set
+# CONFIG_TOUCHSCREEN_ELO is not set
+# CONFIG_TOUCHSCREEN_WACOM_W8001 is not set
+# CONFIG_TOUCHSCREEN_MCS5000 is not set
+# CONFIG_TOUCHSCREEN_MTOUCH is not set
+# CONFIG_TOUCHSCREEN_INEXIO is not set
+# CONFIG_TOUCHSCREEN_MK712 is not set
+# CONFIG_TOUCHSCREEN_PENMOUNT is not set
+# CONFIG_TOUCHSCREEN_SYNAPTICS_I2C_RMI is not set
+# CONFIG_TOUCHSCREEN_TOUCHRIGHT is not set
+# CONFIG_TOUCHSCREEN_TOUCHWIN is not set
+# CONFIG_TOUCHSCREEN_USB_COMPOSITE is not set
+# CONFIG_TOUCHSCREEN_TOUCHIT213 is not set
+# CONFIG_TOUCHSCREEN_TSC2007 is not set
+# CONFIG_TOUCHSCREEN_W90X900 is not set
+CONFIG_HANNSTAR_P1003=y
+CONFIG_HANNSTAR_MAX_X=1087
+CONFIG_HANNSTAR_MAX_Y=800
+# CONFIG_HANNSTAR_DEBUG is not set
+# CONFIG_INPUT_MISC is not set
+CONFIG_INPUT_GPIO=y
+# CONFIG_G_SENSOR_DEVICE is not set
+# CONFIG_INPUT_JOGBALL is not set
+
+#
+# Hardware I/O ports
+#
+# CONFIG_SERIO is not set
+# CONFIG_GAMEPORT is not set
+
+#
+# Character devices
+#
+CONFIG_VT=y
+CONFIG_CONSOLE_TRANSLATIONS=y
+CONFIG_VT_CONSOLE=y
+CONFIG_HW_CONSOLE=y
+# CONFIG_VT_HW_CONSOLE_BINDING is not set
+CONFIG_DEVMEM=y
+CONFIG_DEVKMEM=y
+# CONFIG_SERIAL_NONSTANDARD is not set
+
+#
+# Serial drivers
+#
+# CONFIG_SERIAL_8250 is not set
+
+#
+# Non-8250 serial port support
+#
+CONFIG_SERIAL_CORE=y
+CONFIG_SERIAL_CORE_CONSOLE=y
+CONFIG_SERIAL_RK29=y
+# CONFIG_UART0_RK29 is not set
+CONFIG_UART1_RK29=y
+# CONFIG_UART2_RK29 is not set
+# CONFIG_UART3_RK29 is not set
+CONFIG_SERIAL_RK29_CONSOLE=y
+CONFIG_UNIX98_PTYS=y
+# CONFIG_DEVPTS_MULTIPLE_INSTANCES is not set
+# CONFIG_LEGACY_PTYS is not set
+# CONFIG_IPMI_HANDLER is not set
+# CONFIG_HW_RANDOM is not set
+# CONFIG_R3964 is not set
+# CONFIG_RAW_DRIVER is not set
+# CONFIG_TCG_TPM is not set
+# CONFIG_DCC_TTY is not set
+CONFIG_I2C=y
+CONFIG_I2C_BOARDINFO=y
+CONFIG_I2C_COMPAT=y
+# CONFIG_I2C_CHARDEV is not set
+CONFIG_I2C_HELPER_AUTO=y
+
+#
+# I2C Hardware Bus support
+#
+CONFIG_I2C_RK29=y
+
+#
+# Now, there are four I2C interfaces selected by developer.
+#
+CONFIG_I2C0_RK29=y
+CONFIG_I2C1_RK29=y
+CONFIG_I2C2_RK29=y
+CONFIG_I2C3_RK29=y
+# CONFIG_I2C_DEV_RK29 is not set
+
+#
+# Miscellaneous I2C Chip support
+#
+# CONFIG_DS1682 is not set
+# CONFIG_SENSORS_TSL2550 is not set
+# CONFIG_SENSORS_PCA963X is not set
+# CONFIG_I2C_DEBUG_CORE is not set
+# CONFIG_I2C_DEBUG_ALGO is not set
+# CONFIG_I2C_DEBUG_BUS is not set
+# CONFIG_I2C_DEBUG_CHIP is not set
+# CONFIG_SPI is not set
+CONFIG_ADC=y
+# CONFIG_ADC_RK28 is not set
+CONFIG_ADC_RK29=y
+# CONFIG_SPI_FPGA is not set
+# CONFIG_HEADSET_DET is not set
+
+#
+# PPS support
+#
+# CONFIG_PPS is not set
+CONFIG_ARCH_REQUIRE_GPIOLIB=y
+CONFIG_GPIOLIB=y
+# CONFIG_DEBUG_GPIO is not set
+# CONFIG_GPIO_SYSFS is not set
+
+#
+# Memory mapped GPIO expanders:
+#
+
+#
+# I2C GPIO expanders:
+#
+# CONFIG_GPIO_MAX732X is not set
+# CONFIG_GPIO_PCA953X is not set
+# CONFIG_GPIO_PCF857X is not set
+
+#
+# PCI GPIO expanders:
+#
+
+#
+# SPI GPIO expanders:
+#
+
+#
+# AC97 GPIO expanders:
+#
+# CONFIG_GPIO_PCA9554 is not set
+# CONFIG_IOEXTEND_TCA6424 is not set
+CONFIG_EXPANDED_GPIO_NUM=0
+CONFIG_EXPANDED_GPIO_IRQ_NUM=0
+# CONFIG_EXPAND_GPIO_SOFT_INTERRUPT is not set
+CONFIG_SPI_FPGA_GPIO_NUM=96
+CONFIG_SPI_FPGA_GPIO_IRQ_NUM=16
+# CONFIG_W1 is not set
+CONFIG_POWER_SUPPLY=y
+# CONFIG_POWER_SUPPLY_DEBUG is not set
+# CONFIG_PDA_POWER is not set
+# CONFIG_BATTERY_DS2760 is not set
+# CONFIG_BATTERY_DS2782 is not set
+# CONFIG_BATTERY_BQ27x00 is not set
+# CONFIG_BATTERY_MAX17040 is not set
+# CONFIG_BATTERY_STC3100 is not set
+CONFIG_BATTERY_BQ27510=y
+# CONFIG_HWMON is not set
+# CONFIG_THERMAL is not set
+# CONFIG_WATCHDOG is not set
+CONFIG_SSB_POSSIBLE=y
+
+#
+# Sonics Silicon Backplane
+#
+# CONFIG_SSB is not set
+
+#
+# Multifunction device drivers
+#
+# CONFIG_MFD_CORE is not set
+# CONFIG_MFD_SM501 is not set
+# CONFIG_MFD_ASIC3 is not set
+# CONFIG_HTC_EGPIO is not set
+# CONFIG_HTC_PASIC3 is not set
+# CONFIG_TPS65010 is not set
+# CONFIG_TWL4030_CORE is not set
+# CONFIG_MFD_TMIO is not set
+# CONFIG_MFD_T7L66XB is not set
+# CONFIG_MFD_TC6387XB is not set
+# CONFIG_MFD_TC6393XB is not set
+# CONFIG_PMIC_DA903X is not set
+# CONFIG_MFD_WM8400 is not set
+# CONFIG_MFD_WM831X is not set
+# CONFIG_MFD_WM8350_I2C is not set
+# CONFIG_MFD_PCF50633 is not set
+# CONFIG_AB3100_CORE is not set
+# CONFIG_REGULATOR is not set
+CONFIG_MEDIA_SUPPORT=y
+
+#
+# Multimedia core support
+#
+CONFIG_VIDEO_DEV=y
+CONFIG_VIDEO_V4L2_COMMON=y
+CONFIG_VIDEO_ALLOW_V4L1=y
+CONFIG_VIDEO_V4L1_COMPAT=y
+# CONFIG_DVB_CORE is not set
+CONFIG_VIDEO_MEDIA=y
+
+#
+# Multimedia drivers
+#
+# CONFIG_MEDIA_ATTACH is not set
+CONFIG_MEDIA_TUNER=y
+# CONFIG_MEDIA_TUNER_CUSTOMISE is not set
+CONFIG_MEDIA_TUNER_SIMPLE=y
+CONFIG_MEDIA_TUNER_TDA8290=y
+CONFIG_MEDIA_TUNER_TDA9887=y
+CONFIG_MEDIA_TUNER_TEA5761=y
+CONFIG_MEDIA_TUNER_TEA5767=y
+CONFIG_MEDIA_TUNER_MT20XX=y
+CONFIG_MEDIA_TUNER_XC2028=y
+CONFIG_MEDIA_TUNER_XC5000=y
+CONFIG_MEDIA_TUNER_MC44S803=y
+CONFIG_VIDEO_V4L2=y
+CONFIG_VIDEO_V4L1=y
+CONFIG_VIDEOBUF_GEN=y
+CONFIG_VIDEOBUF_DMA_CONTIG=y
+CONFIG_VIDEO_CAPTURE_DRIVERS=y
+# CONFIG_VIDEO_ADV_DEBUG is not set
+# CONFIG_VIDEO_FIXED_MINOR_RANGES is not set
+CONFIG_VIDEO_HELPER_CHIPS_AUTO=y
+# CONFIG_VIDEO_VIVI is not set
+# CONFIG_VIDEO_CPIA is not set
+# CONFIG_VIDEO_CPIA2 is not set
+# CONFIG_VIDEO_SAA5246A is not set
+# CONFIG_VIDEO_SAA5249 is not set
+CONFIG_SOC_CAMERA=y
+# CONFIG_SOC_CAMERA_MT9M001 is not set
+# CONFIG_SOC_CAMERA_MT9M111 is not set
+# CONFIG_SOC_CAMERA_MT9T031 is not set
+# CONFIG_SOC_CAMERA_MT9V022 is not set
+# CONFIG_SOC_CAMERA_TW9910 is not set
+# CONFIG_SOC_CAMERA_PLATFORM is not set
+# CONFIG_SOC_CAMERA_OV772X is not set
+# CONFIG_SOC_CAMERA_OV2655 is not set
+CONFIG_SOC_CAMERA_OV2659=y
+# CONFIG_SOC_CAMERA_OV9650 is not set
+# CONFIG_SOC_CAMERA_OV3640 is not set
+CONFIG_SOC_CAMERA_OV5642=y
+CONFIG_OV5642_AUTOFOCUS=y
+# CONFIG_OV5642_FIXEDFOCUS is not set
+# CONFIG_VIDEO_SH_MOBILE_CEU is not set
+CONFIG_VIDEO_RK29=y
+CONFIG_VIDEO_RK29_WORK_ONEFRAME=y
+# CONFIG_VIDEO_RK29_WORK_PINGPONG is not set
+CONFIG_VIDEO_RK29_WORK_IPP=y
+# CONFIG_VIDEO_RK29_WORK_NOT_IPP is not set
+CONFIG_V4L_USB_DRIVERS=y
+# CONFIG_USB_VIDEO_CLASS is not set
+CONFIG_USB_VIDEO_CLASS_INPUT_EVDEV=y
+CONFIG_USB_GSPCA=m
+# CONFIG_USB_M5602 is not set
+# CONFIG_USB_STV06XX is not set
+# CONFIG_USB_GL860 is not set
+# CONFIG_USB_GSPCA_CONEX is not set
+# CONFIG_USB_GSPCA_ETOMS is not set
+# CONFIG_USB_GSPCA_FINEPIX is not set
+# CONFIG_USB_GSPCA_JEILINJ is not set
+# CONFIG_USB_GSPCA_MARS is not set
+# CONFIG_USB_GSPCA_MR97310A is not set
+# CONFIG_USB_GSPCA_OV519 is not set
+# CONFIG_USB_GSPCA_OV534 is not set
+# CONFIG_USB_GSPCA_PAC207 is not set
+# CONFIG_USB_GSPCA_PAC7311 is not set
+# CONFIG_USB_GSPCA_SN9C20X is not set
+# CONFIG_USB_GSPCA_SONIXB is not set
+# CONFIG_USB_GSPCA_SONIXJ is not set
+# CONFIG_USB_GSPCA_SPCA500 is not set
+# CONFIG_USB_GSPCA_SPCA501 is not set
+# CONFIG_USB_GSPCA_SPCA505 is not set
+# CONFIG_USB_GSPCA_SPCA506 is not set
+# CONFIG_USB_GSPCA_SPCA508 is not set
+# CONFIG_USB_GSPCA_SPCA561 is not set
+# CONFIG_USB_GSPCA_SQ905 is not set
+# CONFIG_USB_GSPCA_SQ905C is not set
+# CONFIG_USB_GSPCA_STK014 is not set
+# CONFIG_USB_GSPCA_SUNPLUS is not set
+# CONFIG_USB_GSPCA_T613 is not set
+# CONFIG_USB_GSPCA_TV8532 is not set
+# CONFIG_USB_GSPCA_VC032X is not set
+# CONFIG_USB_GSPCA_ZC3XX is not set
+# CONFIG_VIDEO_PVRUSB2 is not set
+# CONFIG_VIDEO_HDPVR is not set
+# CONFIG_VIDEO_EM28XX is not set
+# CONFIG_VIDEO_CX231XX is not set
+# CONFIG_VIDEO_USBVISION is not set
+# CONFIG_USB_VICAM is not set
+# CONFIG_USB_IBMCAM is not set
+# CONFIG_USB_KONICAWC is not set
+# CONFIG_USB_QUICKCAM_MESSENGER is not set
+# CONFIG_USB_ET61X251 is not set
+# CONFIG_VIDEO_OVCAMCHIP is not set
+# CONFIG_USB_OV511 is not set
+# CONFIG_USB_SE401 is not set
+# CONFIG_USB_SN9C102 is not set
+# CONFIG_USB_STV680 is not set
+# CONFIG_USB_ZC0301 is not set
+# CONFIG_USB_PWC is not set
+CONFIG_USB_PWC_INPUT_EVDEV=y
+# CONFIG_USB_ZR364XX is not set
+# CONFIG_USB_STKWEBCAM is not set
+# CONFIG_USB_S2255 is not set
+CONFIG_RADIO_ADAPTERS=y
+# CONFIG_I2C_SI4713 is not set
+# CONFIG_RADIO_SI4713 is not set
+# CONFIG_USB_DSBR is not set
+# CONFIG_RADIO_SI470X is not set
+# CONFIG_USB_MR800 is not set
+# CONFIG_RADIO_TEA5764 is not set
+# CONFIG_SMS_SIANO_MDTV is not set
+# CONFIG_DAB is not set
+
+#
+# Graphics support
+#
+# CONFIG_VGASTATE is not set
+# CONFIG_VIDEO_OUTPUT_CONTROL is not set
+CONFIG_FB=y
+# CONFIG_FIRMWARE_EDID is not set
+# CONFIG_FB_DDC is not set
+# CONFIG_FB_BOOT_VESA_SUPPORT is not set
+CONFIG_FB_CFB_FILLRECT=y
+CONFIG_FB_CFB_COPYAREA=y
+CONFIG_FB_CFB_IMAGEBLIT=y
+# CONFIG_FB_CFB_REV_PIXELS_IN_BYTE is not set
+# CONFIG_FB_SYS_FILLRECT is not set
+# CONFIG_FB_SYS_COPYAREA is not set
+# CONFIG_FB_SYS_IMAGEBLIT is not set
+# CONFIG_FB_FOREIGN_ENDIAN is not set
+# CONFIG_FB_SYS_FOPS is not set
+# CONFIG_FB_SVGALIB is not set
+# CONFIG_FB_MACMODES is not set
+# CONFIG_FB_BACKLIGHT is not set
+# CONFIG_FB_MODE_HELPERS is not set
+# CONFIG_FB_TILEBLITTING is not set
+
+#
+# Frame buffer hardware drivers
+#
+# CONFIG_FB_S1D13XXX is not set
+# CONFIG_FB_RK2818 is not set
+CONFIG_FB_RK29=y
+# CONFIG_FB_VIRTUAL is not set
+# CONFIG_FB_METRONOME is not set
+# CONFIG_FB_MB862XX is not set
+# CONFIG_FB_BROADSHEET is not set
+CONFIG_BACKLIGHT_LCD_SUPPORT=y
+# CONFIG_LCD_CLASS_DEVICE is not set
+CONFIG_BACKLIGHT_CLASS_DEVICE=y
+# CONFIG_BACKLIGHT_GENERIC is not set
+CONFIG_BACKLIGHT_RK29_BL=y
+
+#
+# Display device support
+#
+CONFIG_DISPLAY_SUPPORT=y
+
+#
+# Display hardware drivers
+#
+# CONFIG_LCD_NULL is not set
+# CONFIG_LCD_TD043MGEA1 is not set
+# CONFIG_LCD_HX8357 is not set
+# CONFIG_LCD_TJ048NC01CA is not set
+# CONFIG_LCD_HL070VM4AU is not set
+# CONFIG_LCD_HSD070IDW1 is not set
+CONFIG_LCD_HSD100PXN=y
+# CONFIG_LCD_A060SE02 is not set
+# CONFIG_LCD_S1D13521 is not set
+# CONFIG_LCD_NT35582 is not set
+# CONFIG_LCD_NT35580 is not set
+CONFIG_TV_NULL=y
+CONFIG_HDMI_NULL=y
+# CONFIG_HDMI_ANX7150 is not set
+
+#
+# Console display driver support
+#
+# CONFIG_VGA_CONSOLE is not set
+CONFIG_DUMMY_CONSOLE=y
+CONFIG_FRAMEBUFFER_CONSOLE=y
+# CONFIG_FRAMEBUFFER_CONSOLE_DETECT_PRIMARY is not set
+# CONFIG_FRAMEBUFFER_CONSOLE_ROTATION is not set
+CONFIG_FONTS=y
+# CONFIG_FONT_8x8 is not set
+CONFIG_FONT_8x16=y
+# CONFIG_FONT_6x11 is not set
+# CONFIG_FONT_7x14 is not set
+# CONFIG_FONT_PEARL_8x8 is not set
+# CONFIG_FONT_ACORN_8x8 is not set
+# CONFIG_FONT_MINI_4x6 is not set
+# CONFIG_FONT_SUN8x16 is not set
+# CONFIG_FONT_SUN12x22 is not set
+# CONFIG_FONT_10x18 is not set
+CONFIG_LOGO=y
+# CONFIG_LOGO_LINUX_MONO is not set
+# CONFIG_LOGO_LINUX_VGA16 is not set
+CONFIG_LOGO_LINUX_CLUT224=y
+CONFIG_SOUND=y
+# CONFIG_SOUND_OSS_CORE is not set
+CONFIG_SND=y
+CONFIG_SND_TIMER=y
+CONFIG_SND_PCM=y
+CONFIG_SND_JACK=y
+# CONFIG_SND_SEQUENCER is not set
+# CONFIG_SND_MIXER_OSS is not set
+# CONFIG_SND_PCM_OSS is not set
+# CONFIG_SND_HRTIMER is not set
+# CONFIG_SND_DYNAMIC_MINORS is not set
+# CONFIG_SND_SUPPORT_OLD_API is not set
+# CONFIG_SND_VERBOSE_PROCFS is not set
+# CONFIG_SND_VERBOSE_PRINTK is not set
+# CONFIG_SND_DEBUG is not set
+# CONFIG_SND_RAWMIDI_SEQ is not set
+# CONFIG_SND_OPL3_LIB_SEQ is not set
+# CONFIG_SND_OPL4_LIB_SEQ is not set
+# CONFIG_SND_SBAWE_SEQ is not set
+# CONFIG_SND_EMU10K1_SEQ is not set
+# CONFIG_SND_DRIVERS is not set
+# CONFIG_SND_ARM is not set
+CONFIG_SND_USB=y
+# CONFIG_SND_USB_AUDIO is not set
+# CONFIG_SND_USB_CAIAQ is not set
+CONFIG_SND_SOC=y
+CONFIG_SND_RK29_SOC=y
+CONFIG_SND_RK29_SOC_I2S=y
+CONFIG_SND_RK29_SOC_I2S_2CH=y
+# CONFIG_SND_RK29_SOC_I2S_8CH is not set
+# CONFIG_SND_RK29_SOC_WM8988 is not set
+CONFIG_SND_RK29_SOC_WM8900=y
+CONFIG_SND_RK29_CODEC_SOC_MASTER=y
+# CONFIG_SND_RK29_CODEC_SOC_SLAVE is not set
+CONFIG_SND_SOC_I2C_AND_SPI=y
+# CONFIG_SND_SOC_ALL_CODECS is not set
+CONFIG_SND_SOC_WM8900=y
+# CONFIG_SOUND_PRIME is not set
+# CONFIG_HID_SUPPORT is not set
+CONFIG_USB_SUPPORT=y
+CONFIG_USB_ARCH_HAS_HCD=y
+# CONFIG_USB_ARCH_HAS_OHCI is not set
+# CONFIG_USB_ARCH_HAS_EHCI is not set
+CONFIG_USB=y
+# CONFIG_USB_DEBUG is not set
+CONFIG_USB_ANNOUNCE_NEW_DEVICES=y
+
+#
+# Miscellaneous USB options
+#
+# CONFIG_USB_DEVICEFS is not set
+CONFIG_USB_DEVICE_CLASS=y
+# CONFIG_USB_DYNAMIC_MINORS is not set
+# CONFIG_USB_SUSPEND is not set
+# CONFIG_USB_OTG is not set
+# CONFIG_USB_OTG_WHITELIST is not set
+CONFIG_USB_OTG_BLACKLIST_HUB=y
+# CONFIG_USB_MON is not set
+# CONFIG_USB_WUSB is not set
+# CONFIG_USB_WUSB_CBAF is not set
+
+#
+# USB Host Controller Drivers
+#
+# CONFIG_USB_C67X00_HCD is not set
+# CONFIG_USB_OXU210HP_HCD is not set
+# CONFIG_USB_ISP116X_HCD is not set
+# CONFIG_USB_ISP1760_HCD is not set
+# CONFIG_USB_ISP1362_HCD is not set
+# CONFIG_USB_SL811_HCD is not set
+# CONFIG_USB_R8A66597_HCD is not set
+# CONFIG_USB_HWA_HCD is not set
+# CONFIG_USB_MUSB_HDRC is not set
+# CONFIG_USB_GADGET_MUSB_HDRC is not set
+
+#
+# USB Device Class drivers
+#
+# CONFIG_USB_ACM is not set
+# CONFIG_USB_PRINTER is not set
+# CONFIG_USB_WDM is not set
+# CONFIG_USB_TMC is not set
+
+#
+# NOTE: USB_STORAGE depends on SCSI but BLK_DEV_SD may
+#
+
+#
+# also be needed; see USB_STORAGE Help for more info
+#
+CONFIG_USB_STORAGE=y
+# CONFIG_USB_STORAGE_DEBUG is not set
+# CONFIG_USB_STORAGE_DATAFAB is not set
+# CONFIG_USB_STORAGE_FREECOM is not set
+# CONFIG_USB_STORAGE_ISD200 is not set
+# CONFIG_USB_STORAGE_USBAT is not set
+# CONFIG_USB_STORAGE_SDDR09 is not set
+# CONFIG_USB_STORAGE_SDDR55 is not set
+# CONFIG_USB_STORAGE_JUMPSHOT is not set
+# CONFIG_USB_STORAGE_ALAUDA is not set
+# CONFIG_USB_STORAGE_ONETOUCH is not set
+# CONFIG_USB_STORAGE_KARMA is not set
+# CONFIG_USB_STORAGE_CYPRESS_ATACB is not set
+# CONFIG_USB_LIBUSUAL is not set
+
+#
+# USB Imaging devices
+#
+# CONFIG_USB_MDC800 is not set
+# CONFIG_USB_MICROTEK is not set
+
+#
+# USB port drivers
+#
+CONFIG_USB_SERIAL=y
+# CONFIG_USB_SERIAL_CONSOLE is not set
+# CONFIG_USB_EZUSB is not set
+CONFIG_USB_SERIAL_GENERIC=y
+# CONFIG_USB_SERIAL_AIRCABLE is not set
+# CONFIG_USB_SERIAL_ARK3116 is not set
+# CONFIG_USB_SERIAL_BELKIN is not set
+# CONFIG_USB_SERIAL_CH341 is not set
+# CONFIG_USB_SERIAL_WHITEHEAT is not set
+# CONFIG_USB_SERIAL_DIGI_ACCELEPORT is not set
+# CONFIG_USB_SERIAL_CP210X is not set
+# CONFIG_USB_SERIAL_CYPRESS_M8 is not set
+# CONFIG_USB_SERIAL_EMPEG is not set
+# CONFIG_USB_SERIAL_FTDI_SIO is not set
+# CONFIG_USB_SERIAL_FUNSOFT is not set
+# CONFIG_USB_SERIAL_VISOR is not set
+# CONFIG_USB_SERIAL_IPAQ is not set
+# CONFIG_USB_SERIAL_IR is not set
+# CONFIG_USB_SERIAL_EDGEPORT is not set
+# CONFIG_USB_SERIAL_EDGEPORT_TI is not set
+# CONFIG_USB_SERIAL_GARMIN is not set
+# CONFIG_USB_SERIAL_IPW is not set
+# CONFIG_USB_SERIAL_IUU is not set
+# CONFIG_USB_SERIAL_KEYSPAN_PDA is not set
+# CONFIG_USB_SERIAL_KEYSPAN is not set
+# CONFIG_USB_SERIAL_KLSI is not set
+# CONFIG_USB_SERIAL_KOBIL_SCT is not set
+# CONFIG_USB_SERIAL_MCT_U232 is not set
+# CONFIG_USB_SERIAL_MOS7720 is not set
+# CONFIG_USB_SERIAL_MOS7840 is not set
+# CONFIG_USB_SERIAL_MOTOROLA is not set
+# CONFIG_USB_SERIAL_NAVMAN is not set
+# CONFIG_USB_SERIAL_PL2303 is not set
+# CONFIG_USB_SERIAL_OTI6858 is not set
+# CONFIG_USB_SERIAL_QUALCOMM is not set
+# CONFIG_USB_SERIAL_SPCP8X5 is not set
+# CONFIG_USB_SERIAL_HP4X is not set
+# CONFIG_USB_SERIAL_SAFE is not set
+# CONFIG_USB_SERIAL_SIEMENS_MPI is not set
+# CONFIG_USB_SERIAL_SIERRAWIRELESS is not set
+# CONFIG_USB_SERIAL_SYMBOL is not set
+# CONFIG_USB_SERIAL_TI is not set
+# CONFIG_USB_SERIAL_CYBERJACK is not set
+# CONFIG_USB_SERIAL_XIRCOM is not set
+CONFIG_USB_SERIAL_OPTION=y
+# CONFIG_USB_SERIAL_OMNINET is not set
+# CONFIG_USB_SERIAL_OPTICON is not set
+# CONFIG_USB_SERIAL_DEBUG is not set
+
+#
+# USB Miscellaneous drivers
+#
+# CONFIG_USB_EMI62 is not set
+# CONFIG_USB_EMI26 is not set
+# CONFIG_USB_ADUTUX is not set
+# CONFIG_USB_SEVSEG is not set
+# CONFIG_USB_RIO500 is not set
+# CONFIG_USB_LEGOTOWER is not set
+# CONFIG_USB_LCD is not set
+# CONFIG_USB_BERRY_CHARGE is not set
+# CONFIG_USB_LED is not set
+# CONFIG_USB_CYPRESS_CY7C63 is not set
+# CONFIG_USB_CYTHERM is not set
+# CONFIG_USB_IDMOUSE is not set
+# CONFIG_USB_FTDI_ELAN is not set
+# CONFIG_USB_APPLEDISPLAY is not set
+# CONFIG_USB_LD is not set
+# CONFIG_USB_TRANCEVIBRATOR is not set
+# CONFIG_USB_IOWARRIOR is not set
+# CONFIG_USB_TEST is not set
+# CONFIG_USB_ISIGHTFW is not set
+# CONFIG_USB_VST is not set
+CONFIG_USB_GADGET=y
+# CONFIG_USB_GADGET_DEBUG is not set
+# CONFIG_USB_GADGET_DEBUG_FILES is not set
+CONFIG_USB_GADGET_VBUS_DRAW=2
+CONFIG_USB_GADGET_SELECTED=y
+# CONFIG_USB_GADGET_AT91 is not set
+# CONFIG_USB_GADGET_ATMEL_USBA is not set
+# CONFIG_USB_GADGET_FSL_USB2 is not set
+# CONFIG_USB_GADGET_LH7A40X is not set
+# CONFIG_USB_GADGET_OMAP is not set
+# CONFIG_USB_GADGET_PXA25X is not set
+# CONFIG_USB_GADGET_R8A66597 is not set
+# CONFIG_USB_GADGET_PXA27X is not set
+# CONFIG_USB_GADGET_S3C_HSOTG is not set
+# CONFIG_USB_GADGET_IMX is not set
+# CONFIG_USB_GADGET_S3C2410 is not set
+# CONFIG_USB_GADGET_M66592 is not set
+# CONFIG_USB_GADGET_AMD5536UDC is not set
+# CONFIG_USB_GADGET_FSL_QE is not set
+# CONFIG_USB_GADGET_CI13XXX is not set
+# CONFIG_USB_GADGET_NET2280 is not set
+# CONFIG_USB_GADGET_GOKU is not set
+# CONFIG_USB_GADGET_LANGWELL is not set
+CONFIG_USB_GADGET_DWC_OTG=y
+CONFIG_USB_DWC_OTG=y
+# CONFIG_USB_GADGET_DUMMY_HCD is not set
+CONFIG_USB_GADGET_DUALSPEED=y
+# CONFIG_USB_ZERO is not set
+# CONFIG_USB_AUDIO is not set
+# CONFIG_USB_ETH is not set
+# CONFIG_USB_GADGETFS is not set
+# CONFIG_USB_FILE_STORAGE is not set
+# CONFIG_USB_G_SERIAL is not set
+# CONFIG_USB_MIDI_GADGET is not set
+# CONFIG_USB_G_PRINTER is not set
+CONFIG_USB_ANDROID=y
+# CONFIG_USB_ANDROID_ACM is not set
+CONFIG_USB_ANDROID_ADB=y
+CONFIG_USB_ANDROID_MASS_STORAGE=y
+# CONFIG_USB_ANDROID_RNDIS is not set
+# CONFIG_USB_CDC_COMPOSITE is not set
+
+#
+# OTG and related infrastructure
+#
+# CONFIG_USB_GPIO_VBUS is not set
+# CONFIG_NOP_USB_XCEIV is not set
+CONFIG_USB11_HOST=y
+CONFIG_USB20_HOST=y
+CONFIG_USB20_OTG=y
+# CONFIG_DWC_OTG_HOST_ONLY is not set
+CONFIG_DWC_OTG_DEVICE_ONLY=y
+CONFIG_DWC_CONN_EN=y
+# CONFIG_DWC_OTG_DEBUG is not set
+CONFIG_DWC_OTG=y
+CONFIG_MMC=y
+# CONFIG_MMC_DEBUG is not set
+# CONFIG_MMC_UNSAFE_RESUME is not set
+CONFIG_MMC_EMBEDDED_SDIO=y
+# CONFIG_MMC_PARANOID_SD_INIT is not set
+
+#
+# MMC/SD/SDIO Card Drivers
+#
+CONFIG_MMC_BLOCK=y
+CONFIG_MMC_BLOCK_BOUNCE=y
+CONFIG_MMC_BLOCK_DEFERRED_RESUME=y
+# CONFIG_SDIO_UART is not set
+# CONFIG_MMC_TEST is not set
+
+#
+# MMC/SD/SDIO Host Controller Drivers
+#
+CONFIG_SDMMC_RK29=y
+
+#
+# Now, there are two SDMMC controllers selected, SDMMC0 and SDMMC1.
+#
+CONFIG_SDMMC0_RK29=y
+# CONFIG_EMMC_RK29 is not set
+CONFIG_SDMMC1_RK29=y
+# CONFIG_MMC_SDHCI is not set
+# CONFIG_MMC_AT91 is not set
+# CONFIG_MMC_ATMELMCI is not set
+# CONFIG_MEMSTICK is not set
+# CONFIG_NEW_LEDS is not set
+CONFIG_SWITCH=y
+CONFIG_SWITCH_GPIO=y
+# CONFIG_ACCESSIBILITY is not set
+CONFIG_RTC_LIB=y
+CONFIG_RTC_CLASS=y
+CONFIG_RTC_HCTOSYS=y
+CONFIG_RTC_HCTOSYS_DEVICE="rtc0"
+# CONFIG_RTC_DEBUG is not set
+
+#
+# RTC interfaces
+#
+CONFIG_RTC_INTF_SYSFS=y
+CONFIG_RTC_INTF_PROC=y
+CONFIG_RTC_INTF_DEV=y
+# CONFIG_RTC_INTF_DEV_UIE_EMUL is not set
+CONFIG_RTC_INTF_ALARM=y
+CONFIG_RTC_INTF_ALARM_DEV=y
+# CONFIG_RTC_DRV_TEST is not set
+
+#
+# I2C RTC drivers
+#
+CONFIG_RTC_HYM8563=y
+# CONFIG_RTC_DRV_DS1307 is not set
+# CONFIG_RTC_DRV_DS1374 is not set
+# CONFIG_RTC_DRV_DS1672 is not set
+# CONFIG_RTC_DRV_MAX6900 is not set
+# CONFIG_RTC_DRV_RS5C372 is not set
+# CONFIG_RTC_DRV_ISL1208 is not set
+# CONFIG_RTC_DRV_X1205 is not set
+# CONFIG_RTC_DRV_PCF8563 is not set
+# CONFIG_RTC_DRV_PCF8583 is not set
+# CONFIG_RTC_DRV_M41T80 is not set
+# CONFIG_RTC_DRV_S35390A is not set
+# CONFIG_RTC_DRV_S35392A is not set
+# CONFIG_RTC_DRV_FM3130 is not set
+# CONFIG_RTC_DRV_RX8581 is not set
+# CONFIG_RTC_DRV_RX8025 is not set
+
+#
+# SPI RTC drivers
+#
+
+#
+# Platform RTC drivers
+#
+# CONFIG_RTC_DRV_CMOS is not set
+# CONFIG_RTC_DRV_DS1286 is not set
+# CONFIG_RTC_DRV_DS1511 is not set
+# CONFIG_RTC_DRV_DS1553 is not set
+# CONFIG_RTC_DRV_DS1742 is not set
+# CONFIG_RTC_DRV_STK17TA8 is not set
+# CONFIG_RTC_DRV_M48T86 is not set
+# CONFIG_RTC_DRV_M48T35 is not set
+# CONFIG_RTC_DRV_M48T59 is not set
+# CONFIG_RTC_DRV_BQ4802 is not set
+# CONFIG_RTC_DRV_V3020 is not set
+
+#
+# on-CPU RTC drivers
+#
+# CONFIG_DMADEVICES is not set
+# CONFIG_AUXDISPLAY is not set
+# CONFIG_UIO is not set
+
+#
+# TI VLYNQ
+#
+CONFIG_STAGING=y
+# CONFIG_STAGING_EXCLUDE_BUILD is not set
+# CONFIG_USB_IP_COMMON is not set
+# CONFIG_PRISM2_USB is not set
+# CONFIG_ECHO is not set
+# CONFIG_COMEDI is not set
+# CONFIG_ASUS_OLED is not set
+# CONFIG_TRANZPORT is not set
+
+#
+# Android
+#
+CONFIG_ANDROID=y
+CONFIG_ANDROID_BINDER_IPC=y
+CONFIG_ANDROID_LOGGER=y
+CONFIG_ANDROID_RAM_CONSOLE=y
+CONFIG_ANDROID_RAM_CONSOLE_ENABLE_VERBOSE=y
+CONFIG_ANDROID_RAM_CONSOLE_ERROR_CORRECTION=y
+CONFIG_ANDROID_RAM_CONSOLE_ERROR_CORRECTION_DATA_SIZE=128
+CONFIG_ANDROID_RAM_CONSOLE_ERROR_CORRECTION_ECC_SIZE=16
+CONFIG_ANDROID_RAM_CONSOLE_ERROR_CORRECTION_SYMBOL_SIZE=8
+CONFIG_ANDROID_RAM_CONSOLE_ERROR_CORRECTION_POLYNOMIAL=0x11d
+# CONFIG_ANDROID_RAM_CONSOLE_EARLY_INIT is not set
+CONFIG_ANDROID_TIMED_OUTPUT=y
+CONFIG_ANDROID_TIMED_GPIO=y
+CONFIG_ANDROID_LOW_MEMORY_KILLER=y
+
+#
+# Qualcomm MSM Camera And Video
+#
+
+#
+# Camera Sensor Selection
+#
+# CONFIG_DST is not set
+# CONFIG_POHMELFS is not set
+# CONFIG_PLAN9AUTH is not set
+# CONFIG_LINE6_USB is not set
+# CONFIG_USB_SERIAL_QUATECH2 is not set
+# CONFIG_USB_SERIAL_QUATECH_USB2 is not set
+# CONFIG_VT6656 is not set
+# CONFIG_FB_UDL is not set
+
+#
+# RAR Register Driver
+#
+# CONFIG_RAR_REGISTER is not set
+# CONFIG_IIO is not set
+
+#
+# DSP
+#
+# CONFIG_RK2818_DSP is not set
+
+#
+# RK1000 control
+#
+# CONFIG_RK1000_CONTROL is not set
+
+#
+# rk2818 POWER CONTROL
+#
+# CONFIG_RK2818_POWER is not set
+
+#
+# GPU Vivante
+#
+CONFIG_VIVANTE=y
+
+#
+# IPP
+#
+CONFIG_RK29_IPP=y
+
+#
+# CMMB
+#
+# CONFIG_CMMB is not set
+
+#
+# File systems
+#
+# CONFIG_EXT2_FS is not set
+CONFIG_EXT3_FS=y
+CONFIG_EXT3_DEFAULTS_TO_ORDERED=y
+CONFIG_EXT3_FS_XATTR=y
+# CONFIG_EXT3_FS_POSIX_ACL is not set
+# CONFIG_EXT3_FS_SECURITY is not set
+# CONFIG_EXT4_FS is not set
+CONFIG_JBD=y
+CONFIG_FS_MBCACHE=y
+# CONFIG_REISERFS_FS is not set
+# CONFIG_JFS_FS is not set
+# CONFIG_FS_POSIX_ACL is not set
+# CONFIG_XFS_FS is not set
+# CONFIG_OCFS2_FS is not set
+# CONFIG_BTRFS_FS is not set
+# CONFIG_NILFS2_FS is not set
+CONFIG_FILE_LOCKING=y
+CONFIG_FSNOTIFY=y
+# CONFIG_DNOTIFY is not set
+CONFIG_INOTIFY=y
+CONFIG_INOTIFY_USER=y
+# CONFIG_QUOTA is not set
+# CONFIG_AUTOFS_FS is not set
+# CONFIG_AUTOFS4_FS is not set
+# CONFIG_FUSE_FS is not set
+
+#
+# Caches
+#
+# CONFIG_FSCACHE is not set
+
+#
+# CD-ROM/DVD Filesystems
+#
+# CONFIG_ISO9660_FS is not set
+# CONFIG_UDF_FS is not set
+
+#
+# DOS/FAT/NT Filesystems
+#
+CONFIG_FAT_FS=y
+# CONFIG_MSDOS_FS is not set
+CONFIG_VFAT_FS=y
+CONFIG_FAT_DEFAULT_CODEPAGE=437
+CONFIG_FAT_DEFAULT_IOCHARSET="iso8859-1"
+# CONFIG_NTFS_FS is not set
+
+#
+# Pseudo filesystems
+#
+CONFIG_PROC_FS=y
+CONFIG_PROC_SYSCTL=y
+CONFIG_PROC_PAGE_MONITOR=y
+CONFIG_SYSFS=y
+CONFIG_TMPFS=y
+# CONFIG_TMPFS_POSIX_ACL is not set
+# CONFIG_HUGETLB_PAGE is not set
+# CONFIG_CONFIGFS_FS is not set
+CONFIG_MISC_FILESYSTEMS=y
+# CONFIG_ADFS_FS is not set
+# CONFIG_AFFS_FS is not set
+# CONFIG_HFS_FS is not set
+# CONFIG_HFSPLUS_FS is not set
+# CONFIG_BEFS_FS is not set
+# CONFIG_BFS_FS is not set
+# CONFIG_EFS_FS is not set
+CONFIG_YAFFS_FS=y
+CONFIG_YAFFS_YAFFS1=y
+# CONFIG_YAFFS_9BYTE_TAGS is not set
+# CONFIG_YAFFS_DOES_ECC is not set
+CONFIG_YAFFS_YAFFS2=y
+CONFIG_YAFFS_AUTO_YAFFS2=y
+# CONFIG_YAFFS_DISABLE_LAZY_LOAD is not set
+# CONFIG_YAFFS_DISABLE_WIDE_TNODES is not set
+# CONFIG_YAFFS_ALWAYS_CHECK_CHUNK_ERASED is not set
+CONFIG_YAFFS_SHORT_NAMES_IN_RAM=y
+# CONFIG_YAFFS_EMPTY_LOST_AND_FOUND is not set
+# CONFIG_JFFS2_FS is not set
+CONFIG_CRAMFS=y
+# CONFIG_SQUASHFS is not set
+# CONFIG_VXFS_FS is not set
+# CONFIG_MINIX_FS is not set
+# CONFIG_OMFS_FS is not set
+# CONFIG_HPFS_FS is not set
+# CONFIG_QNX4FS_FS is not set
+# CONFIG_ROMFS_FS is not set
+# CONFIG_SYSV_FS is not set
+# CONFIG_UFS_FS is not set
+# CONFIG_NETWORK_FILESYSTEMS is not set
+
+#
+# Partition Types
+#
+# CONFIG_PARTITION_ADVANCED is not set
+CONFIG_MSDOS_PARTITION=y
+CONFIG_NLS=y
+CONFIG_NLS_DEFAULT="iso8859-1"
+CONFIG_NLS_CODEPAGE_437=y
+# CONFIG_NLS_CODEPAGE_737 is not set
+# CONFIG_NLS_CODEPAGE_775 is not set
+CONFIG_NLS_CODEPAGE_850=y
+# CONFIG_NLS_CODEPAGE_852 is not set
+# CONFIG_NLS_CODEPAGE_855 is not set
+# CONFIG_NLS_CODEPAGE_857 is not set
+# CONFIG_NLS_CODEPAGE_860 is not set
+# CONFIG_NLS_CODEPAGE_861 is not set
+# CONFIG_NLS_CODEPAGE_862 is not set
+# CONFIG_NLS_CODEPAGE_863 is not set
+# CONFIG_NLS_CODEPAGE_864 is not set
+# CONFIG_NLS_CODEPAGE_865 is not set
+# CONFIG_NLS_CODEPAGE_866 is not set
+# CONFIG_NLS_CODEPAGE_869 is not set
+CONFIG_NLS_CODEPAGE_936=y
+# CONFIG_NLS_CODEPAGE_950 is not set
+# CONFIG_NLS_CODEPAGE_932 is not set
+# CONFIG_NLS_CODEPAGE_949 is not set
+# CONFIG_NLS_CODEPAGE_874 is not set
+# CONFIG_NLS_ISO8859_8 is not set
+# CONFIG_NLS_CODEPAGE_1250 is not set
+# CONFIG_NLS_CODEPAGE_1251 is not set
+# CONFIG_NLS_ASCII is not set
+CONFIG_NLS_ISO8859_1=y
+# CONFIG_NLS_ISO8859_2 is not set
+# CONFIG_NLS_ISO8859_3 is not set
+# CONFIG_NLS_ISO8859_4 is not set
+# CONFIG_NLS_ISO8859_5 is not set
+# CONFIG_NLS_ISO8859_6 is not set
+# CONFIG_NLS_ISO8859_7 is not set
+# CONFIG_NLS_ISO8859_9 is not set
+# CONFIG_NLS_ISO8859_13 is not set
+# CONFIG_NLS_ISO8859_14 is not set
+CONFIG_NLS_ISO8859_15=y
+# CONFIG_NLS_KOI8_R is not set
+# CONFIG_NLS_KOI8_U is not set
+CONFIG_NLS_UTF8=y
+# CONFIG_DLM is not set
+
+#
+# Kernel hacking
+#
+CONFIG_PRINTK_TIME=y
+CONFIG_ENABLE_WARN_DEPRECATED=y
+CONFIG_ENABLE_MUST_CHECK=y
+CONFIG_FRAME_WARN=1024
+CONFIG_MAGIC_SYSRQ=y
+# CONFIG_STRIP_ASM_SYMS is not set
+# CONFIG_UNUSED_SYMBOLS is not set
+# CONFIG_DEBUG_FS is not set
+# CONFIG_HEADERS_CHECK is not set
+CONFIG_DEBUG_KERNEL=y
+# CONFIG_DEBUG_SHIRQ is not set
+CONFIG_DETECT_SOFTLOCKUP=y
+# CONFIG_BOOTPARAM_SOFTLOCKUP_PANIC is not set
+CONFIG_BOOTPARAM_SOFTLOCKUP_PANIC_VALUE=0
+CONFIG_DETECT_HUNG_TASK=y
+# CONFIG_BOOTPARAM_HUNG_TASK_PANIC is not set
+CONFIG_BOOTPARAM_HUNG_TASK_PANIC_VALUE=0
+# CONFIG_SCHED_DEBUG is not set
+CONFIG_SCHEDSTATS=y
+CONFIG_TIMER_STATS=y
+# CONFIG_DEBUG_OBJECTS is not set
+# CONFIG_DEBUG_SLAB is not set
+# CONFIG_DEBUG_KMEMLEAK is not set
+# CONFIG_DEBUG_PREEMPT is not set
+# CONFIG_DEBUG_RT_MUTEXES is not set
+# CONFIG_RT_MUTEX_TESTER is not set
+# CONFIG_DEBUG_SPINLOCK is not set
+# CONFIG_DEBUG_MUTEXES is not set
+# CONFIG_DEBUG_LOCK_ALLOC is not set
+# CONFIG_PROVE_LOCKING is not set
+# CONFIG_LOCK_STAT is not set
+# CONFIG_DEBUG_SPINLOCK_SLEEP is not set
+# CONFIG_DEBUG_LOCKING_API_SELFTESTS is not set
+# CONFIG_DEBUG_KOBJECT is not set
+CONFIG_DEBUG_BUGVERBOSE=y
+# CONFIG_DEBUG_INFO is not set
+# CONFIG_DEBUG_VM is not set
+# CONFIG_DEBUG_WRITECOUNT is not set
+# CONFIG_DEBUG_MEMORY_INIT is not set
+# CONFIG_DEBUG_LIST is not set
+# CONFIG_DEBUG_SG is not set
+# CONFIG_DEBUG_NOTIFIERS is not set
+# CONFIG_DEBUG_CREDENTIALS is not set
+# CONFIG_BOOT_PRINTK_DELAY is not set
+# CONFIG_RCU_TORTURE_TEST is not set
+# CONFIG_RCU_CPU_STALL_DETECTOR is not set
+# CONFIG_BACKTRACE_SELF_TEST is not set
+# CONFIG_DEBUG_BLOCK_EXT_DEVT is not set
+# CONFIG_DEBUG_FORCE_WEAK_PER_CPU is not set
+# CONFIG_FAULT_INJECTION is not set
+# CONFIG_LATENCYTOP is not set
+# CONFIG_PAGE_POISONING is not set
+CONFIG_HAVE_FUNCTION_TRACER=y
+CONFIG_TRACING_SUPPORT=y
+# CONFIG_FTRACE is not set
+# CONFIG_SAMPLES is not set
+CONFIG_HAVE_ARCH_KGDB=y
+# CONFIG_KGDB is not set
+CONFIG_ARM_UNWIND=y
+# CONFIG_DEBUG_USER is not set
+CONFIG_DEBUG_ERRORS=y
+# CONFIG_DEBUG_STACK_USAGE is not set
+# CONFIG_DEBUG_LL is not set
+
+#
+# Security options
+#
+# CONFIG_KEYS is not set
+# CONFIG_SECURITY is not set
+# CONFIG_SECURITYFS is not set
+# CONFIG_SECURITY_FILE_CAPABILITIES is not set
+CONFIG_CRYPTO=y
+
+#
+# Crypto core or helper
+#
+CONFIG_CRYPTO_ALGAPI=y
+CONFIG_CRYPTO_ALGAPI2=y
+CONFIG_CRYPTO_AEAD2=y
+CONFIG_CRYPTO_BLKCIPHER=y
+CONFIG_CRYPTO_BLKCIPHER2=y
+CONFIG_CRYPTO_HASH=y
+CONFIG_CRYPTO_HASH2=y
+CONFIG_CRYPTO_RNG2=y
+CONFIG_CRYPTO_PCOMP=y
+CONFIG_CRYPTO_MANAGER=y
+CONFIG_CRYPTO_MANAGER2=y
+# CONFIG_CRYPTO_GF128MUL is not set
+# CONFIG_CRYPTO_NULL is not set
+CONFIG_CRYPTO_WORKQUEUE=y
+# CONFIG_CRYPTO_CRYPTD is not set
+# CONFIG_CRYPTO_AUTHENC is not set
+# CONFIG_CRYPTO_TEST is not set
+
+#
+# Authenticated Encryption with Associated Data
+#
+# CONFIG_CRYPTO_CCM is not set
+# CONFIG_CRYPTO_GCM is not set
+# CONFIG_CRYPTO_SEQIV is not set
+
+#
+# Block modes
+#
+CONFIG_CRYPTO_CBC=y
+# CONFIG_CRYPTO_CTR is not set
+# CONFIG_CRYPTO_CTS is not set
+CONFIG_CRYPTO_ECB=y
+# CONFIG_CRYPTO_LRW is not set
+# CONFIG_CRYPTO_PCBC is not set
+# CONFIG_CRYPTO_XTS is not set
+
+#
+# Hash modes
+#
+# CONFIG_CRYPTO_HMAC is not set
+# CONFIG_CRYPTO_XCBC is not set
+# CONFIG_CRYPTO_VMAC is not set
+
+#
+# Digest
+#
+# CONFIG_CRYPTO_CRC32C is not set
+# CONFIG_CRYPTO_GHASH is not set
+# CONFIG_CRYPTO_MD4 is not set
+CONFIG_CRYPTO_MD5=y
+# CONFIG_CRYPTO_MICHAEL_MIC is not set
+# CONFIG_CRYPTO_RMD128 is not set
+# CONFIG_CRYPTO_RMD160 is not set
+# CONFIG_CRYPTO_RMD256 is not set
+# CONFIG_CRYPTO_RMD320 is not set
+CONFIG_CRYPTO_SHA1=y
+# CONFIG_CRYPTO_SHA256 is not set
+# CONFIG_CRYPTO_SHA512 is not set
+# CONFIG_CRYPTO_TGR192 is not set
+# CONFIG_CRYPTO_WP512 is not set
+
+#
+# Ciphers
+#
+# CONFIG_CRYPTO_AES is not set
+# CONFIG_CRYPTO_ANUBIS is not set
+CONFIG_CRYPTO_ARC4=y
+# CONFIG_CRYPTO_BLOWFISH is not set
+# CONFIG_CRYPTO_CAMELLIA is not set
+# CONFIG_CRYPTO_CAST5 is not set
+# CONFIG_CRYPTO_CAST6 is not set
+CONFIG_CRYPTO_DES=y
+# CONFIG_CRYPTO_FCRYPT is not set
+# CONFIG_CRYPTO_KHAZAD is not set
+# CONFIG_CRYPTO_SALSA20 is not set
+# CONFIG_CRYPTO_SEED is not set
+# CONFIG_CRYPTO_SERPENT is not set
+# CONFIG_CRYPTO_TEA is not set
+# CONFIG_CRYPTO_TWOFISH is not set
+
+#
+# Compression
+#
+# CONFIG_CRYPTO_DEFLATE is not set
+# CONFIG_CRYPTO_ZLIB is not set
+# CONFIG_CRYPTO_LZO is not set
+
+#
+# Random Number Generation
+#
+# CONFIG_CRYPTO_ANSI_CPRNG is not set
+CONFIG_CRYPTO_HW=y
+# CONFIG_BINARY_PRINTF is not set
+
+#
+# Library routines
+#
+CONFIG_BITREVERSE=y
+CONFIG_GENERIC_FIND_LAST_BIT=y
+CONFIG_CRC_CCITT=y
+CONFIG_CRC16=y
+# CONFIG_CRC_T10DIF is not set
+# CONFIG_CRC_ITU_T is not set
+CONFIG_CRC32=y
+# CONFIG_CRC7 is not set
+# CONFIG_LIBCRC32C is not set
+CONFIG_ZLIB_INFLATE=y
+CONFIG_DECOMPRESS_GZIP=y
+CONFIG_REED_SOLOMON=y
+CONFIG_REED_SOLOMON_ENC8=y
+CONFIG_REED_SOLOMON_DEC8=y
+CONFIG_HAS_IOMEM=y
+CONFIG_HAS_IOPORT=y
+CONFIG_HAS_DMA=y
+CONFIG_NLATTR=y
diff --git a/arch/arm/mach-rk29/board-rk29-winaccord.c b/arch/arm/mach-rk29/board-rk29-winaccord.c
new file mode 100644 (file)
index 0000000..452d108
--- /dev/null
@@ -0,0 +1,1555 @@
+/* arch/arm/mach-rk29/board-rk29.c\r
+ *\r
+ * Copyright (C) 2010 ROCKCHIP, Inc.\r
+ *\r
+ * This software is licensed under the terms of the GNU General Public\r
+ * License version 2, as published by the Free Software Foundation, and\r
+ * may be copied, distributed, and modified under those terms.\r
+ *\r
+ * This program is distributed in the hope that it will be useful,\r
+ * but WITHOUT ANY WARRANTY; without even the implied warranty of\r
+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the\r
+ * GNU General Public License for more details.\r
+ *\r
+ */\r
+\r
+#include <linux/kernel.h>\r
+#include <linux/init.h>\r
+#include <linux/platform_device.h>\r
+#include <linux/input.h>\r
+#include <linux/io.h>\r
+#include <linux/delay.h>\r
+#include <linux/i2c.h>\r
+#include <linux/spi/spi.h>\r
+#include <linux/mmc/host.h>\r
+#include <linux/android_pmem.h>\r
+#include <linux/usb/android_composite.h>\r
+\r
+#include <mach/hardware.h>\r
+#include <asm/setup.h>\r
+#include <asm/mach-types.h>\r
+#include <asm/mach/arch.h>\r
+#include <asm/mach/map.h>\r
+#include <asm/mach/flash.h>\r
+#include <asm/hardware/gic.h>\r
+\r
+#include <mach/iomux.h>\r
+#include <mach/gpio.h>\r
+#include <mach/irqs.h>\r
+#include <mach/rk29_iomap.h>\r
+#include <mach/board.h>\r
+#include <mach/rk29_nand.h>\r
+#include <mach/rk29_camera.h>                          /* ddl@rock-chips.com : camera support */\r
+#include <media/soc_camera.h>                               /* ddl@rock-chips.com : camera support */\r
+#include <mach/vpu_mem.h>\r
+\r
+\r
+#include <linux/mtd/nand.h>\r
+#include <linux/mtd/partitions.h>\r
+\r
+#include "devices.h"\r
+#include "../../../drivers/input/touchscreen/xpt2046_cbn_ts.h"\r
+\r
+\r
+/* Set memory size of pmem */\r
+#ifdef CONFIG_MACH_RK29SDK_MEM_SIZE_M
+#define SDRAM_SIZE          (CONFIG_MACH_RK29SDK_MEM_SIZE_M * SZ_1M)
+#else
+#define SDRAM_SIZE          SZ_512M
+#endif
+#define PMEM_GPU_SIZE       SZ_64M\r
+#define PMEM_UI_SIZE        SZ_32M\r
+#define PMEM_VPU_SIZE       SZ_32M\r
+#define PMEM_CAM_SIZE       0x00c00000\r
+#ifdef CONFIG_VIDEO_RK29_WORK_IPP\r
+#define MEM_CAMIPP_SIZE     SZ_4M\r
+#else\r
+#define MEM_CAMIPP_SIZE     0\r
+#endif\r
+#define MEM_FB_SIZE         (3*SZ_2M)\r
+\r
+#define PMEM_GPU_BASE       ((u32)RK29_SDRAM_PHYS + SDRAM_SIZE - PMEM_GPU_SIZE)\r
+#define PMEM_UI_BASE        (PMEM_GPU_BASE - PMEM_UI_SIZE)\r
+#define PMEM_VPU_BASE       (PMEM_UI_BASE - PMEM_VPU_SIZE)\r
+#define PMEM_CAM_BASE       (PMEM_VPU_BASE - PMEM_CAM_SIZE)\r
+#define MEM_CAMIPP_BASE     (PMEM_CAM_BASE - MEM_CAMIPP_SIZE)\r
+#define MEM_FB_BASE         (MEM_CAMIPP_BASE - MEM_FB_SIZE)\r
+#define LINUX_SIZE          (MEM_FB_BASE - RK29_SDRAM_PHYS)\r
+\r
+extern struct sys_timer rk29_timer;\r
+\r
+int rk29_nand_io_init(void)\r
+{\r
+    return 0;\r
+}\r
+\r
+struct rk29_nand_platform_data rk29_nand_data = {\r
+    .width      = 1,     /* data bus width in bytes */\r
+    .hw_ecc     = 1,     /* hw ecc 0: soft ecc */\r
+    .num_flash    = 1,\r
+    .io_init   = rk29_nand_io_init,\r
+};\r
+\r
+static struct rk29_gpio_bank rk29_gpiobankinit[] = {\r
+       {\r
+               .id             = RK29_ID_GPIO0,\r
+               .offset = RK29_GPIO0_BASE,\r
+       },\r
+       {\r
+               .id             = RK29_ID_GPIO1,\r
+               .offset = RK29_GPIO1_BASE,\r
+       },\r
+       {\r
+               .id             = RK29_ID_GPIO2,\r
+               .offset = RK29_GPIO2_BASE,\r
+       },\r
+       {\r
+               .id             = RK29_ID_GPIO3,\r
+               .offset = RK29_GPIO3_BASE,\r
+       },\r
+       {\r
+               .id             = RK29_ID_GPIO4,\r
+               .offset = RK29_GPIO4_BASE,\r
+       },\r
+       {\r
+               .id             = RK29_ID_GPIO5,\r
+               .offset = RK29_GPIO5_BASE,\r
+       },\r
+       {\r
+               .id             = RK29_ID_GPIO6,\r
+               .offset = RK29_GPIO6_BASE,\r
+       },\r
+};\r
+\r
+#ifdef CONFIG_FB_RK29\r
+/*****************************************************************************************\r
+ * lcd  devices\r
+ * author: zyw@rock-chips.com\r
+ *****************************************************************************************/\r
+//#ifdef  CONFIG_LCD_TD043MGEA1\r
+#define LCD_TXD_PIN          INVALID_GPIO\r
+#define LCD_CLK_PIN          INVALID_GPIO\r
+#define LCD_CS_PIN           INVALID_GPIO\r
+/*****************************************************************************************\r
+* frame buffe  devices\r
+* author: zyw@rock-chips.com\r
+*****************************************************************************************/\r
+#define FB_ID                       0\r
+#define FB_DISPLAY_ON_PIN           RK29_PIN6_PD0\r
+#define FB_LCD_STANDBY_PIN          RK29_PIN6_PD1\r
+#define FB_LCD_CABC_EN_PIN          RK29_PIN6_PD2\r
+#define FB_MCU_FMK_PIN              INVALID_GPIO\r
+\r
+#define FB_DISPLAY_ON_VALUE         GPIO_HIGH\r
+#define FB_LCD_STANDBY_VALUE        GPIO_HIGH\r
+\r
+//#endif\r
+static int rk29_lcd_io_init(void)\r
+{\r
+    int ret = 0;\r
+    return ret;\r
+}\r
+\r
+static int rk29_lcd_io_deinit(void)\r
+{\r
+    int ret = 0;\r
+    return ret;\r
+}\r
+\r
+struct rk29lcd_info rk29_lcd_info = {\r
+    .txd_pin  = LCD_TXD_PIN,\r
+    .clk_pin = LCD_CLK_PIN,\r
+    .cs_pin = LCD_CS_PIN,\r
+    .io_init   = rk29_lcd_io_init,\r
+    .io_deinit = rk29_lcd_io_deinit,\r
+};\r
+\r
+\r
+static int rk29_fb_io_init(struct rk29_fb_setting_info *fb_setting)\r
+{\r
+    int ret = 0;\r
+    if(fb_setting->mcu_fmk_en && (FB_MCU_FMK_PIN != INVALID_GPIO))\r
+    {\r
+        ret = gpio_request(FB_MCU_FMK_PIN, NULL);\r
+        if(ret != 0)\r
+        {\r
+            gpio_free(FB_MCU_FMK_PIN);\r
+            printk(">>>>>> FB_MCU_FMK_PIN gpio_request err \n ");\r
+        }\r
+        gpio_direction_input(FB_MCU_FMK_PIN);\r
+    }\r
+    if(fb_setting->disp_on_en && (FB_DISPLAY_ON_PIN != INVALID_GPIO))\r
+    {\r
+        ret = gpio_request(FB_DISPLAY_ON_PIN, NULL);\r
+        if(ret != 0)\r
+        {\r
+            gpio_free(FB_DISPLAY_ON_PIN);\r
+            printk(">>>>>> FB_DISPLAY_ON_PIN gpio_request err \n ");\r
+        }\r
+    }\r
+\r
+    if(fb_setting->disp_on_en && (FB_LCD_STANDBY_PIN != INVALID_GPIO))\r
+    {\r
+        ret = gpio_request(FB_LCD_STANDBY_PIN, NULL);\r
+        if(ret != 0)\r
+        {\r
+            gpio_free(FB_LCD_STANDBY_PIN);\r
+            printk(">>>>>> FB_LCD_STANDBY_PIN gpio_request err \n ");\r
+        }\r
+    }\r
+\r
+    if(FB_LCD_CABC_EN_PIN != INVALID_GPIO)\r
+    {\r
+        ret = gpio_request(FB_LCD_CABC_EN_PIN, NULL);\r
+        if(ret != 0)\r
+        {\r
+            gpio_free(FB_LCD_CABC_EN_PIN);\r
+            printk(">>>>>> FB_LCD_CABC_EN_PIN gpio_request err \n ");\r
+        }\r
+        gpio_direction_output(FB_LCD_CABC_EN_PIN, 0);\r
+        gpio_set_value(FB_LCD_CABC_EN_PIN, GPIO_LOW);\r
+    }\r
+    \r
+    return ret;\r
+}\r
+\r
+struct rk29fb_info rk29_fb_info = {\r
+    .fb_id   = FB_ID,\r
+    .disp_on_pin = FB_DISPLAY_ON_PIN,\r
+    .disp_on_value = FB_DISPLAY_ON_VALUE,\r
+    .standby_pin = FB_LCD_STANDBY_PIN,\r
+    .standby_value = FB_LCD_STANDBY_VALUE,\r
+    .mcu_fmk_pin = FB_MCU_FMK_PIN,\r
+    .lcd_info = &rk29_lcd_info,\r
+    .io_init   = rk29_fb_io_init,\r
+};\r
+\r
+/* rk29 fb resource */\r
+struct resource rk29_fb_resource[] = {\r
+       [0] = {\r
+        .name  = "lcdc reg",\r
+               .start = RK29_LCDC_PHYS,\r
+               .end   = RK29_LCDC_PHYS + RK29_LCDC_SIZE - 1,\r
+               .flags = IORESOURCE_MEM,\r
+       },\r
+       [1] = {\r
+           .name  = "lcdc irq",\r
+               .start = IRQ_LCDC,\r
+               .end   = IRQ_LCDC,\r
+               .flags = IORESOURCE_IRQ,\r
+       },\r
+       [2] = {\r
+           .name   = "win1 buf",\r
+        .start  = MEM_FB_BASE,\r
+        .end    = MEM_FB_BASE + MEM_FB_SIZE,\r
+        .flags  = IORESOURCE_MEM,\r
+    },\r
+};\r
+\r
+/*platform_device*/\r
+struct platform_device rk29_device_fb = {\r
+       .name             = "rk29-fb",\r
+       .id               = 4,\r
+       .num_resources    = ARRAY_SIZE(rk29_fb_resource),\r
+       .resource         = rk29_fb_resource,\r
+       .dev            = {\r
+               .platform_data  = &rk29_fb_info,\r
+       }\r
+};\r
+#endif\r
+\r
+static struct android_pmem_platform_data android_pmem_pdata = {\r
+       .name           = "pmem",\r
+       .start          = PMEM_UI_BASE,\r
+       .size           = PMEM_UI_SIZE,\r
+       .no_allocator   = 0,\r
+       .cached         = 1,\r
+};\r
+\r
+static struct platform_device android_pmem_device = {\r
+       .name           = "android_pmem",\r
+       .id             = 0,\r
+       .dev            = {\r
+               .platform_data = &android_pmem_pdata,\r
+       },\r
+};\r
+\r
+\r
+static struct android_pmem_platform_data android_pmem_cam_pdata = {\r
+       .name           = "pmem_cam",\r
+       .start          = PMEM_CAM_BASE,\r
+       .size           = PMEM_CAM_SIZE,\r
+       .no_allocator   = 0,\r
+       .cached         = 1,\r
+};\r
+\r
+static struct platform_device android_pmem_cam_device = {\r
+       .name           = "android_pmem",\r
+       .id             = 1,\r
+       .dev            = {\r
+               .platform_data = &android_pmem_cam_pdata,\r
+       },\r
+};\r
+\r
+\r
+static struct vpu_mem_platform_data vpu_mem_pdata = {\r
+       .name           = "vpu_mem",\r
+       .start          = PMEM_VPU_BASE,\r
+       .size           = PMEM_VPU_SIZE,\r
+       .cached         = 1,\r
+};\r
+\r
+static struct platform_device rk29_vpu_mem_device = {\r
+       .name           = "vpu_mem",\r
+       .id                 = 2,\r
+       .dev            = {\r
+       .platform_data = &vpu_mem_pdata,\r
+       },\r
+};\r
+\r
+\r
+/*HANNSTAR_P1003 touch*/\r
+#if defined (CONFIG_HANNSTAR_P1003)\r
+#define TOUCH_RESET_PIN RK29_PIN6_PC3\r
+#define TOUCH_INT_PIN   RK29_PIN0_PA2\r
+\r
+int p1003_init_platform_hw(void)\r
+{\r
+    if(gpio_request(TOUCH_RESET_PIN,NULL) != 0){\r
+      gpio_free(TOUCH_RESET_PIN);\r
+      printk("p1003_init_platform_hw gpio_request error\n");\r
+      return -EIO;\r
+    }\r
+\r
+    if(gpio_request(TOUCH_INT_PIN,NULL) != 0){\r
+      gpio_free(TOUCH_INT_PIN);\r
+      printk("p1003_init_platform_hw gpio_request error\n");\r
+      return -EIO;\r
+    }\r
+    gpio_pull_updown(TOUCH_INT_PIN, 1);\r
+    gpio_direction_output(TOUCH_RESET_PIN, 0);\r
+    mdelay(500);\r
+    gpio_set_value(TOUCH_RESET_PIN,GPIO_LOW);\r
+    mdelay(500);\r
+    gpio_set_value(TOUCH_RESET_PIN,GPIO_HIGH);\r
+\r
+    return 0;\r
+}\r
+\r
+\r
+struct p1003_platform_data p1003_info = {\r
+  .model= 1003,\r
+  .init_platform_hw= p1003_init_platform_hw,\r
+\r
+};\r
+#endif\r
+\r
+/*MMA8452 gsensor*/\r
+#if defined (CONFIG_GS_MMA8452)\r
+#define MMA8452_INT_PIN   RK29_PIN0_PA3\r
+\r
+int mma8452_init_platform_hw(void)\r
+{\r
+\r
+    if(gpio_request(MMA8452_INT_PIN,NULL) != 0){\r
+      gpio_free(MMA8452_INT_PIN);\r
+      printk("mma8452_init_platform_hw gpio_request error\n");\r
+      return -EIO;\r
+    }\r
+    gpio_pull_updown(MMA8452_INT_PIN, 1);\r
+    return 0;\r
+}\r
+\r
+\r
+struct mma8452_platform_data mma8452_info = {\r
+  .model= 8452,\r
+  .swap_xy = 0,\r
+  .init_platform_hw= mma8452_init_platform_hw,\r
+\r
+};\r
+#endif\r
+\r
+\r
+\r
+/*****************************************************************************************\r
+ * i2c devices\r
+ * author: kfx@rock-chips.com\r
+*****************************************************************************************/\r
+static int rk29_i2c0_io_init(void)\r
+{\r
+       rk29_mux_api_set(GPIO2B7_I2C0SCL_NAME, GPIO2L_I2C0_SCL);\r
+       rk29_mux_api_set(GPIO2B6_I2C0SDA_NAME, GPIO2L_I2C0_SDA);\r
+       return 0;\r
+}\r
+\r
+static int rk29_i2c1_io_init(void)\r
+{\r
+       rk29_mux_api_set(GPIO1A7_I2C1SCL_NAME, GPIO1L_I2C1_SCL);\r
+       rk29_mux_api_set(GPIO1A6_I2C1SDA_NAME, GPIO1L_I2C1_SDA);\r
+       return 0;\r
+}\r
+static int rk29_i2c2_io_init(void)\r
+{\r
+       rk29_mux_api_set(GPIO5D4_I2C2SCL_NAME, GPIO5H_I2C2_SCL);\r
+       rk29_mux_api_set(GPIO5D3_I2C2SDA_NAME, GPIO5H_I2C2_SDA);\r
+       return 0;\r
+}\r
+\r
+static int rk29_i2c3_io_init(void)\r
+{\r
+       rk29_mux_api_set(GPIO2B5_UART3RTSN_I2C3SCL_NAME, GPIO2L_I2C3_SCL);\r
+       rk29_mux_api_set(GPIO2B4_UART3CTSN_I2C3SDA_NAME, GPIO2L_I2C3_SDA);\r
+       return 0;\r
+}\r
+\r
+struct rk29_i2c_platform_data default_i2c0_data = {\r
+       .bus_num    = 0,\r
+       .flags      = 0,\r
+       .slave_addr = 0xff,\r
+       .scl_rate  = 400*1000,\r
+       .mode           = I2C_MODE_IRQ,\r
+       .io_init = rk29_i2c0_io_init,\r
+};\r
+\r
+struct rk29_i2c_platform_data default_i2c1_data = {\r
+       .bus_num    = 1,\r
+       .flags      = 0,\r
+       .slave_addr = 0xff,\r
+       .scl_rate  = 400*1000,\r
+       .mode           = I2C_MODE_POLL,\r
+       .io_init = rk29_i2c1_io_init,\r
+};\r
+\r
+struct rk29_i2c_platform_data default_i2c2_data = {\r
+       .bus_num    = 2,\r
+       .flags      = 0,\r
+       .slave_addr = 0xff,\r
+       .scl_rate  = 400*1000,\r
+       .mode           = I2C_MODE_IRQ,\r
+       .io_init = rk29_i2c2_io_init,\r
+};\r
+\r
+struct rk29_i2c_platform_data default_i2c3_data = {\r
+       .bus_num    = 3,\r
+       .flags      = 0,\r
+       .slave_addr = 0xff,\r
+       .scl_rate  = 400*1000,\r
+       .mode           = I2C_MODE_POLL,\r
+       .io_init = rk29_i2c3_io_init,\r
+};\r
+\r
+#ifdef CONFIG_I2C0_RK29\r
+static struct i2c_board_info __initdata board_i2c0_devices[] = {\r
+#if defined (CONFIG_RK1000_CONTROL)\r
+       {\r
+               .type                   = "rk1000_control",\r
+               .addr           = 0x40,\r
+               .flags                  = 0,\r
+       },\r
+#endif\r
+#if defined (CONFIG_SND_SOC_RK1000)\r
+       {\r
+               .type                   = "rk1000_i2c_codec",\r
+               .addr           = 0x60,\r
+               .flags                  = 0,\r
+       },\r
+#endif\r
+#if defined (CONFIG_SND_SOC_WM8900)\r
+       {\r
+               .type                   = "wm8900",\r
+               .addr           = 0x1A,\r
+               .flags                  = 0,\r
+       },\r
+#endif\r
+#if defined (CONFIG_BATTERY_STC3100)\r
+       {\r
+               .type                   = "stc3100",\r
+               .addr           = 0x70,\r
+               .flags                  = 0,\r
+       }, \r
+#endif\r
+#if defined (CONFIG_BATTERY_BQ27510)\r
+       {\r
+               .type                   = "bq27510",\r
+               .addr           = 0x55,\r
+               .flags                  = 0,\r
+       },\r
+#endif\r
+#if defined (CONFIG_RTC_HYM8563)\r
+       {\r
+               .type                   = "rtc_hym8563",\r
+               .addr           = 0x51,\r
+               .flags                  = 0,\r
+               ///.irq            = RK2818_PIN_PA4,\r
+       },\r
+#endif\r
+#if defined (CONFIG_GS_MMA8452)\r
+    {\r
+      .type           = "gs_mma8452",\r
+      .addr           = 0x1c,\r
+      .flags          = 0,\r
+      .irq            = MMA8452_INT_PIN,\r
+      .platform_data  = &mma8452_info,\r
+    },\r
+#endif\r
+\r
+};\r
+#endif\r
+\r
+#ifdef CONFIG_I2C1_RK29\r
+static struct i2c_board_info __initdata board_i2c1_devices[] = {\r
+#if defined (CONFIG_RK1000_CONTROL1)\r
+       {\r
+               .type                   = "rk1000_control",\r
+               .addr                   = 0x40,\r
+               .flags                  = 0,\r
+       },\r
+#endif\r
+#if defined (CONFIG_SENSORS_AK8973)\r
+       {\r
+               .type                   = "ak8973",\r
+               .addr           = 0x1c,\r
+               .flags                  = 0,\r
+               .irq                    = RK29_PIN4_PA1,\r
+       },\r
+#endif\r
+#if defined (CONFIG_SENSORS_AK8975)\r
+       {\r
+               .type                   = "ak8975",\r
+               .addr           = 0x1c,\r
+               .flags                  = 0,\r
+               .irq                    = RK29_PIN4_PA1,\r
+       },\r
+#endif\r
+};\r
+#endif\r
+\r
+#ifdef CONFIG_I2C2_RK29\r
+static struct i2c_board_info __initdata board_i2c2_devices[] = {\r
+#if defined (CONFIG_HANNSTAR_P1003)\r
+    {\r
+      .type           = "p1003_touch",\r
+      .addr           = 0x04,\r
+      .flags          = 0,\r
+      .irq            = RK29_PIN0_PA2,\r
+      .platform_data  = &p1003_info,\r
+    },\r
+#endif\r
+};\r
+#endif\r
+\r
+#ifdef CONFIG_I2C3_RK29\r
+static struct i2c_board_info __initdata board_i2c3_devices[] = {\r
+};\r
+#endif\r
+\r
+/*****************************************************************************************\r
+ * camera  devices\r
+ * author: ddl@rock-chips.com\r
+ *****************************************************************************************/\r
+#ifdef CONFIG_VIDEO_RK29\r
+#define SENSOR_NAME_0 RK29_CAM_SENSOR_NAME_OV5642                      /* back camera sensor */\r
+#define SENSOR_IIC_ADDR_0          0x78\r
+#define SENSOR_IIC_ADAPTER_ID_0    1\r
+#define SENSOR_POWER_PIN_0         RK29_PIN6_PB7\r
+#define SENSOR_RESET_PIN_0         INVALID_GPIO\r
+#define SENSOR_POWERACTIVE_LEVEL_0 RK29_CAM_POWERACTIVE_L\r
+#define SENSOR_RESETACTIVE_LEVEL_0 RK29_CAM_RESETACTIVE_L\r
+\r
+\r
+#define SENSOR_NAME_1 RK29_CAM_SENSOR_NAME_OV2659                      /* front camera sensor */\r
+#define SENSOR_IIC_ADDR_1          0x60\r
+#define SENSOR_IIC_ADAPTER_ID_1    1\r
+#define SENSOR_POWER_PIN_1         RK29_PIN5_PD7\r
+#define SENSOR_RESET_PIN_1         INVALID_GPIO\r
+#define SENSOR_POWERACTIVE_LEVEL_1 RK29_CAM_POWERACTIVE_L\r
+#define SENSOR_RESETACTIVE_LEVEL_1 RK29_CAM_RESETACTIVE_L\r
+\r
+static int rk29_sensor_io_init(void);\r
+static int rk29_sensor_io_deinit(void);\r
+\r
+struct rk29camera_platform_data rk29_camera_platform_data = {\r
+    .io_init = rk29_sensor_io_init,\r
+    .io_deinit = rk29_sensor_io_deinit,\r
+    .gpio_res = {\r
+        {\r
+            .gpio_reset = SENSOR_RESET_PIN_0,\r
+            .gpio_power = SENSOR_POWER_PIN_0,\r
+            .gpio_flag = (SENSOR_POWERACTIVE_LEVEL_0|SENSOR_RESETACTIVE_LEVEL_0),\r
+            .dev_name = SENSOR_NAME_0,\r
+        }, {\r
+            .gpio_reset = SENSOR_RESET_PIN_1,\r
+            .gpio_power = SENSOR_POWER_PIN_1,\r
+            .gpio_flag = (SENSOR_POWERACTIVE_LEVEL_1|SENSOR_RESETACTIVE_LEVEL_1),\r
+            .dev_name = SENSOR_NAME_1,\r
+        }\r
+    },\r
+       #ifdef CONFIG_VIDEO_RK29_WORK_IPP\r
+       .meminfo = {\r
+           .name  = "camera_ipp_mem",\r
+               .start = MEM_CAMIPP_BASE,\r
+               .size   = MEM_CAMIPP_SIZE,\r
+       }\r
+       #endif\r
+};\r
+\r
+static int rk29_sensor_io_init(void)\r
+{\r
+    int ret = 0, i;\r
+    unsigned int camera_reset = INVALID_GPIO, camera_power = INVALID_GPIO;\r
+       unsigned int camera_ioflag;\r
+\r
+    for (i=0; i<2; i++) {\r
+        camera_reset = rk29_camera_platform_data.gpio_res[i].gpio_reset;\r
+        camera_power = rk29_camera_platform_data.gpio_res[i].gpio_power;\r
+               camera_ioflag = rk29_camera_platform_data.gpio_res[i].gpio_flag;\r
+\r
+        if (camera_power != INVALID_GPIO) {\r
+            ret = gpio_request(camera_power, "camera power");\r
+            if (ret)\r
+                continue;\r
+\r
+            gpio_set_value(camera_reset, (((~camera_ioflag)&RK29_CAM_POWERACTIVE_MASK)>>RK29_CAM_POWERACTIVE_BITPOS));\r
+            gpio_direction_output(camera_power, (((~camera_ioflag)&RK29_CAM_POWERACTIVE_MASK)>>RK29_CAM_POWERACTIVE_BITPOS));\r
+\r
+                       //printk("\n%s....%d  %x   \n",__FUNCTION__,__LINE__,(((~camera_ioflag)&RK29_CAM_POWERACTIVE_MASK)>>RK29_CAM_POWERACTIVE_BITPOS));\r
+\r
+        }\r
+\r
+        if (camera_reset != INVALID_GPIO) {\r
+            ret = gpio_request(camera_reset, "camera reset");\r
+            if (ret) {\r
+                if (camera_power != INVALID_GPIO)\r
+                    gpio_free(camera_power);\r
+\r
+                continue;\r
+            }\r
+\r
+            gpio_set_value(camera_reset, ((camera_ioflag&RK29_CAM_RESETACTIVE_MASK)>>RK29_CAM_RESETACTIVE_BITPOS));\r
+            gpio_direction_output(camera_reset, ((camera_ioflag&RK29_CAM_RESETACTIVE_MASK)>>RK29_CAM_RESETACTIVE_BITPOS));\r
+\r
+                       //printk("\n%s....%d  %x \n",__FUNCTION__,__LINE__,((camera_ioflag&RK29_CAM_RESETACTIVE_MASK)>>RK29_CAM_RESETACTIVE_BITPOS));\r
+\r
+        }\r
+    }\r
+\r
+    return 0;\r
+}\r
+\r
+static int rk29_sensor_io_deinit(void)\r
+{\r
+    unsigned int i;\r
+    unsigned int camera_reset = INVALID_GPIO, camera_power = INVALID_GPIO;\r
+\r
+    //printk("\n%s....%d    ******** ddl *********\n",__FUNCTION__,__LINE__);\r
+\r
+    for (i=0; i<2; i++) {\r
+        camera_reset = rk29_camera_platform_data.gpio_res[i].gpio_reset;\r
+        camera_power = rk29_camera_platform_data.gpio_res[i].gpio_power;\r
+\r
+        if (camera_power != INVALID_GPIO){\r
+            gpio_direction_input(camera_power);\r
+            gpio_free(camera_power);\r
+        }\r
+\r
+        if (camera_reset != INVALID_GPIO)  {\r
+            gpio_direction_input(camera_reset);\r
+            gpio_free(camera_reset);\r
+        }\r
+    }\r
+\r
+    return 0;\r
+}\r
+\r
+\r
+static int rk29_sensor_power(struct device *dev, int on)\r
+{\r
+    unsigned int camera_reset = INVALID_GPIO, camera_power = INVALID_GPIO;\r
+       unsigned int camera_ioflag;\r
+\r
+    if(rk29_camera_platform_data.gpio_res[0].dev_name &&  (strcmp(rk29_camera_platform_data.gpio_res[0].dev_name, dev_name(dev)) == 0)) {\r
+        camera_reset = rk29_camera_platform_data.gpio_res[0].gpio_reset;\r
+        camera_power = rk29_camera_platform_data.gpio_res[0].gpio_power;\r
+               camera_ioflag = rk29_camera_platform_data.gpio_res[0].gpio_flag;\r
+    } else if (rk29_camera_platform_data.gpio_res[1].dev_name && (strcmp(rk29_camera_platform_data.gpio_res[1].dev_name, dev_name(dev)) == 0)) {\r
+        camera_reset = rk29_camera_platform_data.gpio_res[1].gpio_reset;\r
+        camera_power = rk29_camera_platform_data.gpio_res[1].gpio_power;\r
+               camera_ioflag = rk29_camera_platform_data.gpio_res[1].gpio_flag;\r
+    }\r
+\r
+    if (camera_reset != INVALID_GPIO) {\r
+        gpio_set_value(camera_reset, ((camera_ioflag&RK29_CAM_RESETACTIVE_MASK)>>RK29_CAM_RESETACTIVE_BITPOS));\r
+        //printk("\n%s..%s..ResetPin=%d ..PinLevel = %x \n",__FUNCTION__,dev_name(dev),camera_reset, ((camera_ioflag&RK29_CAM_RESETACTIVE_MASK)>>RK29_CAM_RESETACTIVE_BITPOS));\r
+    }\r
+    if (camera_power != INVALID_GPIO)  {\r
+        if (on) {\r
+               gpio_set_value(camera_power, ((camera_ioflag&RK29_CAM_POWERACTIVE_MASK)>>RK29_CAM_POWERACTIVE_BITPOS));\r
+                       //printk("\n%s..%s..PowerPin=%d ..PinLevel = %x   \n",__FUNCTION__,dev_name(dev), camera_power, ((camera_ioflag&RK29_CAM_POWERACTIVE_MASK)>>RK29_CAM_POWERACTIVE_BITPOS));\r
+               } else {\r
+                       gpio_set_value(camera_power, (((~camera_ioflag)&RK29_CAM_POWERACTIVE_MASK)>>RK29_CAM_POWERACTIVE_BITPOS));\r
+                       //printk("\n%s..%s..PowerPin=%d ..PinLevel = %x   \n",__FUNCTION__,dev_name(dev), camera_power, (((~camera_ioflag)&RK29_CAM_POWERACTIVE_MASK)>>RK29_CAM_POWERACTIVE_BITPOS));\r
+               }\r
+       }\r
+\r
+    if (camera_reset != INVALID_GPIO)  {\r
+               if (on) {\r
+               msleep(3);          /* delay 3 ms */\r
+               gpio_set_value(camera_reset,(((~camera_ioflag)&RK29_CAM_RESETACTIVE_MASK)>>RK29_CAM_RESETACTIVE_BITPOS));\r
+               //printk("\n%s..%s..ResetPin= %d..PinLevel = %x   \n",__FUNCTION__,dev_name(dev), camera_reset, (((~camera_ioflag)&RK29_CAM_RESETACTIVE_MASK)>>RK29_CAM_RESETACTIVE_BITPOS));\r
+               }\r
+    }\r
+    return 0;\r
+}\r
+\r
+static struct i2c_board_info rk29_i2c_cam_info_0[] = {\r
+       {\r
+               I2C_BOARD_INFO(SENSOR_NAME_0, SENSOR_IIC_ADDR_0>>1)\r
+       },\r
+};\r
+\r
+struct soc_camera_link rk29_iclink_0 = {\r
+       .bus_id         = RK29_CAM_PLATFORM_DEV_ID,\r
+       .power          = rk29_sensor_power,\r
+       .board_info     = &rk29_i2c_cam_info_0[0],\r
+       .i2c_adapter_id = SENSOR_IIC_ADAPTER_ID_0,\r
+       .module_name    = SENSOR_NAME_0,\r
+};\r
+\r
+/*platform_device : soc-camera need  */\r
+struct platform_device rk29_soc_camera_pdrv_0 = {\r
+       .name   = "soc-camera-pdrv",\r
+       .id     = 0,\r
+       .dev    = {\r
+               .init_name = SENSOR_NAME_0,\r
+               .platform_data = &rk29_iclink_0,\r
+       },\r
+};\r
+\r
+static struct i2c_board_info rk29_i2c_cam_info_1[] = {\r
+       {\r
+               I2C_BOARD_INFO(SENSOR_NAME_1, SENSOR_IIC_ADDR_1>>1)\r
+       },\r
+};\r
+\r
+struct soc_camera_link rk29_iclink_1 = {\r
+       .bus_id         = RK29_CAM_PLATFORM_DEV_ID,\r
+       .power          = rk29_sensor_power,\r
+       .board_info     = &rk29_i2c_cam_info_1[0],\r
+       .i2c_adapter_id = SENSOR_IIC_ADAPTER_ID_1,\r
+       .module_name    = SENSOR_NAME_1,\r
+};\r
+\r
+/*platform_device : soc-camera need  */\r
+struct platform_device rk29_soc_camera_pdrv_1 = {\r
+       .name   = "soc-camera-pdrv",\r
+       .id     = 1,\r
+       .dev    = {\r
+               .init_name = SENSOR_NAME_1,\r
+               .platform_data = &rk29_iclink_1,\r
+       },\r
+};\r
+\r
+\r
+static u64 rockchip_device_camera_dmamask = 0xffffffffUL;\r
+struct resource rk29_camera_resource[] = {\r
+       [0] = {\r
+               .start = RK29_VIP_PHYS,\r
+               .end   = RK29_VIP_PHYS + RK29_VIP_SIZE - 1,\r
+               .flags = IORESOURCE_MEM,\r
+       },\r
+       [1] = {\r
+               .start = IRQ_VIP,\r
+               .end   = IRQ_VIP,\r
+               .flags = IORESOURCE_IRQ,\r
+       }\r
+};\r
+\r
+/*platform_device : */\r
+struct platform_device rk29_device_camera = {\r
+       .name             = RK29_CAM_DRV_NAME,\r
+       .id               = RK29_CAM_PLATFORM_DEV_ID,               /* This is used to put cameras on this interface */\r
+       .num_resources    = ARRAY_SIZE(rk29_camera_resource),\r
+       .resource         = rk29_camera_resource,\r
+       .dev            = {\r
+               .dma_mask = &rockchip_device_camera_dmamask,\r
+               .coherent_dma_mask = 0xffffffffUL,\r
+               .platform_data  = &rk29_camera_platform_data,\r
+       }\r
+};\r
+#endif\r
+/*****************************************************************************************\r
+ * backlight  devices\r
+ * author: nzy@rock-chips.com\r
+ *****************************************************************************************/\r
+#ifdef CONFIG_BACKLIGHT_RK29_BL\r
+ /*\r
+ GPIO1B5_PWM0_NAME,       GPIO1L_PWM0\r
+ GPIO5D2_PWM1_UART1SIRIN_NAME,  GPIO5H_PWM1\r
+ GPIO2A3_SDMMC0WRITEPRT_PWM2_NAME,   GPIO2L_PWM2\r
+ GPIO1A5_EMMCPWREN_PWM3_NAME,     GPIO1L_PWM3\r
+ */\r
+\r
+#define PWM_ID            0\r
+#define PWM_MUX_NAME      GPIO1B5_PWM0_NAME\r
+#define PWM_MUX_MODE      GPIO1L_PWM0\r
+#define PWM_MUX_MODE_GPIO GPIO1L_GPIO1B5\r
+#define PWM_EFFECT_VALUE  1\r
+\r
+//#define LCD_DISP_ON_PIN\r
+\r
+#ifdef  LCD_DISP_ON_PIN\r
+#define BL_EN_MUX_NAME    GPIOF34_UART3_SEL_NAME\r
+#define BL_EN_MUX_MODE    IOMUXB_GPIO1_B34\r
+\r
+#define BL_EN_PIN         GPIO0L_GPIO0A5\r
+#define BL_EN_VALUE       GPIO_HIGH\r
+#endif\r
+static int rk29_backlight_io_init(void)\r
+{\r
+    int ret = 0;\r
+\r
+    rk29_mux_api_set(PWM_MUX_NAME, PWM_MUX_MODE);\r
+       #ifdef  LCD_DISP_ON_PIN\r
+    rk29_mux_api_set(BL_EN_MUX_NAME, BL_EN_MUX_MODE);\r
+\r
+    ret = gpio_request(BL_EN_PIN, NULL);\r
+    if(ret != 0)\r
+    {\r
+        gpio_free(BL_EN_PIN);\r
+    }\r
+\r
+    gpio_direction_output(BL_EN_PIN, 0);\r
+    gpio_set_value(BL_EN_PIN, BL_EN_VALUE);\r
+       #endif\r
+    return ret;\r
+}\r
+\r
+static int rk29_backlight_io_deinit(void)\r
+{\r
+    int ret = 0;\r
+    #ifdef  LCD_DISP_ON_PIN\r
+    gpio_free(BL_EN_PIN);\r
+    #endif\r
+    rk29_mux_api_set(PWM_MUX_NAME, PWM_MUX_MODE_GPIO);\r
+    return ret;\r
+}\r
+struct rk29_bl_info rk29_bl_info = {\r
+    .pwm_id   = PWM_ID,\r
+    .bl_ref   = PWM_EFFECT_VALUE,\r
+    .io_init   = rk29_backlight_io_init,\r
+    .io_deinit = rk29_backlight_io_deinit,\r
+};\r
+#endif\r
+/*****************************************************************************************\r
+ * SDMMC devices\r
+*****************************************************************************************/\r
+#ifdef CONFIG_SDMMC0_RK29\r
+static int rk29_sdmmc0_cfg_gpio(void)\r
+{\r
+       rk29_mux_api_set(GPIO1D1_SDMMC0CMD_NAME, GPIO1H_SDMMC0_CMD);\r
+       rk29_mux_api_set(GPIO1D0_SDMMC0CLKOUT_NAME, GPIO1H_SDMMC0_CLKOUT);\r
+       rk29_mux_api_set(GPIO1D2_SDMMC0DATA0_NAME, GPIO1H_SDMMC0_DATA0);\r
+       rk29_mux_api_set(GPIO1D3_SDMMC0DATA1_NAME, GPIO1H_SDMMC0_DATA1);\r
+       rk29_mux_api_set(GPIO1D4_SDMMC0DATA2_NAME, GPIO1H_SDMMC0_DATA2);\r
+       rk29_mux_api_set(GPIO1D5_SDMMC0DATA3_NAME, GPIO1H_SDMMC0_DATA3);\r
+       rk29_mux_api_set(GPIO2A2_SDMMC0DETECTN_NAME, GPIO2L_SDMMC0_DETECT_N);   \r
+       rk29_mux_api_set(GPIO5D5_SDMMC0PWREN_NAME, GPIO5H_GPIO5D5);   ///GPIO5H_SDMMC0_PWR_EN);  ///GPIO5H_GPIO5D5);\r
+       gpio_request(RK29_PIN5_PD5,"sdmmc");\r
+       gpio_set_value(RK29_PIN5_PD5,GPIO_HIGH);\r
+       mdelay(100);\r
+       gpio_set_value(RK29_PIN5_PD5,GPIO_LOW);\r
+       return 0;\r
+}\r
+\r
+#define CONFIG_SDMMC0_USE_DMA\r
+struct rk29_sdmmc_platform_data default_sdmmc0_data = {\r
+       .host_ocr_avail = (MMC_VDD_25_26|MMC_VDD_26_27|MMC_VDD_27_28|MMC_VDD_28_29|MMC_VDD_29_30|\r
+                                          MMC_VDD_30_31|MMC_VDD_31_32|MMC_VDD_32_33|\r
+                                          MMC_VDD_33_34|MMC_VDD_34_35| MMC_VDD_35_36),\r
+       .host_caps      = (MMC_CAP_4_BIT_DATA|MMC_CAP_MMC_HIGHSPEED|MMC_CAP_SD_HIGHSPEED),\r
+       .io_init = rk29_sdmmc0_cfg_gpio,\r
+       .dma_name = "sd_mmc",\r
+#ifdef CONFIG_SDMMC0_USE_DMA\r
+       .use_dma  = 1,\r
+#else\r
+       .use_dma = 0,\r
+#endif\r
+};\r
+#endif\r
+#ifdef CONFIG_SDMMC1_RK29\r
+#define CONFIG_SDMMC1_USE_DMA\r
+static int rk29_sdmmc1_cfg_gpio(void)\r
+{\r
+       rk29_mux_api_set(GPIO1C2_SDMMC1CMD_NAME, GPIO1H_SDMMC1_CMD);\r
+       rk29_mux_api_set(GPIO1C7_SDMMC1CLKOUT_NAME, GPIO1H_SDMMC1_CLKOUT);\r
+       rk29_mux_api_set(GPIO1C3_SDMMC1DATA0_NAME, GPIO1H_SDMMC1_DATA0);\r
+       rk29_mux_api_set(GPIO1C4_SDMMC1DATA1_NAME, GPIO1H_SDMMC1_DATA1);\r
+       rk29_mux_api_set(GPIO1C5_SDMMC1DATA2_NAME, GPIO1H_SDMMC1_DATA2);\r
+       rk29_mux_api_set(GPIO1C6_SDMMC1DATA3_NAME, GPIO1H_SDMMC1_DATA3);\r
+       //rk29_mux_api_set(GPIO1C0_UART0CTSN_SDMMC1DETECTN_NAME, GPIO1H_SDMMC1_DETECT_N);\r
+       return 0;\r
+}\r
+
+#ifdef CONFIG_WIFI_CONTROL_FUNC 
+static int rk29sdk_wifi_status(struct device *dev);
+static int rk29sdk_wifi_status_register(void (*callback)(int card_presend, void *dev_id), void *dev_id);\r
+#endif
+
+#define RK29SDK_WIFI_SDIO_CARD_DETECT_N    RK29_PIN1_PD6
+
+struct rk29_sdmmc_platform_data default_sdmmc1_data = {\r
+       .host_ocr_avail = (MMC_VDD_25_26|MMC_VDD_26_27|MMC_VDD_27_28|MMC_VDD_28_29|\r
+                                          MMC_VDD_29_30|MMC_VDD_30_31|MMC_VDD_31_32|\r
+                                          MMC_VDD_32_33|MMC_VDD_33_34),\r
+       .host_caps      = (MMC_CAP_4_BIT_DATA|MMC_CAP_SDIO_IRQ|\r
+                                  MMC_CAP_MMC_HIGHSPEED|MMC_CAP_SD_HIGHSPEED),\r
+       .io_init = rk29_sdmmc1_cfg_gpio,\r
+       .dma_name = "sdio",\r
+#ifdef CONFIG_SDMMC1_USE_DMA\r
+       .use_dma  = 1,\r
+#else\r
+       .use_dma = 0,\r
+#endif\r
+#ifdef CONFIG_WIFI_CONTROL_FUNC
+        .status = rk29sdk_wifi_status,
+        .register_status_notify = rk29sdk_wifi_status_register,
+#endif
+#if 0
+        .detect_irq = RK29SDK_WIFI_SDIO_CARD_DETECT_N,
+#endif
+};\r
+#endif\r
+
+#ifdef CONFIG_WIFI_CONTROL_FUNC
+#define RK29SDK_WIFI_BT_GPIO_POWER_N       RK29_PIN5_PD6
+#define RK29SDK_WIFI_GPIO_RESET_N          RK29_PIN6_PC0
+#define RK29SDK_BT_GPIO_RESET_N            RK29_PIN6_PC4
+
+static int rk29sdk_wifi_cd = 0;   /* wifi virtual 'card detect' status */
+static void (*wifi_status_cb)(int card_present, void *dev_id);
+static void *wifi_status_cb_devid;
+int rk29sdk_wifi_power_state = 0;
+int rk29sdk_bt_power_state = 0;
+
+static int rk29sdk_wifi_status(struct device *dev)
+{
+        return rk29sdk_wifi_cd;
+}
+
+static int rk29sdk_wifi_status_register(void (*callback)(int card_present, void *dev_id), void *dev_id)
+{
+        if(wifi_status_cb)
+                return -EAGAIN;
+        wifi_status_cb = callback;
+        wifi_status_cb_devid = dev_id;
+        return 0;
+}
+
+static int rk29sdk_wifi_bt_gpio_control_init(void)
+{
+    if (gpio_request(RK29SDK_WIFI_BT_GPIO_POWER_N, "wifi_bt_power")) {
+           pr_info("%s: request wifi_bt power gpio failed\n", __func__);
+           return -1; 
+    }
+   
+    if (gpio_request(RK29SDK_WIFI_GPIO_RESET_N, "wifi reset")) {
+           pr_info("%s: request wifi reset gpio failed\n", __func__);
+           gpio_free(RK29SDK_WIFI_BT_GPIO_POWER_N);
+           return -1;
+    }
+   
+    if (gpio_request(RK29SDK_BT_GPIO_RESET_N, "bt reset")) {
+          pr_info("%s: request bt reset gpio failed\n", __func__);
+          gpio_free(RK29SDK_WIFI_GPIO_RESET_N);
+          return -1;
+    }
+   
+    gpio_direction_output(RK29SDK_WIFI_BT_GPIO_POWER_N, GPIO_LOW);
+    gpio_direction_output(RK29SDK_WIFI_GPIO_RESET_N,    GPIO_LOW);
+    gpio_direction_output(RK29SDK_BT_GPIO_RESET_N,      GPIO_LOW); 
+    
+    pr_info("%s: init finished\n",__func__);
+   
+    return 0;
+}
+
+static int rk29sdk_wifi_power(int on)
+{
+        pr_info("%s: %d\n", __func__, on);
+        if (on){
+                gpio_set_value(RK29SDK_WIFI_BT_GPIO_POWER_N, on);
+                mdelay(100);
+                pr_info("wifi turn on power\n");
+        }else{
+                if (!rk29sdk_bt_power_state){
+                        gpio_set_value(RK29SDK_WIFI_BT_GPIO_POWER_N, on);
+                        mdelay(100);
+                        pr_info("wifi shut off power\n");
+                }else
+                {
+                        pr_info("wifi shouldn't shut off power, bt is using it!\n");
+                }
+
+        }
+
+        rk29sdk_wifi_power_state = on;
+        return 0;
+}
+
+static int rk29sdk_wifi_reset_state;
+static int rk29sdk_wifi_reset(int on)
+{
+        pr_info("%s: %d\n", __func__, on);
+        gpio_set_value(RK29SDK_WIFI_GPIO_RESET_N, on);
+        mdelay(100);
+        rk29sdk_wifi_reset_state = on;
+        return 0;
+}
+
+static int rk29sdk_wifi_set_carddetect(int val)
+{
+        pr_info("%s:%d\n", __func__, val);
+        rk29sdk_wifi_cd = val;
+        if (wifi_status_cb){
+                wifi_status_cb(val, wifi_status_cb_devid);
+        }else {
+                pr_warning("%s, nobody to notify\n", __func__);
+        }
+        return 0;
+}
+
+static struct wifi_platform_data rk29sdk_wifi_control = {
+        .set_power = rk29sdk_wifi_power,
+        .set_reset = rk29sdk_wifi_reset,
+        .set_carddetect = rk29sdk_wifi_set_carddetect,
+};
+static struct platform_device rk29sdk_wifi_device = {
+        .name = "bcm4329_wlan",
+        .id = 1,
+        .dev = {
+                .platform_data = &rk29sdk_wifi_control,
+         },
+};
+#endif
+
+#ifdef CONFIG_VIVANTE\r
+static struct resource resources_gpu[] = {\r
+    [0] = {\r
+               .name   = "gpu_irq",\r
+        .start         = IRQ_GPU,\r
+        .end    = IRQ_GPU,\r
+        .flags  = IORESOURCE_IRQ,\r
+    },\r
+    [1] = {\r
+               .name = "gpu_base",\r
+        .start  = RK29_GPU_PHYS,\r
+        .end    = RK29_GPU_PHYS + RK29_GPU_PHYS_SIZE,\r
+        .flags  = IORESOURCE_MEM,\r
+    },\r
+    [2] = {\r
+               .name = "gpu_mem",\r
+        .start  = PMEM_GPU_BASE,\r
+        .end    = PMEM_GPU_BASE + PMEM_GPU_SIZE,\r
+        .flags  = IORESOURCE_MEM,\r
+    },\r
+};\r
+struct platform_device rk29_device_gpu = {\r
+    .name             = "galcore",\r
+    .id               = 0,\r
+    .num_resources    = ARRAY_SIZE(resources_gpu),\r
+    .resource         = resources_gpu,\r
+};\r
+#endif\r
+#ifdef CONFIG_KEYS_RK29\r
+extern struct rk29_keys_platform_data rk29_keys_pdata;\r
+static struct platform_device rk29_device_keys = {\r
+       .name           = "rk29-keypad",\r
+       .id             = -1,\r
+       .dev            = {\r
+               .platform_data  = &rk29_keys_pdata,\r
+       },\r
+};\r
+#endif\r
+\r
+static void __init rk29_board_iomux_init(void)\r
+{\r
+       #ifdef CONFIG_UART0_RK29\r
+       rk29_mux_api_set(GPIO1B7_UART0SOUT_NAME, GPIO1L_UART0_SOUT);\r
+       rk29_mux_api_set(GPIO1B6_UART0SIN_NAME, GPIO1L_UART0_SIN);\r
+       #ifdef CONFIG_UART0_CTS_RTS_RK29\r
+       rk29_mux_api_set(GPIO1C1_UART0RTSN_SDMMC1WRITEPRT_NAME, GPIO1H_UART0_RTS_N);\r
+       rk29_mux_api_set(GPIO1C0_UART0CTSN_SDMMC1DETECTN_NAME, GPIO1H_UART0_CTS_N);\r
+       #endif\r
+       #endif\r
+       #ifdef CONFIG_UART1_RK29\r
+       rk29_mux_api_set(GPIO2A5_UART1SOUT_NAME, GPIO2L_UART1_SOUT);\r
+       rk29_mux_api_set(GPIO2A4_UART1SIN_NAME, GPIO2L_UART1_SIN);\r
+       #endif\r
+       #ifdef CONFIG_UART2_RK29\r
+       rk29_mux_api_set(GPIO2B1_UART2SOUT_NAME, GPIO2L_UART2_SOUT);\r
+       rk29_mux_api_set(GPIO2B0_UART2SIN_NAME, GPIO2L_UART2_SIN);\r
+       #ifdef CONFIG_UART2_CTS_RTS_RK29\r
+       rk29_mux_api_set(GPIO2A7_UART2RTSN_NAME, GPIO2L_UART2_RTS_N);\r
+       rk29_mux_api_set(GPIO2A6_UART2CTSN_NAME, GPIO2L_UART2_CTS_N);\r
+       #endif\r
+       #endif\r
+       #ifdef CONFIG_UART3_RK29\r
+       rk29_mux_api_set(GPIO2B3_UART3SOUT_NAME, GPIO2L_UART3_SOUT);\r
+       rk29_mux_api_set(GPIO2B2_UART3SIN_NAME, GPIO2L_UART3_SIN);\r
+       #ifdef CONFIG_UART3_CTS_RTS_RK29\r
+       rk29_mux_api_set(GPIO2B5_UART3RTSN_I2C3SCL_NAME, GPIO2L_UART3_RTS_N);\r
+       rk29_mux_api_set(GPIO2B4_UART3CTSN_I2C3SDA_NAME, GPIO2L_UART3_CTS_N);\r
+       #endif\r
+       #endif\r
+       #ifdef CONFIG_SPIM0_RK29\r
+    rk29_mux_api_set(GPIO2C0_SPI0CLK_NAME, GPIO2H_SPI0_CLK);\r
+       rk29_mux_api_set(GPIO2C1_SPI0CSN0_NAME, GPIO2H_SPI0_CSN0);\r
+       rk29_mux_api_set(GPIO2C2_SPI0TXD_NAME, GPIO2H_SPI0_TXD);\r
+       rk29_mux_api_set(GPIO2C3_SPI0RXD_NAME, GPIO2H_SPI0_RXD);\r
+    #endif\r
+    #ifdef CONFIG_SPIM1_RK29\r
+    rk29_mux_api_set(GPIO2C4_SPI1CLK_NAME, GPIO2H_SPI1_CLK);\r
+       rk29_mux_api_set(GPIO2C5_SPI1CSN0_NAME, GPIO2H_SPI1_CSN0);\r
+       rk29_mux_api_set(GPIO2C6_SPI1TXD_NAME, GPIO2H_SPI1_TXD);\r
+       rk29_mux_api_set(GPIO2C7_SPI1RXD_NAME, GPIO2H_SPI1_RXD);\r
+    #endif\r
+       #ifdef CONFIG_RK29_VMAC\r
+    rk29_mux_api_set(GPIO4C0_RMIICLKOUT_RMIICLKIN_NAME, GPIO4H_RMII_CLKOUT);\r
+    rk29_mux_api_set(GPIO4C1_RMIITXEN_MIITXEN_NAME, GPIO4H_RMII_TX_EN);\r
+    rk29_mux_api_set(GPIO4C2_RMIITXD1_MIITXD1_NAME, GPIO4H_RMII_TXD1);\r
+    rk29_mux_api_set(GPIO4C3_RMIITXD0_MIITXD0_NAME, GPIO4H_RMII_TXD0);\r
+    rk29_mux_api_set(GPIO4C4_RMIIRXERR_MIIRXERR_NAME, GPIO4H_RMII_RX_ERR);\r
+    rk29_mux_api_set(GPIO4C5_RMIICSRDVALID_MIIRXDVALID_NAME, GPIO4H_RMII_CSR_DVALID);\r
+    rk29_mux_api_set(GPIO4C6_RMIIRXD1_MIIRXD1_NAME, GPIO4H_RMII_RXD1);\r
+    rk29_mux_api_set(GPIO4C7_RMIIRXD0_MIIRXD0_NAME, GPIO4H_RMII_RXD0);\r
+\r
+       rk29_mux_api_set(GPIO0A7_MIIMDCLK_NAME, GPIO0L_MII_MDCLK);\r
+       rk29_mux_api_set(GPIO0A6_MIIMD_NAME, GPIO0L_MII_MD);\r
+       #endif\r
+}\r
+\r
+static struct platform_device *devices[] __initdata = {\r
+#ifdef CONFIG_UART1_RK29\r
+       &rk29_device_uart1,\r
+#endif\r
+#ifdef CONFIG_SPIM0_RK29\r
+    &rk29xx_device_spi0m,\r
+#endif\r
+#ifdef CONFIG_SPIM1_RK29\r
+    &rk29xx_device_spi1m,\r
+#endif\r
+#ifdef CONFIG_ADC_RK29\r
+       &rk29_device_adc,\r
+#endif\r
+#ifdef CONFIG_I2C0_RK29\r
+       &rk29_device_i2c0,\r
+#endif\r
+#ifdef CONFIG_I2C1_RK29\r
+       &rk29_device_i2c1,\r
+#endif\r
+#ifdef CONFIG_I2C2_RK29\r
+       &rk29_device_i2c2,\r
+#endif\r
+#ifdef CONFIG_I2C3_RK29\r
+       &rk29_device_i2c3,\r
+#endif\r
+\r
+#ifdef CONFIG_SND_RK29_SOC_I2S_2CH\r
+        &rk29_device_iis_2ch,\r
+#endif\r
+#ifdef CONFIG_SND_RK29_SOC_I2S_8CH\r
+        &rk29_device_iis_8ch,\r
+#endif\r
+\r
+#ifdef CONFIG_KEYS_RK29\r
+       &rk29_device_keys,\r
+#endif\r
+#ifdef CONFIG_SDMMC0_RK29\r
+       &rk29_device_sdmmc0,\r
+#endif\r
+#ifdef CONFIG_SDMMC1_RK29\r
+       &rk29_device_sdmmc1,\r
+#endif\r
+\r
+#ifdef CONFIG_MTD_NAND_RK29XX\r
+       &rk29xx_device_nand,\r
+#endif\r
+\r
+#ifdef CONFIG_WIFI_CONTROL_FUNC
+        &rk29sdk_wifi_device,
+#endif
+#ifdef CONFIG_MTD_NAND_RK29\r
+       &rk29_device_nand,\r
+#endif\r
+\r
+#ifdef CONFIG_FB_RK29\r
+       &rk29_device_fb,\r
+#endif\r
+#ifdef CONFIG_BACKLIGHT_RK29_BL\r
+       &rk29_device_backlight,\r
+#endif\r
+#ifdef CONFIG_RK29_VMAC\r
+       &rk29_device_vmac,\r
+#endif\r
+#ifdef CONFIG_VIVANTE\r
+       &rk29_device_gpu,\r
+#endif\r
+#ifdef CONFIG_VIDEO_RK29\r
+       &rk29_device_camera,      /* ddl@rock-chips.com : camera support  */\r
+       &rk29_soc_camera_pdrv_0,\r
+       &rk29_soc_camera_pdrv_1,\r
+       &android_pmem_cam_device,\r
+#endif\r
+       &android_pmem_device,\r
+       &rk29_vpu_mem_device,\r
+#ifdef CONFIG_USB20_OTG\r
+       &rk29_device_usb20_otg,\r
+#endif\r
+#ifdef CONFIG_USB20_HOST\r
+       &rk29_device_usb20_host,\r
+#endif\r
+#ifdef CONFIG_USB11_HOST\r
+       &rk29_device_usb11_host,\r
+#endif\r
+#ifdef CONFIG_USB_ANDROID\r
+       &android_usb_device,\r
+       &usb_mass_storage_device,\r
+#endif\r
+#ifdef CONFIG_RK29_IPP\r
+       &rk29_device_ipp,\r
+#endif\r
+};\r
+\r
+/*****************************************************************************************\r
+ * spi devices\r
+ * author: cmc@rock-chips.com\r
+ *****************************************************************************************/\r
+static int rk29_vmac_register_set(void)\r
+{\r
+       //config rk29 vmac as rmii, 100MHz \r
+       u32 value= readl(RK29_GRF_BASE + 0xbc);\r
+       value = (value & 0xfff7ff) | (0x400);\r
+       writel(value, RK29_GRF_BASE + 0xbc);\r
+       return 0;\r
+}\r
+\r
+static int rk29_rmii_io_init(void)\r
+{\r
+       int err;\r
+\r
+       //set dm9161 rmii\r
+       rk29_mux_api_set(GPIO2D3_I2S0SDI_MIICOL_NAME, GPIO2H_GPIO2D3);\r
+       err = gpio_request(RK29_PIN2_PD3, "rmii");\r
+       if (err) {\r
+               gpio_free(RK29_PIN2_PD3);\r
+               printk("-------request RK29_PIN2_PD3 fail--------\n");\r
+               return -1;\r
+       }\r
+       gpio_direction_output(RK29_PIN2_PD3, GPIO_HIGH);\r
+       gpio_set_value(RK29_PIN2_PD3, GPIO_HIGH);\r
+\r
+       //rmii power on\r
+       err = gpio_request(RK29_PIN6_PB0, "rmii_power_en");\r
+       if (err) {\r
+               gpio_free(RK29_PIN6_PB0);\r
+               gpio_free(RK29_PIN2_PD3);\r
+               printk("-------request RK29_PIN6_PB0 fail--------\n");\r
+               return -1;\r
+       }       \r
+       gpio_direction_output(RK29_PIN6_PB0, GPIO_HIGH);\r
+       gpio_set_value(RK29_PIN6_PB0, GPIO_HIGH);\r
+       \r
+       return 0;\r
+}\r
+\r
+static int rk29_rmii_power_control(int enable)\r
+{\r
+       if (enable) {\r
+               //set dm9161 as rmii\r
+               gpio_direction_output(RK29_PIN2_PD3, GPIO_HIGH);\r
+               gpio_set_value(RK29_PIN2_PD3, GPIO_HIGH);\r
+\r
+               //enable rmii power\r
+               gpio_direction_output(RK29_PIN6_PB0, GPIO_HIGH);\r
+               gpio_set_value(RK29_PIN6_PB0, GPIO_HIGH);\r
+               \r
+       }\r
+       else {\r
+               gpio_direction_output(RK29_PIN6_PB0, GPIO_LOW);\r
+               gpio_set_value(RK29_PIN6_PB0, GPIO_LOW);\r
+       }\r
+\r
+       return 0;\r
+}\r
+\r
+struct rk29_vmac_platform_data rk29_vmac_pdata = {\r
+       .vmac_register_set = rk29_vmac_register_set,\r
+       .rmii_io_init = rk29_rmii_io_init,\r
+       .rmii_power_control = rk29_rmii_power_control,\r
+};\r
+\r
+/*****************************************************************************************\r
+ * spi devices\r
+ * author: cmc@rock-chips.com\r
+ *****************************************************************************************/\r
+#define SPI_CHIPSELECT_NUM 2\r
+struct spi_cs_gpio rk29xx_spi0_cs_gpios[SPI_CHIPSELECT_NUM] = {\r
+    {\r
+               .name = "spi0 cs0",\r
+               .cs_gpio = RK29_PIN2_PC1,\r
+               .cs_iomux_name = NULL,\r
+       },\r
+       {\r
+               .name = "spi0 cs1",\r
+               .cs_gpio = RK29_PIN1_PA4,\r
+               .cs_iomux_name = GPIO1A4_EMMCWRITEPRT_SPI0CS1_NAME,//if no iomux,set it NULL\r
+               .cs_iomux_mode = GPIO1L_SPI0_CSN1,\r
+       }\r
+};\r
+\r
+struct spi_cs_gpio rk29xx_spi1_cs_gpios[SPI_CHIPSELECT_NUM] = {\r
+    {\r
+               .name = "spi1 cs0",\r
+               .cs_gpio = RK29_PIN2_PC5,\r
+               .cs_iomux_name = NULL,\r
+       },\r
+       {\r
+               .name = "spi1 cs1",\r
+               .cs_gpio = RK29_PIN1_PA3,\r
+               .cs_iomux_name = GPIO1A3_EMMCDETECTN_SPI1CS1_NAME,//if no iomux,set it NULL\r
+               .cs_iomux_mode = GPIO1L_SPI1_CSN1,\r
+       }\r
+};\r
+\r
+static int spi_io_init(struct spi_cs_gpio *cs_gpios, int cs_num)\r
+{\r
+#if 1\r
+       int i,j,ret;\r
+\r
+       //cs\r
+       if (cs_gpios) {\r
+               for (i=0; i<cs_num; i++) {\r
+                       rk29_mux_api_set(cs_gpios[i].cs_iomux_name, cs_gpios[i].cs_iomux_mode);\r
+                       ret = gpio_request(cs_gpios[i].cs_gpio, cs_gpios[i].name);\r
+                       if (ret) {\r
+                               for (j=0;j<i;j++) {\r
+                                       gpio_free(cs_gpios[j].cs_gpio);\r
+                                       //rk29_mux_api_mode_resume(cs_gpios[j].cs_iomux_name);\r
+                               }\r
+                               printk("[fun:%s, line:%d], gpio request err\n", __func__, __LINE__);\r
+                               return -1;\r
+                       }\r
+                       gpio_direction_output(cs_gpios[i].cs_gpio, GPIO_HIGH);\r
+               }\r
+       }\r
+#endif\r
+       return 0;\r
+}\r
+\r
+static int spi_io_deinit(struct spi_cs_gpio *cs_gpios, int cs_num)\r
+{\r
+#if 1\r
+       int i;\r
+\r
+       if (cs_gpios) {\r
+               for (i=0; i<cs_num; i++) {\r
+                       gpio_free(cs_gpios[i].cs_gpio);\r
+                       //rk29_mux_api_mode_resume(cs_gpios[i].cs_iomux_name);\r
+               }\r
+       }\r
+#endif\r
+       return 0;\r
+}\r
+\r
+static int spi_io_fix_leakage_bug(void)\r
+{\r
+#if 0\r
+       gpio_direction_output(RK29_PIN2_PC1, GPIO_LOW);\r
+#endif\r
+       return 0;\r
+}\r
+\r
+static int spi_io_resume_leakage_bug(void)\r
+{\r
+#if 0\r
+       gpio_direction_output(RK29_PIN2_PC1, GPIO_HIGH);\r
+#endif\r
+       return 0;\r
+}\r
+\r
+struct rk29xx_spi_platform_data rk29xx_spi0_platdata = {\r
+       .num_chipselect = SPI_CHIPSELECT_NUM,\r
+       .chipselect_gpios = rk29xx_spi0_cs_gpios,\r
+       .io_init = spi_io_init,\r
+       .io_deinit = spi_io_deinit,\r
+       .io_fix_leakage_bug = spi_io_fix_leakage_bug,\r
+       .io_resume_leakage_bug = spi_io_resume_leakage_bug,\r
+};\r
+\r
+struct rk29xx_spi_platform_data rk29xx_spi1_platdata = {\r
+       .num_chipselect = SPI_CHIPSELECT_NUM,\r
+       .chipselect_gpios = rk29xx_spi1_cs_gpios,\r
+       .io_init = spi_io_init,\r
+       .io_deinit = spi_io_deinit,\r
+       .io_fix_leakage_bug = spi_io_fix_leakage_bug,\r
+       .io_resume_leakage_bug = spi_io_resume_leakage_bug,\r
+};\r
+\r
+/*****************************************************************************************\r
+ * xpt2046 touch panel\r
+ * author: cmc@rock-chips.com\r
+ *****************************************************************************************/\r
+#define XPT2046_GPIO_INT           RK29_PIN0_PA3\r
+#define DEBOUNCE_REPTIME  3\r
+\r
+#if defined(CONFIG_TOUCHSCREEN_XPT2046_320X480_SPI)\r
+static struct xpt2046_platform_data xpt2046_info = {\r
+       .model                  = 2046,\r
+       .keep_vref_on   = 1,\r
+       .swap_xy                = 0,\r
+       .x_min                  = 0,\r
+       .x_max                  = 320,\r
+       .y_min                  = 0,\r
+       .y_max                  = 480,\r
+       .debounce_max           = 7,\r
+       .debounce_rep           = DEBOUNCE_REPTIME,\r
+       .debounce_tol           = 20,\r
+       .gpio_pendown           = XPT2046_GPIO_INT,\r
+       .penirq_recheck_delay_usecs = 1,\r
+};\r
+#elif defined(CONFIG_TOUCHSCREEN_XPT2046_320X480_CBN_SPI)\r
+static struct xpt2046_platform_data xpt2046_info = {\r
+       .model                  = 2046,\r
+       .keep_vref_on   = 1,\r
+       .swap_xy                = 0,\r
+       .x_min                  = 0,\r
+       .x_max                  = 320,\r
+       .y_min                  = 0,\r
+       .y_max                  = 480,\r
+       .debounce_max           = 7,\r
+       .debounce_rep           = DEBOUNCE_REPTIME,\r
+       .debounce_tol           = 20,\r
+       .gpio_pendown           = XPT2046_GPIO_INT,\r
+       .penirq_recheck_delay_usecs = 1,\r
+};\r
+#elif defined(CONFIG_TOUCHSCREEN_XPT2046_SPI)\r
+static struct xpt2046_platform_data xpt2046_info = {\r
+       .model                  = 2046,\r
+       .keep_vref_on   = 1,\r
+       .swap_xy                = 1,\r
+       .x_min                  = 0,\r
+       .x_max                  = 800,\r
+       .y_min                  = 0,\r
+       .y_max                  = 480,\r
+       .debounce_max           = 7,\r
+       .debounce_rep           = DEBOUNCE_REPTIME,\r
+       .debounce_tol           = 20,\r
+       .gpio_pendown           = XPT2046_GPIO_INT,\r
+\r
+       .penirq_recheck_delay_usecs = 1,\r
+};\r
+#elif defined(CONFIG_TOUCHSCREEN_XPT2046_CBN_SPI)\r
+static struct xpt2046_platform_data xpt2046_info = {\r
+       .model                  = 2046,\r
+       .keep_vref_on   = 1,\r
+       .swap_xy                = 1,\r
+       .x_min                  = 0,\r
+       .x_max                  = 800,\r
+       .y_min                  = 0,\r
+       .y_max                  = 480,\r
+       .debounce_max           = 7,\r
+       .debounce_rep           = DEBOUNCE_REPTIME,\r
+       .debounce_tol           = 20,\r
+       .gpio_pendown           = XPT2046_GPIO_INT,\r
+\r
+       .penirq_recheck_delay_usecs = 1,\r
+};\r
+#endif\r
+\r
+static struct spi_board_info board_spi_devices[] = {\r
+#if defined(CONFIG_TOUCHSCREEN_XPT2046_320X480_SPI) || defined(CONFIG_TOUCHSCREEN_XPT2046_320X480_CBN_SPI)\\r
+    ||defined(CONFIG_TOUCHSCREEN_XPT2046_SPI) || defined(CONFIG_TOUCHSCREEN_XPT2046_CBN_SPI)\r
+       {\r
+               .modalias       = "xpt2046_ts",\r
+               .chip_select    = 0,\r
+               .max_speed_hz   = 125 * 1000 * 26,/* (max sample rate @ 3V) * (cmd + data + overhead) */\r
+               .bus_num        = 0,\r
+               .irq = XPT2046_GPIO_INT,\r
+               .platform_data = &xpt2046_info,\r
+       },\r
+#endif\r
+};\r
+\r
+\r
+static void __init rk29_gic_init_irq(void)\r
+{\r
+       gic_dist_init(0, (void __iomem *)RK29_GICPERI_BASE, 32);\r
+       gic_cpu_init(0, (void __iomem *)RK29_GICCPU_BASE);\r
+}\r
+\r
+static void __init machine_rk29_init_irq(void)\r
+{\r
+       rk29_gic_init_irq();\r
+       rk29_gpio_init(rk29_gpiobankinit, MAX_BANK);\r
+       rk29_gpio_irq_setup();\r
+}\r
+#define POWER_ON_PIN RK29_PIN4_PA4\r
+static void __init machine_rk29_board_init(void)\r
+{\r
+       rk29_board_iomux_init();\r
+       gpio_request(POWER_ON_PIN,"poweronpin");        \r
+       gpio_set_value(POWER_ON_PIN, GPIO_HIGH);\r
+       gpio_direction_output(POWER_ON_PIN, GPIO_HIGH);\r
+
+#ifdef CONFIG_WIFI_CONTROL_FUNC
+                rk29sdk_wifi_bt_gpio_control_init();
+#endif
+\r
+               platform_add_devices(devices, ARRAY_SIZE(devices));\r
+#ifdef CONFIG_I2C0_RK29\r
+       i2c_register_board_info(default_i2c0_data.bus_num, board_i2c0_devices,\r
+                       ARRAY_SIZE(board_i2c0_devices));\r
+#endif\r
+#ifdef CONFIG_I2C1_RK29\r
+       i2c_register_board_info(default_i2c1_data.bus_num, board_i2c1_devices,\r
+                       ARRAY_SIZE(board_i2c1_devices));\r
+#endif\r
+#ifdef CONFIG_I2C2_RK29\r
+       i2c_register_board_info(default_i2c2_data.bus_num, board_i2c2_devices,\r
+                       ARRAY_SIZE(board_i2c2_devices));\r
+#endif\r
+#ifdef CONFIG_I2C3_RK29\r
+       i2c_register_board_info(default_i2c3_data.bus_num, board_i2c3_devices,\r
+                       ARRAY_SIZE(board_i2c3_devices));\r
+#endif\r
+\r
+       spi_register_board_info(board_spi_devices, ARRAY_SIZE(board_spi_devices));\r
+}\r
+\r
+static void __init machine_rk29_fixup(struct machine_desc *desc, struct tag *tags,\r
+                                       char **cmdline, struct meminfo *mi)\r
+{\r
+       mi->nr_banks = 1;\r
+       mi->bank[0].start = RK29_SDRAM_PHYS;\r
+       mi->bank[0].node = PHYS_TO_NID(RK29_SDRAM_PHYS);\r
+       mi->bank[0].size = LINUX_SIZE;\r
+}\r
+\r
+static void __init machine_rk29_mapio(void)\r
+{\r
+       rk29_map_common_io();\r
+       rk29_clock_init();\r
+       rk29_iomux_init();\r
+}\r
+\r
+MACHINE_START(RK29, "RK29board")\r
+       /* UART for LL DEBUG */\r
+       .phys_io        = RK29_UART1_PHYS,\r
+       .io_pg_offst    = ((RK29_UART1_BASE) >> 18) & 0xfffc,\r
+       .boot_params    = RK29_SDRAM_PHYS + 0x88000,\r
+       .fixup          = machine_rk29_fixup,\r
+       .map_io         = machine_rk29_mapio,\r
+       .init_irq       = machine_rk29_init_irq,\r
+       .init_machine   = machine_rk29_board_init,\r
+       .timer          = &rk29_timer,\r
+MACHINE_END\r