r6040: define and use MLSR register bits
authorFlorian Fainelli <florian@openwrt.org>
Wed, 11 Apr 2012 07:18:40 +0000 (07:18 +0000)
committerDavid S. Miller <davem@davemloft.net>
Thu, 12 Apr 2012 20:06:24 +0000 (16:06 -0400)
Define the MLSR (MAC Last Status Register bits) for:
- tx fifo under-run
- tx exceed collision
- tx late collision

Signed-off-by: Florian Fainelli <florian@openwrt.org>
Signed-off-by: David S. Miller <davem@davemloft.net>
drivers/net/ethernet/rdc/r6040.c

index db33573efcf62cfa71a6d0ccb96993e3d49be41c..1a365ae598d6eac60561bd7dabaecc5261e4a67a 100644 (file)
@@ -77,6 +77,9 @@
 #define MR_BSR         0x18    /* RX buffer size */
 #define MR_DCR         0x1A    /* RX descriptor control */
 #define MLSR           0x1C    /* Last status */
+#define  TX_FIFO_UNDR  0x0200  /* TX FIFO under-run */
+#define         TX_EXCEEDC     0x2000  /* Transmit exceed collision */
+#define  TX_LATEC      0x4000  /* Transmit late collision */
 #define MMDIO          0x20    /* MDIO control register */
 #define  MDIO_WRITE    0x4000  /* MDIO write */
 #define  MDIO_READ     0x2000  /* MDIO read */
@@ -604,9 +607,9 @@ static void r6040_tx(struct net_device *dev)
                /* Check for errors */
                err = ioread16(ioaddr + MLSR);
 
-               if (err & 0x0200)
+               if (err & TX_FIFO_UNDR)
                        dev->stats.tx_fifo_errors++;
-               if (err & (0x2000 | 0x4000))
+               if (err & (TX_EXCEEDC | TX_LATEC))
                        dev->stats.tx_carrier_errors++;
 
                if (descptr->status & DSC_OWNER_MAC)