net: fec: fix build error at m68k platform
authorFrank Li <Frank.Li@freescale.com>
Tue, 16 Sep 2014 18:34:18 +0000 (02:34 +0800)
committerDavid S. Miller <davem@davemloft.net>
Tue, 16 Sep 2014 20:50:14 +0000 (16:50 -0400)
reproduce:
  wget https://git.kernel.org/cgit/linux/kernel/git/wfg/lkp-tests.git/plain/sbin/make.cross -O ~/bin/make.cross
  chmod +x ~/bin/make.cross
  git checkout 4d494cdc92b3b9a0f5fb9e1560810fa27d5a0489
  make.cross ARCH=m68k  m5272c3_defconfig
  make.cross ARCH=m68k

drivers/net/ethernet/freescale/fec.h:262:0: warning: "FEC_R_DES_START" redefined
 #define FEC_R_DES_START(X) ((X == 1) ? FEC_R_DES_START_1 : \
 ^
drivers/net/ethernet/freescale/fec.h:158:0: note: this is the location of the previous definition
 #define FEC_R_DES_START  0x3d0 /* Receive descriptor ring */
 ^
drivers/net/ethernet/freescale/fec.h:265:0: warning: "FEC_X_DES_START" redefined
 #define FEC_X_DES_START(X) ((X == 1) ? FEC_X_DES_START_1 : \

...

Signed-off-by: Frank Li <Frank.Li@freescale.com>
Signed-off-by: David S. Miller <davem@davemloft.net>
drivers/net/ethernet/freescale/fec.h

index b7c77229f1e9b8f5344ec8fe441456b0c527d408..e1bcb4fc244a96e7aa8621c059408796758e2b38 100644 (file)
 #define FEC_IEVENT             0x004 /* Interrupt even reg */
 #define FEC_IMASK              0x008 /* Interrupt mask reg */
 #define FEC_IVEC               0x00c /* Interrupt vec status reg */
-#define FEC_R_DES_ACTIVE       0x010 /* Receive descriptor reg */
-#define FEC_X_DES_ACTIVE       0x014 /* Transmit descriptor reg */
+#define FEC_R_DES_ACTIVE_0     0x010 /* Receive descriptor reg */
+#define FEC_R_DES_ACTIVE_1     FEC_R_DES_ACTIVE_0
+#define FEC_R_DES_ACTIVE_2     FEC_R_DES_ACTIVE_0
+#define FEC_X_DES_ACTIVE_0     0x014 /* Transmit descriptor reg */
+#define FEC_X_DES_ACTIVE_1     FEC_X_DES_ACTIVE_0
+#define FEC_X_DES_ACTIVE_2     FEC_X_DES_ACTIVE_0
 #define FEC_MII_DATA           0x040 /* MII manage frame reg */
 #define FEC_MII_SPEED          0x044 /* MII speed control reg */
 #define FEC_R_BOUND            0x08c /* FIFO receive bound reg */
 #define FEC_ADDR_HIGH          0x3c4 /* High 16bits MAC address */
 #define FEC_GRP_HASH_TABLE_HIGH        0x3c8 /* High 32bits hash table */
 #define FEC_GRP_HASH_TABLE_LOW 0x3cc /* Low 32bits hash table */
-#define FEC_R_DES_START                0x3d0 /* Receive descriptor ring */
-#define FEC_X_DES_START                0x3d4 /* Transmit descriptor ring */
+#define FEC_R_DES_START_0      0x3d0 /* Receive descriptor ring */
+#define FEC_R_DES_START_1      FEC_R_DES_START_0
+#define FEC_R_DES_START_2      FEC_R_DES_START_0
+#define FEC_X_DES_START_0      0x3d4 /* Transmit descriptor ring */
+#define FEC_X_DES_START_1      FEC_X_DES_START_0
+#define FEC_X_DES_START_2      FEC_X_DES_START_0
 #define FEC_R_BUFF_SIZE                0x3d8 /* Maximum receive buff size */
 #define FEC_FIFO_RAM           0x400 /* FIFO RAM buffer */
-
+/* Not existed in real chip
+ * Just for pass build.
+ */
+#define FEC_RCMR_1             0xFFF
+#define FEC_RCMR_2             0xFFF
+#define FEC_DMA_CFG_1          0xFFF
+#define FEC_DMA_CFG_2          0xFFF
+#define FEC_TXIC0              0xFFF
+#define FEC_TXIC1              0xFFF
+#define FEC_TXIC2              0xFFF
+#define FEC_RXIC0              0xFFF
+#define FEC_RXIC1              0xFFF
+#define FEC_RXIC2              0xFFF
 #endif /* CONFIG_M5272 */