staging:iio:ad7476: Fix off by one error for channel shift
authorLars-Peter Clausen <lars@metafoo.de>
Mon, 10 Sep 2012 08:34:00 +0000 (09:34 +0100)
committerJonathan Cameron <jic23@kernel.org>
Wed, 12 Sep 2012 17:32:07 +0000 (18:32 +0100)
The datasheet is a bit confusing about this. It says that a dataword has 4
leading zeros, but the first zero is already put on the bus when CS is pulled
low and the second zero is put on the bus on the first leading edge of SCLK, so
when the first bit is sampled on the first trailing edge it will sample what the
datasheet refers to as the second leading zero. Subsequently we only see 3
leading zeros in the 16 bit dataword and the result we get is shifted to the
left by one bit. Fix this by adjusting the channel shift by 1.

Signed-off-by: Lars-Peter Clausen <lars@metafoo.de>
Signed-off-by: Jonathan Cameron <jic23@kernel.org>
drivers/staging/iio/adc/ad7476_core.c

index 4f6d59e89fcd5673e83fc768bff532457f239253..33435ed6caa50934d7b073e8f35cfb77fb970ec2 100644 (file)
@@ -76,7 +76,7 @@ static int ad7476_read_raw(struct iio_dev *indio_dev,
                .sign = 'u',                                    \
                .realbits = bits,                               \
                .storagebits = 16,                              \
-               .shift = 12 - bits,                             \
+               .shift = 13 - bits,                             \
        },                                                      \
 }