Just rename the functions, relying on matching a instruction that has the same name...
authorBenjamin Kramer <benny.kra@googlemail.com>
Sat, 18 Dec 2010 14:23:57 +0000 (14:23 +0000)
committerBenjamin Kramer <benny.kra@googlemail.com>
Sat, 18 Dec 2010 14:23:57 +0000 (14:23 +0000)
git-svn-id: https://llvm.org/svn/llvm-project/llvm/trunk@122154 91177308-0d34-0410-b5e6-96231b3b80d8

test/CodeGen/X86/vec-sign.ll

index be5a2399d2244a15961fddf4912f94e8916e8128..31b9c2eb4c777b416945a36236738cd7fb6cf14a 100644 (file)
@@ -1,8 +1,8 @@
 ; RUN: llc < %s -march=x86 -mcpu=nehalem | FileCheck %s
 
-define <4 x i32> @psignd(<4 x i32> %a, <4 x i32> %b) nounwind ssp {
+define <4 x i32> @signd(<4 x i32> %a, <4 x i32> %b) nounwind {
 entry:
-; CHECK: psignd:
+; CHECK: signd:
 ; CHECK: psignd
 ; CHECK-NOT: sub
 ; CHECK: ret
@@ -15,9 +15,9 @@ entry:
   ret <4 x i32> %cond
 }
 
-define <4 x i32> @pblendvb(<4 x i32> %b, <4 x i32> %a, <4 x i32> %c) nounwind ssp {
+define <4 x i32> @blendvb(<4 x i32> %b, <4 x i32> %a, <4 x i32> %c) nounwind {
 entry:
-; CHECK: pblendvb:
+; CHECK: blendvb:
 ; CHECK: pblendvb
 ; CHECK: ret
   %b.lobit = ashr <4 x i32> %b, <i32 31, i32 31, i32 31, i32 31>